数电2试题第3套
- 格式:doc
- 大小:308.50 KB
- 文档页数:5
XX大学信息院《数字电子技术基础》期终考试试题(110分钟)(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
数电各章复习题及答案(DOC)第1章逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为A.8421BCD码B.5421BCD码C.余三码D.格雷码2.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D.163.十进制数25用8421BCD码表示为A.10101B.00100101C.100101D.101014.与十进制数(53.5)10等值的数或代码为A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A.(100111.011)2B.(27.6)16C.(27.3)16D.(100111.11)26.常用的BCD码有A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有A.容易设计B.通用性强C.保密性好D.抗干扰能力强8.逻辑变量的取值1和0可以表示:A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F的对偶式,可将F中的A.“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10.A+BC=A.A+BB.A+CC.(A+B)(A+C)D.B+C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为113.以下表达式中符合逻辑运算法则的是2A.C·C=CB.1+1=10C.0<1D.A+1=114.当逻辑函数有n个变量时,共有个变量取值组合?2nA.nB.2nC.nD.215.逻辑函数的表示方法中具有唯一性的是A.真值表B.表达式C.逻辑图D.卡诺图16.F=AB+BD+CDE+AD=A.ABDB.(AB)DC.(AD)(BD)D.(AD)(BD)17.逻辑函数F=A(AB)=A.BB.AC.ABD.AB二、判断题(正确打√,错误的打某)1.8421码1001比0001大。
数字电子技术基础试题三及答案
一、填空题
1、 根据逻辑功能的不同,数字电路可以分为 和 两大类。
2、有一数码101001001,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
3、74HC138是3线—8线译码器,译码为输出低电平有效,若输出
1234567Y Y Y Y Y Y Y Y 为10111111时,。
输入应为A 2A 1A 0= 。
二、判断下列说法是否正确,正确画√,错误画×。
1、TTL 与非门输入端接10k Ω电阻到地相当于此端接逻辑0。
( )
2、停电时会丢失存储数据的存储器是ROM 。
( )
三、试列出图示逻辑器件的真值表,并写出F 的表达式。
A
B C
四、试写出图中所示逻辑电路的输出表达式,并将它改用八选一数据选择器74HC151来实现。
∙
∙
∙1A
&&&&
B C
ο
ο
ο
ο
五、图示为某时序电路的状态转换图及输出波形图Q 1、Q 2及Z ,试画出该电路应加入的输入信号X 的波形,设初态Q 1Q 2=00,输入信号与CP 上升沿同步变化。
Z Q 1Q 2X
试题三答案
一、填空题:
1、组合逻辑电路、时序逻辑电路
2、329、149
3、110
三、解:真值表为
表达式:C B A C B A C B A F ++=
四、解:
五、解:设初态Q 1Q 2=00,按Q 1、Q 2的波形及Z 值,可求得X=01011100,图如下:
Z
Q1 Q2。
数字电子技术II学习通课后章节答案期末考试题库2023年1.用ROM实现两个3位二进制数相乘的乘法器时,所需的容量为( )。
参考答案:26×6位2.一个存储矩阵有64行、64列,则存储阵列的存储容量为( )个存储单元。
参考答案:4K3.能实现线与逻辑功能的门电路是( )。
参考答案:CMOS漏极开路门4.模数转换器的转换精度与输出数字量的位数关系是( )。
参考答案:输出的数字量位数越多转换精度越高5.二进制译码器的作用是将输入的代码译成特定的信号输出。
参考答案:对6.如果要构成模52计数器,需要74LVC161( )片。
参考答案:27.关于时序电路与组合电路,下列说法错误的是( )。
参考答案:时序电路由触发器构成,不含组合电路8.下列电路,触发器在时钟信号CLK作用下,输出保持不变的是( )。
参考答案:图d9.常用的模数转换器中转换速度最快的是( )。
参考答案:并行比较型10.如下图所示的计数器在M=0时,为( )计数器。
参考答案:八进制11.如下图所示的计数器在M=1时,为( )计数器。
参考答案:七进制12.确定如下图所示计数器的模,它是( )。
参考答案:十进制计数器13.当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象,称为竞争。
由竞争而可能产生输出干扰毛刺的现象称为冒险。
参考答案:对14.米利(Mealy)型时序逻辑电路的输出( )参考答案:与外部输入和内部状态都有关15.串行进位加法器的缺点是运算速度慢,优点是电路结构简单。
超前进位加法器的优点是运算速度快,缺点是电路结构复杂。
参考答案:对16.某触发器状态图如下,则该触发器为参考答案:T触发器17.当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。
参考答案:对18.三个D 触发器构成模8的同步二进制加法计数器的初态为101,经2016个时钟后,计数器状态为( )。
参考答案:10119.如图所示的数字逻辑部件。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
A 卷一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110”b.“100”c.“010”d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
电工技术II 模拟试题第三套一 填空题:(每题4分,共24分)1. 下图(a )所示为有源线性网络,图(b )为其等效模型,则其模型中的U s =( )V ,R 0=( ) Ω.2 .图示电路图中,A点的电位VA为( )。
3. 下图正弦电路中,已知电流表A 1和A 2读数都是10A,则电流表A0的读数为( )A.4. RLC 串联电路,R =10K Ω,L =0.1mH ,C =0.4pF ,则谐振频率f 0=( )Hz ,电路的品质因数Q 为( )。
5.有一信号源,内阻为60Ω,为使负载获得最大功率,在电源与负载之间接匹配变压器,该变压器的变比为2:1,则变压器副边的阻抗应为( )Ω。
6. 对称三相电路,线电压有效值为220V ,线电流有效值为20.8A ,三相感性负载有功功率为5500W ,则功率因数为( )。
二、如图所示电路,已知E 1=5V,E 2=3V,I S1=2A,I S2=1A,R 1=1Ω,R 2=R 4=3Ω,R 3=2Ω,试分析E 1和I S1是电源还是负载,功率各为多少?( 12分)46Ω AI A三、用回路电流法求图示电路中的电流i。
(12)四、在下图中,电源电压为220∠0°V,Z1=j10Ω, Z2=j50Ω,Z3=-j100Ω,求图中的各电流。
(12)3五、电路如图所示。
试求电流源的复功率。
(14)六、图示三相对称电路,电源频率为50 Hz,Z=6+j8Ω。
在负载端接入三相电容器组后,使功率因数提高到0.9,试求每相电容器的电容值。
(14)七、电路如图所示,i L(0)=4 A,求i L(t)及u(t),t≥0。
(12)。
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
第2次作业一、单项选择题(本大题共40分,共20小题,每小题2分)1.4LS138译码器有(),74LS148编码器有()。
A.三个输入端,三个输出端B.八个输入端,八个输出端C.三个输入端,八个输出端D.八个输入端,三个输出端2.接通电源电压就能输岀矩形脉冲的电路是()。
A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器3.如图所示的电路,输出F的状态是()。
A. AB. FC. 1D.04.函数F(A, B, C)二AB+BC+AC的最小项表达式为()。
A.F(A, B, C) = Lm (0, 2, 4)B.(A, B, C) = Sm (3, 5, 6, 7)C.F(A, B, C) = Zm (0, 2, 3, 4)D.F(A,B,C)二工m (2, 4, 6, 7)5.在下列逻辑电路屮,不是组合逻辑电路的是()。
A.译码器B.编码器C.全加器D.寄存器6.N个触发器可以构成最大计数长度(进制数)为()的计数器。
A. N B. 2N C. N2D. 2、7.0八(:输出范围为0〜1(^,当输入数字量为0110 (4位DAC),其输岀为()。
A.IVB.2VC.3VD.4V&十六路数据选择器的地址输入(选择控制)端有()个。
A.16B. 2C. 4D.89.电路和波形如下图,正确输出的波形是()。
A.①B・②C・③D・④10.对于钟控RS触发器,若要求其输出“0 “状态不变,则输入的RS信号应为()o A. RS=X0 B. RS=0X C. RS=X1 D. RS=1X11・已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是()Og—J"! JA.与门B.与非门C.或非门D.异或门12.为了把串行输入的数据转换为并行输出的数据,可以使用()。
A.寄存器B.移位寄存器C.计数器D.存储器13.存储8位二进制信息要()个触发器。
A. 2B. 3C・4D. 8 _14.欲使JK触发器按= Q n工作,可使JK触发器的输入端(J=K=1 B. J=0, K=1 C. J=0, K=0 D. J=l, K=015.在图1所示电路中,使Y二A一的电路是()。
海南大学201 -201 学年第 学期试卷科目:《数字逻辑电路》试题考试说明:本课程为闭卷考试,答案一律答在后面得答题纸上,答在其它地方无效。
姓名: 学 号:学院: 应用科技学院(儋州校区) 专业班级:一、填空:(20分)1、(1001101)2=( )10=( )8=( )16;(27)10=( )8421BCD 。
2、客观事物的最基本的逻辑关系有____ 逻辑____ 逻辑和_____逻辑三种。
3、函数1F AB BC =+的反演式1F = ;函数2F A BC =+的对偶式'2F = 。
4、51个“1”连续进行异或运算,其结果是 。
5、基本R-S 触发器的特征方程为_______ ;约束条件是 。
6、按照逻辑功能的不同特点,数字电路可分为______________、_____________两大类。
7、J-K 触发器,当J=K=0时,触发器处于_________状态;J=0、K=1时,触发器状态为________;K=0、J=1时,触发器状态为_________;J=K=1时,触发器状态__________。
8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为 ;构成最长模计数器模长为 。
二、化简:(20分)1、用公式法化简下列逻辑函数。
1)()F A B ABAB AB =?+2)F AB AD BD BCE =+++2、用卡诺图法化简下列逻辑函数。
1)F m =å(0,2,3,4,8,10,11)2)F m =å(0,1,4,9,12,)d +å(2,3,6,10,11,14)三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。
并用3/8线译码器(74LS138)和适当门电路实现。
(16分)四、如下图所示维持阻塞D触发器,设初态为0。
根据CP脉冲及A输入波形画出Q波形。
(8分)五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
复习题一1.下列四个数中,与十进制数(163)10不相等的是D 、(203)8 2.N 个变量可以构成多少个最大项C 、2N3.下列功能不是二极管的常用功能的是C 、放大5.译码器的输入地址线为4根,那么输出线为多少根( 16 )6.用或非门构成钟控R-S 触发器发生竞争现象时,输入端的变化是00→117.一个4K 赫兹的方波信号经4分频后,下列说法错误的是B 、周期为2π×10-3秒 8.用PROM 来实现组合逻辑电路,他的可编程阵列是(或阵列 ) 9.A/D 转换器中,转换速度最高的为( A 、并联比较型 )转换 10.MAXPLUS-II 是哪个PLD 厂家的PLD 开发软件( B 、Altera 1.存储器按存取方式可分为三类,即:1. SAM , RAM , ROM 2.设4位逐次逼近型A/D 转换器的电压转换范围为0-15V ,采用四舍五入法量化,模拟输入电压为8.59V ,转换的逼近过程是(其中括号中用✓表示保留,×表示不保留 1000(✓ )→1100(× )→1010(× )→1001(✓ )→10013.时序电路中的时序图的主要作用是:用于在实验中测试检查电路得逻辑功能和用于计算机仿真模拟 4.施密特触发器在波形整形应用中能有效消除叠加在脉冲信号上的噪声,是因为它具有滞后特性 5.既能传送模拟信号,又能传送数字信号的门电路是. CMOS 传输门三、简答题(每小题5分,共10分)1.请写出RS 、JK 、D 、T 触发器的状态转移方程,并解释为什么有的触发器有约束方程。
2.请回答两个状态等价的条件是什么?四、分析题(25分)1.分析如图由3线-8线译码器74LS138构成的电路,写出输出S i 和C i 的逻辑函数表达式,说明其逻辑功能。
(6分)2.问图示电路的计数长度N 是多少?能自启动吗?画出状态转换图。
(7分)3.分析如图电路,列出状态转换图,说明它的功能。
---○---○---
---○---○---
………… 评卷密封线 ……………… 密封线内不要答题,密封线外不准填写考生信息,违者考试成绩按0分处理 ……………… 评卷密封线 …………
时间110分钟
200 ~200学年 学期数字电子技术Ⅱ期末考试试题 48学时,3学分,闭卷,总分100分,占总评成绩 70 % 一、填空题(本题20分,每空1分) 1.逻辑函数有四种表示方法,它们分别是_____________、_____________、______________和______________。
2.函数C B BC C B A D C
B A A F ++++=的最简与或式是________________。
3.逻辑电路如图所示, 输入A =“1”,B =“1”,
C =“0”,则输出F 为____________。
4. OC 门的输出端可并联使用,实现_______________功能;三态门可用来实现 _____________________________。
5.数字电路按照是否有记忆功能通常可分为两类: _____ _____ 和 _______ ________ 。
6.一个16选1数据选择器有___________个地址输入端,____________个数据输入端。
7.四位二进制编码器有_____________个输入端;____________个输出端。
8.用触发器设计一个24进制的计数器,至少需要____________个触发器。
9.施密特触发器有_________个稳定状态,单稳态触发器有__________个稳定状态,多谐振荡器有_________个稳定状态。
10.一片8K ×8位的ROM 存储器有____________字,需要___________根地址线。
二、简单分析题(本题30分)
1. 逻辑电路如图所示,试求输出逻辑函数式,列出真值表,并说明电路的逻辑功能。
(10分)
A
B
C
2.图为由八选一数据选择器构成的组合逻辑电路,图中a1a0b1b0为两个二位二进制数,试列出电路的真值
表,并说明其逻辑功能。
(10分)
3.已知边沿D触发器构成的电路如图所示,试画出Q1,Q2的波形,设各触发器的初态为零。
(10分)
三、设计一个三人裁判表决电路,已知三人中有一个人是主裁判,其余二人是普通裁判,当主裁判同意且有一个或一个以上普通裁判同意时表决通过。
要求说明设计过程并且用最少的与非门实现。
(15分)
四、说明图示电路的功能。
要求:(1)写出每个触发器的驱动方程、状态方程; (2)列出状态转换表,画出状态图;(3)说明电路能否自启动。
(设各触发器初态为“0”)(15分)
CP
五、试用同步十进制计数器74LS160设计一个60进制计数器,要求用反馈置数法。
74LS160的电路逻辑符号如下所示。
(10分)
六、图示电路是一简易触摸开关电路,当手摸金属片时,发光二极管亮,经过一定时间后,发光二极管熄灭。
(1)试问555定时器接成何种电路?(2)发光二极管的发光时间与哪些参数有关?(10分)
2。