微机原理复习
- 格式:doc
- 大小:297.50 KB
- 文档页数:14
微机原理期末复习总结⼀、基本知识1、微机的三总线就是什么?答:它们就是地址总线、数据总线、控制总线。
2、8086 CPU启动时对RESET要求?8086/8088 CPU复位时有何操作?答:复位信号维⾼电平有效。
8086/8088 要求复位信号⾄少维持4个时钟周期的⾼电平才有效。
复位信号来到后,CPU便结束当前操作,并对处理器标志寄存器,IP,DS,SS,ES 及指令队列清零,⽽将cs设置为FFFFH, 当复位信号变成地电平时,CPU 从FFFF0H 开始执⾏程序3、中断向量就是就是什么?堆栈指针的作⽤就是就是什么?什么就是堆栈?答:中断向量就是中断处理⼦程序的⼊⼝地址,每个中断类型对应⼀个中断向量。
堆栈指针的作⽤就是指⽰栈顶指针的地址,堆栈指以先进后出⽅式⼯作的⼀块存储区域,⽤于保存断点地址、PSW 等重要信息。
4、累加器暂时的就是什么?ALU能完成什么运算?答:累加器的同容就是ALU 每次运⾏结果的暂存储器。
在CPU 中起着存放中间结果的作⽤。
ALU称为算术逻辑部件,它能完成算术运算的加减法及逻辑运算的“与”、“或”、“⽐较”等运算功能。
5、8086 CPU EU、BIU的功能就是什么?答:EU(执⾏部件)的功能就是负责指令的执⾏,将指令译码并利⽤内部的寄存器与ALU对数据进⾏所需的处理BIU(总线接⼝部件)的功能就是负责与存储器、I/O端⼝传送数据。
6、CPU响应可屏蔽中断的条件?答:CPU 承认INTR 中断请求,必须满⾜以下4个条件:1 )⼀条指令执⾏结束。
CPU 在⼀条指令执⾏的最后⼀个时钟周期对请求进⾏检测,当满⾜我们要叙述的4个条件时,本指令结束,即可响应。
2 )CPU 处于开中断状态。
只有在CPU的IF=1 ,即处于开中断时,CPU 才有可能响应可屏蔽中断请求。
3)没有发⽣复位(RESET),保持(HOLD)与⾮屏蔽中断请求(NMI )。
在复位或保持时,CPU 不⼯作,不可能响应中断请求;⽽NM I的优先级⽐INTR⾼, CPU 响应NMI ⽽不响应INTR 。
重要概念:1、微处理器微处理器:微处理器是一个中央处理器cpu,由算术逻辑部件ALU、累加器和寄存器组、指令指针寄存器IP(程序计数器)、段寄存器、时序和控制逻辑部件、内部总线等构成。
2、微型计算机:微型计算机由微处理器、存储器、输入/输出接口电路和系统总线组成。
微处理器是计算机系统的核心,也称CPU(中央处理器)。
3、微型计算机系统:微型计算机为主体,配上外部输入/输出设备及系统软件就构成了微型计算机系统。
微处理器,微型计算机,微型计算机系统有什么联系与区别?微处理器是微型计算机系统的核心,也称为CPU(中央处理器)。
主要完成:①从存储器中取指令,指令译码;②简单的算术逻辑运算;③在处理器和存储器或者I/O之间传送数据;④程序流向控制等。
微型计算机由微处理器、存储器、输入/输出接口电路和系统总线组成。
以微型计算机为主体,配上外部输入/输出设备及系统软件就构成了微型计算机系统。
4、8086CPU内部结构及各部分功能8086CPU内部由执行单元EU和总线接口单元BIU组成。
主要功能为:执行单元EU负责执行指令。
它由算术逻辑单元(ALU)、通用寄存器组、16 位标志寄存器(FLAGS)、EU 控制电路等组成。
EU 在工作时直接从指令流队列中取指令代码,对其译码后产生完成指令所需要的控制信息。
数据在ALU中进行运算,运算结果的特征保留在标志寄存器FLAGS 中。
总线接口单元BIU负责CPU与存储器和I/O接口之间的信息传送。
它由段寄存器、指令指针寄存器、指令队列、地址加法器以及总线控制逻辑组成。
5、8086CPU寄存器8086CPU内部包含4 组16 位寄存器,分别是通用寄存器组、指针和变址寄存器、段寄存器、指令指针和标志位寄存器。
(1)通用寄存器组包含 4 个16 位通用寄存器AX、BX、CX、DX,用以存放普通数据或地址,也有其特殊用途。
如AX(AL)用于输入输出指令、乘除法指令,BX在间接寻址中作基址寄存器,CX在串操作和循环指令中作计数器,DX用于乘除法指令等。
微机原理复习知识点总结微机原理是计算机科学与技术中的一门基础课程,主要涵盖了计算机硬件与系统结构、数字逻辑、微型计算机系统、IO接口技术、总线技术、内存管理等内容。
下面将对微机原理的复习知识点进行总结。
1.计算机硬件与系统结构:(1)计算机硬件:主要包括中央处理器(CPU)、输入/输出设备(IO)、存储器(Memory)和总线(Bus)等。
(2)冯诺依曼结构:由冯·诺依曼于1945年提出,包括存储程序控制、存储器、运算器、输入设备和输出设备等五个部分。
(3)指令和数据的存储:指令和数据在计算机内部以二进制形式存储,通过地址进行寻址。
(4)中央处理器:由运算器、控制器和寄存器组成,运算器负责进行各种算术和逻辑运算,控制器负责指令译码和执行控制。
2.数字逻辑:(1)基本逻辑门电路:包括与门、或门、非门、异或门等。
(2)组合逻辑电路:由逻辑门组成,没有时钟信号,输出仅依赖于输入。
(3)时序逻辑电路:由逻辑门和锁存器(触发器)组成,有时钟信号,输出依赖于当前和之前的输入。
(4)逻辑门的代数表达:通过逻辑代数的运算法则,可以将逻辑门的输入和输出关系用布尔代数表示。
3.微型计算机系统:(1)微处理器:又称中央处理器(CPU),是微机系统的核心部件,包括运算器、控制器和寄存器。
(2)存储器:分为主存储器和辅助存储器,主存储器包括RAM和ROM,辅助存储器包括磁盘、光盘等。
(3)输入/输出设备:包括键盘、鼠标、显示器、打印机等,用于与计算机进行信息输入和输出。
(4)中断与异常处理:通过中断机制来响应外部事件,异常处理用于处理非法指令或非法操作。
4.IO接口技术:(1)IO控制方式:分为程序控制和中断控制两种方式,程序控制方式需要CPU主动向IO设备发出查询命令,中断控制方式则是IO设备主动向CPU发出中断请求。
(2)IO接口:用于连接CPU与IO设备之间的接口电路,常见的接口有并行接口和串行接口。
(3)并行接口:包括并行数据总线、控制总线和状态总线,其中并行数据总线用于传输数据,控制总线用于传输控制信号,状态总线用于传输IO设备的状态信息。
微机原理复习资料一、概述微机原理是计算机科学与技术专业的一门重要课程,它主要介绍了微型计算机的基本组成和工作原理。
本文将针对微机原理的复习资料进行详细介绍,包括微机的基本概念、微处理器的结构与功能、存储器的组成与分类、输入输出设备的原理以及微机系统的总线结构。
二、微机的基本概念1. 微机的定义微机是指以微处理器为核心,配以存储器、输入输出设备等组成的计算机系统。
它具有体积小、价格低廉、功能强大等特点,广泛应用于个人和办公场所。
2. 微机的组成微机由中央处理器(CPU)、存储器、输入输出设备和总线四部分组成。
其中,CPU是微机的核心,负责执行指令和控制计算机的运行;存储器用于存储数据和程序;输入输出设备用于与外部环境进行信息交互;总线用于连接各个部件。
三、微处理器的结构与功能1. 微处理器的结构微处理器由运算器、控制器和寄存器组成。
其中,运算器负责数值计算和逻辑运算;控制器负责指令的解码和执行;寄存器用于存储数据和指令。
2. 微处理器的功能微处理器的主要功能包括指令执行、数据传输、中断处理和时序控制等。
指令执行是微处理器的核心功能,它通过解码指令并执行相应的操作码完成各种运算和逻辑判断。
数据传输是指将数据从一个寄存器或存储器传输到另一个寄存器或存储器。
中断处理是指在微处理器执行程序的过程中,接收到外部设备的中断信号后,暂停当前程序的执行,转而处理中断请求。
时序控制是指微处理器根据时钟信号来控制指令的执行顺序和时序。
四、存储器的组成与分类1. 存储器的组成存储器由存储单元和存储单元组织控制电路组成。
存储单元是存储器的最小存储单位,用于存储二进制数据。
存储单元组织控制电路用于对存储单元进行编址和访问控制。
2. 存储器的分类存储器根据存储介质的不同可以分为半导体存储器和磁性存储器。
半导体存储器包括随机存储器(RAM)和只读存储器(ROM),它们具有读写速度快、功耗低等特点。
磁性存储器包括磁盘、磁带等,它们具有容量大、价格低廉等特点。
微机原理复习第1章绪论1、微型计算机:–以微处理器(CPU)为核心,配上大规模集成电路的存储器(ROM/RAM)、输入/输出接口电路及系统总线等所组成的计算机。
2、三组总线地址总线AB–单向,位数n决定CPU可寻址的内存容量数据总线DB–双向,CPU与存储器、外设交换数据的通路控制总线CB–双向,传输控制信号和状态信号3、各进制数间的转换非十进制数到十进制数间的转换按相应进位计数制的权表达式展开,在按十进制求和。
如:1011 0111B=(183)D;14FBH=(5371)D十进制数到非十进制数的转换(1)十进制到二进制整数部分:除2取余小数部分:乘2取整例如:12.125D=(1100.001)B(2)十进制到十六进制的转换整数部分:除16取余小数部分:乘16取整二进制与十六进制间的转换用4位二进制数表示1位十六进制数例如:(0101 1000 1001.1100)B=(5 8 9.C)H划分的时候以小数点位分界线,整数部分从最低位开始划,前面不够补零,不影响大小小数部分从最高位开始,后面不够补零,也不影响大小第2章8086 CPU2、8086CPU内部寄存器3、8086微处理器的标志寄存器8086 CPU中的标志位-状态标志FLAGS寄存器中共有6个状态标志位–CF,进位标志。
–PF位,奇偶校验标志。
–AF,辅助进位标志。
–ZF,全零标志。
–SF,符号标志。
–OF ,溢出标志位。
8086 CPU中的标志位-控制标志FLAGS寄存器中共有3个控制标志位–TF,单步标志。
–IF,中断标志。
–DF,方向标志。
题1:已知某存储单元所在的段地址为1900H,偏移地址为8000H,试求出该单元所在的物理地址?第二章作业第2题:8086CPU内部由那两部分组成?他们大致是如何工作的?8086 CPU由指令执行单元和总线接口单元两部分组成。
工作过程:1)读存储器2)EU从指令队列中取走指令,经EU控制器译码分析后,向各部件发控制命令,以完成执行指令的操作3)指令队列满,则BIU处于空闲状态4)指令执行过程中,如果需要进行存取数据,EU就要求BIU完成相应的总线周期?5)在程序转移时,先清空队列,再去新的地址处取指。
微机原理复习资料微机原理是计算机科学与技术专业的一门重要课程,它是计算机硬件组成和工作原理的基础课程。
以下是我为您整理的微机原理复习资料。
第一部分:计算机硬件组成1. 计算机的基本组成部分:中央处理器(CPU)、内存、输入设备、输出设备、存储设备和总线。
2. 中央处理器(CPU):是计算机中的核心部件,包括控制器和算术逻辑单元(ALU)。
控制器负责指令的解析和执行,ALU负责运算和逻辑判断。
3. 内存:是计算机用于存储数据和指令的地方,分为主存储器(RAM)和辅助存储器(硬盘、U盘等)。
主存储器以字节为单位进行寻址,每个字节都有一个唯一的地址。
4. 输入设备:用于将外部数据输入到计算机中,例如键盘、鼠标、扫描仪等。
5. 输出设备:用于将计算机处理的数据输出到外部,例如显示器、打印机、音频设备等。
6. 存储设备:用于永久性存储数据,例如硬盘、光盘、闪存等。
7. 总线:计算机各个组件之间传递数据和控制信号的通道,分为数据总线、地址总线和控制总线。
第二部分:计算机工作原理1. 计算机的工作过程分为取指令、解析指令、执行指令和存储结果四个阶段。
2. 取指令阶段:从内存中读取指令。
3. 解析指令阶段:对指令进行解析,确定指令的类型和操作对象。
4. 执行指令阶段:根据指令的要求执行相应的操作,包括算术运算、逻辑运算、数据传输等。
5. 存储结果阶段:将运算结果存储到指定的位置。
6. 指令周期和时钟频率:指令周期是执行一条指令所需要的时间,时钟频率是计算机的工作速度。
时钟周期等于1/时钟频率。
7. 硬件中断和软件中断:硬件中断是由外部设备引发的中断,软件中断是由程序指令引发的中断。
8. 存储器体系结构:存储器层次结构包括寄存器、高速缓存、主存储器和辅助存储器。
存储器的访问速度由快到慢依次为:寄存器>高速缓存>主存储器>辅助存储器。
其中高速缓存用于缓存主存储器中的数据,提高数据访问速度。
第三部分:指令系统和编程1. 指令系统是计算机执行各种操作的指令集合,分为指令格式和指令操作码两部分。
1.1微型计算机主要包括那几个组成部分?各部分的基本功能是什么?答:微型计算机由CPU,存储器,输入/输出接口及系统总线组成CPU是微型计算机的核心部件,一般具有下列功能:进行算术和逻辑运算,暂存少量数据,对指令译码并执行指令所规定的操作,与存储器和外设进行数据交换,提供整个系统所需要的定时和控制信号,响应其他部件发出的中断请求;总线是计算机系统各功能模块间传递信息的公共通道,一般由总线控制器,总线发送器,总线接收器以及一组导线组成;存储器是用来存储数据,程序的部件;I/O接口在CPU和外设之间起适配作用,是微型计算机的重要组成部件2.1、8086/8088CPU的功能结构由哪两部分组成?它们的主要功能是什么?答:8086/8088CPU的功能结构由以下两部分组成:总线接口单元BIU(Bus Interface Unit)和执行部件EU(Execution Unit)总线接口单元BIU的主要功能是负责与存储器,I/O端口进行数据传送。
具体讲:取指令,即总线接口部件从内存中取出指令后送到指令队列;预取指令;配合EU执行指令,存取操作数和运算结果。
执行部件EU主要功能是负责指令执行。
2.2.8086CPU为什么要采用地址、数据线分时复用?有何好处?答:(1)因CPU内部存储等都为16位,而CPU对内存寻址(访问)的最大空间为1MB。
为了实现CPU对1MB内存的访问,存储器需分段存取(访问)。
-8086/8088地址总线是20位的,CPU中的寄存器是16位的,20位地址无法用16 位寄存器表示,所以必须分段。
(2)减少引脚数量2.4、什么是总线周期?8086/8088CPU的基本总线周期由几个时钟周期组成?若CPU 主时钟频率为10MHz,则一个时钟周期为多少?一个基本总线周期为多少?答:总线周期:BIU通过系统总线对存储器或I/O端口进行一次读/写操作的过程称为一个总线周期。
8086/8088CPU的一个基本总线周期由4个时钟周期(T1~T4)组成,也称4个T状态。
微机原理复习知识点总结一、微机原理概述微机原理是计算机科学与技术专业的基础课程之一,是培养学生对计算机硬件体系结构和工作原理的理解和掌握的核心课程。
本文将从微机系统概念、基本组成部分、系统总线、存储器等方面进行总结复习。
二、微机系统概念及基本组成部分1.微机系统概念:微机系统由计算机硬件和软件组成,是由中央处理器(CPU)、存储器、输入/输出设备和系统总线等基本组成部分组成的。
2.中央处理器(CPU):中央处理器是计算机的大脑,负责执行计算机指令。
它包括运算器和控制器两部分,运算器负责执行算术逻辑运算,控制器负责指令的解析和执行控制。
3.存储器:存储器是用于存储数据和指令的设备,按存储介质可分为内存和外存。
内存按读写方式可分为RAM和ROM两类,外存一般指硬盘。
4.输入/输出设备:输入设备用于将外部数据传输到计算机,如键盘、鼠标等;输出设备将计算机处理后的数据输出到外部设备,如显示器、打印机等。
5.系统总线:系统总线是微机系统中各个组成部分之间传输数据和控制信息的公共通信线路,包括数据总线、地址总线和控制总线。
三、系统总线1.数据总线:数据总线用于传输数据和指令,一般有8位、16位、32位等不同位数,位数越大,数据传输速度越快。
2.地址总线:地址总线用于传输内存地址和外设地址,决定了计算机的寻址能力,位数决定了最大寻址空间。
3.控制总线:控制总线用于传输控制信号,包括读写控制、时序控制、中断控制等,用来控制计算机的工作状态。
四、存储器1.RAM(随机存取存储器):RAM是一种易失性存储器,读写速度快,存储内容能被随机读取和写入。
分为静态RAM(SRAM)和动态RAM(DRAM)两类。
2.ROM(只读存储器):ROM是一种非易失性存储器,只能读取,不能写入。
包括只读存储器(ROM)、可编程只读存储器(PROM)、可擦写只读存储器(EPROM)和电可擦写只读存储器(EEPROM)等。
3. Cache(高速缓存):Cache是位于CPU和内存之间的高速缓存存储器,用来存储CPU频繁访问的数据和指令,以提高计算机的运行速度。
微机原理复习知识点总结微机原理是计算机专业的一门基础课程,它主要介绍计算机硬件的基本工作原理、组成部分和相互关系。
下面是微机原理复习的知识点总结。
1.计算机系统组成计算机系统由硬件和软件两部分组成。
硬件包括中央处理器(CPU)、内存、I/O设备等,而软件则包括系统软件和应用软件。
计算机系统是一个由多个硬件和软件组成的整体,它们相互协作完成各种任务。
2.CPU的组成和工作原理CPU是计算机的核心部件,它由控制单元(CU)和算术逻辑单元(ALU)组成。
控制单元负责解析并执行指令,而算术逻辑单元则负责进行数学和逻辑运算。
CPU通过时钟周期来控制指令的执行。
3.存储器的分类和特点存储器主要分为内存和外存。
内存是计算机中用于存储数据和程序的的临时储存设备,其特点是访问速度快、容量较小、断电时数据丢失;外存则用于长期保存数据,其特点是容量大、断电数据不丢失、访问速度较慢。
4.总线的分类和功能总线是计算机各个组件之间传输数据和控制信号的通道。
根据功能可以将总线分为地址总线、数据总线和控制总线。
地址总线用于指定内存或I/O端口的地址,数据总线用于传输数据,控制总线用于控制数据的读、写等操作。
5.I/O设备的分类和接口I/O设备包括输入设备和输出设备。
输入设备用于向计算机中提供数据和指令,输出设备则用于显示结果和输出数据。
计算机与I/O设备之间通过I/O接口进行通信,I/O接口提供缓冲、处理输入输出请求、与设备控制器之间的接口等功能。
6.中断和异常处理中断是计算机在执行一条指令的过程中由于硬件或软件中出现的其中一种事件而打断正常的程序执行流程。
异常是指计算机系统在执行一条指令的过程中出现了违背指令性质或者系统规定的其中一种情况。
中断和异常的处理包括中断/异常识别、保存现场、处理中断/异常程序、恢复现场等步骤。
7.指令系统和指令格式指令系统是一组机器指令的集合,用于完成各种计算机操作。
指令格式是指令在存储器中的存储方式,包括操作码、地址码和寻址方式等。
一.填空1、8086主要组成部分为和组成。
2、(255)10=()16=()23、段地址为2000H,偏移地址为200H,则物理地址为H。
4、一个完整的程序中断处理过程应包括、、、等阶段。
5、8086正常的存储器读/写总线周期由________个T状态组成,ALE信号在__________状态内有效,其作用是______________。
6、若有128K×8存储空间全部由8K×8的EPROM芯片组成,则共需片。
7.数据总线是双向总线,8位微处理器有8条数据线,16位微处理器有_____条数据总线.8.设某容量为4K的RAM芯片的起始地址为2000H(16位地址),则其终止地址为____________.9.逻辑地址由段基值和_______组成.10、8086的中断向量表位于内存的区域,它可以容纳个中断向量,每一个向量占_ ___ 个字节。
11、8086系统复位后,CS为,IP 。
12、8086CPU的MN/MX引脚的作用是____________________。
13、8255芯片的端口为__ ___、_____、和______。
14、8086CPU中典型总线周期由____个时钟周期组成,其中T1期间,CPU输出______信息;如有必要时,可以在__________两个时钟周期之间插入1个或多个TW等待周期。
15、8259共有___个端口,它们分别用于接受CPU送来的______命令字和________命令字。
、8253每个通道有种工作方式可供选择。
8253的CLK0接2MHZ的时钟,欲使OUT0产生频率为200HZ的方波信号,则8253的计数初值应为,应选用的工作方式是。
16给定一个数据的有效地址是2359H,且(DS)=490BH,那么该数据在内存中的实际地址为。
17.8086CPU系统中,内存的最大寻址空间为,I/O接口的寻址能力为。
18、一个中断类型号为08H的中断处理程序存放在0100:1000H开始的内存中,则相应的中断向量存储地址为,从该地址开始,连续的4个存储单元存放的内容依次为。
19、CPU与外设之间进行数据输入/输出传送的方法主要有无条件、、和DMA传送20、单片8259可管理级可屏蔽中断,6片级联最多可管理级。
21、若用1024*1的RAM芯片组成16K*8的存储器,则需要片芯片,至少需要地址线,在地址线中有位用于片内寻址。
22、当数据从8255A的端口C进行输入或输出时,8255A的几个控制信号CS、A0、A1分别为、、。
23、8086 CPU从内部功能上可分为和两个独立的功能部件。
24、8086 CPU通过数据总线对进行一次访问所需时间为一个总线周期,一个总线周期至少包括个时钟周期。
25.由16K*4芯片组成32KB存储器模块,需_____片RAM.26.8255A控制字的最高位D7=________时,表示该控制字为方式控制字。
27.8086/8088CPU内部共有_________个16位寄存器。
28.在两片8259A级连的中断系统中,主片的IR5作为从片的中断请求输入端,则初始化主、从片时ICW3的数据格式分别是_________29.假设(SP)=0100H,(SS)=200H,执行POP AX 指令后,栈顶的物理地址是_____。
30.汇编语言源程序的扩展名是_____。
31.若定义X DW 1001H,执行MOV AH,BYPE PTR X 指令后,(AH)=____.32.若定义V AR DB 2 DUP(1,2,2 DUP(3),2 DUP(1)),则在V AL 存储区内前5个单元的数据是_ ___.33.8086/8088的中断响应了两个总线周期,从________引脚输出两个负脉冲.34.地址总线通常是_ _总线,由CPU输出,8位微处理器有16条地址总线,16位微处理器有20条或更多。
35.Intel 8255A是一个____________接口芯片。
36. ORG 1000HDA1 DB?…LEA BX,DA1MOV CX,BXNEXT: ADD BX,1LOOP NEXT变量DA1的偏移地址=_____.37.在MOV WORD PTR[0072],55AAH指令的机器代码中,最后一个字节是_____。
38.带符号数乘以2使用__ _指令.39.假定(AX)=96H,(BX)=65H,依次执行ADD AX,BX和DAA指令后,(AL)=_ _40.指示语句在汇编时由____执行,而不被翻译成机器指令。
41、8086向存储器的奇地址写一个字节的数据时,需要一个总线周期,在该总线周期内的第一个时钟周期中,BHE 为,A0为。
42、给定一个堆栈区,其地址为1250H:0000H~1250H:0100H,(SP)=0052H,那么栈顶地址为,SS的内容为。
43、若8086系统采用8259A中断控制器控制中断,其中断类型码为46H,其中断向量表的中断向量为,这个中断源应连向8259的(从IR0~IR7中选一个),若中断服务程序的入口地址为ABC00H,则其向量区对应的4个单元的数据依次为、、、。
44、设异步传输时,每个字符对应1个起始位、7个信息位、1个奇/偶校验位和一个停止位,如果波特率为9600b/s,则每秒钟能传输的最大字符数是。
45.-45的原码为(),补码为()。
46.8086向奇地址存储单元送一个字节数据时, 须执行一个总线周期, 为(),在第一个T状态中,ALE为(___), A0为(___);在第三个T状态,为(),为()。
47.用9片8259A中断控制器组成2级主从式中断控制系统,最多可以管理的中断源为(____)级。
48.用1K4的RAM芯片组成4K8的存储器,共需要()片1K4的RAM芯片,共分为()组。
49.定时器/计数器8253每个通道有()种工作方式可供选择。
8253的CLK0接1MHZ的时钟,欲使OUT0产生频率为200HZ的方波信号,则8253的计数初值应为(),应选用的工作方式是()。
50.在异步通信中,信息是以一组不定位数的数组组成的。
标准的异步传送的数据格式为:首先是(),接着是5~7位(),然后是(),有时还可以加上()校验位,两个数据之间可以有空闲位。
51、已知AL=8AH,BL=C6H,执行ADD AL,BL之后,AL和BL分别等于、,ZF和OF分别等于、。
52、8086的外部中断由两引脚引入,中断矢量表用来存放,如内存中,002CH单元中存放2400H,002EH单元中存放D208H,则表示这些单元中内容所对应的中断类型号为,中断服务程序的起始地址是。
53、设当前的SP=2000H,执行PUSH AX指令后,SP= H,若改为执行IRET指令后,则SP= H。
54、定时器/计数器8253每个通道有种工作方式可供选择。
8253的CLK0接1MHZ 的时钟,欲使OUT0产生频率为200HZ的方波信号,则8253的计数初值应为,应选用的工作方式是。
55、8086系统中,除了ZF、OF状态标志位外,还有、、、这4个。
56、下列指令中,隐含使用AL寄存器的指令有条。
CBW;HLT;LODSB ;MUL BL ;CMPSB;XLAT二.选择1.提出中断请求的条件是( ).A:外设提出请求B:外设工作完成和系统允许时C:外设工作完成和中断标志触发器为"1"时D:外设需要工作2.下式结果以二进制表示时,含有( )个"1"?11*4096+6*512+5*64+3*8+3A:10B:11C:12D:133.计算机的主存储器容量达到10M时,其地址的表示至少需要使用多少个2进位?( ).A:10位B:20位C:30位D:40位4.中断向量的地址是( ).A:子程序入口地址B:中断服务程序入口地址C:中断服务程序入口地址的地址D:中断程序的第一行的地址5.CPU中程序计数器(PC)中存放的是( )A:指令B:指令地址C:操作数D:操作数地址6.计算机的字长越长,一个字所能表示的的数据精度就越高,再完成同样精度的运算时,则数据处理速度( )A:越高B:越低C:不一定D:一样7.当8086/8088访问100H端口时,采用( )寻址方式.A:直接B:立即C:寄存器间接D:相对8、下列指令语法有错误的是()A、IN AX,20HB、LEA SI,[2000H]C、OUT DX,ALD、SHL AX,29、若(AL)=0FH,(BL)=04H,则执行CMP AL,BL后,AL和BL的内容为()A、0FH;04HB、0BH;04HC、0FH;0BHD、04H;0FH10、在下列伪指令中定义字节变量的是()A 、DB B、DW C、DD D、DT11、在并行接口芯片8255和可编程定时/计数器8253中,8255的8位I/O端口和8253的工作方式分别为()A、3;5B、3;6C、4;5D、4;612、8086对中断响应优先级最高的请求为()A、NMIB、INTR D、指令中断D、单步中断13.8088/8086系统中,可以用于间接寻址的寄存器为()。
A. BX,SI,DI,BPB. AX,SI,CX,BPC. AX,BX,CX,DX14.如果AL的内容为50H,执行TEST AL,01H指令后,AL的内容为()。
A. 49HB. 4FHC. 50HD. 01H15.8255的方式控制字、按位置位/复位字的D7位分别是()。
A. 0、0B. 0、1C. 1、0D. 1、116.8253芯片6种工作方式中,只有()是连续重复计数的方式。
A. 方式1B.方式2C.方式3D. 方式4E. 方式51.8086/8088系统中管理CPU与存储器或与I/O设备之间数据传送的单元是( )A.EUB.MMUC.BIUD.PU2.已知ES=2000H,DS=1500H,CS=4000H,SS=1000H,BX=5006H,指令MOV AX,[BX]中,源操作数的寻址方式是( ),源操作数所在的存储单元的物理地址是()。
A.16006HB.1A006HC.25006HD.45006H3.8086/8088系统中通常堆栈以()为单位进行操作。
A.半字节B.字节C.字D.双字4.在下列指令中,影响堆栈内容的指令是()。
A.POPB.CALLC.JMPD.IRET5.指出下列指令或伪指令中所以错误者:()。
A.MOV AX,[SI][DI]B.PUSH [2000H]C.MOV BP,ES:[BP]D.RET 9E.IN AL,220F.DB -128,‘AB5678’G.ADD WORD PTR CS:[SI+200],1005.8086/8088汇编程序中,如果已知(DL)=80H,则执行指令ADD DL,90H,(DL)=()A.不确定B.00HC.10HD.80H7.微机系统中,通常数据总线信号由()提供,地址总线信号由()提供。