计算机组成原理测试题二
- 格式:doc
- 大小:29.00 KB
- 文档页数:5
计算机组成原理期末考试试卷及答案(2)计算机组成原理期末考试试卷(2)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.通用寄存器属于____部分。
A.运算器B.控制器C.存储器D.I/O接口2.关于数据表示和编码,下列说法正确的是____。
A. 奇偶校验码是一种功能很强的检错纠错码B. 在计算机中用无符号数来表示内存地址C. 原码、补码和移码的符号编码规则相同D. 用拼音从键盘上敲入汉字时,使用的拼音码是汉字的字模码3.若x补=0.1101010,则x原=____。
A.1.0010101 B.1.0010110 C.0.0010110 D.0.1101010 4.在cache的下列映射方式中,无需考虑替换策略的是____。
A. 全相联映射B. 组相联映射C. 段相联映射D. 直接映射5.以下四种类型的二地址指令中,执行时间最短的是____。
A. RR型B. RS型C. SS型D. SR型6.下列关于立即寻址方式操作数所在位置的说法正确的是____。
A. 操作数在指令中B. 操作数在寄存器中C. 操作数地址在寄存器D. 操作数地址(主存)在指令中7.微程序控制器中,机器指令与微指令的关系是____。
A.每一条机器指令由一条微指令来执行B.一段机器指令组成的程序可由一条微指令来执行C.每一条机器指令由一段用微指令编成的微程序来解释执行D.一条微指令由若干条机器指令组成8.下面有关总线的叙述,正确的是____。
A. 单总线结构中,访存和访问外设主要是通过地址来区分的B. 对电路故障最敏感的仲裁方式是独立请求方式C. 系统总线连接CPU和内存,而PCI总线则连接各种低速I/O设备D. 同步定时适用于各功能模块存取时间相差很大的情况9.若磁盘的转速提高一倍,则____。
A.平均存取时间减半 B.平均找道时间减半C.平均等待时间减半 D.存储密度可以提高一倍10.为了便于实现多级中断,保存现场信息最有效的方法是采用____。
计算机组成原理期末考试试题及答案(五套)计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指______。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指______。
计算机组成原理第二章测试题1.计算机系统中的I/O设备通过I/O端口与各自的控制器连接,然后由控制器与总线相连,常用的I/O端口有_D_。
A、并行口B、串行口C、视频口,USB口D、以上全部2.下列关于I/O控制器的叙述正确的是_A_。
A、I/O设备通过I/O控制器接收CPU的输入输出命令B、所有I/O设备都使用统一的I/O控制器C、I/O设备的驱动程序都存放在I/O控制器上的ROM中D、随着芯片组电路集成度的提高,越来越多的I/O控制器都从主板的芯片组中独立出来, 制作成专用的扩充卡B接口是由Compag,IBM,Intel,Microsoft和NEC等公司共同开发的一种I/O接口。
在下列有关USB接口的叙述中,错误的是_C_。
A、USB接口是一种串行接口,USB对应的中文为"通用串行总线"B、USB2.0的数据传输速度比USB1.1快得多C、利用"USB集线器",一个USB接口最多只能连接63个设备D、USB既可以连接硬盘,闪存等快速设备,也可以连接鼠标,打印机等慢速设备4.在目前的技术条件下,计算机使用的CRT显示器与LCD显示器相比具有_D_的优点。
A、没有辐射危害B、功耗小C、体积轻薄D、价格较低5.PC计算机中RAM的功能是_A_。
A、存放可读写的程序和数据B、用于永久存放专用程序和数据C、存放要求容量大速度慢的程序文件D、存放要求容量大速度慢的数据文件6.一台PC机上总有多种不同的I/O接口,如串行口,并行口,USB接口等。
在下列I/O接口中,不能作为扫描仪和主机接口的是_A_。
A、PS/2接口B、USBC、1394(FireWire)D、并行口7.下列说法中是正确的_B_。
A、半导体ROM信息可读可写,且断电后仍能保持记忆B、半导体ROM是非易失性的,断电后仍然能保持记忆C、半导体RAM是非易失性的,断电后不能保持记忆D、EPROM是可改写的,因而也是随机存储器的一种8.下面关于CPU性能的说法中,错误的是_D_。
江苏理工学院计算机组成原理考试试卷及参考答案2一、单项选择题(5’)1.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为___。
A、64,16B、16,64C、64,8D、16,16答案:D2.常用的虚拟存储系统由___两级存储器组成。
A、主存—辅存B、快存—主存C、快存—辅存D、通用寄存器—主存答案:A3.与外存储器相比,内存储器的特点是___。
A、容量大,速度快,成本低B、容量大,速度慢,成本高C、容量小,速度快,成本高D、容量小,速度快,成本低答案:C4.至今为止,计算机中的所有信息仍以二进制方式表示,其理由是___。
A、节约元件B、运算速度快C、物理器件性能决定D、信息处理方便答案:C5.双端口存储器之所以能高速进行读/写,是因为采用___。
A、新型器件B、流水技术C、两套相互独立的读写电路D、高速芯片答案:C6.下列元件中存取速度最快的是___。
A、CacheB、寄存器C、内存D、外存答案:B7.对于没有外存储器的计算机来说,监控程序可以存放在___。
A、DRAMB、SRAMC、闪速存储器D、EPROM答案:B8.计算机的存储器采用分级方式是为了___。
A、减少主机箱的体积B、解决容量,价格,速度三者之间的矛盾C、保存大量数据方便D、操作方便答案:B9.上机前的准备不包括___。
A、建立数学模型B、确定计算方法C、编制解题程序D、数据输入存储器答案:D10.RAM芯片串联时可以___。
A、增加存储器字长B、增加存储单元数量C、提高存储器的速度D、降低存储器的平均价格答案:B11.在虚拟存储器中,当程序正在执行时,由___完成地址映射。
A、程序员B、编译器C、装入程序D、操作系统答案:D12.多总线结构的计算机系统采用___方法,对提高系统的吞吐率最有效。
A、多口存储器B、提高主存速度C、交叉编址多模块存储器D、Cache答案:C13.冯·诺依曼机工作方式的基本特点是___。
第六章单元测验(二)1、用以指定待执行指令所在主存地址的寄存器是______。
(单选)A、指令寄存器IRB、程序计数器PCC、存储器地址寄存器MARD、数据缓冲寄存器2、下列关于微程序和微指令的叙述中______是正确的。
(单选)A、控制器产生的所有控制信号称为微指令B、微程序控制器比硬连线控制器相对灵活C、微程序控制器的速度一般比硬布线控制快D、同一条微指令可以发出互斥的微命令3、某计算机采用微程序控制器的微指令格式采用编码方式组织,某互斥命令组由4个微命令组成,则微指令寄存器中相应字段的位数至少需( )。
(单选)A、2B、3C、4D、54、多周期CPU中,下列有关指令和微指令之间关系的描述中,正确的是()。
(单选)A、一条指令的功能通过执行一条微指令来实现B、一条指令的功能通过执行一个微程序来实现C、通过指令的寻址方式实现指令与微程序的映射D、通过指令的形式地址字段实现指令与微程序的映射5、相对于微程序控制器,硬布线控制器的特点是()(单选)A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难6、某型MIPS32指令架构的单周期CPU,其数据通路结构如下图执行指令sub rd, rs, rt 时,应由控制器产生的控制信号PCSrc、regDst、aluSrc、memtoReg、RegWrite分别是( ) (单选)A、0、1、0、0、1B、1、1、0、0、0C、1、0、1、0、1D、0、1、0、1、07、下列关于指令执行流程控制信号同步的描述中,正确的是( ) (多选)A、控制信号的同步方式可能不唯一B、同步控制方式会增加指令的CPIC、同一时钟周期内允许有多个控制信号同时有效D、同一微命令不会在同一指令的不同CPU周期多次有效8、下列有关取指令操作部件的叙述中,正确的是()(多选)A、取指令操作的延时主要由存储器的取数时间决定B、取指令操作可以和下条指令地址的计算操作同时进行C、单周期CPU数据通路中需使用指令寄存器存放取出的指令D、PC在单周期数据通路中不需要“写使能”控制信号9、下列有关数据通路的叙述中,正确的是()(多选)A、数据通路由若干操作元件和状态元件连接而成B、数据通路执行的功能由控制部件送出的控制信号选择控制C、ALU属于操作元件,用于执行各类算术和逻辑运算D、通用寄存器属于状态元件,但不包含在数据通路中10、下列关于取指阶段指令流程的描述中,正确的是( ) (多选)A、不同PC增量方式影响取指流程B、取指流程中只有一条数据通路C、CPU内总线结构影响取指流程D、取指流程包含取指和PC增量流程11、下列有关多周期数据通路和单周期数据通路比较的叙述中,正确的是()(多选)A、单周期处理器的CPI总比多周期处理器的CPI大B、指令执行过程中,单周期处理器中有效的控制信号取值一直不变,而多周期处理器中的有效控制信号的值可能会发生改变C、一条指令执行过程中,单周期数据通路中的每个部件只能被使用一次,而在多周期中同一个部件可使用多次D、多周期中部分器件可以复用12、下面是有关MIPS架构的R-型指令数据通路设计的叙述正确的是()(多选)A、在R-型指令数据通路中,一定会有一个具有读口和写口的通用寄存器组B、在R-型指令数据通路中,一定有一个ALU用于对寄存器读出数据进行运算C、在R-型指令数据通路中,一定存在一条路径使ALU输出被送到某个寄存器D、执行R-型指令时,通用寄存器堆的“写使能”控制信号一定为“1”13、下面是有关MIPS架构的lw/sw指令数据通路设计的叙述正确的是() (多选)A、在lw/sw指令数据通路中,一定有一个符号扩展部件用于偏移量的扩展B、在lw/sw指令数搌通路中,ALU的控制信号一定为“add”(即ALU做加法)C、寄存器堆的“写使能”信号在lw指令执行时为“1”,在sw指令执行时为“0”D、数据存储器的“写使能”信号在lw指令执行时为“0”,在sw指令执行时为“1”参考答案如下:。
单选题题目1获得7.00分中的7.00分加法器采用并行进位的目的是__B__。
选择一项:A. 提高加法器的速度B. 快速传递进位信号C. 优化加法器结构D. 增强加法器功能题目2获得7.00分中的7.00分组成一个运算器需要多个部件,但下面所列___D__不是组成运算器的部件。
选择一项:A. 状态寄存器B. 数据总线C. 算术逻辑运算单元D. 地址寄存器题目3获得7.00分中的7.00分运算器的主要功能是进行 C 。
选择一项:A. 逻辑运算B. 算术运算C. 逻辑运算和算术运算D. 只作加法题目4获得7.00分中的7.00分浮点数范围和精度取决于 A 。
选择一项:A. 阶码的位数和尾数的位数B. 阶码采用的编码和尾数的位数C. 阶码和尾数采用的编码D. 阶码采用的位数和尾数的编码题目5获得7.00分中的7.00分逻辑运算中的“逻辑加”是指 B 。
选择一项:A. 与运算B. 或运算C. 非运算D. 异或运算题目6获得7.00分中的7.00分下列说法正确的是 D 。
选择一项:A. 采用双符号位补码进行加减运算可以避免溢出B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出C. 只有将两个正数相加时才有可能产生溢出D. 只有带符号数的运算才有可能产生溢出多选题题目7获得11.00分中的11.00分请从下面表示浮点运算器的描述中选出描述正确的句子是___AC__。
选择一项或多项:A. 浮点运算器可用两个定点运算器部件来实现B. 阶码部件可实现加、减、乘、除四种运算C. 阶码部件只进行阶码相加、相减和比较操作D. 尾数部件只进行乘法和除法运算题目8获得11.00分中的11.00分对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是ABC_。
选择一项或多项:A. 阶符和数符相同B. 阶符和数符相异C. 数符与尾数小数点后第一位数字相同D. 数符与尾数小数点后第一位数字相异判断题题目9获得9.00分中的9.00分运算器内部寄存器的个数与系统运行的速度无关。
《计算机组成原理》单元测试2 试题(请将答案直接写在答题纸上,不用抄试题)一、选择题(每题1分,共40分)1.某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是( c )。
A 4MB B 2MBC 2MD 1M2.主存贮器和CPU之间增加cache的目的是( a )。
A 解决CPU和主存之间的速度匹配问题B 扩大主存贮器容量C 扩大CPU中通用寄存器的数量D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量3.某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为( d )。
A 64,16B 16,64C 64,8D 16,16 。
4.下列部件(设备)中,存取速度最快的是( a )。
A.CPU 中的寄存器 B .硬盘存储器 C .光盘存储器 D .软盘存储器5.计算机系统中的存贮器系统是指( d )。
A RAM存贮器B ROM存贮器 C主存贮器 D cache、主存贮器和外存贮器6.存储单元是指(c )。
A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;7.相联存贮器是按( c)进行寻址的存贮器。
A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式8.下列因素下,与Cache的命中率无关的是(a )。
A. 主存的存取时间B. 块的大小C. Cache的组织方式D. Cache的容量9.双端口存储器在( b)情况下会发生读/写冲突。
A. 左端口与右端口的地址码不同B. 左端口与右端口的地址码相同C. 左端口与右端口的数据码不同D. 左端口与右端口的数据码相同10.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是( c )。
A. DRAMB. SROMC. FLASHD.EPROM11.某机字长32位,存储容量为 1MB,若按字编址,它的寻址范围是( c )。
第四章存储系统(二)测试1、32位处理器的最大虚拟地址空间为A、2GB、4GC、8GD、16G2、在虚存、内存之间进行地址变换时,功能部件()将地址从虚拟(逻辑)地址空间映射到物理地址空间A、TLBB、MMUC、CacheD、DMA3、在程序执行过程中,Cache与主存的地址映象是由A、用户编写程序完成B、操作系统完成C、编译系统完成D、硬件自动完成4、某计算机的存储系统由cache和主存组成。
某程序执行过程共访存2000次,其中访问cache缺失(未命中)100次,则该程序执行过程中Cache的命中率为A、80%B、85%C、90%D、95%5、在Cache的地址映射中,若主存中的任意一块均可映射到Cache内任意一行的位置上,则这种映射方法称为A、全相联映射B、直接映射C、2-路组相联映射D、混合映射6、采用虚拟存储器的主要目的是A、提高主存储器的存取速度B、扩大主存储器的存储空间,且能进行自动管理和调度C、提高外存储器的存取速度D、扩大外存储器的存储空间7、虚拟存储器中,程序执行过程中实现虚拟地址到物理地址映射部件(系统)是A、应用程序完成B、操作系统和MMU配合完成C、编译器完成D、MMU完成8、相联存储器是按( )进行寻址访问的存储器A、地址B、内容C、堆栈D、队列9、以下哪种情况能更好地发挥Cache的作用A、程序中存在较多的函数调用B、程序的大小不超过内存容量C、程序具有较好的时间和空间局部性D、递归子程序10、以下关于虚拟存储管理地址转换的叙述中错误的是()A、地址转换是指把逻辑地址转换为物理地址B、一般来说,逻辑地址比物理地址的位数少C、地址转换过程中可能会发生“缺页”D、MMU在地址转换过程中要访问页表项11、假定主存按字节编址,cache共有64行,采用4路组相联映射方式,主存块大小为32字节,所有编号都从0开始。
问主存第3000号单元所在主存块对应的cache组号是A、1B、5C、13D、2912、下列关于MMU的叙述中,错误的是()A、MMU是存储管理部件B、MMU负责主存地址到Cache地址的映射C、MMU参与虚拟地址到物理地址的转换D、MMU配合使用TLB 地址转换速度更快13、下列关于主存与cache地址映射方式的叙述中正确的是()A、全相联映射方式比较适用于大容量CacheB、直接映射是一对一的映射关系,组相联映射是多对一的映射关系C、在Cache容量相等条件下,直接映射方式的命中率比组相联方式有更高的命中率D、在Cache容量相等条件下,组相联方式的命中率比直接映射方式有更高的命中率14、下列关于CaChe的说法中,错误的是()A、CaChe对程序员透明B、CaChe行大小与主存块大小一致C、分离CaChe(也称哈佛结构)是指存放指令的CaChe与存放数据CaChe分开设置D、读操作也要考虑CaChe与主存的一致性问题15、下列关于CaChe的论述中,正确的是A、采用直接映射时,CaChe无需使用替换算法B、采用最优替换算法,CaChe的命中率可达到100%C、加快CaChe本身速度,比提高CaChe命中率更能提升存储系统的等效访问速度D、CaChe的容量与主存的容量差距越大越能提升存储系统的等效访问速度16、某计算机系统中,CaChe容量为512 KB,主存容量为256 MB,则CaChe 一主存层次的等效容量为A、512 KBB、256 MBC、256 MB+512 KBD、256 MB - 512 KB17、下列关于Cache的描述中正确的是( )A、Cache存储器是内存中的一个特定区域B、Cache存储器的存取速度介于内存和磁盘之间C、Cache存储器中存放的内容是内存的副本D、Cache中存放正在处理的部分指令和数据18、关于TLB和Cache,下面哪些说法中正确的是( )A、TLB和Cache中存的数据不同B、TLB 访问缺失(miss)后,可能在Cache中直接找到页表内容C、TLB miss会造成程序执行出错,但是Cache miss不会D、TLB和Cache都采用虚拟地址访问19、在下列因素中,与Cache的命中率有关的是( )A、Cache块大小B、Cache的总容量C、主存的存取时间D、替换算法20、下面有关Cache的说法中正确的是( )A、设置Cache的目的,是解决CPU和主存之间的速度匹配问题B、设置Cache的理论基础,是程序访问的局部性原理C、Cache与主存统一编址,Cache地址空间是主存的一部分D、Cache功能均由硬件实现,对程序员透明。
期末试卷二一.选择题(每空1分,共20分)1.将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为______。
A. 数值计算B. 辅助设计C. 数据处理D. 实时控制2.目前的计算机,从原理上讲______。
A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3.根据国标规定,每个汉字在计算机内占用______存储。
A.一个字节B.二个字节C.三个字节D.四个字节4.下列数中最小的数为______。
A.(101001)2B.(52)8C.(2B)16D.(44)105.存储器是计算机系统的记忆设备,主要用于______。
A.存放程序B.存放软件C.存放微程序D.存放程序和数据6.设X= —0.1011,则[X]补为______。
A.1.1011B.1.0100C.1.0101D.1.10017. 下列数中最大的数是______。
A.(10010101)2B.(227)8C.(96)16D.(143)108.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。
A.巴贝奇B.冯. 诺依曼C.帕斯卡D.贝尔9.在CPU中,跟踪后继指令地指的寄存器是______。
A.指令寄存器B.程序计数器C.地址寄存器D.状态条件寄存器10. Pentium-3是一种______。
A.64位处理器B.16位处理器C.准16位处理器D.32位处理器11. 三种集中式总线控制中,______方式对电路故障最敏感。
A.链式查询B.计数器定时查询C.独立请求12. 外存储器与内存储器相比,外存储器______。
A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13. 一个256K×8的存储器,其地址线和数据线总和为______。
第二章单元测试
1、计算机中表示地址时使用
A、无符号数
B、原码
C、反码
D、补码
2、当-1 < x < 0时,[x]补=
A、2+x
B、2-x
C、1-x
D、2-2^-n+x
3、浮点数的表示范围和表示精确度分别取决于
A、阶码的位数和尾数的位数
B、尾数的位数和阶码的位数
C、阶码的编码和尾数的编码
D、机器字长和阶码的位数
4、设G(x) = 1011,某(7,4)码为K1K2K3K4K5K6K7,仅K7出错时进行CRC校验得到的余数为001,当仅K5出错时,进行CRC校验得到的余数为
A、100
B、010
C、011
D、110
5、假设寄存器为8位,用补码形式存储机器数,包括一位符号位,那么十进制数一25在寄存器中的十六进制形式表示为
A、E7H
B、67H
C、99H
D、E6H
6、如果某系统15*4=112成立,则系统采用的进制是
A、6
B、7
C、8
D、9
1。
第三、四章计算机硬件工作原理、软件控制教学检测卷二(木卷满分300分,考试时间102分钟)一、填空题(每空2分,61空,共122分)1.__________________________________________________________________________从控制存储器中读取一条微指令并执行相应的微指令所需的全部时间称为____________ 02.按在计算机系统中的作用分类,存储器可分为主存、辅存和________ 三类。
3.主存中的每一个存储单元都有唯一的编号,称为_________ 。
4.每访问一次主存器,读出或写入的单元是一个_____ o5.从启动一次存储器操作到完成该操作所经历的时间称Z为_______ o6.主存带宽又称为_______ ,他表示每秒从主存进出信息的授大数量。
7.主存通常由存储体、______ 、1\0、________ 组成。
8.半导体存储器从工作原理上可分为_______ 型和______ 型两类。
9.M0S管是一种场效应器件,有源极、________ 、和 ________ o10.存储器容量为1024*4时,地址线需耍________ 根。
11.存储器种中片选信息的译码方法口J分为______ 、_______ 和部分译码法。
12.主存与CPU的硬连接有3组连线,分别是 ______ 、_________ 和________ o13.主存与CPU之间的接口是存储器地址寄存器和 ___________ 。
14.程序的局部性包括时间局部性和_______ 局部性。
15.高速缓冲存储器就是利用称序的_______ 原理设计。
16.从主存到CACHE中的数据传送是以 _________ 为单位进行的,这样既提高了CACHE的______ ,也提高了数据传输的效率。
17.根据主存数据块在CACHE小存放的方法,可分为之间映像、______ 和________ 三种。
计算机专业基础综合计算机组成原理(输⼊输出系统)模拟试卷2计算机专业基础综合计算机组成原理(输⼊输出系统)模拟试卷2(总分:44.00,做题时间:90分钟)⼀、单项选择题(总题数:10,分数:20.00)1.早期微型机中,不常⽤的I/O信息交换⽅式是( )。
A.程序查询⽅式B.中断⽅式C.DMA⽅式D.通道⽅式√2.中断向量可提供( )。
A.被选中设备的地址B.传送数据的起始地址C.中断服务程序⼊⼝地址√D.主程序的断点地址3.为了便于实现多级中断,保存现场信息最有效的⽅法是采⽤( )。
A.通⽤寄存器B.堆栈√C.存储器D.外存4.硬中断服务程序的末尾要安排⼀条指令IRET,它的作⽤是( )。
A.构成中断结束命令B.恢复断点信息并返回√C.转移到IRET的下⼀条指令D.返回到断点处5.Pentium相在实模式下⽀持( )个中断源,在保护模式下⽀持256个中断和异常。
A.128B.256 √C.512D.10246.采⽤DMA⽅式传送数据时,每传送⼀个数据就要占⽤⼀个( )时间。
A.指令周期B.机器周期C.存储周期√D.总线周期7.在中断周期中,将允许中断触发器置“0”的操作由( )完成。
A.硬件B.关中断指令√C.开中断指令D.软件8.下列陈述中,正确的是( )。
A.磁盘是外部存储器,和输⼊/输出系统没有关系B.对速度极慢或简单的外围设备可以不考虑设备的状态直接进⾏接收数据和发送数据√C.从输⼊/输出效率分析,DMA⽅式效率最⾼、中断⽅式次之、程序查询⽅式最低,所以才有DMA⽅式淘汰中断⽅式、中断⽅式淘汰程序查询⽅式的发展过程D.在程序查询⽅式、中断⽅式中需要组织I/O接⼝,⽽DMA⽅式和通道⽅式就不需要了9.下列陈述中,正确的是( )。
A.在程序查询⽅式的优点是简单,不需要考虑优先级问题B.优先级是中断排队链中的位置顺序,因此在构造系统时需要⾸先考虑系统的效率合理地安排优先级C.单级中断不⽀持中断嵌套,所以没有优先级的问题D.优先级是外设所代表的事件的性质√10.下列陈述中,正确的是( )。
计算机组成原理试题二及答案一、单项选择题(每题1分,共20分)1. 目前的计算机中,代码形式是______。
A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放2. 完整的计算机系统应包括______。
A.运算器存储器控制器 B.外部设备和主机C.主机和应用程序 D.配套的硬件设备和软件系统3. 下列数中最大的是______。
A.(10010101)2 B.(227)8 C.(96)16 D.(143)104. 设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-27,寄存器内为______。
A.(27)16 B.(9B)16 C.(E5)16 D.(5A)165. 计算机的存储器系统是指______。
A.RAM存储器 B.ROM存储器 C.主存储器 D.主存储器和外存储器6. 算术/逻辑运算单元74181ALU可完成______。
A.16种算术运算功能 B.16种逻辑运算功能C.16种算术运算功能和16种逻辑运算功能 D.4位乘法运算功能和除法运算功能7. 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是______。
A.0─1MB B.0─512KB C.0─256K D.0─256KB8. 常用的虚拟存储系统由______两级存储器组成。
A.主存—辅存 B.快存—主存 C.快存—辅存 D.通用寄存器—主存9. 变址寻址方式中,操作数的有效地址等于______。
A.基值寄存器内容加上形式地址 B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址 D.程序计数器内容加上形式地址10. 在虚拟存储器中,当程序正在执行时,由______完成地址映射。
A.程序员 B.编译器 C.装入程序 D.操作系统11. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。
计算机组成原理测试题二一、选择题:1.若真值X=-1011,则X补()2.设十六进制数为,则相应的十进制数为()3. 补码加减运算是指()A.操作数用补码表示,符号位单独处理。
B.操作数用补码表示,连同符号位一起相加。
C.操作数用补码表示,将加数变补,然后相加。
D.操作数用补码表示,将被加数变补,然后相加。
4.定点小数的补码表示范围是()A.-1<X<1 <X≤1 ≤X<1 ≤X≤1.5.中央处理器包含()A.运算器和主存储器B.控制器和主存储器C.运算器和控制器D.运算器和输入输出接口6.要访问容量为32KB的主存储器,至少需要二进制数地址()位位位位7.动态RAM的特点是()A.工作中存储内容会产生变化。
B.工作中需要动态地改变访存地址。
C.每次读出后,需根据原存内容重写一遍。
D.每隔一定时间,需要根据原存内容重写一遍。
8.下列存储器中可在线改写的只读存储器是()9.在计算机的层次化存储器结构中,虚拟存储器是指()A.将主存储器当作调整缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令()A.只能对单操作数进行加工处理。
B.只能对双操作数进行加工处理。
C.既能对单操作数进行加工处理,也能对双操作数加工处理。
D.无处理双操作数的功能。
11.堆栈指针SP的内容是()A.栈顶地址B.栈顶内容C.栈底地址D.栈底内容12.在同步控制方式中()A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制必须采用微处理控制方式13.CPU响应DMA请求的时间是()A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是()A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成15.微程序存放在()A.主存中B.堆栈中中 D.磁盘中16.下列设备中,适合通过DMA方式与主机进行信息交换的是()A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指()A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送C.接口的两侧采取串行传送D.接口内部只能串行传送18.向量中断的向量地址是()A.通过软件查询产生B.由中断服务程序统一产生C.由中断源硬件提供D.由处理程序直接查表获得19.中断屏蔽字的作用是()A.暂停外设对主存的访问 B 暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问20.CPU可直接访问的存储器是()A.硬盘 B 软盘 C.高速缓存 D.光盘二.填空题:1.外部设备接口是指2.在CPU中,指令寄存器IR用来存放3.中断屏蔽字的作用是4.采用异步控制的目的是5.采用直接寻址的方式,则操作在中。
1.(单选题) 在计算机组成原理中,Cache缓存的作用是什么?A. 储存CPU指令B. 储存操作系统C. 临时存储CPU频繁访问的数据D. 储存外设驱动程序答案: C解析: Cache缓存用于临时存储CPU频繁访问的数据,以加快CPU的访问速度。
例如,当CPU反复读取同一段数据时,Cache可以直接从高速缓存中读取,而不必每次都访问内存,提高了数据访问效率。
2.(单选题) 什么是冯·诺依曼体系结构中的“存储程序”?A. 指存储计算机程序的光盘B. 将程序和数据存储在同一个存储器中C. 将程序和数据存储在不同的存储器中D. 将程序和数据存储在磁带上答案: B解析: 冯·诺依曼体系结构中的“存储程序”是指将程序和数据存储在同一个存储器中,程序可以像数据一样被读取和写入,实现了程序的灵活性和可修改性。
3.(单选题) 计算机系统中的时钟频率指的是什么?A. CPU执行指令的速度B. 数据传输的速率C. 主存储器的访问速度D. CPU内部时钟发生器的振荡频率答案: D解析: 计算机系统中的时钟频率指的是CPU内部时钟发生器的振荡频率,它决定了CPU 执行指令的速度,是衡量CPU性能的重要指标。
4.(单选题) 在计算机系统中,什么是硬件中断?A. 由软件主动发起的中断请求B. 外部设备发出的中断信号C. 由CPU内部错误引发的中断D. 由硬件故障引发的中断答案: B解析: 硬件中断是由外部设备发出的中断信号,通知CPU需要进行处理。
例如,外部设备完成了数据传输,可以通过硬件中断通知CPU数据已经准备好。
5.(单选题) 在计算机系统中,什么是地址总线?A. 用于传输控制信号的线路B. 用于传输数据的线路C. 用于传输地址信息的线路D. 用于传输时钟信号的线路答案: C解析: 地址总线是用于传输CPU发出的内存地址信息的线路,它决定了CPU可以访问的内存空间范围。
6.(单选题) 在计算机系统中,什么是DMA(直接存储器访问)?A. CPU直接访问主存储器B. 外部设备直接访问主存储器C. CPU直接访问外部设备D. 外部设备直接访问CPU答案: B解析: DMA(直接存储器访问)是指外部设备可以直接访问主存储器,而不需要经过CPU的介入,提高了数据传输的效率。
计算机组成原理试题一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。
)1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。
A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。
A.64K B.32KB C.32K D.16KB3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。
A.21B.17C.19D.204.指令系统中采用不同寻址方式的目的主要是( C)。
A.实现存储程序和程序控制B.可以直接访问外存C.缩短指令长度,扩大寻址空间,提高编程灵活性D.提供扩展操作码的可能并降低指令译码难度5.寄存器间接寻址方式中,操作数处在( B )。
A.通用寄存器B.贮存单元C.程序计数器D.堆栈6.RISC是(A)的简称。
A.精简指令系统计算机B.大规模集成电路C.复杂指令计算机D.超大规模集成电路7.CPU响应中断的时间是_ C _____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
8.常用的虚拟存储器寻址系统由____A__两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
10.浮点数的表示范围和精度取决于__C____ 。
A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。
11.中断向量可提供___C___。
A.被选中设备的地址;B.传送数据的起始地址;C.中断服务程序入口地址;D.主程序的断点地址。
标记题目信息文本一、选择题题目1未回答满分8.00标记题目题干两个补码数相加,只有在()时有可能产生溢出。
选择一项:a. 符号位相同b. 数值位产生向符号位的进位,符号位也向更高位产生进位c. 两个正数相加结果为正d. 符号位不同反馈Your answer is incorrect.正确答案是:符号位相同题目2未回答满分8.00标记题目题干定点数补码减法可直接用加法器完成,此时,符号位()参与运算;并把补码形式的减数诸位求发送加法器,再向最低位给出进位信号。
选择一项:a. 与数值位一起参与运算,0b. 与数值位一起参与运算,1c. 与数值位分别进行运算,0d. 与数值位分别进行运算,1反馈Your answer is incorrect.正确答案是:与数值位一起参与运算,1题目3未回答满分8.00标记题目题干针对8位2进制整数,下列说法中正确的是()。
选择一项:a. -126的补码与+2的移128方案的移码有相同的表示b. 0的补码等于-1的反码c. -127的补码为10000000d. +1的补码等于-127的反码反馈Your answer is incorrect.正确答案是:-126的补码与+2的移128方案的移码有相同的表示题目4未回答满分8.00标记题目题干某计算机字长32位,采用原码定点小数表示,符号位为1位,数值位为31位,则可表示的最大正小数为(),最小负小数为()。
选择一项:a. +(231-1),-(1-2-31)b. +(1-2-31),-(1-2-31)c. +(231-1),-(1-2-32)d. +(232-1),-(1-2-31)反馈Your answer is incorrect.正确答案是:+(1-2-31),-(1-2-31)题目5未回答满分8.00标记题目题干长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为()。
计算机组成原理试题一、选择题(共20分,每题1分)1.某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是______。
A.-127 ~127;B.-128 ~+128;C.-128 ~+127;D.-128 ~+128。
2.在_____的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。
A.单总线;B.双总线;C.三总线;D.以上三种总线。
3.某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是______。
A.16KB;B.16K;C.32K;D.32KB。
4.中断向量可提供______。
A.被选中设备的地址;B.传送数据的起始地址;C.中断服务程序入口地址;D.主程序的断点地址。
5.Cache的地址映象中比较多的采用“按内容寻址”的相联存储器来实现。
A.直接映象;B.全相联映象;C.组相联映象;D.以上都有。
6.总线的异步通信方式______。
A.不采用时钟信号,只采用握手信号;B.既采用时钟信号,又采用握手信号;C.既不采用时钟信号,又不采用握手信号;D.采用时钟信号,不采用握手信号。
7.在磁盘存储器中,查找时间是______。
A.使磁头移动到要找的柱面上所需的时间;B.在磁道上找到要找的扇区所需的时间;C.在扇区中找到要找的数据所需的时间。
D.以上都不对。
8.在控制器的控制信号中,相容的信号是______的信号。
A.可以相互替代;B.可以相继出现;C.可以同时出现;D.不可以同时出现。
9.计算机操作的最小单位时间是______。
A.时钟周期;B.指令周期;C.CPU周期;D.执行周期。
10.CPU不包括______。
A.地址寄存器;B.指令寄存器IR;C.地址译码器;D.通用寄存器。
11.寻址便于处理数组问题。
A.间接寻址;B.变址寻址;C.相对寻址;D.立即寻址。
12.设寄存器内容为10000000,若它等于0,则为______。
中国大学慕课计算机组成原理第二章单元测验含答案一、单选题1.以下哪个选项是计算机执行指令的基本原理?A)输入-处理-输出B)取指令-分析指令-执行指令C)存储-传送-处理D)进程-线程-任务答案:B) 取指令-分析指令-执行指令解析:计算机执行指令的基本原理是从内存中取出指令,对指令进行分析,然后执行指令。
2)以下哪个选项不是计算机中常用的存储设备?A)内存B)硬盘C)键盘D)缓存答案:C) 键盘解析:键盘是输入设备,不属于存储设备。
3)ALU是计算机中的什么部件?A)控制部件B)存储部件C)运算部件D)输入输出部件答案:C) 运算部件解析:ALU(Arithmetic Logic Unit)是计算机中负责进行算术和逻辑运算的部件。
二、多选题1)下列哪些是计算机系统的基本组成部分?(多选)A)中央处理器B)输入输出设备C)控制器D)内存答案:A) 中央处理器,B) 输入输出设备,C) 控制器,D) 内存解析:计算机系统的基本组成部分包括中央处理器、输入输出设备、控制器和内存。
2)下列哪些设备属于输入设备?(多选)A)内存B)键盘C)鼠标D)显示器答案:B) 键盘,C) 鼠标解析:键盘和鼠标属于输入设备,用于向计算机输入数据。
3)下列哪些是计算机的主要性能指标?(多选)A)存储容量B)处理器速度C)屏幕尺寸D)运行内存答案:A) 存储容量,B) 处理器速度,D) 运行内存解析:计算机的主要性能指标包括存储容量、处理器速度和运行内存。
三、判断题1)计算机中的寄存器是存储器的一种。
答案:错误解析:寄存器是计算机中用于暂时存放指令和数据的高速存储器,与主存储器不同。
2)计算机的硬盘是用于存储数据的设备。
答案:正确解析:计算机的硬盘是一种固态存储设备,用于存储数据和程序。
四、简答题1)请简要说明计算机的运算部件和控制部件的功能。
答案:运算部件是计算机的核心部分,负责进行算术和逻辑运算,执行各种数据处理操作。
计算机组成原理测试题二
一、选择题:
1.若真值X=-1011,则X补()
2.设十六进制数为,则相应的十进制数为()
3. 补码加减运算是指()
A.操作数用补码表示,符号位单独处理。
B.操作数用补码表示,连同符号位一起相加。
C.操作数用补码表示,将加数变补,然后相加。
D.操作数用补码表示,将被加数变补,然后相加。
4."
5.定点小数的补码表示范围是()
A.-1<X<1 <X≤1 ≤X<1 ≤X≤1.
5.中央处理器包含()
A.运算器和主存储器
B.控制器和主存储器
C.运算器和控制器
D.运算器和输入输出接口
6.要访问容量为32KB的主存储器,至少需要二进制数地址()
位位位位
7.动态RAM的特点是()
A.工作中存储内容会产生变化。
B.工作中需要动态地改变访存地址。
>
C.每次读出后,需根据原存内容重写一遍。
D.每隔一定时间,需要根据原存内容重写一遍。
8.下列存储器中可在线改写的只读存储器是()
9.在计算机的层次化存储器结构中,虚拟存储器是指()
A.将主存储器当作调整缓存使用
B.将高速缓存当作主存储器使用
C.将辅助存储器当作主存储器使用
D.将主存储器当作辅助存储器使用
10.单地址指令()
}
A.只能对单操作数进行加工处理。
B.只能对双操作数进行加工处理。
C.既能对单操作数进行加工处理,也能对双操作数加工处理。
D.无处理双操作数的功能。
11.堆栈指针SP的内容是()
A.栈顶地址
B.栈顶内容
C.栈底地址
D.栈底内容
12.在同步控制方式中()
A.各指令的执行时间相同
B.各指令占用的机器周期数相同
C.由统一的时序信号进行定时控制必须采用微处理控制方式
13.CPU响应DMA请求的时间是()
A.…
B.必须在一条指令执行完毕 B.必须在一个总线周期结束
C.可在任一时钟周期结束
D.在判明设有中断请求之后
14.在微程序控制中,机器指令和微指令的关系是()
A.每一条机器指令由一条微指令来解释执行
B.每一条机器指令由一段微程序来解释执行
C.一段机器指令组成的工作程序,可由一条微指令来解释执行
D.一条微指令由若干条机器指令组成
15.微程序存放在()
A.主存中
B.堆栈中中 D.磁盘中
16.|
17.下列设备中,适合通过DMA方式与主机进行信息交换的是()
A.键盘
B.电传输入机
C.针式打印机
D.磁盘
18.串行接口是指()
A.接口与系统总线之间采取串行传送
B.接口与外围设备之间采取串行传送
C.接口的两侧采取串行传送
D.接口内部只能串行传送
19.向量中断的向量地址是()
A.通过软件查询产生
B.由中断服务程序统一产生
C.由中断源硬件提供
D.由处理程序直接查表获得
19.中断屏蔽字的作用是()
A.暂停外设对主存的访问 B 暂停对某些中断的响应
|
C.暂停对一切中断的响应
D.暂停CPU对主存的访问
20.CPU可直接访问的存储器是()
A.硬盘 B 软盘 C.高速缓存 D.光盘
二.填空题:
1.外部设备接口是指
2.在CPU中,指令寄存器IR用来存放
3.中断屏蔽字的作用是
4.采用异步控制的目的是
5.采用直接寻址的方式,则操作在中。
6.、
7.串行总线主要用于
8.CPU响应DMA请求的时间是必须在
9.CPU、内存和输入输出合在一起构成的子系统称为
10.动态RAM芯片容量为16K*1位,要构成32K字节的RAM存贮器,需要该芯片片。
11.计算机中各种指令的集合称为
三.判断改错题:
1.在计算机中,各指令周期的时间长度是相同的。
()
2.CPU是计算机中最核心的设备。
()
3.按时序控制方式分,总线可分为串行总线和并行总线。
()
4.?
5.显示适配器中的显示缓冲存储器用于存放显示器将要向CPU输入的信息。
()
6.总线是一组能为多个部件分时共享的信息传送线路。
()
四.简答题:
1.何谓串行传输,有何优缺点适用什么场合
答:串行传输是指用一条线按位串行传送数据。
优点:线路成本低;缺点:传送速度慢。
适用场合:主机与低速外设间的传送、远距离通信总线的数据传送、系统之间的
通信总线的数据传送。
?
2.何谓DAM方式说明它的适合场合。
答:DMA定义:由DMA控制器控制系统总线,直接依靠硬件实现主存与I/O设备
之间的数据直传,传送期间不需要CPU程序干预。
适用场合:高速、批量数据的简单传送。
3.动态存储器RAM和静态存储RAM各依靠什么来存储信息分别说明它们的优缺点。
答:静态存储器依靠双稳态电路的两个稳定状态来分别存储0和1,速度较快,不需要动态刷新,但集成度稍低,功耗大,价格高。
:
动态存储器依靠电容上暂存电荷灭存储信息,电容上有电荷有1,无电荷为0;
集成度高,功耗小,价格较低,速度稍慢,需定时刷新。
4.何谓虚拟存储器其主要好处是什么
答:虚拟存储器:为了扩大容量,把辅存当作主存使用,所需要的程序和数据由辅助
的软件和硬件自动地调入主存,对用户来说,好像机器有一个容量很大的内存,这个
扩大了的存储空间称为虚拟存储器。
虚拟存储器的主要好处是虚拟扩大主存容量,减轻用户对程序进行分块的烦恼,提高软件开发
效率。
5.主机与外围设备之间信息传送的控制方式有哪几种采用哪种方式CPU效率最低
答:主机与外围设备之间信息倦的控制方式有四种程序查询方式、中断方式、
"
DMA方式和通道方式。
五.计算题:
1.某双面磁盘,每面有220道,内层磁道周长为70CM,内层位密度400位/CM,
转速3000转/分,问:(1)磁盘存储容量是多少(2)数据传输率是多少
答:提示:
每道信息量=内层位密度*内层磁道周长
每面信息量=每道信息量*每面道数
磁盘总容量=每面信息量*面数
(2)磁盘数据传输率,也即磁盘的带宽Dr=r*N
N为每条磁道容量,r为磁盘转速
\
(1)每道信息量=400位/cm*70cm=28000位=3500B
每面信息量=3500B*220=770000B
磁盘总容量=770000B*2=1540000B
(2)磁盘数据传输率,也即磁盘的带宽Dr=r*N
N为每条磁道容量,N=3500B
r为磁盘转速r=3000转/60S=50转/S
所以,Dr=r*N=50/S*3500=175000B/S
2.:
3.已知某8位机的主存采用半导体存储器,地址码为16位,采用4K*4位的SRAM
芯片组成该机所允许的最大主存空间,并选用模块条形式,问:
(1)若每个模块条为32K*8位,共需几个模块条
(2)每个模块条内有多少片RAM芯片
(3)主存共需多少RAM芯片CPU需使用几根地址线来选择各模块使用何种译码器
答:(1)(218*8)/(32K*8)=8,故需8条模块条。
(2)(32K*8)/(4K*4)=16,故需16片芯片。
(3)共需8*16=128片芯片。
为了选择各模块,需使用3:8译码器,即3根
地址线来选择模块。
}
3.一条指令存储在存储器中地址为2000的地方,其操作数地址字段在地址为2001的地方,地址字段
的值为3000,寄存器R1中包含数据4000,在以下指令寻址方式下,求操作数的有效地址。
(1)直接寻址:
(2)立即数寻址:
(3)相对寻址:
(4)寄存器(R1)间接寻址:
(5)以R1为变址寄存器的变址寻址。
答:(1)在直接寻址方式下,有效地址为指令地址段的值为3000.
(2)在立即数寻址方式下,操作数就在指令中,有效地址就是指令中操作数的地址2001(3)在相对寻址方式下,有效地址为PC的值加上地址段的值,指令执行之后PC的值为2002,有效地址为2002+3000=5002.
(4)在寄存器R1间接寻址方式下,有效地址为R1的值4000.
(5)在寄存器R1变址寻址方式下,有效地址为从变址寄存器的值加上地址段的值,等于4000+3000=7000。