数字电子技术基础简明教程(第三版)答案第六章
- 格式:ppt
- 大小:109.00 KB
- 文档页数:2
第四章(选择、判断、填空共30题)一、选择题1.N个触发器可以构成能寄存位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N2.在下列触发器中,有约束条件的是。
A.主从J K F/FB.主从D F/FC.同步R S F/FD.边沿D F/F3.一个触发器可记录一位二进制代码,它有个稳态。
A.0B.1C.2D.3E.44.存储8位二进制信息要个触发器。
A.2B.3C.4D.85.对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A.0B.1C.QD.Q6.对于T触发器,若原态Q n=1,欲使新态Q n+1=1,应使输入T=。
A.0B.1C.QD.Q7.对于D触发器,欲使Q n+1=Q n,应使输入D=。
A.0B.1C.QD.Q8.对于J K触发器,若J=K,则可完成触发器的逻辑功能。
A.R SB.DC.TD.Tˊ9.欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端。
A.J=K=0B.J=Q,K=QC.J=Q,K=QD.J=Q,K=0E.J=0,K=Q10.欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端。
A.J=K=1B.J=Q,K=QC.J=Q,K=QD.J=Q,K=1E.J=1,K=Q11.欲使J K触发器按Q n+1=0工作,可使J K触发器的输入端。
A.J=K=1B.J=Q,K=QC.J=Q,K=1D.J=0,K=1E.J=K=112.欲使J K触发器按Q n+1=1工作,可使J K触发器的输入端。
A.J=K=1B.J=1,K=0C.J=K=QD.J=K=0E.J=Q,K=013.欲使D触发器按Q n+1=Q n工作,应使输入D=。
A.0B.1C.QD.Q14.下列触发器中,克服了空翻现象的有。
A.边沿D触发器B.主从R S触发器C.同步R S触发器D.主从J K触发器15.下列触发器中,没有约束条件的是。
A.基本R S触发器B.主从R S触发器C.同步R S触发器D.边沿D触发器16.描述触发器的逻辑功能的方法有。
数字电子技术基础简明教程第三版课后练习题含答案1. 十六进制转换1.将十六进制数A6B3转换成十进制数。
答案:42547解析:将十六进制数A6B3转换成十进制数的计算公式为:$A\\times 16^3 + 6\\times 16^2 + B\\times 16 + 3 = 42547$。
2.将十进制数2037转换成十六进制数。
答案:7F5解析:将十进制数2037转换成十六进制数的计算方法如下:•除以16,商为127,余数为5;•再次除以16,商为7,余数为15,即F;•最后商为0,余数为7,即7。
所以十进制数2037转换成十六进制数为7F5。
2. 布尔代数1.A+AB=A答案:真解析:$A+AB = A\\times 1 + A\\times B = A\\times (1+B) = A\\times 1 = A$。
2.AB+BC+CA=AB+AC答案:真解析:AB+BC+CA=AB+AC的推导如下:AB+BC+CA=AB+AC+BC+CA−AC−BD−BD+BD=A(B+C)+B(C+D)−B(D+C)−C(A+D)=A(B+C)−C(A+D)+B(C−D)=AB+AC−BC+BD=AB+AC。
3. 数字逻辑门1.OR 门和 AND 门的输出关系是什么?答案:OR 门输出为真当且仅当其输入中至少有一位为真;AND 门输出为真当且仅当其输入中所有的位都为真。
2.NOT 门的输出关系是什么?答案:NOT 门的输出与输入相反,即若输入为真,则输出为假;若输入为假,则输出为真。
4. 状态分析1.下面是一个简单的计数器状态图,完成以下计数器输出的对应状态表。
计数器状态图计数器状态图答案:状态Q2 Q1 Q0 下一个状态0 0 0 0 11 0 0 1 22 0 1 0 33 0 1 1 44 1 0 0 55 1 0 1 66 1 1 0 77 1 1 1 02.已知一个状态机的状态表,如何画其状态图?答案:画出每个状态和它所连接的下一个状态之间的箭头,用圆圈表示状态,标出每个状态的名称。
第六章习题一、选择题 1. PROM和 PAL的结构是。
A.PROM的与阵列固定,不可编程B. PROM 与阵列、或阵列均不可编程C.PAL 与阵列、或阵列均可编程D. PAL 的与阵列可编程 2. PAL是指。
A.可编程逻辑阵列B. 可编程阵列逻辑C. 通用阵列逻辑D. 只读存储器 3.当用异步 I/O 输出结构的 PAL 设计逻辑电路时,它们相当于。
A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 数模转换器 4. PLD器件的基本结构组成有。
A. 输出电路B. 或阵列C. 与阵列D. 输入缓冲电路5. PLD器件的主要优点有。
A. 集成密度高B. 可改写C. 可硬件加密D. 便于仿真测试 6. GAL的输出电路是。
A.OLMCB. 固定的C. 只可一次编程D. 可重复编程7. PLD开发系统需要有。
A. 计算机B. 操作系统C. 编程器D. 开发软件 8.只可进行一次编程的可编程器件有。
A.PALB.GALC.PROMD.PLD 9.可重复进行编程的可编程器件有。
A.PALB.GALC.PROMD.ISP-PLD 10. ISP-PLD 器件开发系统的组成有。
A. 计算机B. 编程器C. 开发软件D. 编程电缆 11.全场可编程(与、或阵列皆可编程)的可编程逻辑器件有。
A.PALB.GALC.PROMD.PLA12.GAL16V8 的最多输入输出端个数为。
A.8 输入 8 输出B.10 输入 10 输出C.16 输入 8 输出D.16 输入 1 输出 13 一个容量为 1K×8 的存储器有个存储单元。
A.8B. 8192C.8000D. 8K14.要构成容量为 4K× 8 的 RAM,需要片容量为 256× 4 的 RAM。
A. 8B.4C. 2D.32 15.寻址容量为 16K× 8 的 RAM需要根地址线。
A. 8B. 4C.14D.16KE. 1616.RAM的地址码有 8 位,行、列地址译码器输入端都为 4 个,则它们的字线加条。