最新数电试题库试卷1
- 格式:doc
- 大小:302.50 KB
- 文档页数:21
数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是TTL逻辑门的类型?A. 与非门B. 或非门C. 与门D. 异或门答案:D3. 一个D触发器的输出Q在时钟脉冲的上升沿时:A. 翻转B. 保持不变C. 变为高电平D. 变为低电平答案:A4. 在数字电路中,一个4位二进制计数器的最大计数是:A. 8B. 16C. 15D. 145. 一个简单的RS触发器具有:A. 一个稳定的输出B. 两个稳定的输出C. 一个不稳定的输出D. 两个不稳定的输出答案:A6. 以下哪个是同步时序电路的特点?A. 存储单元的时钟输入是独立的B. 存储单元的时钟输入是共享的C. 存储单元的时钟输入是异步的D. 存储单元的时钟输入是随机的答案:B7. 在数字电路设计中,使用布尔代数的目的是:A. 简化逻辑表达式B. 增加电路复杂性C. 减少电路的功耗D. 提高电路的可靠性答案:A8. 一个8位移位寄存器可以存储多少位二进制数?A. 4B. 8C. 16D. 32答案:B9. 在数字电路中,一个三态输出门可以处于以下哪种状态?B. 低电平C. 高阻态D. 所有上述状态答案:D10. 一个二进制计数器在计数过程中,如果遇到一个无效的输入,它将:A. 停止计数B. 继续计数C. 重置为零D. 跳转到下一个有效状态答案:A二、多项选择题(每题3分,共15分)1. 下列哪些是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 数字电路中的触发器可以用于:A. 存储数据B. 计数C. 产生时钟信号D. 作为逻辑门E. 以上都不是答案:ABC3. 下列哪些是数字电路的优点?A. 高速度B. 高可靠性C. 易于集成D. 低功耗E. 以上都不是答案:ABCD4. 在数字电路中,同步电路与异步电路的区别在于:A. 同步电路的时钟信号是共享的B. 异步电路的时钟信号是独立的C. 同步电路的时钟信号是独立的D. 异步电路的时钟信号是共享的E. 以上都不是答案:AB5. 以下哪些因素会影响数字电路的性能?A. 温度B. 电源电压C. 信号传输延迟D. 噪声E. 以上都不是答案:ABCD三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。
A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。
A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。
A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。
最新数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,以下哪个逻辑门可以实现非逻辑功能?A. 与门B. 或门C. 与非门D. 异或门答案:C2. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. XOR触发器答案:D3. 一个4位二进制计数器,其计数范围是多少?A. 0到7B. 0到15C. 0到255D. 0到1023答案:C4. 在数字电路中,一个稳定的触发器应该具有什么特性?A. 亚稳态B. 双稳态C. 单稳态D. 无稳态答案:B5. 以下哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 运算放大器答案:D6. 在数字电路设计中,以下哪个不是布尔代数的基本运算?A. 与运算B. 或运算C. 非运算D. 乘法运算答案:D7. 一个8位二进制数,其最大值是多少?A. 255B. 256C. 511D. 1023答案:A8. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时的状态如何变化?A. 保持不变B. 翻转C. 变为0D. 变为1答案:B9. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 门D. 非门答案:C10. 在数字电路中,一个3线到8线解码器的输入线数量是多少?A. 3B. 4C. 5D. 6答案:A二、填空题(每题2分,共20分)1. 在数字电路中,一个稳定的触发器应该具有__双稳态__特性。
2. 一个4位二进制计数器的计数范围是从__0__到__15__。
3. 数字电路中的存储元件包括触发器、__寄存器__和计数器。
4. 布尔代数的基本运算包括与运算、或运算和__非运算__。
5. 一个8位二进制数的最大值是__255__。
6. 在数字电路中,一个D触发器的输出Q在时钟信号上升沿时会__翻转__。
7. 数字电路中的逻辑门不包括__乘法运算__。
8. 一个3线到8线解码器的输入线数量是__3__。
9. 在数字电路中,一个稳定的触发器不应该处于__亚稳态__。
《数字电子技术基础》试卷一一、 填空题(22分每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态.4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。
6、一个四选一数据选择器,其地址输入端有个。
二、化简题(15分每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、画图题(10分每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i74LS138功能表如下:74LS161功能表《数字电子技术基础》试卷一答案一、填空题(22分每空2分) 1、A ,A 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、0.1V6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A +2)AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3))(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕=2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、A B C R Y G 0 0 0 00 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 11 ×11 ×××××AB CD 00 0001 01 10 1011 11 1绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数电考试题及答案一、选择题(每题1分,共10分)1. 数字电路中最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点?()A. 抗干扰能力强B. 功耗低C. 体积小D. 工作速度慢3. 一个二进制数1011转换为十进制数是()。
A. 10B. 11C. 13D. 154. 在数字电路中,以下哪个不是基本的逻辑门?()A. 与门B. 或门C. 非门D. 放大门5. 触发器的主要用途是()。
A. 放大信号B. 存储信息C. 转换信号D. 滤波6. 一个完整的数字系统包括()。
A. 逻辑电路B. 电源C. 输入设备D. 所有选项7. 以下哪个不是数字电路的分类?()A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 存储电路8. 一个4位二进制计数器最多可以计数到()。
A. 8B. 16C. 32D. 649. 以下哪个是数字电路的优点?()A. 易受干扰B. 集成度高C. 功耗大D. 灵活性差10. 一个简单的数字钟至少需要多少个触发器?()A. 1B. 2C. 4D. 6二、填空题(每空1分,共10分)1. 数字电路中,最基本的逻辑运算包括________、________和________。
2. 一个二进制数1101转换为十进制数是________。
3. 触发器的两个稳定状态是________和________。
4. 一个数字电路系统由________、________和________组成。
5. 一个4位二进制计数器的计数范围是________到________。
三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的区别。
2. 解释什么是组合逻辑电路和时序逻辑电路。
3. 描述数字电路中的触发器是如何工作的。
4. 什么是数字电路的抗干扰能力?四、计算题(每题10分,共20分)1. 给定一个二进制数101101,转换为十进制数是多少?2. 如果一个数字钟使用4位二进制计数器,计算它的计数周期是多少秒?(假设时钟频率为1Hz)五、综合题(每题15分,共30分)1. 设计一个简单的数字电路,实现两个输入信号A和B的异或逻辑功能。
数电试题库(新)第一、二章数制转换及逻辑代数一、完成下列数制转换(11001)2=()10;(32)10=()2;(110101.01)2=()10(132.6)10=()8421BCD;二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。
1、Y=错误!未找到引用源。
+CD2、Y=错误!未找到引用源。
C3、Y=错误!未找到引用源。
D4、Y= A错误!未找到引用源。
B5、Y=A+错误!未找到引用源。
6、Y=ABC+错误!未找到引用源。
错误!未找到引用源。
三、用公式法化简为最简与或式:1、Y=错误!未找到引用源。
C+错误!未找到引用源。
A2、Y=错误!未找到引用源。
错误!未找到引用源。
C+错误!未找到引用源。
BC+A 错误!未找到引用源。
C+ABC3、Y=错误!未找到引用源。
(A+B)4、Y=A错误!未找到引用源。
(C+D)+D+错误!未找到引用源。
5、CBCBBABAY+++=四、证明利用公式法证明下列等式1、错误!未找到引用源。
错误!未找到引用源。
+错误!未找到引用源。
错误!未找到引用源。
+BC+错误!未找到引用源。
错误!未找到引用源。
错误!未找到引用源。
=错误!未找到引用源。
+ BC2、AB+BCD+错误!未找到引用源。
C+错误!未找到引用源。
C=AB+C3、A错误!未找到引用源。
+BD+CBE+错误!未找到引用源。
A 错误!未找到引用源。
+D4、AB+错误!未找到引用源。
错误!未找到引用源。
+ A错误!未找到引用源。
+错误!未找到引用源。
B=错误!未找到引用源。
)5、AB(C+D)+D+错误!未找到引用源。
(A+B)(错误!未找到引用源。
+错误!未找到引用源。
)=A+B错误!未找到引用源。
+D五、用卡诺图化简函数为最简与-或表达式1、Y(A,B,C,D)=错误!未找到引用源。
B+错误!未找到引用源。
C+错误!未找到引用源。
错误!未找到引用源。
+AD2、Y(A,B,C,D)=错误!未找到引用源。
数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。
1.将二进制数化为等值的十进制和十六进制:(1100101)2=(101)10 =(65)162.写出下列二进制数的原码和补码:(-1011)2=( 11011)原=( 10101)补3.输出低电平有效的3线–8线译码器的输入为110时,其8个输出端的电平依次为10111111。
4.写出J、K触发器的特性方程:;5。
TTL集电极开路门必须外接__上拉电阻______才能正常工作。
1.余3码10001000对应的8421码为(A )。
A.01010101 B。
10000101 C。
10111011 D.111010112。
使逻辑函数为0的逻辑变量组合为( D )A。
ABC=000 B。
ABC=010 C. ABC=011 D. ABC=110 3.标准或—与式是由( C )构成的逻辑表达式.A.与项相或 B. 最小项相或 C。
最大项相与 D.或项相与 4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。
A. R+S=0B。
RS=0C. R+S=1D。
RS=15.一个8选一数据选择器的地址输入端有(C )个。
A。
1B。
2 C。
3D。
86.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。
A.16×32 位 B。
16K×32位 C。
32K×32位 D.64K×32位7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。
A.JK=00 B。
JK=01 C。
JK=10 D。
JK=11 8. 用8个触发器可以记忆( D )种不同状态.A.8 B.16 C.128 D.2569。
多谐振荡器可以产生下列哪种波形( B )A。
正弦波 B。
矩形脉冲 C.三角波D。
锯齿波10.输出在每个时钟周期翻转一次的触发器是( A ).A. T′触发器 B。
T触发器 C. D触发器 D。
JK触发器11。
对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?( C )A. 接地B. 悬空 C。
数字电子技术试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”门的输出为高电平的条件是:A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平答案:A2. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出与输入之间存在时间延迟C. 没有存储功能D. 电路结构简单答案:B3. 在数字电路中,一个D触发器的初始状态为Q=0,当输入D=1时,触发器的输出Q变为:A. 0B. 1C. 保持不变D. 无法确定答案:B4. 以下哪个不是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D5. 在数字电路中,一个JK触发器的J=0,K=1时,触发器的状态会发生:A. 保持不变B. 翻转C. 置0D. 置1答案:B6. 下列哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码C. 十进制编码D. 奇偶校验码答案:C7. 在数字电路中,一个计数器的计数范围是2^n,那么该计数器的位数是:A. nB. n-1C. n+1D. 2n答案:A8. 一个4位的二进制计数器,从0000开始计数,当计数到1111时,下一个状态是:A. 0000B. 1000C. 0001答案:A9. 在数字电路中,一个移位寄存器的移位方向是:A. 左移B. 右移C. 双向移位D. 随机移位答案:C10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. 与非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3输入的或门,当输入为100时,输出为________。
答案:12. 如果一个触发器的Q输出为0,那么它的非Q输出为________。
答案:13. 在数字电路中,一个T触发器的T输入为1时,触发器的状态会________。
答案:翻转4. 在数字电路中,一个同步计数器的计数速度比异步计数器的计数速度________。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
考研数电试题及答案解析1. 题目一:逻辑门电路问题:请解释与非门(NAND)和或非门(NOR)的逻辑功能,并给出它们的真值表。
答案:与非门(NAND)的逻辑功能是,当所有输入为1时输出为0,否则输出为1。
或非门(NOR)的逻辑功能是,当所有输入为0时输出为1,否则输出为0。
真值表:| 输入A | 输入B | 与非门输出 | 或非门输出 ||-|-|||| 0 | 0 | 1 | 1 || 0 | 1 | 1 | 0 || 1 | 0 | 1 | 0 || 1 | 1 | 0 | 0 |解析:与非门的输出只有在两个输入都为1时才为0,其他情况均为1。
或非门则相反,只有当两个输入都为0时输出为1,其他情况均为0。
2. 题目二:触发器问题:简述RS触发器和D触发器的基本工作原理。
答案: RS触发器是一种具有两个稳定状态的存储单元,它根据输入信号R和S的状态来改变输出。
当R=1, S=0时,输出为1;当R=0, S=1时,输出为0;当R=S=1时,触发器保持当前状态不变。
D触发器则是一种数据锁存器,其输出与时钟信号的上升沿同步,输出值等于时钟上升沿时的输入值。
解析: RS触发器的工作原理基于输入信号的组合,而D触发器则依赖于时钟信号的边缘来更新其输出状态。
3. 题目三:计数器问题:描述二进制计数器和十进制计数器的工作原理。
答案:二进制计数器是一种按二进制数顺序递增的计数器,每接收一个时钟脉冲,计数器的输出增加1。
十进制计数器则是一种按十进制数顺序递增的计数器,每接收十个时钟脉冲,计数器的输出增加1。
解析:二进制计数器的工作原理基于二进制的加法,而十进制计数器则基于十进制的加法。
二进制计数器在每个时钟脉冲后输出增加1,而十进制计数器则在每十个时钟脉冲后输出增加1。
4. 题目四:编码器和解码器问题:请解释二进制编码器和二进制解码器的功能。
答案:二进制编码器是一种将多个输入信号编码为一个二进制输出信号的电路。
数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。
答案:0,12. 一个完整的触发器可以存储______位二进制信息。
答案:13. 一个4位二进制计数器可以计数到______。
答案:154. 一个8x3的译码器可以产生______个输出。
答案:85. 在数字电路中,______是最小的可识别信号单位。
答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。
2. 解释什么是上升沿触发。
答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。
3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。
4. 描述一个典型的数字电路设计流程。
答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。
四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。
答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。
(8分)六、分析画图题(8分)V作用下,输出电压的波形和电压传输特性画出下图所示电路在i《数字电子技术基础》试题一答案一、填空题(22分每空2分) 1、A , 2、n n n Q K Q J Q +=+13、稳态,暂稳态,暂稳态,稳态4、输入,电路原先状态5、6、两二、化简题(15分 每小题5分)1)Y (A,B,C,D )=∑m(0,1,2,3,4,5,6,7,13,15)=BD A +2) AC AD B A d m D C B A L++=+=∑∑)11,10,9,3,2,1()15,14,13,0(),,,(3)0)(),,(__________________________________________________________________________________=+++=++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F三、画图题(10分 每题5分) 1、 2、四、分析题(17分) 1、(6分)B A L ⊕= 2、(11分)五进制计数器五、设计题(28分) 1、(20分)1)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
1.将二进制数化为等值的十进制和十六进制:(1100101)2=( 101 )10 =( 65 )162.写出下列二进制数的原码和补码:(-1011)2=( 11011 )原=( 10101 )补Y的电平依次为3.输出低电平有效的3线– 8线译码器的输入为110时,其8个输出端07~Y10111111 。
*;4.写出J、K触发器的特性方程:QQ+=QKJ5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。
1.余3码10001000对应的8421码为(A )。
A.01010101 B.10000101 C.10111011 D.111010112.使逻辑函数)BAB=为0的逻辑变量组合为( D )C++F+(CA'')('')(A. ABC=000B. ABC=010C. ABC=011D. ABC=1103.标准或-与式是由( C )构成的逻辑表达式。
A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。
A. R+S=0B. RS=0C. R+S=1D.RS=15.一个8选一数据选择器的地址输入端有(C )个。
A.1B.2C.3D.86.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。
A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。
A.JK=00 B. JK=01 C. JK=10 D. JK=118. 用8个触发器可以记忆( D )种不同状态.A.8 B.16 C.128 D.2569. 多谐振荡器可以产生下列哪种波形( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波10.输出在每个时钟周期翻转一次的触发器是( A )。
A. T′触发器B. T触发器C. D触发器D. JK触发器11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?( C )A. 接地B. 悬空C. 通过电阻接电源D. 以上都可12. 当TTL与非门的输入端悬空时相当于输入为( B )A.逻辑0B.逻辑1C.不确定D.0.5V13. 在下列电路中,只有( C )属于组合逻辑电路.A. 触发器B. 计数器C.数据选择器D.寄存器.14. 数码管的每个显示线段是由( B )构成的.A.灯丝B.发光二极管C.发光三极管D.熔丝.15.逻辑函数F=A⊕B和G=A⊙B满足关系( A )。
A. F=G´B. F=G´+1C. F´=G´D. F=G16.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门17.逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F和G相“与”的结果是( A )。
A.m2+m3 B. 1 C. A´+B D. A+B18. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移4位,完成该操作需要( B )时间。
A.10μsB.40μsC.100μsD.400ms19.将D触发器改造成T触发器,图1所示电路中的虚线框内应是(D )。
A. 或非门B. 与非门C. 异或门D. 同或门20.8位DAC转换器,设转换系数k=0.05, 数字01000001转换后的电压值为( B )V。
A.0.05 B.3.25 C.6.45 D. 0.41. (93.75)10=( 5D.C )162. 写出函数F=A+(BC´+((CD) ´) ´的反函数 F´=A´C´+(AD) ´。
4. 对共阳接法的发光二极管数码显示器,应采用__低_____电平驱动的七段显示译码器。
5.输出低电平有效的二 – 十进制译码器的输入为0110时,其输出端09´~´Y Y 的电平为 1110111111 。
7. 一个时序电路,在时钟作用下,状态变化是000-010-011-001-101-110-010-011-001-101-110-010-011….,作为计数器,为_5______进制计数器,还有___2___个偏离状态。
8. A/D 转换过程是通过取样、保持、_量化_______、编码四个步骤完成的。
9. 在256×4位RAM 中,每个地址有__4_____个存储单元。
1.只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为( C )。
A.与B.与非C.或D.或非2.与函数C B C A AB ´´++相等的表达式为( C )。
A .C A AB ´+ B .C B AB ´+ C .C AB +D .C B C A ´´+3.扇出系数是指逻辑门电路( C )。
A. 输入电压与输入电压之间的关系数B. 输出电压与输入电流之间的关系数C. 输出端带同类门的个数D. 输入端数4. TTL 与非门多余端的处理,不能将它们( D )。
A.与有用输入端连在一起B.悬空C.接正电源D.接地5.一个8选一数据选择器的地址输入端有( C )个。
A.1B.2C.3D.86.为实现将JK 触发器转换为D 触发器,应使( A )。
A. J=D ,K=D´B. K=D ,J=D´C. J=K=DD. J=K=D´7.同步时序电路和异步时序电路的差异在于后者( B )A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8.四级移位寄存器,现态为0111,经右移一位后其次态为(A )。
A.0011或者1011B.1111或者1110C.1011或者1110D.0011或者11119.为把50HZ正弦波变换成周期性矩形波,应选用( A )。
A. 施密特触发器B.单稳态触发器C. 多谐振荡器D.译码器10.要构成容量为1K×8的RAM,需要(A )片容量为256×4的RAM。
A.8B.4C.64D.321.如果采用二进制代码为200份文件顺序编码,最少需用 8 位。
2.和二进制数(1010.01)2等值的十进制数为 10.25 。
3.二进制数(+0000110)2的原码为00000110、反码为00000110补码为00000110。
4.逻辑函数式A⊕0的值为 A 。
5.逻辑函数式Y = A′BC′ + AC′ + B′C的最小项之和的形式为A′B′C+A′BC′+AB′C′+AB′C+ABC′。
6. 组合逻辑电路的特点是任何时刻的输出只由当时的输入决定,与电路的其它状态无关。
7.若存储器的容量为512K×8位,则地址代码应取19 位。
8.D/A转换器的主要技术指标是转换精度和转换速度。
1.逻辑代数中的三种基本运算指( C )。
(a)加、减运算 (b)乘、除运算 (c)与、或、非运算 (d)优先级运算2.若两个逻辑式相等,则它们的对偶式( D )。
(a)不一定相等 (b)可能为0 (c) 可能为1 (d) 一定相等3.正逻辑的高电平表示为( B )。
(a) 0 (b)1 (c)原变量 (d)反变量4.三态门电路的输出可以为高电平、低电平及(C )。
(a)0 (b)1 (c)高阻态 (d)导通状态5.随着计数脉冲的不断输入而作递增计数的计数器称为( A )。
(a)加法计数器 (b)减法计数器 (c)可逆计数器 (d)加/减计数器一、填空题(每空1分,共20分):1.寻址容量为2K ×8的RAM 需要 11 根地址线。
2. (-42)10的反码为 11010101 ;(+42)10的补码为 00101010 。
(用8位二进制表示)3.图(1)为8线-3线优先编码器,优先权最高的是 '7I ,当同时输入'3I 、'1I 时,输出'0'1'2Y Y Y = 100 。
4.一个8位D/A 转换器的最小输出电压增量为0.02V ,当输入代码为10000111时,输出电压为 2.7V 。
5.Y=C A AB ' :在 B=C=1 条件下,可能存在 0 型冒险。
6.(84)10=( 1010100 )2=( 54 )16=( 10000100 )8421BCD 码7.A ⊕1 = A ’ ;A ⊕0 = A 。
8.对n 个变量来说,最小项共有 2^N 个;所有的最小项之和恒为 1 。
9.用TTL 门电路驱动CMOS 门电路必须考虑 电压是否匹配 问题。
10.已知施密特触发器的电压传输特性曲线如图(2)所示:图(1)图(2)则该施密特触发器的U T+= 7V 、U T-= 3V 、ΔU T= 4V ;是同相(同相还是反相)施密特触发器。
二、判断题(对的打√,错的打×;每小题1分,共10分):(0 )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。
( 1 )2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。
(0 )3、把一个5进制计数器与一个10进制计数器级联可得到15 进制计数器。
( 1 )4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
(0 )5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一次转换操作需要8us。
( 1 )6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度将越低。
(0 )7、数值比较器、寄存器都是组合逻辑电路。
(0 )8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅度也相等。
( 1 )9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。
(0 )10、单稳态触发器的分辨时间T d,由外加触发脉冲决定。
1.若将一个JK触发器变成一位二进制计数器,则( 4 )。
(1)J=K=0 (2)J=0、K=1 (3)J=1、K=0 (4)J=K=12.有一组合逻辑电路,包含7个输入变量,7个输出函数,用一个PR OM实现时应采用的规格是( 3 )。
(1)64⨯8 (2) 256⨯4 (3) 256⨯8 (4) 1024⨯83.在异步六进制加法计数器中,若输入CP脉冲的频率为36kHz,则进位输出CO的频率为( 3 )。
(1)18kHz (2)9kHz (3)6kHz (4)4kHz4.要构成容量为1K×8的RAM,需要( 2 )片容量为256×4的RAM。