数字电子技术基础_预测试卷(C卷)
- 格式:doc
- 大小:64.00 KB
- 文档页数:5
大学课程《数字电子技术基础》试题及答案一、填空题组合逻辑电路1. 数字电路按逻辑功能的不同特点可分为两大类,即: 逻辑电路和 逻辑电路 。
答:组合 、时序2. 从一组输入数据中选出一个作为数据传输的常用组合逻辑电路叫做 。
答:数据选择器3.用于比较两个数字大小的逻辑电路叫做 。
答:数值比较器4. 驱动共阳极七段数码管的译码器的输出电平为 有效,而驱动共阴极的输出电平为 有效。
答:低、高5.一个8选1的多路选择器(数据选择器),应具有 个地址输入端。
答:3个6.编码器的逻辑功能是把输入的高低电平编成一个 ,目前经常使用的编码器有普通编码器和优先编码器两类。
答:二值代码7.译码器的逻辑功能是把输入的二进制代码译成对应的 信号,常用的译码器有二进制译码器,二-十进制译码器和显示译码器三类。
答:输出高、低电平8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
答:10111111二、选择题组合逻辑电路1.74LS138是3线-8线译码器,译码输出为低电平有效,若输入A 2A 1A 0=100时,输出= 。
A 、00010000,B 、11101111C 、11110111D 、10000000答:B2.在下列逻辑电路中,不是组合逻辑电路的是( )。
A 、译码器B 、编码器C 、全加器D 、寄存器 答:D3.在下列逻辑电路中,不是组合逻辑电路的是( )。
A. 译码器B. 编码器C. 全加器D.寄存器 答:D4. 八选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是Y= 。
A. ABC ABC ABC ABC +++ B. ABC ABC + C. BC ABC +D. ABC ABC ABC ABC +++ 答:D5.七段显示译码器是指 的电路。
A. 将二进制代码转换成0~9数字B. 将BCD 码转换成七段显示字形信号C. 将0~9数字转换成BCD 码D. 将七段显示字形信号转换成BCD 码 答:B6.组合逻辑电路通常由 组合而成。
数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
数字电子技术基础考试试题数字电子技术基础考试试题数字电子技术是现代电子领域的重要组成部分,它涉及到数字信号的处理、数字电路的设计以及数字系统的实现等方面。
为了评估学生对数字电子技术的掌握程度,考试是必不可少的环节。
以下是一些典型的数字电子技术基础考试试题,希望能够帮助大家更好地理解和应用数字电子技术。
一、选择题1. 在数字电子技术中,以下哪个是二进制数系统的基本数?A. 0B. 1C. 2D. 102. 以下哪个是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是3. 在数字电路中,以下哪个是常用的存储元件?A. 寄存器B. 计数器C. 触发器D. 所有选项都是4. 在数字电子技术中,以下哪个是常用的编码方式?A. 二进制编码B. 格雷码C. BCD码D. 所有选项都是5. 在数字电子技术中,以下哪个是常用的解码方式?A. 二进制解码B. 译码器C. BCD解码D. 所有选项都是二、填空题1. 用二进制表示十进制数10的值是________。
2. 在数字电路中,与门的输出为1的条件是________。
3. 在数字电路中,或门的输出为0的条件是________。
4. 在数字电路中,非门也被称为________。
5. 在数字电路中,触发器的输出状态可以通过________来改变。
三、计算题1. 设计一个2位二进制加法器电路,输入A为10,B为11,输出为和S和进位C。
2. 设计一个3位二进制计数器电路,从000开始计数,每秒加1,输出为当前计数值。
四、应用题1. 请说明数字电子技术在计算机中的应用,并举例说明。
2. 请说明数字电子技术在通信领域中的应用,并举例说明。
通过以上的试题,我们可以看到数字电子技术的基础知识和应用能力都得到了考察。
对于学生来说,要想在数字电子技术的考试中取得好成绩,需要掌握二进制数系统、逻辑门、存储元件、编码解码方式等基本概念,并且能够灵活运用这些知识进行设计和计算。
200 /200 学年第 学期《数字电路》试卷班级________________学号________________姓名_______________成绩______________一、选择题(每题2分,共20分) 1、下面属于有权码的是( )A 、格雷码B 、8421BCD 码C 、奇偶校验码D 、余三码2、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( )A 、与非门B 、或门C 、或非门D 、异或门 3、和逻辑式AB 逻辑关系不同的逻辑式是( )A 、BA +B 、B A ∙C 、BBA +∙ D 、ABA +4、数字电路中机器识别和常用的数制是( )A 、二进制B 、八进制C 、十进制D 、十六进制 5、十进制数100对应的二进制数为( )A 、1011110B 、1100010C 、1100100D 、110001006、七段译码器74LS47(共阳)的输出低电平有效,当输入的4位数为0101显示5时,输出七段LED 数码管的abcdefg 为( )A 、1011011B 、0100100C 、1101101D 、00100107、在函数DABC F +=的真值表中,0=F 的状态共有多少个( )A 、2B 、4C 、9D 、78、下列各型号中属于优先编码器的是( )A 、74LS85B 、74LS138C 、74LS148D 、74LS48 9、逻辑函数中的逻辑“或”和它对应的逻辑代数运算关系为( )A 、逻辑加B 、逻辑乘C 、逻辑非10、余三码于8421BCD 码相差0011,因此,用下列哪个器件实现将8421BCD 码转换到余三码的设计最简单。
( )A 、4位二进制加法器B 、比较器C 、数据选择器D 、译码器abcdefg二、填空题(每空1.5分,共30分)1、具有“相异出1,相同出0”功能的逻辑门是 门,它的反是 门。
2、(68.25)10=( )2=( )16=( )8421BCD3、在化简的过程中,约束项可以根据需要看作 或 。
数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。
A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。
数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。
2. 十进制数15 对应的二进制数是()。
A. 1111B. 1101C. 1011D. 1001答案:A。
15=8+4+2+1,对应的二进制为1111。
3. 二进制数1010 对应的十进制数是()。
A. 8B. 9C. 10D. 11答案:C。
1010=2³+2¹=8+2=10。
4. 8421BCD 码1001 表示的十进制数是()。
A. 9B. 11C. 13D. 15答案:A。
8421BCD 码中1001 对应9。
5. 逻辑函数的最小项之和表达式是()。
A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。
逻辑函数的最小项之和表达式是唯一的。
二、逻辑门电路6. 以下不属于基本逻辑门的是()。
A. 与门B. 或门C. 非门D. 与非门答案:D。
与非门是由与门和非门组合而成,不属于基本逻辑门。
7. 三输入端与门的输出为0,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。
与门只有当所有输入都为1 时输出才为1,否则输出为0。
8. 三输入端或门的输出为1,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。
或门只要有一个输入为1 时输出就为1。
9. 非门的逻辑功能是()。
A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
非门对输入信号取反。
10. 与非门的逻辑功能是()。
A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
数字电子技术基础试卷及答案8套(共29页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。
设各触发器初态为“0”。
AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。
试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。
八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。
FM2M1 F0 00 1111三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。
要求用三个3输入端与门和一个或门实现。
四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。
23123Y AC Y ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。
五.(15分)已知同步计数器的时序波形如下图所示。
试用维持-阻塞型D 触发器实现该计数器。
要求按步骤设计。
六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。
2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。
图5-14BCCPAEpE T LDDQ0Q1 Q3Q2 74LS163 Rd1M&1计数脉冲1图5-2七.八.(10分) 电路下如图所示,按要求完成下列问题。
1.指出虚线框T1中所示电路名称.2.对应画出V C、V01、A、B、C的波形。
并计算出V01波形的周期T=。
56数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=。
(1)求电路的静态工作点;(2) 画出微变等效电路图, 求Au 、r i 和r o ;(3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.二.(15分)求图示电路中a U 、bU 、b U 、c U 及L I 。
《数字电子技术》期末考试试卷附答案C卷一、填空题(共15空,每空2分,共30分)1、斯密特触发器属于稳态电路。
斯密特触发器的主要用途有、等。
2、单稳态触发器在触发脉冲的作用下,从态转换到态。
依靠作用,又能自动返回到态。
3、多谐振荡器电路没有,电路不停地在之间转换,因此又称作。
4、555定时器的最后数码为555的是产品,为7555的是产品。
5、施密特触发器具有现象,又称特性;单稳触发器最重要的参数为。
二、判断题(共10题,每题2分,共20分)1、集成计数器通常都具有自启动能力。
()2、使用3个触发器构成的计数器最多有8个有效状态。
()3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。
()4、利用一个74LS90可以构成一个十二进制的计数器。
()5、用移位寄存器可以构成8421BCD码计数器。
()6、555电路的输出只能出现两个状态稳定的逻辑电平之一。
()7、施密特触发器的作用就是利用其回差特性稳定电路。
()8、莫尔型时序逻辑电路,分析时可以不写输出方程。
()9、十进制计数器是用十进制数码“0~9”进行计数的。
()10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。
()三、选择题(共10题,每题3分,共30分)1、一个容量为1K×8的存储器有()个存储单元。
A.8B.8KC.8000D.90182、要构成容量为4K×8的RAM,需要()片容量为256×4的RAM。
A.2B.4C.8D.323、寻址容量为16K×8的RAM需要()根地址线。
A.4B.8C.14D.164、某存储器具有8根地址线和8根双向数据线,则该存储器的容量为()。
A.8×3B.8K×8C.256×8D. 256×2565、随机存取存储器具有()功能。
A.读/写B.无读/写C.只读D.只写6、欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为()。
课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。
2. 满足输入全为1,输出才为0的逻辑关系有 。
3. 1位数值比较器,比较结果为A>B 时,输出F= 。
4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。
当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。
5. TTL 与非门多余输入端的处理方法是 。
6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。
7. TTL 三态门的三种可能的输出状态分别是 、 和 。
8. 时序电路一般由 和 两部分组成。
9. 要存储16位二进制信息需要 个触发器。
10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。
11. TTL 电路如图所示,输出端表达式为P 2= 。
二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。
A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。
A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。
A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。
A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。
A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。
D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 题 号 一 二 三 四(1) 四(2) 四(3) 四(4)总 分得 分1. 有一数码,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为()V ,输出低电平为()V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11. 下图所示电路中, Y 1=(AB );Y 2 =(AB+AB );Y 3 =(AB )。
12.AB Y 1 Y 2 Y 313.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
数字电子技术基础测试题测试题A一、填空题1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。
2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。
3.触发器的特点是()和()。
③画逻辑图。
如图【解A7】。
【解A7】真值表八、1.十进制数513对应的二进制数( ),对应的8421BCD 码是( ),对应的十六进制数是( )。
2.平时的负载。
3.CMOS 当接到( )电平。
4.施密特触发器有(5.JK 二、单项选题1.在图B.1 ①1种;②2种;③32.3.③D/A 转换器;④JK4.( )。
①异或门;②同或门;③5.电路和波形如图B.2形是( )。
1.C B BC A AC Y +++=2. ∑∑(d,,,mDYABC),12=)+,9,8,5,4,3,1,0(1110,2(,)14四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。
真值表B.1②函数表达式。
8403210321032101m m m A A A A A A A A A A A A Y ++=++=97531321032103210321032102m m m m m A A A A A A A A A A A A A A A A A A A A Y ++++=++++=。
③将21,Y Y 与4线-10线译码输出函数比较。
令D A C A B A A A ====3210,,,,则有8401Y Y Y Y '+'+'=;975312Y Y Y Y Y Y '+'+'+'+'=。
④连线图。
如图【解B6】。
②计数器输出状态为0110010101230123=''''=Q Q Q Q Q Q Q Q S N ; ③计数器状态相应的十进制数。
65)01100101(8421=BCD ; ④六十五进制计数器。
————————¤—————¤———————————装订线————————¤———————¤——————北华大学2006-2007学年第二学期 《数字电子技术》课程期末考试试卷(C 卷)一、选择题(每题3分,共30分)1.将十进制数65.2转换成8421BCD 码,可以写成( )A .[1000001.001]BCD B. [1000001.001] BCD C. [1100101.001]BCD D. [01100101.01] BCD 2.函数BC AC C AB A Y +++=))((的反函数,可以写成( )A .C A Y += B. CB A Y +⋅= C. CB B AC A Y ⋅++= D. C B Y += 3. 试判断图示组合电路,在C=0时的逻辑功能为()A .同或门B .与门C .与非门D .或非门4.用四选一数据选择器实现函数BC C A C B A Y +⋅+⋅=,应使( )。
A .C D D ==20,11=D ,C D =3B .CD D ==21,10=D ,03=D C .120==D D ,C D =1,03=D D .120==D D ,C D =1,C D =35.在图示各JK 触发器中,状态Q 能随CP 转换的是:( )————————¤—————¤———————————装订线————————¤———————¤——————北华大学2006-2007学年第二学期 《数字电子技术》课程期末考试试卷(C 卷)6. JK 触发器在CP 作用下,若状态必须发生翻转,则应使( )A. J=K=0B. J=K=1C. J=O ,K=1D. J=1,K=0 7. 单稳态触发器可以产生( )波形。
A. 正弦波B. 三角波C. 锯齿波D.矩形波 8. 下列逻辑函数表达式中,不可能产生竞争冒险现象的是( )A . D A AB Y ⋅+= B. )15,13,7,5(m Y ∑= C. )14,12,10,8,6,4,2,0(m Y ∑= D. BD B A Y +=9. 将256×1位的ROM 扩大为1024×8位ROM ,共需( )片256×1位的ROM 。
第 1 页 共 2 页
四选一B
C A0
A1
MUX F1D0 D1 D2 D3S
1A
A TG
VDD
=1F2
B
潍坊学院成人教育《数字电子技术》试卷C 卷试题及参考答案
一、填空题:(每小题4分,共20分)
1、把十六进制数(3BE5.97D )16转换成二进制数为____________。
2、逻辑代数的三个重要规则是_______,_________,_________.
3、当TTL 门直接作CMOS 门电路的负载时,TTL 门输出逻辑有可能出错,原因是 ________________.
4、单稳态触发器可将输入的触发脉冲变换为宽度和幅度都符合要求的____脉冲。
5、等式F (ABCD )=A B ⊕D C 的对偶式是 F=____________. 二、分析图1所示逻辑电路的功能,写出逻辑表达式和真值表。
(10分)
三、写出图示电路的输出表达式。
(每题7分,共14分) 1、 2、
四、计算题(共56分) 1、在图2示的施密特触发器中,已知R 1=10K Ω,R 2=30K Ω,G 1、G 2为CMOS 反相器,V DD =15V ,(设反相器的V TH =1/2V DD ,V OH =V DD ,V OL =0)(16分) ①、计算施密特触发器的V T+,V T-,ΔV T ②、根据输入信号画输出信号波形。
图2
2、使用一片3线-8线译码器和少量门设计一个可控半加/半减器,设K 为控制端,K=0
t
R1R21
1vo
51015。
数字电子技术基础期末考试试卷(C卷) 考前预热题目部分,(卷面共有23题,100.0分,各大题标有题量和总分)一、单项选择题(6小题,共12.0分)[1]下列各函数等式中无冒险现象的函数式有。
A、B、C、D、E、[2]用四选一数据选择器实现函数,应使。
A、D0=D2=0,D1=D3=1B、D0=D2=1,D1=D3=0C、D0=D1=0,D2=D3=1D、D0=D1=1,D2=D3=0[3]要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要()片。
A、3B、4C、5D、10[4]把一个五进制计数器与一个六进制计数器串联可得到()进制计数器。
A、6B、5C、11D、30[5]N个触发器可以构成能寄存()位二进制数码的寄存器。
A、N-1B、NC、N+1D、2N[6]用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。
A、2B、6C、7D、8二、多项选择题(2小题,共6.0分)[1]CMOS数字集成电路与TTL数字集成电路相比突出的优点是。
A、微功耗B、高速度C、高抗干扰能力D、电源范围宽[2]PLD器件的主要优点有。
A、便于仿真测试B、集成密度高C、可硬件加密D、可改写三、判断题(3小题,共3.0分)[1]组合电路不含有记忆功能的器件。
()[2]PAL的输出电路是固定的,不可编程,所以它的型号很多。
()[3]多谐振荡器的输出信号的周期与阻容元件的参数成正比。
()四、填空题(4小题,共6.0分)[1]存储器的存储容量是指(),一个16384个存储单元的ROM,每个字8位,它应有( )个字,有()条数据线和()条地址线。
[2]PLD的基本结构由()、()、()和()四部分组成。
[3]为了实现高的频率稳定度,常采用()振荡器;单稳态触发器受到外触发时进入()态。
[4]对于共阳接法的发光二极管数码显示器,应采用()电平驱动的七段显示译码器。
五、简答题(1小题,共6.0分)[1]半导体三极管的开关条件是什么?饱和导通和截止时个有什么特点?六、解答题(7小题,共67.0分)[1]如图所示各门电路均为CC4000 系列的CMOS 电路,分别指出电路的输出状态是高电平还是低电平。
常熟理工学院
数字电子技术基础期末考试预测试卷(C卷)
班级:___________学号:___________姓名:___________得分:___________
(23,100.0,)
一、单项选择题(3小题,共6.0分)
[1]石英晶体多谐振荡器的突出优点是。
A、速度高
B、电路简单
C、振荡频率稳定
D、输出波形边沿陡峭
[2]TTL单定时器型号的最后几位数字为。
A、555
B、556
C、7555
D、7556
[3]同步计数器和异步计数器比较,同步计数器的显著优点是。
A、工作速度高
B、触发器利用率高
C、电路简单
D、不受时钟CP控制。
二、多项选择题(1小题,共3.0分)
[1]函数,当变量的取值为()时,将出现冒险现象。
A、B=C=1
B、B=C=0
C、A=1,C=0
D、A=0,B=0
三、判断题(5小题,共5.0分)
[1]组合逻辑电路任意时刻的稳态输出,与输入信号作用前电路原来状态有关。
()
[2]计数器的模是指对输入的计数脉冲的个数。
()
[3]单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
()
[4]多谐振荡器的输出信号的周期与阻容元件的参数成正比。
()
[5]石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。
()
四、填空题(6小题,共12.0分)
[1]存储器的存储容量是指(),一个16384个存储单元的ROM,每个字8位,它应有( )个字,有()条数据线和()条地址线。
[2]GLA的与阵列(),或阵列()。
[3]和T型电阻D/A转换器相比,倒T型电阻D/A转换器的优点是()。
[4]JK触发器的特征方程是(),它具有()、()、()和()功能。
[5]( 0111 1000)8421BCD =( )2=( )8=( )10=( )16
[6]寄存器要存放n位二进制数码时,需要()个触发器。
五、解答题(8小题,共74.0分)
[1]将存储器容量为1K×4的RAM扩展成存储容量为1K×8的RAM。
[2]用PLA实现下图所示的1位二进制数值比较器.
1位二进制数值比较器
[3]由JK触发器构成计数器电路如图所示。
分析电路功能,说明电路是几进制计数器,能否自启动。
画出电路的状态转换图和时序图。
Q0 Q1 Q2
[4]设计一多数表决电路。
要求A、 B 、 C 三人中只要有半数以上同意,则决议就能通过。
但A还具有否决权,即只要A不同意,即使多数人意见也不能通过(要求用最少的与非门实现)。
[5]在选择采样-保持电路外接电容器的容量大小时应考虑哪些因素?
[6]证明下列逻辑恒等式(方法不限)
(1)
(2)
[7]证明下列逻辑恒等式(方法不限)
(1)
(2)
(3)
[8]74LS93芯片接成图所示的电路。
CPa端输入脉冲,CPb接至端。
分析电路功能,说明电路的计数长度M为多少。
答案部分,(卷面共有23题,100.0分,各大题标有题量和总分)
一、单项选择题(3小题,共6.0分)
[1]C
[2]A
[3]A
二、多项选择题(1小题,共3.0分)
[1]AD
三、判断题(5小题,共5.0分)
[1]错
[2]错
[3]错
[4]对
[5]对
四、填空题(6小题,共12.0分)
[1]存储单元的总和,211,8,11
[2]可编程,固定
[3]速度更快
[4]保持、置1、置0、翻转
[5] 1001110 116 78 4E
[6] n
五、解答题(8小题,共74.0分)
[1]因为(1K×8)/(1K×4)=2,所以需要2片1K×4的RAM。
又,1K=210,所以需要10根地址线。
扩展连接如下图所示。
[2]两个1位二进制数A、B进行比较,有3种情况:A﹥B,A﹤B和A=B。
其最简逻辑表达式为Y A﹥B=,Y A﹤B=,Y A=B=+AB
根据上面的式子,可画出由PLA实现的数值比较器的阵列结构图,如下图所示。
由PLA实现一位二进制数值比较器
[3]
[4]状态说明:A、B、C同意:1;不同意:0,F决议通过:1;不通过:0。
[5]采样-保持电路的外接电容器的容量大小取决于采样频率及充电回路电阻值,采样频率越高,回路电阻越大,电容量应越小。
[6](1)用卡诺图证明。
画出表示左式的卡诺图。
将图中的0合并后求反,应与右式相等。
将0合并后求反得到
=右式
故等式成立。
(2)用卡诺图证明。
画出左式的卡诺图,化简后得到
左式=
[7](1)左式
(2)左式=
(3)左式=
[8]计算长度为12
试卷指标统计数据。