数字电子技术基础 阎石 第五版 第三章 课后答案
- 格式:pdf
- 大小:4.82 MB
- 文档页数:22
第三章作业答案3.1.2(2)求74LS 门驱动74ALS 系列门电路的扇出数解:首先分别求出拉电流工作时的扇出数N OH 和灌电流工作时的扇出数N OL ,两者中的最小值就是扇出数。
从教材附录A 可查得74LS 系列门电路的输出电流参数为I OH =0.4mA,I OL =8mA ,74ALS 系列门电路的输入电流参数为I IH =0.02mA,I IL =0.1mA拉电流工作时的扇出数..0420002OH OH IH I mAN I mA===灌电流工作时的扇出数.88001OL OL IL I mAN I mA===因此,74LS 门驱动74ALS 系列门电路的扇出数N O 为20。
3.1.4已知图题3.1.4所示各MOSFET 管的∣V T ∣=2V ,忽略电阻上的压降,试确定其工作状态(导通或截止)。
解:图(a )和(c )为N 沟道场效应管,对于图(a ),V GS =5V>V T ,因此管子导通对于图(c ),V GS =0V<V T ,因此管子截止图(b )和(d )为P 沟道场效应管,对于图(b ),V GS =5V-5V=0>V T ,因此管子截止对于图(d ),V GS =0V-5V=-5V<V T ,因此管子导通3.1.7写出图题3.1.7所示电路的输出逻辑表达式.解:L AB BC D E=A A A 3.1.12试分析图题3.1.12所示的CMOS 电路,说明他们的逻辑功能。
解:从图上看,这些电路都是三态门电路,分析这类电路要先分析使能端的工作情况,然后再分析逻辑功能。
(a )当=0时,T P2和T N2均导通,由T P1和T N1组成的反相器正常工作,;EN L A =当=1时,T P2和T N2均截止,此时无论输入端A 为高电平还是低电平,输出端均EN 为高阻态;因此该电路为低电平使能三态非门。
(b )当=0时,或门的输出为,T P2导通,由T P1和T N1组成的反相器正常工作,EN A ;L A =当=1时,或门的输出为0,T P2和T N1均截止,此时无论输入端A 为高电平还是低EN 电平,输出端均为高阻态;因此该电路为低电平使能三态缓冲器。
一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
2.将2004个“1”异或起来得到的结果是()。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL器件输入脚悬空相当于输入()电平。
5.基本逻辑运算有: ()、()和()运算。
6.采用四位比较器对两个四位数比较时,先比较()位。
7.触发器按动作特点可分为基本型、()、()和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用()触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
10.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
11.数字系统按组成方式可分为、两种;12.两二进制数相加时,不考虑低位的进位信号是()加器。
13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。
15.计数器按CP脉冲的输入方式可分为___________和___________。
16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有个稳态,它可存储位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
20.把JK触发器改成T触发器的方法是。
二.数制转换(5分):1、(11.001)2=()16=()102、(8F.FF)16=()2=()103、(25.7)10=()2=()164、(+1011B)原码=()反码=( )补码5、(-101010B)原码=()反码=( )补码三.函数化简题:(5分)1、化简等式=++Y ABC ABC ABCY++=ACBBACY+C+(,给定约束条件为:AB+CD=0D=)⊕DAACCBBA2 用卡诺图化简函数为最简单的与或式(画图)。
第1章数制和码制1.1复习笔记一、数字信号与数字电路1.模拟信号和数字信号模拟信号:幅度和时间连续变化的信号。
例如,正弦波信号。
数字信号:在幅度和时间上取值离散的信号。
例如,统计一座桥上通过的汽车数量。
模拟信号经过抽样、量化、编码后可转化为数字信号。
数字信号的表示方式:(1)采用二值数字来表示,即0、1数字;0为逻辑0,1为逻辑1。
(2)采用逻辑电平来表示,即H(高电平)和L(低电平)。
(3)采用数字波形来表示。
2.模拟电路和数字电路模拟电路:工作在模拟信号下的电路统称为数字电路。
数字电路:工作在数字信号下的电路统称为数字电路。
数字电路的主要研究对象是电路的输入和输出之间的逻辑关系;主要分析工具是逻辑代数关系;表达电路的功能的方法有真值表,逻辑表达式及波形图等。
二、几种常用的进制不同的数码既可以用来表示不同数量的大小,又可以用来表示不同的事物。
在用数码表示数量的大小时,采用的各种计数进位制规则称为数制,主要包括进位制、基数和位权三个方面。
进位制:多位数码每一位的构成以及从低位到高位的进位规则。
基数:在进位制中可能用到的数码个数。
位权:在某一进位制的数中,每一位的大小都对应着该位上的数码乘上一个固定的数,这个固定的数就是这一位的权数,权数是一个幂。
常用的数制有十进制、二进制、八进制和十六进制几种。
1.十进制在十进制数中,每一位有0~9十个数码,所以计数基数为10。
超过9的数必须用多位数表示,其中低位和相邻高位之间的关系是“逢十进一”,故称为十进制。
十进制的展开形式为式中,是第i位的系数,可以是0~9十个数码中的任何一个。
任意N进制的展开形式为式中,是第i位的系数,N为计数的基数,为第i位的权。
2.二进制在二进制数中,每一位仅有0和1两个可能的数码,计数基数为2。
低位和相邻高位间的进位关系是“逢二进一”。
二进制的展开形式为例如,(101.11)2=1×22+0×21+1×20+1×2-1+0×2-2=(5.75)10。
第2章 逻辑代数基础2.1 试用列真值表的方法证明下列异或运算公式。
(1)A⊕0=A(2)A⊕1=A '(3)A⊕A=0(4)A⊕A'=1(5)(A⊕B)⊕C=A⊕(B⊕C)(6)A(B⊕C)=AB⊕AC (7)A⊕B'=(A⊕B)'=A⊕B⊕1证明:左式和右式的真值表若相同,则表达式得证。
真值表如表2-1所示。
表2-12.2 证明下列逻辑恒等式(方法不限)(1)AB '+B +A 'B =A +B(2)(A +C ')(B +D )(B +D ')=AB +BC '(3)((A +B +C ')'C 'D )'+(B +C ')(AB 'D +B 'C ')=1(4)A 'B 'C '+A (B +C )+BC =(AB 'C '+A 'B 'C +A 'BC ')'证明:(1)左边=AB'+B +A'B =AB'+(B +A'B )=AB'+B =A +B =右边(2)左边=(A +C')(B +D )(B +D')(A +C')(B +BD +BD')=B (A +C')=AB +BC'=右边(3)()()()()()'''''''''''''''A B C C D B C AB D B C A B C C D AB C D B C +++++=+++++''''A B C C D B C =+++++=1即左边=右边(4)左右两式的真值表如表2-2所示。
表2-2由表2-9可知,等式成立。
2.3 已知逻辑函数Y 1和Y 2的真值表如表2-3(a )、(b )所示,试写出Y 1和Y 2的逻辑函数式。
表2-3(a )表2-3(b)解:由表2-3(a)可得,Y1的逻辑函数式为:Y1=A'B'C'+A'B'C+AB'C'+AB'C+ABC由表2-3(b)可得,Y2的逻辑函数式为:Y2=A'B'C'D+A'B'CD'+A'BC'D'+A'BCD+AB'C'D'+AB'CD+ABC'D+ABCD'2.4 已知逻辑函数的真值表如表2-4(a)、(b)所示,试写出对应的逻辑函数式。