数字电路实验二
- 格式:doc
- 大小:60.00 KB
- 文档页数:2
深圳大学实验报告课程名称:数字电子技术实验项目名称:TTL、HC和HCT器件的参数测试学院:光电工程专业:光电信息指导教师:报告人:刘恩源学号:2012170042 班级:2 实验时间:实验报告提交时间:一、实验目的与要求:1、掌握TTL、HCT和HCT器件的传输特性。
2、熟悉万用表的使用方法。
二、实验仪器:1、六反相器74LS04 1片2、六反相器74HC04 1片3、六反相器74HCT04 1片4、万用表三、实验原理:非门的输出电压V O与输入电压V I的关系V O=f(V I)叫做电压传输特性,也叫做电压转移特性。
它可以用一条曲线表示,叫做电压传输特性曲线。
从传输特性曲线可以求出非门的下列参数:1、输出高电平(V OH)。
2、输出低电平(V OL)。
3、输入高电平(V IH)。
4、输入低电平(V IL)。
5、门槛电平(V T)。
四、实验内容与步骤:1、测试TTL器件74LS04一个非门的传输特性。
2、测试HC器件74HC04一个非门的传输特性。
3、测试HCT器件74HC04一个非门的传输特性。
注意:1、注意被测器件的引脚7和引脚14分别接地和接+5V。
2、将实验箱上直流信号源的输出端作为被测非门的输入电压。
旋转电位器改变非门的输入电压值。
1、3、按步长0.2V调整率改变非门的输入电压。
首先用万用表监视非门输入电压,调好输入电压后,再用万用表测试测量非门的输出电压,并记录下来。
实验接线图由于74LS04、74HC04和74HCT04的逻辑功能相同,因此三个实验的接线图是一样的。
下面以第一个逻辑门为例,画出实验接线图(V I表示非门输入电压,电压表表示电压测试点)如下:图2.1 实验接线图2、输出无负载时74LS04、74HC04、74HCT04电压传输特性测试数据3、输出无负载时74LS04、74HC04和74HCT04电压传输特性曲线。
(请根据实验数据绘制3条曲线)4、比较三条电压传输特性曲线,说明各自的特性。
实验成绩实验日期指导教师批阅日期实验名称编码译码与显示1、实验目的掌握编码器、译码器与显示器的工作原理、测试方法以及应用。
2、实验原理编码器、译码器是数字系统中常用的逻辑部件,而且是一种组合逻辑电路。
1.编码器把状态或指令等转换为与其对应的二进制代码叫编码,例如可以用四位二进制所组成的编码表示十进制数0~9,把十进制数的0编成二进制数码0000,把十进制数的5编成二进制数码0101等。
完成编码工作的电路.通称为编码器。
2.译码器译码是编码的逆过程。
译码器的作用是将输入代码的原意“翻译”出来。
译码器的种类较多,如:最小项译码器(3线/8线、4线/16线译码器等)b、七段字形译码器等。
七段字形译码器,其作用是将输入的四位BCD码D、C、B、A翻译成与其对应的七段字形输出信号,用于显示字形。
常用的七段字形译码器有TTL的:T338(OC输出),74LS48、74LS248(内部带有上拉电阻)CMOS的:CD4511、MC14543、MC14547等。
3.显示器(1)发光二极管(LED)。
把电能转换成可见光(光能)的一种特殊半导体器件,其构造与普通PN 结二极管相同。
(2)LED显示器。
用LED构成数字显示器件时,需将若干个LED按照数字显示的要求集成- -个图案,就构成LED显示器(俗称“数码管”)。
3、实验步骤(1)按图连线,按表顺序给8线/3线优先编码器CD4532的信号输入端送入相应电平,将结果填入表中,与CD4532的功能表相对照,检查是否符合优先顺序以及编码结果是否正确。
注意:输入由逻辑开关给定。
输出连接逻辑电平指示。
(2)根据CD4532和CD4511的管脚图和功能表,自行设计连线,将编码器CD4532的输出端接到译码器CD4511的数据输入端,将CD4511的输出接七段显示数码管。
检查编码器与数字显示是否一致,若不一致,分析原因,检查故障并排除之,将结果填表。
(3)将十进制计数器/脉冲分配器CD4017接成八进制,用单次脉冲或1Hz脉冲信号检查CD4017的逻辑功能是否正常。
实验二 译码器及其应用一、 实验目的1、掌握译码器的测试方法。
2、了解中规模集成译码器的管脚分布,掌握其逻辑功能。
3、掌握用译码器构成组合电路的方法。
4、学习译码器的扩展。
二、 实验设备及器件1、数字逻辑电路实验板1块 2、74HC(LS)20(二四输入与非门) 1片 3、74HC(LS)138(3-8译码器)2片三、 实验原理74HC(LS)138是集成3线-8线译码器,在数字系统中应用比较广泛。
下图是其引脚排列,其中A 2、A 1、A 0为地址输入端,Y ̅0~Y ̅7为译码输出端,S 1、S ̅2、S ̅3为使能端。
下表为74HC(LS)138功能表。
74HC(LS)138工作原理为:当S 1=1,S ̅2+S ̅3=0时,电路完成译码功能,输出低电平有效。
其中:Y ̅0=A ̅2A ̅1A ̅0̅̅̅̅̅̅̅̅̅̅ Y ̅4=A 2A ̅1A ̅0̅̅̅̅̅̅̅̅̅̅ Y ̅1=A ̅2A ̅1A 0̅̅̅̅̅̅̅̅̅̅ Y ̅5=A 2A ̅1A 0̅̅̅̅̅̅̅̅̅̅ Y ̅2=A ̅2A 1A ̅0̅̅̅̅̅̅̅̅̅̅ Y ̅6=A 2A 1A ̅0̅̅̅̅̅̅̅̅̅̅ Y ̅3=A ̅2A 1A 0̅̅̅̅̅̅̅̅̅̅Y ̅7=A 2A 1A 0̅̅̅̅̅̅̅̅̅̅因为74HC(LS)138的输出包括了三变量数字信号的全部八种组合,每一个输出端表示一个最小项(的非),因此可以利用八条输出线组合构成三变量的任意组合电路。
实验用器件管脚介绍:1、74HC(LS)20(二四输入与非门)管脚如下图所示。
2、74HC(LS)138(3-8译码器)管脚如下图所示。
四、实验内容与步骤(四学时)1、逻辑功能测试(基本命题)m。
验证74HC(LS)138的逻辑功能,说明其输出确为最小项i注:将Y̅0~Y̅7输出端接到LED指示灯上,因低电平有效,所以当输入为000时,Y̅0所接的LED指示灯亮,其他同理。
数电实验二数据编码器和译码器功能验证数据编码器和译码器是数电实验中常用的电路元件,用于将逻辑电平转换为二进制编码或者从二进制编码转换为逻辑电平。
本实验将验证编码器和译码器的功能。
编码器是一种将多个输入信号转换为对应的二进制编码输出信号的电路。
常见的编码器有优先编码器,BCD编码器和十进制-二进制编码器等。
本实验将以优先编码器为例进行验证。
实验所需器件和元件:1.优先编码器芯片(例如74LS148)2.开关等输入元件3.LED灯等输出元件4.电源和杜邦线等实验用品实验步骤:1.连接电源和电路元件:将电源连接到优先编码器芯片上,并将开关等输入元件和LED灯等输出元件连接到芯片上相应的管脚上。
2.编码器功能验证:通过设置不同的输入信号,观察输出信号的变化。
例如,设置开关为输入信号,并将不同的开关打开或关闭,观察LED灯的亮灭情况。
3.结果分析:根据编码器的功能特点,分析输出信号与输入信号的对应关系。
对于优先编码器而言,输入信号优先级较高的输入将被编码输出,而其他输入则被忽略。
4.译码器功能验证:将输入信号与编码器的输出信号连接,观察译码器的输出信号。
可以通过设计逻辑门电路来实现译码器的功能。
5.结果分析:根据译码器的功能特点,分析输出信号与输入信号的对应关系。
例如,对于BCD编码器而言,4位BCD码将被译码为10位二进制信号。
6.实验总结:通过本实验的验证,可以得出编码器和译码器的功能特点和应用范围。
编码器可以将多个输入信号编码为二进制信号输出,而译码器可以将二进制信号译码为对应的输出信号,用于实现数据的编码和译码。
本实验的目的是验证编码器和译码器的功能,通过观察输入信号和输出信号的对应关系,可以了解编码器和译码器的工作原理,并掌握它们的应用场景。
实验结果应与预期结果一致,即输入信号与编码/译码输出信号之间有明确的对应关系。
同时,实验还可以加深对数字电路和逻辑门电路的理解,提高实验操作能力和分析问题的能力。
实验名称:实验二 全加器和奇偶位判断电路 姓名: 学号: 一、实验目的1.掌握组合集成电路元件的功能检查方法。
2.熟悉全加器和奇偶位判断电路的工作原理。
3.掌握组合逻辑电路的设计方法及功能测试方法。
二、实验原理1. 测试与非门74LS00和与或非门74LS55的逻辑功能的方法。
(1)74LS00和74LS55的结构如下:(2)测试方法:a.对于74LS00,接好电源和地线后,可以对四个与非模块分别测试。
测试与非门的时候改变两端输入,通过观察输出是否正常来判断其功能是否正常。
b.对于74LS55,接好电源和地线后,可以先分两边检测。
当检测一边的四个输入引脚时,只要把其余四个引脚中的一个加低电平即可使与运算结果为0,对或运算不起作用。
当进一步检查某一个引脚的时候,需要把这一边的其余三个引脚加高电平,这个他们对或运算就没有作用了,最后观察输出是否正常就可以判断74LS55的功能是否正常。
2. 用与非门74LS00和与或非门74LS55设计全加器电路的逻辑电路图。
根据半加器和全加器的功能,设相加位为A 、B ,低位进位为Ci ,他们满足的逻辑关系如下图所示。
111---+=⊕⊕=i 'i i 'i i i C S C S C B A S用74LS00和74LS55设计的逻辑电路图见附纸P.3.奇偶校验器:(1)功能:用来校验某一组传输的数据是否有错误。
(2)方法:在被传输的数据后面加一位奇偶校验位,使这一组数据中含1的个数成为奇数,或者使这一组数据中含1的个数为偶数,然后检测1的个数是奇数还是偶数来判断数据传输是否有误。
(3)奇校验:加了校验位后使之1的位数成为奇数;(4)偶校验:加了校验位后使之1的位数成为偶数。
(5)逻辑表达式如下:(6)用74LS00和74LS55搭建的逻辑电路图见附纸三、实验器材和注意事项实验器材:数电实验箱注意事项:1.输入端信号用实验器上的数据开关。
2.注意实验时多余输入端的处理。
实验二 组合逻辑电路一、实验目的1、熟悉组合逻辑电路的一些特点及一般分析、设计方法。
2、熟悉中规模集成电路典型的基本逻辑功能和简单应用设计。
二、实验器材1、直流稳压电源、数字逻辑电路实验箱、万用表、示波器2、74LS00、74LS04、74LS10、74LS20、74LS51、74LS86、74LS138、74LS148、74LS151、 74LS153三、实验内容和步骤 1、组合逻辑电路分析(1)图2-1是用SSI 实现的组合逻辑电路。
74LS51芯片是“与或非”门(CD AB Y +=), 74LS86芯片是“异或”门(B A Y ⊕=)。
建立实验电路,三个输入变量分别用三个 逻辑开关加载数值,两个输出变量的状态分别用两只LED 观察。
观察并记录输出变 量相应的状态变化。
整理结果形成真值表并进行分析,写出输出函数的逻辑表达式, 描述该逻辑电路所实现的逻辑功能。
(2)图2-2和2-3是用MSI 实现的组合逻辑电路。
图2-2中的74LS138芯片是“3-8译码 器”,74LS20芯片是“与非”门(ABCD Y =)图2-3中的74LS153芯片是四选一 数据选择器。
建立实验电路,对两个逻辑电路进行分析,列出真值表,写出函数的逻 辑表达式,描述逻辑电路所实现的功能。
图2-1:SSI 组合逻辑电路图2-2 :MSI 组合逻辑电路(74LS138)2、组合逻辑电路设计(1)SSI 逻辑门电路设计——裁判表决电路举重比赛有三名裁判:一个主裁判A 、两个副裁判B 和C 。
在杠铃是否完全举起裁 决中,最终结果取决于至少两名裁判的裁决,其中必须要有主裁判。
如果最终的裁决 为杠铃举起成功,则输出“有效”指示灯亮,否则杠铃举起失败。
(2)MSI 逻辑器件设计——路灯控制电路用74LS151芯片和逻辑门,设计一个路灯控制电路,要求能够在四个不同的地方都 能任意的开灯和关灯。
四、实验结果、电路分析及电路设计方案1、组合逻辑电路分析 (1)图2-1: 逻辑表达式:)()(11i i i i i i i i i i B A C S B A C B A C ⊕⊕=⊕+=--逻辑功能:实现A i 、B i 、C i-1三个一位二进制数 的加法运算功能,即全加器。
实验二 组合逻辑电路一、实验目的1.掌握组和逻辑电路的功能测试。
2.验证半加器和全加器的逻辑功能。
3.学会二进制数的运算规律。
二、实验仪器及器件1.仪器:数字电路学习机2.器件:74LS00 二输入端四与非门 3片 74LS86 二输入端四异或门 1片 74LS54 四组输入与或非门 1片三、实验内容1.组合逻辑电路功能测试(1).用2片74LS00按图2.1连线,为便于接线和检查,在图中要注明芯片编号及各引脚对应的编号。
(2).图中A 、B 、C 接电平开关,Y1、Y2接发光管电平显示(3).按表2.1要求,改变A 、B 、C 的状态,填表并写出Y1、Y2的逻辑表达式。
(4).将运算结果与实验比较。
Y1=A+B2.测试用异或门(74LS86)和与非门组成的半加器的逻辑功能。
根据半加器的逻辑表达式可知,半加器Y 是A 、B 的异或,而进位Z 是A 、B 相与,故半加器可用一个集成异或门和二个与非门组成,如图2.2。
(1).用异或门和与非门接成以上电路。
输入A 、B 接电平开关,输出Y 、Z 接电平显示。
(2).按表2.2要求改变A 、B 状态,填表。
3.测试全加器的逻辑功能。
(1).写出图2.3电路的逻辑表达式。
(2).根据逻辑表达式列真值表。
(3).根据真值表画逻辑函数SiCi 的卡诺图。
111S i C i4.测试用异或门、与或门和非门组成的全加器的功能。
全加器可以用两个半加器和两个与门一个或门组成,在实验中,常用一块双异或门、一个与或非门和一个与非门实现。
(1).写出用异或门、与或非门和非门实现全加器的逻辑表达式,画出逻辑电路图。
(2).连接电路图,注意“与或非”门中不用的“与门”输入端要接地。
(3).按表2.4记录Si 和Ci 的状态。
1-⊕⊕=i i C B A S ,AB C B A C i i +⊕=-1)(A i S iB i+ C i C i-1四、 1.整理实验数据、图表并对实验结果进行分析讨论。
天水师范学院TIANSHUI NORMAL UNIVERSITY《数字电路综合设计》实验报告名称:数字电路综合设计学院:电子信息与电气工程学院专业:电气工程及其自动化班级:17电气一班姓名:学号:天水师范学院电子信息与电气工程学院班级 17级电气(1)班姓名学号 201710901 实验名称:组合逻辑电路实验分析与设计实验目的:1、掌握组合逻辑电路的分析方法与测试方法。
2、能用指定芯片完成组合逻辑电路的设计。
3、用实验验证所设计的逻辑电路的逻辑功能。
4、熟悉各种集成门电路及正确使用集成门电路。
实验仪器、材料及软件:74LS00芯片、实验箱天水师范学院电子信息与电气工程学院实验报告班级 17级电气(1)班姓名学号 201710901 实验原理:1、组合电路是最常见的逻辑电路,可以用一些常用的门电路来组合成具有其它功能的门电路。
2、合电路的分析是根据所给的逻辑电路,写出其输入与输出之间的数表达式或真值表,从而确定该电路的逻辑功能。
3、组合电路设计过程是在理想情况下进行的,即假设一切器件均没有延迉效应,但实际上并非如此,信号通过任何导线或器件都需要一断响应时间,由于制造工艺上的原因,各器件延迟时间的离散性很大,这就有可能在一个组合电路中,在输入信号发生变化时,有可能产生错误的输出。
这种输出出现瞬时错误的现象称为组合电路的冒险现象(简称险象)。
天水师范学院电子信息与电气工程学院实验报告班级 17级电气(1)班姓名学号 201710901 实验内容及步骤:1、分析、测试用与非门74LS00组成的半加器的逻辑功能图3-1由与非门组成的半加器电路(1) 写出图3-1的逻辑表达式(2) 根据表达式列出真值表(3) 根据图3-1,A、B两输入接至逻辑开关的输出插口。
S、C分别接至逻辑电平显示输入插口。
按下表的要求进行逻辑状态的测试,并将结果填入表中,同时与上面真值表进行比较,两者是否一致。
2、分析、测试用异或门74LS86和与非门74LS00组成的半加器逻辑电路。
GDOU-B-11-112广东海洋大学学生实验报告书(学生用表)实验名称课程名称课程号学院(系) 专业班级学生姓名学号实验地点实验日期实验2 组合逻辑电路——138芯片一、实验目的1、掌握中规模集成译码器的逻辑功能和使用方法2、熟悉数码管的使用二、实验原理译码器是一个多输入、多输出的组合逻辑电路。
它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。
译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。
不同的功能可选用不同种类的译码器。
译码器可分为通用译码器和显示译码器两大类。
前者又分为变量译码器和代码变换译码器。
1、变量译码器(又称二进制译码器),用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器。
若有n个输入变量,则有2n个不同的组合状态,就有2n个输出端供其使用。
而每一个输出所代表的函数对应于n个输入变量的最小项。
以3线-8线译码器74LS138为例进行分析,图6-1(a)、(b)分别为其逻辑图及引脚排列。
其中 A2、A1、A0为地址输入端,0Y~7Y为译码输出端,S1、2S、3S为使能端。
表6-1为74LS138功能表当S1=1,2S+3S=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。
当S1=0,2S+3S=X时,或 S1=X,2S+3S=1时,译码器被禁止,所有输出同时为1。
(a) (b)图6-1 3-8线译码器74LS138逻辑图及引脚排列表6-1件就成为一个数据分配器(又称多路分配器),如图6-2所示。
若在S1输入端输入数据信息,2S=3S=0,地址码所对应的输出是S1数据信息的反码;若从2S端输入数据信息,令S1=1、3S=0,地址码所对应的输出就是2S端数据信息的原码。
若数据信息是时钟脉冲,则数据分配器便成为时钟脉冲分配器。
一、实验目的本次实验旨在通过实践操作,加深对数字电路基本原理和设计方法的理解,掌握数字电路实验的基本步骤和实验方法。
通过本次实验,培养学生的动手能力、实验技能和团队合作精神。
二、实验内容1. 实验一:TTL输入与非门74LS00逻辑功能分析(1)实验原理TTL输入与非门74LS00是一种常用的数字逻辑门,具有高抗干扰性和低功耗的特点。
本实验通过对74LS00的逻辑功能进行分析,了解其工作原理和性能指标。
(2)实验步骤① 使用实验箱和实验器材搭建74LS00与非门的实验电路。
② 通过实验箱提供的逻辑开关和指示灯,验证74LS00与非门的逻辑功能。
③ 分析实验结果,总结74LS00与非门的工作原理。
2. 实验二:数字钟设计(1)实验原理数字钟是一种典型的数字电路应用,由组合逻辑电路和时序电路组成。
本实验通过设计一个24小时数字钟,使学生掌握数字电路的基本设计方法。
(2)实验步骤① 分析数字钟的构成,包括分频器电路、时间计数器电路、振荡器电路和数字时钟的计数显示电路。
② 设计分频器电路,实现1Hz的输出信号。
③ 设计时间计数器电路,实现时、分、秒的计数。
④ 设计振荡器电路,产生稳定的时钟信号。
⑤ 设计数字时钟的计数显示电路,实现时、分、秒的显示。
⑥ 组装实验电路,测试数字钟的功能。
3. 实验三:全加器设计(1)实验原理全加器是一种数字电路,用于实现二进制数的加法运算。
本实验通过设计全加器,使学生掌握全加器的工作原理和设计方法。
(2)实验步骤① 分析全加器的逻辑功能,确定输入和输出关系。
② 使用实验箱和实验器材搭建全加器的实验电路。
③ 通过实验箱提供的逻辑开关和指示灯,验证全加器的逻辑功能。
④ 分析实验结果,总结全加器的工作原理。
三、实验结果与分析1. 实验一:TTL输入与非门74LS00逻辑功能分析实验结果表明,74LS00与非门的逻辑功能符合预期,具有良好的抗干扰性和低功耗特点。
2. 实验二:数字钟设计实验结果表明,设计的数字钟能够实现24小时计时,时、分、秒的显示准确,满足实验要求。
1.1表决电路:设有三人对一事进行表决,多数(二人以上)赞成即通过;否则不通过。
1.2若三人中的A有否决权,即A不赞成,就不能通过,又应如何实现呢?
2、交通信号灯监测电路:设一组信号灯由红(R)、黄(A)、绿(G)三盏灯组成。
正常情况下,点亮的状态只能是红、绿或黄加绿当中的一种。
当出现其它五种状态时,是信号灯发生故障,要求监测电路发出故障报警信号。
3. 故障报警:某实验室有红、黄两个故障指示灯,用来指示三台设备的工作情况。
当只有一台设备有故障时,黄灯亮;有两台设备有故障时,红灯亮;只有当三台设备都发生故障时,才会使红、黄两个故障指示灯同时点亮。
实验二常用电子仪器的使用
一、实验目的
掌握常用的电子仪器(示波器、函数信号发生器、直流稳压电源、数字万用表等)的主要技术指标、性能及正确使用方法。
二、实验条件,设备,器材
示波器、函数信号发生器、直流稳压电源、数字万用表。
三、实验原理
输入的电信号通过一个ADC(通常采用8bits 或者256个量化电平)数字化,输出的数据存储在示波器的存储器中。
数字化速率和放大器频宽决定所能精确地取样和显示的最快信号。
四、实验内容
1、示波器探头校正
2、测量并记录实验箱5M、1M、500K、100K连续脉冲源;
3、使用信号发生器产生50M、1M、1K正弦波、方波等信号。
五、实验步骤及数据记录
1.示波器探头校正
将示波器探头接【Probe Comp】; 使用【Auto Scale】; 测量、记录相关数据并保存波形图像。
2.测量并记录实验箱连续脉冲源
测量、记录相关数据并保存波形图像。
3.使用信号发生器产生相关信号并测量
使用信号发生器产生50M、1M、10K、1K正弦波、方波等信号
六、实验分析,结论,体会
通过本次实验,初步掌握了常用的电子仪器(示波器、函数信号发生器、直流稳压电源、数字万用表等)的主要技术指标、性能及正确使用方法。
深大数字电路实验报告2-数据选择器一、实验目的1、了解数据选择器的原理和应用;2、熟悉74LS151的管脚及功能;3、学会使用示波器观测信号波形。
二、实验设备1、数字示波器;2、电源模块;3、实验板;4、74LS151芯片;5、连接线。
三、实验原理数据选择器是一种器件,用来通过选择输入端其中之一的信号并输出到输出端,选择的输入信号通路称作选择通路,一个数据选择器可以有一至多个选择通路。
数据选择器可以被用来联结不同的输入装置,也可用来选择来自多个输入信源的信号。
74LS151是一种8:1数据选择器。
如图1,其功能原理图如下。
数据输入是通过双向操作的输入/输出端A-H送入芯片内部,通过控制信号S2,S1,S0的组合,任意选择输入端口之一,将其输出到Y输出端口。
图1 74LS151功能原理示意图四、实验步骤1、根据原理图和芯片管脚功能,插上74LS151芯片;2、将电源正负极插入电源模块的正负极;3、将电源模块与实验板连接;4、将8位数据总线分别连接到74LS151的A-H端口;5、将74LS151的输出端口Y连接到示波器Channel 1通道的输入端口,并调节示波器旋钮;6、按照实验原理,控制74LS151的S2,S1,S0三个端口的信号,从而控制哪一个输入端口输出到输出端口Y;通过观察Channel 1通道上的波形,效验芯片功能是否正确。
五、实验数据与分析1、通过8个led灯亮灭情况,依次检验实验板的数据线是否接通,并确认数据的正确性;2、利用示波器观察Channel 1通道上的波形,控制输入端口的改变,确认芯片性能是否正确;3、通过实验结果,比较不同的S2,S1,S0信号组合,可以直接得到输出的数据来源,从而实现不同输入信号的选择。
六、实验心得本次实验通过使用74LS151芯片,实现了数据选择器的基本功能,以及掌握了数字电路实验中使用示波器的方法。
通过实验,我深刻理解到数字电路实验的重要性,为今后的电子技术学习打下了坚实的基础。
实验2 数据选择器功能测试及设计应用
王玉通信工程 2012117266
一、实验目的
1.掌握中规模集成数据选择器的逻辑功能及测试方法。
2.掌握数据选择器的工作原理及使用方法。
二、实验仪器设备与主要器件
试验箱一个;双踪示波器一台;稳压电源一台。
双4选1数据选择器74LS153;8选1数据选择器74LS151和75LS251.
三、实验原理
能够实现从多路数据中选择一路进行传输的电路叫做数据选择器。
数据选择器又称多路选择器,是中规模集成电路中应用非常广泛的组合逻辑部件之一。
它是一种与分配器过程相反的器件。
它有若干个数据输入端,D0,D1,D2,……,若干个控制输入端A0,A1……和一个或两个输出端Q(或Q非)。
当控制输入码A0,A1……具有不同数据组合时,将选择组合码所对应的二进制数Dx输出。
由于控制输入端的作用是选择数据输入端的地址,故又称为地址码输入端。
目前常用的数据选择器有2选1、4选1、8选1等多种类型。
本实验主要熟悉4选1和8选1数据选择器。
四、实验内容与结果
1.测试74LS153的逻辑功能。
电路如下图:
测试结果为:
A0 A1 s1s2Q1 Q2
* * 1 1 0 0
0 0 0 0 1D0 2D0
0 1 0 0 1D1 2D1
1 0 0 0 1D
2 2D2
1 1 0 0 1D3 2D3
2.用多路选择器设计实现一个8421-CD非法码检测电路。
使得当输入端为非法码组合时输出1,否则为0.二进制数与BCD码的对应关系如下。
写出函数Y的表达式,并进行化简,然后画出电路图,接线调试电路,用发光二极管显示输出结果,观察是否与表2-2-5相符。
设
Y=0表示发光二极管熄灭,Y=1表示发光二极管点亮。
由题示真值表化简得逻辑表达式:Y=B3B2+B3B。
将74LS151的三个地址输入端A、B、C接B1、B2 、B3。
3.用4选1数据选择器实现逻辑函数:
F(A,B,C)=A(B非)+(B非)C+AB(C非)
写出函数式的变换过程,画出电路图,并看图接线调试电路,以真值表形式记录调试结果。
所得真值表为:
A B C F
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0。