数字电子技术复习题08总
- 格式:doc
- 大小:1.90 MB
- 文档页数:15
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.100001100001是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D 转换的主要方法有 , , 。
二.判断题(10)1.BCD 码即8421码 ( 错 )2.八位二进制数可以表示256种不同状态。
( 对 )3.TTL 与非门与CMOS 与非门的逻辑功能不一样。
( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对 )5.计数器可作分频器。
( 对 )三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)解;(1)AQ Q Q n +=-+1,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
数字电子技术复习题一、选择题1.与十进制数(53.5)10等值的数或代码为( )A.(11010011.0101)8421BCDB.(36.8)16C.(110101.1)2D.(55.4)8 2.在下列一组数中,数值与(10001001)8421BCD 相等的数是( )A. (88)10B. (1010111)2C. (130)8D. (59)16 3.数值[375]10与下列哪个数相等。
( )A .[111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.用8421码表示的十进制数45,可以写成_______ ( )A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 5.下列逻辑等式中不成立的是()A .A+BC=(A+B )(A+C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 6.和逻辑式BC A A + 相等的是( )A 、ABCB 、1+BC C 、AD 、BC A +7.根据反演规则,的反函数为______ ( )A. B.C. D. 8.逻辑表达式ABCD 的逻辑相邻项有_____个。
( )A.1B.2C. 3D.49.在利用卡诺图进行逻辑表达式化简时,4个最小项合并成一项时可以消去_____个变量。
A.1个B.2个C.3个D.4个 10.下列逻辑等式中不成立的是?( )A .A +BC =(A +B )(A +C ) B .1=++B A B A AB C .1=++AB B AD .B A AB A = 11.标准与或式是由_________构成的逻辑表达式 ( )A.与项相或B.最小项相或C.最小项相与D.或项相与 12.在下列各组变量取值中,能使函数F (A ,B ,C )=∑m(0.1.2.4.6)的值为1的是( ) A.110 B.101 C.011 D.11113.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( ) A 、5 B 、6 C 、8 D 、43 14.逻辑函数Y=ABC +A+B+C 的最简与或形式为()A. 已是最简与或形式B.0C.1D.A+B+C15. 逻辑函数Y=(AB+B)CD+(A+B)(B+C)的最简与或形式为( ) A.A+B+C B. A+B C. B+C D. B+AC 16. 函数F=A (A ⊙B )的结果是( )。
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
一、填空题1. 把JK 触发器转换为T ’触发器的方法是(J=K=1 )。
2. N 个触发器可以记忆( 2N )种不同的状态。
3. 主从结构的触发器主要用来解决( 抗干扰问题 )。
4. 维持—阻塞D 触发器是在CP( 上升沿 )触发,其特性方程为( Q n+1= D )。
5. 由于信号的(延时)不同而产生干扰脉冲(毛刺)的现象称为(竞争-冒险)。
6. 要用n 位二进制数为N 个对象编码,必须满足( 2n ≥N )。
7. 石英晶体多谐振荡器可以产生( 稳定 )的时钟脉冲。
8. 已知逻辑函数AC C B A Y +=,约束条件为C B = 0,则卡诺图中有( 3 )个最小项,有( 2 )个无关项。
9. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,高电平为3.2V 时,其输入低电平噪声容限U NL = ( 0.4V );输入高电平噪声容限为U NH = ( 1.2V ) 。
10. 单稳态触发器的状态具有一个(稳态)和一个(暂稳态 )。
11. 一个十位A/D 转换器,其分辨率是 ( 1012 )。
12. 使函数 AC AB C B A F +=),,( 取值为1的最小项有( 3 )个。
13. 用作线与逻辑的TTL 门只能是 ( OC ) 门。
14. A/D 转换器是将 ( 模拟量) 转换为 (数字量)。
15. 可用作多路数据分时传输的逻辑门是( 三态门 )门。
16. 数字信号的特点是(在时间上和幅值上都是不连续的)。
其高电平和低电平常用 ( 1 ) 和( 0) 来表示。
17.一般TTL 集成门电路的平均传输延迟时间比CMOS 集成门电路 (小 ),功耗比CMOS 门电路 ( 大)。
18. 3种基本逻辑门是 ( 与门 )、( 或门 ) 、( 非门 )。
3. 具有两个稳定状态并能接收、保持和输出数据输入端的信号的电路叫( 触发器)。
19. 对于微分型单稳态电路,正常工作时其输入脉冲宽度应 (小于) 输出脉冲宽度。
《数字电子技术》复习题一、填空题1、(110111)2=( )16=( )10=( )8421BCD2、(39.45)10=( )2=( )163、如图1所示各门电路均为TTL电路,分别指出电路Y1、Y2、Y3的输出状态(高电平、低电平或高组态)。
Y1为,Y2为,Y3为,图14、对于共阳极接法的发光二极管数码显示器,应采用七段显示译码器。
5、一个或非门组成的基本RS触发器在正常工作时,它的约束条件是R+S=0,则它不允许输入S= 且R= 的信号。
6、D/A是把量转换成量(电压或电流)并使转换后两种量成正比的一种集成电路器件,而A/D是把量转换成量的器件。
7、在数字逻辑电路中,三极管主要工作在和两种稳定状态。
8、有一个容量为256字×4位的RAM,该RAM有个基本存储单元,该RAM每次访问个基本存储单元,该RAM有根地址线。
9、()2=()1610、(A5)16=()16=()211、(0110 1001)8421BCD码=()余3BCD码12、写出下列逻辑函数电路的输出逻辑函数表达式:L1= ;L2=13、若各门电路的输入均为A和B,且A=0,B=1;则与门的输出为(),与非门的输出为(),或门的输出为(),异或门的输出为(),同或门的输出为()。
14、触发器组成的电路如图,Q1=();Q2=();Q3=();Q4=();15、由或非门组成的基本RS触发器的输入信号R和S不得同时为(),而由与非门组成的基本RS触发器的输入信号R和S不得同时为();否则他们的状态将()。
16、二极管具有()特性,它的两个重要参数IS 称为(),tre称为反向恢复时间。
17、施密特触发器是一种电平触发的双稳态电路,电路两个稳态之间的翻转都取决于触发电平值。
从第一个稳态翻转到第二个稳态和从第二个稳态翻转到第一个稳态的触发电平不同,其差值称为 。
施密特触发器的电压传输特性具有滞回特性的曲线,利用滞回特性可以实现 、 和幅值鉴别等。
一、填空题(每空2分,共20分)。
1、(3D.BE)16 =()2=()8。
2、如果有A、B、C、D四个变量,则有()个最小项。
3、如图所示,Y的输出是()。
4、能完成两个一位二进制数相加,并考虑到低位进位的器件称为()。
5、触发器异步置0,必须使异步控制端S D=(),R D=()。
6、一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为()。
7、若存储器的容量为512K×8位,则地址代码应取()位。
8、可编程阵列逻辑器件由可编程的与逻辑阵列、()的或逻辑阵列和输出电路三部分组成。
二、单项选择题(每小题2分,共20分)必须把答案填在以下表格中题号1234567891答案1、若输入变量A、B全为1时,输出F=0,则输入与输出的关系是(*)。
A、与B、或C、非D、与非2、半加器“和”的输出端与输入端逻辑关系是(*)。
A、与非B、或非C、与或非D、异或图13、如图1所示CMOS电路的逻辑函数式为(*)。
A 、()Y AB '''= B 、()Y A B '''=+C 、Y A B ''=4、用四选一数据选择器实现函数Y=A 1A 0+A 1´A 0,应使(*)。
A 、D 0=D 2=0,D 1=D 3=1B 、D 0=D 2=1,D 1=D 3=0C 、D 0=D 1=0,D 2=D 3=1 D 、D 0=D 1=1,D 2=D 3=05、T 触发器中,当T=1时,触发器实现(* )功能。
A 、置1B 、置0C 、计数D 、保持6、4级触发器组成十进制计数器,其无效状态数为(*)。
A 、不能确定B 、10个C 、8个D 、6个7、由发光二极管组成的七段显示器,当采用共阴极接法时,若a~g=1011011,则显示的数字是(*)。
A 、6B 、8C 、 5D 、98、有一个容量为16K ×8的RAM ,则该存储器的地址代码和位线分别是(*)。
数字电子技术复习题一、单选题1、以下式子中不正确的是( )A. 1A A •=B. A A A +=C. B A B A +=+D. 11A +=2、在数字电路中,稳态时三极管一般工作在( )状态。
在图示电路中,若0i u <,则三极管T( ),此时uo =( )A .放大,截止,5VB .开关,截止,C .开关,饱和,D .开关,截止,5V3、N 个变量可以构成( )个最小项。
A. NB. 2N C 、 2ND 、 2N-1 TTL 门电路,为了使输出等于,4、图中电路为选择正确答案( )。
A .正确,错误,错误B .正确,错误,正确C .正确,正确,正确D .正确,正确,错误5、TTL 门电路输入端悬空时,应视为( );(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为( )(,0V ,)。
A .不定B .高电平,C .低电平,0VD .高电平, 6、一个64选1的数据选择器有( )个选择控制信号输入端。
A .6B .16C .32D .64 7、设计计数器时应选用( )。
A .锁存器B .边沿触发器C .同步触发器D .施密特触发器8、欲将频率为f 的正弦波转换成为同频率的矩形脉冲,应选用( )。
A .多谐振荡器B .施密特触发器C .单稳态触发器D .'T 触发器 9、一片64k ×8存储容量的只读存储器(ROM ),有( )。
条地址线和8条数据线 条地址线和16条数据线 条地址线和8条数据线 条地址线和16条数据线10、ROM 必须在工作( )存入数据,断电( )数据;RAM 可以在工作中( )读写数据,断电( )数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失 11、若逻辑表达式F A B =+,则下列表达式中与F 相同的是( ) A.F AB = B.F AB = C. F A B =+ D.不确定 12、下列电路中,不属于组合电路的是:( ) A.数字比较器; B.寄存器; C.译码器; D.全加器;13、不能用来描述组合逻辑电路的是:( )A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有( ) A.复位法 B.预置数法 C.级联复位法 D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是( )个。
《数字电子技术》复习题(一)一、填空题1 •数制转换:(143 )10= ( )2 = ( )8。
2 •按逻辑功能的不同特点,数字电路可分为________ 和—一两大类。
3. 8线—3线编码器是由_ _位二进制数表示_ _个信号的编码电路。
4 •同步D触发器的特性方程为_ _。
5. 时序逻辑电路的逻辑功能可以用_ _、和_ 一等方程式表示。
二、单项选择题1. (33)10转化为二进制是(—_)2。
(A) 100001 ; (B) 10001 ; (C) 100010 ; (D) 10000012. 下列各式中,为四变量A、B、C、D最小项的是:_ -。
(A) ABCD ; (B) AB(C+D) ; (C) A +B+C+ D ; (D) A+B+C+D3. _____________________________________________________ 8421 BCD码译码器的数据输入线与译码输出线的组合是______________________________ 。
(A) 4 : 6 ; (B) 1 : 10 ; (C) 4 : 10 ; (D) 2 : 44. _______________________________ 四个逻辑变量的取值组合共有。
(A) 8 ; (B) 16 _ ; _ (C) 4 ; (D) 155. __________________________________________________________ 已知逻辑函数γ = A B∙A B ,函数值为1的A, B取值组合是:_______________________ 。
(A) 00, 11 ; (B) 01, 00 ; (C) 01, 10 ; (D) 01, 116. _______________________ 组合逻辑电路通常由组合而成。
(A)门电路;(B)触发器;(C)计数器;(D) 存储电路7. 若在编码器中有50个编码对象,则其输出二进制代码位数应为位。
一、单项选择1、 1个逻辑门电路输入A 、B 和输出Y 的波形如图1所示,则该逻辑门为( )。
A 、同或门B 、或门C 、异或门2、逻辑函数B AD CD B A F ∙+++=的最简与或式是( )。
A 、F=A+BCD+AD+B B 、F=A+B+ADC 、F=A+B3、某同学有一支TTL 同或门,若要将它当作反向器使用时,输入端A 、B 应( )连接。
A 、A 和B 中至少有一个接1 B 、A 和B 中至少有一个接0C 、A 和B 接在一起4、使逻辑函数Y=)(B A C B A +∙+为1的变量取值是( ) .A 、001B 、101C 、011D 、1115. 能使右图输出 Y = 1 时的 A ,B 取值有 )(A) 1种; (B) 2种;(C) 3种; (D) 4种。
( )6. 已知某二变量输入逻辑门的输入 A 、B 及输出Y 的波形如图2,试判断为何种逻辑门的功能。
(A ) 与非门;(B )或非门;(C )与门;(D )异或门。
( )7. 图3中输入A 、B 和输出Y 的波形如图所示,则对应的逻辑门电路是图1 AY B Y图2图3( )8. 在 TTL 逻辑门中,为实现“线与”,应选用(A) 三态门; (B) OC 门; (C) 异或门; (D) 与非门。
9、一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A 、15B 、8C 、7D 、110、8线—3线优先编码器74LS148的优先权顺序是I 7,I 6,……I 1I 0,输出Y 2 Y 1 Y 0,输入低电平有效,输出低电平有效。
当 I 7I 6……I 1I 0为11100111时,输出 Y 2 Y 1 Y 0为( )。
A 、011B 、100C 、 101D 、11011、连续异或9999个“1”的结果是( ) .A 、0B 、1C 、1111D 、000012、下列门电路中,输出有高阻态端的是( )A 、具有推拉输出级的TTL 与非门电路.B 、TTL 集电极开路与非门电路.C 、CMOS 反相器.D 、CMOS 三态输出门电路13、若输入变量A 、B 全为1时,输出F=1,则其输入与输出的关系是( )。
A 、异或B 、同或C 、或非D 、与非14、下列门电路中,输出端不可以...并联使用的是( ) A 、CMOS 反相器 B 、TTL 集电极开路与非门电路C 、CMOS 三态输出门电路D 、CMOS 漏极开路与非门15、逻辑函数B AD CD B A F ∙+++=的最简与或式是( )。
A 、F=A+BCD+AD+B B 、F=A+B+ADC 、F=A+B16、集电极开路门(OC 门)在使用时,输出需通过电阻接( )A 、地B 、电源V CC C 、输入端D 、外电路17、函数Y 1=AB+BC+AC 与Y 2=A B +B C +A C ( )。
A 、互为对偶式B 、 互为反函数C 、相等D 、A 、B 、C 都不对18、译码显示电路如图5所示,当Q 2、Q 1、Q 0=111时,应显示数字7,已知7段数码管为共阳极接法,此时译码器的输出abcdefg 为( ).(a)1110000 (b)0001111 (c) 0000000( ) 19. 图9为数据选择器构成的函数发生器,其输出逻辑式为(A) Y = AB ; (B) B A Y =; g f d a b c e f g 图5 Q 0 Q 1 Q 2 译码器 +5V a b c d e(C) Y = A ; (D) Y = B 。
20、组合逻辑电路输出与输入的关系可用( )描述。
A..时序图B.状态表C.状态图D.逻辑表达式A 3个B 4个C 5个21、逻辑函数表达式F=A B C+A BC+ABC 的最简与或表达式为( )。
(A ) F=A C+BC (B ) F=AC+B C (C ) F=AC+BC22、2-4线译码器如图11所示,当输出3Y =0时,G 、B 、A 的电平应是()。
(A ) 000 (B ) 011 (C ) 11123、已知F=CD ABC +,选出下列( )可以肯定使F=0的情况。
A A=0,BC=1;B B=0,C=1;C C=1;D=0D BC=1,D=124、十进制数100对应的二进制数为( )。
A.1011110B.1100010C.1100100D.1100010025、十进制数555的余三码为( )。
A. 101101101B. 010*********C. 100010001000D. 010*********26、 A ⊕1⊕0⊕1⊕1⊕0⊕1 = ( )。
A. AB.AC. 0D. 127、标准与或式是由( )构成的逻辑表达式。
A. 与项相或B. 最小项相或C. 最大项相与D. 或项相与 图9 3Y 2Y 1Y 0YA B G图1128.一个两输入端的门电路,当输入为1和0时,输出不是1的门是()。
A、与非门B、或门C、或非门D、异或门30、组合逻辑电路中的竞争现象是由于()引起的。
A. 电路未达到最简B. 电路有多个输出C. 电路中的时延D. 逻辑门类型不同31、表示任意两位十进制数,需要()位二进制数。
A. 6B. 7C. 8D. 932、余三码10001000对应的8421BCD码为()。
A. 01010101B. 10000101C. 10111011D. 1110101133、为使或非门输出为1, 则输入()A. 必须全为1B. 必须全为0C. 只要有0 即可D. 只要有1 即可34、n个变量可以构成()个最小项。
A. nB. 2nC. 2nD. 2n-135、5,CMOS与非门带同类门电路拉电流负载个数增多时,其输出高电平()A、上升B、下降C、不变D、不确定36、已知输入A 、B 和输出F 的波形如图1所示,其F 与AB 的逻辑关系为()。
A 与非B 或非C 异或D 同或图1二、填空题( 每空 1 分)1.十进制数128 对应的二进制数是,对应8421BCD 码是__ _ ,对应的十六进制数是__ __ 。
2.(62 ) 10 = (___ ) 2 = ( ________ ) 8421BCD码。
3.( __ _ ) 10 = ( 111110 ) 2 = (_ _ ) 16 = ( ____ ) 8 = ( ______ ) 8421BCD码。
4.数字电路从功能上可以分为和两类。
5、逻辑代数中基本逻辑运算有 , , 。
6,进制转化:(1011100111)2=( )10(3AF )16=( )27,组合逻辑电路产生竞争冒险的原因是 。
8,若 ,则根据反演定理,Y =9.TTL 或门的多余输入端应接__ __电平,或者与有用端 。
10.门电路输出为 电平时的负载为拉电流负载,输出为 电平时的负载为灌电流负载。
11. TTL 与非门的多余输入端应接 __ __ 电平,或者与有用输入端 。
12. 晶体三极管作为电子开关时,其工作状态必须为 状态或 状态。
13. 已知函数∑==)5,4,3,1(),,(m C B A Y ,可知使Y = 0 的输入变量最小项有___个。
14三态门具有3种输出状态,它们分别是 、 和。
15. OC 门的输出端必须外接上拉 。
16. TTL 门的输入端悬空时相当于输入逻辑 ;CMOS 门的多余输入端 悬空。
17. 组合逻辑电路的输出状态 取决于同一时刻输入信号的状态,而与电路原来的状态 。
18. 函数 11111Y =⊕⊕⊕⊕ = 。
19. 使函数Y(A,B,C)=AB+AC 取值为1的最小项有 个.20. D 触发器的特性方程为 _ _ 。
21. 在 C = 0,D = 1 时,函数 C ACD F +=D 的值为 _ __ 。
17. 触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。
22. 2n 选1 数据选择器有 位地址码。
36、将十六进制数(A45D.0BC )16转换成十进制数的结果是( )。
37、已知F=CD B A +(A+BC),由反演定理可得反函数F 为( )。
38、图2所示的逻辑功能器件为( ),它在EN=0时,输出是( )状态。
39、四路数据选择器应有( )个选择控制端。
40、8选1数据选择器在所有输入数据为1时,其输出标准与或表达式共有( )个最小项41、进制数0.110101对应的八进制数为( ),十六进制数为( )。
E D C B A Y ++++=1 EN A 图242、从AB =A +B 根据( )规则可得ABC =A +B +C 。
43、二进制数-10110的原码为( ),补码为( )。
44、当74LS148的输入端/I 0~/I 7按顺序输入11011101时,输出/A 2~/A 0为( )。
45、八进制数27.2对应的十进制数为( ),二进制数为( )。
46、两输入与非门的输入为01时,输出为( )。
47、用卡诺图可以判断出逻辑函数F(A,B,C,D)=BD AD CD ACD +++与逻辑函数G(A,B,C,D)=BD CD ACD ABD +++的关系是( )。
48、设计多位并行加法器时,采用超前进位方法的目的是( )。
三、化简下列函数。
1. B C B C A AB Y +++=C2.Y=B A +·ABC ·C A ∙3,利用卡诺图化简:Y(A,B,C,D)=Σm(0,13,14,15)+ Σd (1,2,3,9,10,11)4、 函数 F(A,B,C,D)=Σm (3,4,5,6)+Σd (10,11,12,13,14,15) ,(1)作出卡诺图,并在卡诺图上化简 ;(2)写出最简与或非式 ;(3)画出逻辑图。
5、将函数 F(A ,B ,C ,D)= Σm (2,4,5,6)+Σd (10,11,12,13,14,15) ,1)作出卡诺图,并在卡诺图上化简 ;2)写出最简与非式 ;3)画出逻辑图。
四、分析题1,分析如图电路的逻辑功能。
&1&1&1A BY2、数据选择器电路如图所示(1)写出函数表达式(2)列出真值表(3)说明功能五、设计题:1、某工厂有一台容量为35KW的自备电源,为A、B、C三台用电设备供电,设A、B、C设备的额定功率分别为10KW、20KW、30KW,它们投入运行是随机的组合。
试分别用下面三种方案设计一个电源过载报警电路。
(1) 用最简与非门电路实现之。
(2) 用数据选择器CT74LS151 实现之。
(3) 用CT74LS138 和门电路实现之。
( 20分)2、试用8选1数据选择器实现函数Y = A⊕B⊕C 。
2、试用八选一数据选择器74LS151实现逻辑函数Y+=AB+BCBAAC说明:8选1数据选择器74LS151。