郑州大学计算机组成原理试卷A
- 格式:doc
- 大小:51.00 KB
- 文档页数:5
计算机技术专业基础综合(含数据结构、计算机组
成原理、操作系统、计算机网络)[专业硕士]历年
考研真题汇编
最新资料,WORD格式,可编辑修改!
目录
2006年郑州大学496计算机科学与技术基础二(数据结构、计算机组成原理)[专
业硕士]考研真题............................................................... 2006年郑州大学495计算机科学与技术基础一(数据结构、操作系统)[专业硕
士]考研真题................................................................... 2005年郑州大学计算机科学与技术基础一(数据结构、操作系统)[专业硕士]
考研真题...................................................................... 2004年郑州大学计算机科学与技术基础一(数据结构、操作系统)[专业硕士]
考研真题...................................................................... 说明:2006年之前计算机技术专业基础综合分为计算机科学与技术基础一、计
算机科学与技术基础二两门科目,科目代码分别是495、496。
计算机组成原理郑州大学机考资料及答案
指令格式设计准则有哪些?
正交性:指令中不同含义字段之间编码时应互相独立规整性:对相似的操作有相同的规定可扩充性:保留一定的操作码空间,供以后扩展对称性:为编译方便,使操作有对称性
假设某计算机指令长度为20位,具有双操作数、单操作数和无操作数三类指令格式,每个操作数地址规定用6位表示。
问:若操作码字段固定为8位,现已设计出m条双操作数指令,n条无操作数指令,在此情况下,这台计算机最多可以设计出多少条单操作数指令?
由于设定全部指令采用8位固定的OP字段,故这台计算机最多的指令条数为28=256条。
因此最多还可以设计出(256-m-n)条单操作数指令。
某磁盘组有六片磁盘,每片可有两个记录面,存储区域内径为22cm,外径为33cm,道密度40道/cm,位密度400b/cm,转速2400r/min。
试问:
(1)共有多少个存储面可用?
(2)共有多少个圆柱面?
(3)整个磁盘组的总存储总量有多少?
(4)数据传送率是多少?
(5)如果某文件长速超过一个磁盘的容量,应将它记录在同一存储面上还是记录在同一圆柱面上?为什么?
(6)如果采用定长信息块记录格式,直接寻址的最小单位是什么?寻址命令中如何表示磁盘地址?。
2021年郑州科技学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、在一个容量为l28KB的SRAM存储器芯片上,按字长32位编址,其地址范围可从0000H到()。
A.3HB.7HC.7HD.3fH2、关于LRU算法,以下论述正确的是()。
A.LRU算法替换掉那些在Cache中驻留时间最长且未被引用的块B.LRU算法替换掉那些在Cache中驻留时间最短且未被引用的块C.LRU算法替换掉那些在Cache中驻留时间最长且仍在引用的块D.LRU算法替换掉那些在Cache中驻留时间最短且仍在引用的块3、假定有4个整数用8位补码分别表示:rl=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()。
A.rlxr4B.r2xr3C.rlxr4D.r2xr44、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)B.-(1-2-15)~(1-2-15)C.-1~1D.-1~(1-2-15)5、float类型(即IEEE754标准中的单精度浮点数格式)能表示的最大整数是()。
A.2126-2103B.2127-2104C.2127-2105D.2128-21046、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。
若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。
A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、下列关于同步总线的说法中,正确的有()。
I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV8、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。
计算机组成原理 课程试题(A 卷)合分人: 复查人:一、填空题:(每空1 分,共20 分)1. 第3代计算机的逻辑器件,采用的是___________。
以8086微处理器为CPU 的微机是_____32______位的微计算机。
2. 对于码值FFH (单符号位,此处H 代表16进制),若该编码表示真值127,则为_______码;若该编码表示真值-1(负数:-1),则为_______码。
3. 字符“A ”的ASCII 码为41H (16进制表示),若采用奇校验,则字符“F ”的校验位是___________。
4. 若[X1]原=1110B ,[X2]反=1110B ,[X3]补=1110B ,[X4]移=1110B ,(均是单符号位,此处B 代表二进制)则在X1,X2,X3,X4中最小的是____________。
5. 在Cache 容量相等的情况下,直接映像方式比组映像方式的命中率__________..6. 硬布线控制器中,时序信号采用________________三级体制;在微程序控制器中,一般采用________________二级体制。
7. RISC 的三个基本要素是:一个有限的简单的指令集;CPU 配备大量的通用寄存器;____________________。
8. 在下列常用术语后面,写出相应的中文名称:CISC________________________、BCD_______________________、DMA________________________、ROM_______________________。
9. CPU 的基本功能包括四个方面:指令控制、____________________、_________________________、_________________________。
10. 某总线在一个总线周期中并行传送32位数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz ,则总线带宽是_________________________。
2021年郑州大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、采用指令Cache与数据Cache分离的主要目的是()。
A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突2、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。
A.8004和8008B.8002和8007C.8001和8008D.8000和80043、ALU属于()。
A.时序电路B.控制器C.组合逻辑电路D.寄存器4、假定变量i、f、d的数据类型分别为int、float、double(int用补码表示,float 和double用IEEE754标准中的单精度和双精度浮点数据格式表示),已知i=785,f-l.5678e3,d=1.5el00,若在32位机器中执行下列关系表达式,则结果为真的是()。
I.i==(int)(float)i Ⅱ.f==(float)(int)fIⅡ.f==(float)(double)f Ⅳ.(d+f)-d=fA.仅I、ⅡB.仅I、ⅢC.仅Ⅱ、ⅢD.仅Ⅲ、Ⅳ5、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。
若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。
A.001111100010B.001110100010C.010*********D.发生溢出6、内部总线(又称片内总线)是指()。
A.CPU内部连接各寄存器及运算部件之间的总线B.CPU和计算机系统的其他高速功能部件之间互相连接的总线C.多个计算机系统之间互相连接的总线D.计算机系统和其他系统之间互相连接的总线7、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。
指令格式设计准则有哪些?
正交性:指令中不同含义字段之间编码时应互相独立规整性:对相似的操作有相同的规定可扩充性:保留一定的操作码空间,供以后扩展对称性:为编译方便,使操作有对称性
假设某计算机指令长度为20位,具有双操作数、单操作数和无操作数三类指令格式,每个操作数地址规定用6位表示。
问:若操作码字段固定为8位,现已设计出m条双操作数指令,n条无操作数指令,在此情况下,这台计算机最多可以设计出多少条单操作数指令?
由于设定全部指令采用8位固定的OP字段,故这台计算机最多的指令条数为28=256条。
因此最多还可以设计出(256-m-n)条单操作数指令。
某磁盘组有六片磁盘,每片可有两个记录面,存储区域内径为22cm,外径为33cm,道密度40道/cm,位密度400b/cm,转速2400r/min。
试问:
(1)共有多少个存储面可用?
(2)共有多少个圆柱面?
(3)整个磁盘组的总存储总量有多少?
(4)数据传送率是多少?
(5)如果某文件长速超过一个磁盘的容量,应将它记录在同一存储面上还是记录在同一圆柱面上?为什么?
(6)如果采用定长信息块记录格式,直接寻址的最小单位是什么?寻址命令中如何表示磁盘地址?。
计算机组成原理试题一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的-。
A.原码和反码不能表示-1,补码可以表示-1;B.三种机器数均可表示-1;C.三种机器数均可表示-1,且三种机器数的表示范围相同;D.三种机器数均不可表示-1。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指______。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指______。
A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。
计算机组成原理试题及答案(考试资料)(word版可编辑修改)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(计算机组成原理试题及答案(考试资料)(word版可编辑修改))的内容能够给您的工作和学习带来便利。
同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为计算机组成原理试题及答案(考试资料)(word版可编辑修改)的全部内容。
组成1一、选择题 (每小题选出一个最合适的答案,每小题2分,共20分)1、若十进制数为37。
25,则相应的二进制数是().(A)100110.01 (B)110101.01 (C) 100101。
1 (D)100101.012、若[x]反=1.1011,则x=(A)—0。
0101 (B)—0.0100 (C)0。
1011 (D)-0。
10113、某机器字长16位,含一位数符,用补码表示,则定点小数所能表示的最小正数是()。
(A)2-15 (B)216 (C)2-1 (D)1-2-154、若采用双符号位补码运算,运算结果的符号位为10,则()。
(A)产生了负溢出(下溢) (B)产生了正溢出(上溢)(C)运算结果正确,为负数(D)运算结果正确,为正数5、在用比较法进行补码一位乘法时,若相邻两位乘数yiyi+1为01时,完成的操作是()。
(A)无 (B)原部分积+[X]补,右移一位(C)原部分积+[-X]补,右移一位(D)原部分积+[Y]补,右移一位6、堆栈指针SP的内容是( ).(A)栈顶地址 (B)栈底地址(C)栈顶内容(D)栈底内容7、在寄存器间接寻址方式中,操作数是从( ).(A)主存储器中读出 (B)寄存器中读出(C)磁盘中读出(D)CPU中读出8、在微程序控制器中,一条机器指令的功能通常由( )。
2004级《计算机组成原理》课程试题(A卷)题号一二三四五六七总分分数合分人:复查人:分数评卷人一、单选题:(每题 1 分,共 20 分)1.一个完整的计算机系统的组成部分有__A__。
A. 硬件和软件系统B. 运算器、存储器、控制器C. 外部设备和主机D. 硬设备和应用程序2.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是_D_____。
A -(215 –1)~ +(215 –1)B -215 ~ +215C -(215 -1)~ +215D -215 ~ +(215 -1)3.IEEE754标准规定的32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规格化正数为______。
A +(1 – 2-23)×2+127B +(2 – 223)×2+255C [1+(1 – 2-23)]×2+127D +(1 – 2-23)×2+2554.设某静态RAM芯片容量为8K8位,若用它组成32K16位的存储器,所需芯片数为_____B__。
A 4片B 8片C 16片D 32片5.主存储器和CPU之间增加cache的目的是__D____。
A 解决CPU和主存之间的速度匹配问题B 扩大主存储器容量C 扩大CPU中通用寄存器的数量D 既扩大主存储器容量,又扩大CPU中通用寄存器的数量6.EEPROM是指__C____。
A 只读存储器B 电擦除可编程只读存储器C 闪速存储器D 光擦除可编程只读存储器7.在虚拟存储器中,当程序正在执行时,由__B____完成地址映射。
A 程序员B 编译器C 操作系统D 装入程序8.操作数在指令中,是下列哪种寻址方式____A___。
A 直接寻址B 立即寻址 C隐含寻址 D 间接寻址9.当今的CPU主要包括___A___。
A.控制器、cache和运算器. B 控制器和运算器C. 控制器、ALU和主存D. 运算器和主存10. 在CPU中跟踪指令后继地址的寄存器是__C____。
计算机组成原理课程试题(A卷)一.1.目前的计算机,从原理上讲______。
A 指令以二进制形式存放,数据以十进制形式存放B 指令以十进制形式存放,数据以二进制形式存放C 指令和数据都以二进制形式存放D 指令和数据都以十进制形式存放2.在DMA方式下,将外设的数据传送到主存的路径为___________。
A 外设→总线→主存B 外设→总线→DMAC→主存C 外设→总线→处理器→主存D 外设→DMAC→主存3.双端口存储器所以能高速进行读写,是因为采用______。
A 高速芯片B 新型器件C 流水技术D 两套相互独立的读写电路4. 下面描述RISC机器基本概念中,正确的表述是________。
A RISC机器不一定是流水CPUB RISC机器一定是流水CPUC RISC机器有复杂的指令系统D 其CPU配备很少的通用寄存器5.常用处理器性能公式计算程序执行时间,但公式中不包括__________。
A 指令条数B 每条指令执行的平均时钟周期数C 时钟周期D 通用寄存器的数据位数6.16位定点整数补码的范围为______。
A. -215+1 ~215 B -215 ~215-1 C -215 ~215 D -215+1 ~215-17.CPU常使用________保存运算结果的条件代码、系统运行状态等信息。
A 程序计数器B 程序状态(状态条件)寄存器C 累加寄存器D 指令寄存器8.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_________来规定。
A 主存中读取一个指令字的最短时间B 主存中读取一个数据字的最长时间C 主存中写入一个数据字的平均时间D 主存中取一个数据字的平均时间9.三态缓冲器的第3态是指__________状态。
A 高电平B 低电平C 高阻D 断电10.设[X]补=,当满足______时,X > -1/2成立。
Ax1必须为1,x2x3x4至少有一个为1 Bx1必须为1,x2x3x4任意Cx1必须为0,x2x3x4至少有一个为1 Dx1必须为0,x2x3x4任意11.下列英文缩写中,________均是总线标准名称。
一、简答题(每题5分,共20分)1. 说明机器指令和微指令的关系。
微指令的编译方法有哪些?2. 试概括通道控制方式和DMA 方式的异同点。
3.请比较多模块存储器的地址分配方案。
4.什么是机器零?对于一个阶码为8位(包含一位符号位)的规格化浮点数,当阶码在什么范围内取值时,被当作机器零处理?二、计算题(共15分)(1)设X=2010*0.11011011,Y=2100*(-0.10101100),利用浮点运算方法,求X+Y (中间过程请用补码表示)。
(2)若尾数采用两个符号位,则浮点数中补码规格化的形式和条件是什么?三、应用题(共25分)1.(10分)设某计算机的地址寄存器为16位,数据寄存器都是8位。
欲用16K ×1的SRAM 芯片构成该计算机的内存储器,请问:① 内存的最大容量为多少字?② 共需要多少SRAM 芯片?③ 片内寻址需要多少地址位?④ 片选信号需要多少地址位?⑤ 简单说明扩展方法。
2.(9分)已知某小型计算机字长为16位,其双操作数指令的格式如图所示:其中OC 为操作码,R 为通用寄存器地址,试说明在下列各种情况下能访问的最大内存空间为多少机器字?有效地址EA 如何计算? (1)D 为直接操作数;(2)D 为直接内存地址; (3)D 为一级间接地址;(4)D 为变址寻址的形式地址,假定变址寄存器为R 0,其中R 0的字长为16位。
3.(6分)某磁盘存储器的转速为n 转/分,共有4个记录盘面,每道记录信息为m 字节,共256道,请问:① 磁盘存储器的存储容量是多少?② 磁盘数据传输率是多少(Byte/S)?R操作码OCD双操作数指令。
2008级 计算机组成原理 课程试题(A 卷)合分人: 复查人:一、填空题:(每空1 分,共20 分)1. 计算机与集成电路技术的发展密切相关,IC 上可容纳的晶体管数目,大约每隔18个月便会增加一倍,性能也将提升一倍,该规律被称为______________。
2. 按照IEEE754标准,一个浮点数由_____________、阶码E 、尾数M 三个域组成。
其中阶码E 的值等于_____________加上一个固定偏移量。
3. 若[X1]原=11101B ,[X2]反=11101B ,[X3]补=11101B ,[X4]移=11101B ,(均是单符号位,此处B 代表二进制)则在X1,X2,X3,X4中最小的是____________。
4. 设X=10111001,Y=11110011,则X 和Y 逻辑乘的结果是_______________。
5. 对存储器的要求是:容量大、速度快、_____________。
存取时间、存储周期、________________三个概念反映了主存的速度指标。
6. 形成指令地址的方式,称为指令寻址方式。
有______________寻址、_____________寻址两种,由指令计数器来跟踪。
7. RISC 机器的三个基本要素是:一个有限的简单指令集;____________________;强调指令流水线的优化。
8. 在下列常用术语后面,写出相应的中文名称:ALU ________________________、DRAM _______________________、 DMA________________________、RAID ________________________。
9. 硬布线控制器中,时序信号往往采用_______________、_______________、节拍脉冲三级体制。
10. 在多级存储体系中,虚拟存储器的主要作用是___________________,Cache 的主要作用是___________________。
郑大计算机考试试题及答案一、选择题1.计算机的基本组成部分是:A. 输入设备、输出设备、中央处理器、存储设备B. 内存、硬盘、显卡、处理器C. 键盘、鼠标、显示器、主机D. CPU、RAM、ROM、外设答案:A2.以下哪个不是计算机的输入设备?A. 鼠标B. 显示器C. 扫描仪D. 麦克风答案:B3.计算机中的CPU是指:A. 计算机主板B. 显卡C. 中央处理器D. 小型计算机答案:C4.下列哪个不属于计算机的输出设备?A. 打印机B. 鼠标C. 显示器D. 喇叭答案:B5.计算机中的存储设备有:A. 内存、硬盘、光盘B. 主板、显卡、声卡C. 鼠标、键盘、显示器D. CPU、RAM、ROM答案:A二、简答题1.什么是操作系统?它的主要功能是什么?操作系统是计算机系统中的核心软件,负责管理计算机的硬件和软件资源,提供用户与计算机之间的接口。
操作系统的主要功能包括进程管理、内存管理、文件管理和设备管理等。
2.什么是网络?网络的作用是什么?网络是指将多台计算机通过通信线路连接起来,实现数据和信息的交换和共享。
网络的作用包括信息传输、资源共享、通信和协作等。
3.什么是数据库?数据库的优点是什么?数据库是按照一定的数据模型组织和存储数据的仓库,用于管理和存储大量结构化数据。
数据库的优点包括数据共享性高、数据冗余度低、数据独立性强、数据安全性高等。
三、编程题1.请编写一个程序,实现输入两个整数,输出它们的和。
```#include <iostream>using namespace std;int main() {int a, b;cout << "请输入两个整数:" << endl;cin >> a >> b;cout << "它们的和是:" << a + b << endl;return 0;}```2.请编写一个程序,实现输入一个字符串,输出字符串的长度。
2022年郑州大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB2、若单译码方式的地址输入线为6,则译码输出线有()根,那么双译码方式有输出线()根。
A.64,16B.64,32C.32,16D.16,643、下列选项中,能缩短程序执行时间的措施是()。
1.提高CPU时钟频率Ⅱ.优化数据通路结构ll.对程序进行编译优化A.仪I、ⅡB.仅I、ⅢC.仅Ⅱ、ID.I、Ⅱ、Ⅲ4、CPU中不包括()。
A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器5、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。
若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。
A.200万B.400万C.800万D.1600万6、下列关于多总线结构的叙述中,错误的是()。
A.靠近CPU的总线速度较快B.存储器总线可支持突发传送方式C.总线之间需通过桥接器相连D.PCI-Expressx16采用并行传输方式7、某机器I/O设备采用异步串行传送方式传送字符信息,字符信息格式为1位起始位、8位数据位、1位校验位和1位停止位。
若要求每秒传送640个字符,那么该设备的有效数据传输率应为()。
A.640b/sB.640B/sC.6400B/sD.6400b/s8、在微程序控制器中,微程序的入口微地址是通过()得到的。
A.程序计数器PCB.前条微指令C.PC+1D.指令操作码映射9、指令译码器进行译码的是()A.整条指令B.指令的操作码字段C.指令的地址D.指令的操作数字段10、I/O指令实现的数据传送通常发生在()。
A.I/O设备和I/O端口之间B.通用寄存器和I/O设备之间C.I/O端口和I/O端口之间D.通用寄存器和I/O端口之间11、异常是指令执行过程中在处理器内部发生的特殊事件,中断是来自处理器外部的请求事件。
2004级《计算机组成原理》课程试题(A卷)合分人:一、选择题:(每题 1 分,共20 分)1. Intel80486是32位微处理器,Pentium是____B__位微处理器。
A 16B 32C 48D 642. 目前的计算机,从原理上讲__C____。
A 指令以二进制形式存放,数据以十进制形式存放B 指令以十进制形式存放,数据以二进制形式存放C 指令和数据都以二进制形式存放D 指令和数据都以十进制形式存放3. 根据国标规定,每个汉字在计算机内占用___B___个字节存储。
A 1B 2C 3D 44. 采用2的补码表示时,一个字节所能表示的整数范围是___A___。
A -128~+127B -127~+127C -129~+128D -128~+1285. 十进制数据2000用十六进制表达是__B____。
A 7CDB 7D0C 7E0D 7F06. 在小型或微型计算机里,普遍采用的英文字符编码是__D____。
A BCD码B 十六进制码C 格雷码D ASCⅡ码7. 和二进制数00010011等值的十进制数是___A______。
A 19B 17C 15D 138. 某SRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为___D___。
A 8,512B 512,8C 18,8D 19,89. 常用的虚拟存贮系统由___A___两级存贮器组成,其中后者是大容量磁表面存贮器。
A 主存和辅存B Cache和主存C Cache和辅存D 寄存器和主存10. 外存储器与内存储器相比,外存储器___B___。
A 速度快,容量大,成本高B 速度慢,容量大,成本低C 速度快,容量小,成本高D 速度慢,容量大,成本高11. CPU从主存取出一条指令并执行该指令的时间叫做____B__。
A 机器周期B 指令周期C 时钟周期D 总线周期12. 在指令的地址字段中,直接给出操作数本身的寻址方式,称为__B____。
2004级《计算机组成原理》课程试题(A卷)
合分人:复查人:
一、单选题:(每题1 分,共20 分)
1.一个完整的计算机系统的组成部分有__A__。
A. 硬件和软件系统
B. 运算器、存储器、控制器
C. 外部设备和主机
D. 硬设备和应用程序
2.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是_ D_____。
A -(215 –1)~ +(215 –1)
B -215 ~ +215
C -(215 -1)~ +215
D -215 ~ +(215 -1)
3.IEEE754标准规定的32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规格化正数为______。
A +(1 – 2-23)×2+127
B +(2 – 223)×2+255
C [1+(1 – 2-23)]×2+127
D +(1 – 2-23)×2+255
4.设某静态RAM芯片容量为8K⨯8位,若用它组成32K⨯16位的存储器,所需芯片数为_____B__。
A 4片
B 8片
C 16片
D 32片
5.主存储器和CPU之间增加cache的目的是__A____。
A 解决CPU和主存之间的速度匹配问题
B 扩大主存储器容量
C 扩大CPU中通用寄存器的数量
D 既扩大主存储器容量,又扩大CPU中通用寄存器的数量
6.EEPROM是指__B____。
A 只读存储器
B 电擦除可编程只读存储器
C 闪速存储器
D 光擦除可编程只读存储器
7.在虚拟存储器中,当程序正在执行时,由__B____完成地址映射。
A 程序员
B 编译器
C 操作系统
D 装入程序
8.操作数在指令中,是下列哪种寻址方式____A___。
A 直接寻址
B 立即寻址C隐含寻址 D 间接寻址
9.当今的CPU主要包括___A___。
A.控制器、cache和运算器 . B 控制器和运算器
C. 控制器、ALU和主存
D. 运算器和主存
10. 在CPU中跟踪指令后继地址的寄存器是__C____。
A 主存地址寄存器
B 状态条件寄存器
C 指令寄存器D程序计数器
11.在___B___的微型计算机系统中,外设和主存储器单元统一编址,因此可以不使用I/O 指令。
A 单总线
B 双总线
C 三总线
D 多总线
12. 假设一个磁盘上每个磁道有16个扇区,每个扇区512字节,若磁盘的旋转速度为每
分钟3600转,则磁盘的数据传输率为______。
A 480 KB/S
B 240 KB/S
C 360 KB/S
D 512 KB/S
13.计算机的外围设备是指__D____。
A 输入/输出设备
B 外存储器
C 远程通信设备
D 除了CPU 和内存以外的其它设备
14.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是____C__。
A DRAM
B SRAM
C 闪速存储器
D EPROM
15.因为微程序不经常修改,所以一般存放在____B______。
A 主存中
B 堆栈中
C 只读存储器中
D 磁盘中
16.DMA传送控制的交替访内法一般适用于____A_____的情况。
A. I/O设备读写周期小于内存存储周期
B. CPU工作周期比内存存取周期小很多
C. I/O设备读写周期大于内存存储周期
D. CPU工作周期比内存存取周期长很
多
17.CRT的分辨率为512×512,象素颜色为256色,则刷新存储器每个单元的字长是___C___。
A. 8位
B. 128位
C. 256位
D. 512位
18.下列I/O组织方式中,主存与外设的数据交换完全是通过CPU执行程序控制完成的是____C__。
A. 程序查询式
B. 中断
C. DMA
D. 通道
19.如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。
若要调整中断的响应顺序,可以利用___D____。
A 中断嵌套
B 中断向量 C中断响应 D 中断屏蔽
20.对于低速输入输出设备,应当选用的通道是____B____。
A 数组多路通道
B 字节多路通道
C 选择通道
D DMA专用通道
二、填空题:(每空1 分,共20 分)
1.计算机的软件和硬件在___________上是等价的。
2.码值FFH,若表示真值127,则为____码;若表示真值-127,则为____码、若表示真值-1,则为____码;若表示真值-0,则为____码。
3.一台小型系列机的运算器中的ALU由4片74181 ALU和1片74182 CLA组成,它能处理_________位字长的数据,是一种具有_________级先行进位的算逻运算单元。
4.将-7/128按阶码用移码、尾数用补码的格式写成浮点数的表示形式,其中阶码3位,阶符1位,尾数6位,尾符1位(按规格化形式)________________。
5.浮点加法运算中,在尾数求和之前,一般需要先进行____________操作,求和之后还要进行规格化和____________操作等步骤。
6. CPU周期也称为_________;一个CPU周期包含若干个__________。
7.存放微程序的存储器称为________________。
相联存储器不按地址而是按___________访问的存储器。
8.按照总线仲裁电路的位置不同,总线仲裁分为__________仲裁和__________仲裁。
9.广义的讲,并行性有两种含义:一是__________二是____________。
10.DMA 的中文全称是_直接存储器存取_____________,CISC的中文全称是____复杂指令系统计算机____________。
三、简答题:(每题5分,共20 分)
1.浮点数加减运算过程中,补码规格化的条件是什么?
2.说明机器指令和微指令的关系。
3.说明微程序控制器和硬布线控制器的异同点。
4.分别说明外设产生中断请求及CPU响应中断的条件。
四、计算题:(每题7 分,共14 分)
1.已知x=+0.11011,y=-0.11111
2.CPU执行一段程序时,Cache完成存取的次数为3800次,主存完成存取的次数为200次,已知Cache的存取周期为50ns,主存的存取周期为250ns,求:
(1)Cache 命中率H
(2)Cache/主存系统的访问效率e
(3)平均访问时间Ta(小数点后保留两位有效数字)
五、应用题:(共26 分)
(说明:第1,2小题每题10分,第3小题6分)
1.(10分)某微机的指令格式如下所示:
15 10 9 8 7 0
D: 位移量
X:寻址特征位
X=00:直接寻址;
X=01:用变址寄存器X1进行变址寻址;
X=10:用基址寄存器X2进行基址寻址;
X=11:相对寻址
设(PC)=1212 H,( X1)=0035H,( X2)=1234H(H代表十六进制数),请分析该指令格式的特点,并确定下列各指令中操作数的有效地址。
①5480H ②6230H ③7572H ④6734H
2.(10分)某计算机存储系统包含容量为16KB结构为4路组相联的Cache,主存容量为16MB,假设每行或块大小1KBytes。
①内存地址是多少位?内存空间可以划分为多少块?
②Cache可以划分为多少行?
③内存地址的标志字段tag、组号字段和字字段各是多少位?
④主存地址为23E4F8H,问它在主存的哪一块?
⑤按照这种组相联映射方式,主存地址23E4F8H被映射到Cache的哪一组?
3.(6分)记录二进制数据1011001时,分别采用NRZ、PM和FM三种记录方式,请画出相应的写入电流波形图。