当前位置:文档之家› 硅集成电路工艺基础1

硅集成电路工艺基础1

Si集成电路工艺基础

南开大学信息技术科学学院

何炜瑜

课程的主要内容

本课程也是从事微电子相关领域(如太阳电池、半导体器件、激光器、LED和TFT等)的研究和工作的基础课程。

本课程学习的目的

通过学习本课程,可以:

了解并掌握常用的半导体工艺技术;

能够简要叙述集成电路每一个工艺过程;了解基本的集成电路制备过程;

能够从事半导体工艺相关的工作。

教材与参考书

教材:关旭东,硅集成电路工艺基础,北京大学出版社,2003年10月。

参考书:

?Michael Quirk , Julian Serda 著,韩郑生等译,半导体制造技术(Semiconductor Manufacturing Technology),电子工业出版社,2004年1月(中英文版)

?Stephen A. Campbell著,周润德译,微电子制造科学原理与工程技术(The Science and Engineering of Microelectronic Fabrication),电子工业出版社,2004年1月(中/英文版均有)

?张兴/黄如/刘晓彦,微电子学概论,北京大学出版社,2000年1月

教学方式与成绩评定

教学方式:

课堂讲授为主,每周2学时。

成绩评定:

期末考试:80%,考勤+作业:20 %。

前言

集成电路发展的简要历史 集成电路产业的发展趋势 集成电路的基本工艺流程

1947年12月16日贝尔实验室的Willian Shockley 、John Bardeen 、Walter

Brattain ,以Ge 为半导体材料,发明了用于替代真空管的固态晶体管,成功使用一个电接触型的“可变电阻”----即今天被称为三极管“Transistor”的器件得到放大倍数为100的放大电路。

第一个晶体管,美国Bell 实验室,1947年。

集成电路(IC)发展的简要历史

第一个晶体管的发明者:

Willian Shockley、John Bardeen、Walter Brattain

1950年代——晶体管技术不断发展

1952年,第一个单晶Ge晶体管。

1954年,第一个单晶硅晶体管,德州仪器公司,Gordon Teal。

1957年,加利福尼亚州的仙童半导体公司(FairChild Semiconductor)制造出第一个商用平面晶体管。——平面技术。

1958年,德州仪器(TI)公司,制造出第一个集成电路(IC)器件,半导体产业向前迈进了重要的一步。

第一个集成电路(IC)器件。

?1958年7月24日,德州仪器(Texas Instruments)的雇员Jack Kilby,在笔记本中写道:如果电路元件,比如电阻,电容可以使用同种材料制造,则有可能将整个电路加工在单个片子上“single chip”。

?当时的真空条件很差的情况下,Kilby于当年的9月12日制造了具有5个集成元件的简单振荡电路,1959年Kilby提交了专利申请US3,138,743:"Miniaturized electronic circuits"并获得授权。

?2000年Kilby和其他两位物理学家一起分享了诺贝尔物理奖。

1961年,第一个Si集成电路(IC)产品,由德州仪器

(Texas Instrument) 的Jack Kilby制备完成。

1960年代——集成电路产业快速发展

1、在技术上,新材料和工艺技术不断出现,集成电路工艺快速进步。

1963年,CMOS晶体管发明,San和Wanlass。1966年,多晶硅栅技术出现。

1968年,离子注入技术被应用于半导体器件制造中。

2、半导体制造商激增。

1961年,Signetics公司。

1968年,Robert Noyce、Gordon Moor、Andrew Grove成立了Intel公司。

1969年,Jerry Sanders和其他FairChild Semiconductor 科学家成立了AMD(Advanced Micr Devices)公司。

3、半导体产业出现分工。

出现了专门从事供应的行业,这些行业提供半导体产业必需的化学材料和设备。

1970年代——行业竞争加剧

随着集成电路的发展,电路的集成度逐渐提高。

1、工艺技术发展

1971年,Intel采用nMOS技术制成了世界上第一个微处理器Intel 4004。在20世纪的整个70年代和80年代初,nMOS技术成为集成电路的主流技术。

1979年,在多晶硅栅技术的基础上,开发出了硅化物栅技术,降低了栅极电阻。

2、70年代生产设备实现了半自动操作

3、出现了标准化组织

1970年,SEMI (Semiconduct or Equipment and Meterials International)国际半导体设备及材料协会成立。

1977年,SIA(Semiconductor Industry Association ) 半导体协会成立。

4、建厂费用激增

1980年代——自动化

1、工艺技术进步,低功耗的CMOS技术成为主流。1980年,出现了带侧墙的漏端轻掺杂结构(LDD)。

1983年,出现了氮化SiO2栅介质材料,改善器件的可靠性。1985年,出现了双掺杂多晶硅栅的CMOS结构。

80年代后期,IBM发展了CMP(化学机械抛光)工艺。

1987年,IBM研制成功0.1μm MOSFET, 标志着当代超深亚微米MOS技术基本成熟。

同年,Intel在386CPU中引入1.2μmCMOS技术——至此CMOS 技术占据了集成电路中的统治地位。

2、生产设备自动化

包括全部的重要硅片加工步骤,大幅度减少工艺中的操作者,这使得硅片制造厂的启动成本快速增加,到80年代后期,上涨到接近10亿美元。

1990年代——

1、芯片的最小特征尺寸(Critical Design, CD)进一步缩小到1μm以下,进入ULSI时代。

2、金属化与多层互连技术的发展,使得芯片的集成度、速度进一步提高,同时降低了功耗,减少工艺步骤。

3、集成电路设计全部采用计算机CAD。

规模

硅集成电路复习提纲(最终版)

集成电路工艺基础复习 绪论 1、Moore law:芯片上所集成的晶体管的数目,每隔18个月翻一番。 2、特征尺寸:集成电路中半导体器件能够加工的最小尺寸。 3、提拉法(CZ法,切克劳斯基法)和区熔法制备硅片:答:区熔法制备的硅片质量更高,因为含氧量低。目前8英寸以上的硅片,经常选择选择CZ法制备,因为晶圆直径大。 4、MOS器件中常使用什么晶面方向的硅片,双极型器件呢?答:MOS器件:<100> Si/SiO2界面态密度低;双极器件:<111>的原子密度大,生长速度快,成本低。 氧化 1、sio2的特性二氧化硅对硅的粘附性好,化学性质比较稳定,绝缘性好 2、sio2的结构,分为结晶形与不定形二氧化硅 3、什么是桥键氧和非桥键氧连接两个Si-o四面体的氧称为桥键氧;只与一个硅连接的氧称为非桥键 氧。 4、在无定形的sio2中,si、o那个运动能力强,为什么?氧的运动同硅相比更容易些;因为硅要运动 就必须打破四个si-o键,但对氧来说,只需打破两个si-o键,对非桥键氧只需打破一个si-o键。5、热氧化法生长sio2过程中,氧化生长的方向是什么?在热氧化法制备sio2的过程中,是氧或水汽 等氧化剂穿过sio2层,到达si-sio2界面,与硅反应生成sio2,而不是硅向sio2外表面运动,在表面与氧化剂反应生成sio2 6、Sio2只与什么酸、碱发生反应?只与氢氟酸、强碱溶液发生反应 7、杂质在sio2中的存在形式,分别给与描述解释,各自对sio2网络的影响 能替代si-o四面体中心的硅,并能与氧形成网络的杂志,称为网络形成者;存在于sio2网络间隙中的杂志称为网络改变者。 8、水汽对sio2网络的影响水汽能以分子态形式进入sio2网络中,并能和桥键氧反应生成非桥键氢氧 基,本反应减少了网络中桥键氧的数目,网络强度减弱和疏松,使杂志的扩散能力增强。 9、为什么选用sio2作为掩蔽的原因,是否可以作为任何杂质的掩蔽材料为什么? 10、制备sio2有哪几种方法?热分解淀积法,溅射法,真空蒸发法,阳极氧化法,化学气相淀积法,热氧化法等。 11、热生长sio2的特点:硅的热氧化法是指硅与氧气或水汽等氧化剂,在高温下经化学反应生成sio2【热生长:在高温环境里,通过外部供给高纯氧气使之与硅衬底反应,得到一层热生长的SiO2 ;淀积:通过外部供给的氧气和硅源,使它们在腔体中方应,从而在硅片表面形成一层薄膜。】 12、生长一个单位厚度的sio2需要消耗0.44个单位的si 14、实际生产中选用哪种生长方法制备较厚的sio2层?采用干氧-湿氧-干氧相结合的氧化方式 15、由公式2.24,2.25分析两种极限情况,给出解释其一是当氧化剂在sio2中的扩散系数D sio2很小时(D sio2《k s x0,则的C i→0,C0→C*,在这种情况下,sio2的生长速率主要由氧化剂在sio2中的扩散速度所决定,称这种极限情况为扩散控制;其二,如果扩散系数D sio2很大,则C1=C0=C*/(1+k s/h),sio2生长速率由si表面的化学反应速度控制,称这种极限情况为反应控制。 17、sio2生长厚度与时间的关系,分别解释x02+Ax0=B(t+τ),当氧化时间很长,即t》τ和t》A2/4B 时,则x02=B(t+τ),这种情况下的氧化规律称抛物型规律,B为抛物型速率常数,sio2的生长速率主要由氧化剂在sio2中的扩散快慢决定;当氧化时间很短,即(t+τ)《A2/4B,则x0=B(t+τ)/A,这种极限情况下的氧化规律称线性规律,B/A为线性速率常数,具体表达式B/A=-k s hc*/(k s+h)N1。 18、氧化速度与氧化剂分压、温度成正比?

芯片设计和生产流程

芯片设计和生产流程 大家都是电子行业的人,对芯片,对各种封装都了解不少,但是你 知道一个芯片是怎样设计出来的么?你又知道设计出来的芯片是 怎么生产出来的么?看完这篇文章你就有大概的了解。 复杂繁琐的芯片设计流程 芯片制造的过程就如同用乐高盖房子一样,先有晶圆作为地基,再层层往上叠的芯片制造流程后,就可产出必要的IC芯片(这些会在后面介绍)。然而,没有设计图,拥有再强制造能力都没有用,因此,建筑师的角色相当重要。但是IC设计中的建筑师究竟是谁呢?本文接下来要针对IC设计做介绍。 在IC生产流程中,IC多由专业IC设计公司进行规划、设计,像是联发科、高通、Intel等知名大厂,都自行设计各自的IC芯片,提供不同规格、效能的芯片给下游厂商选择。因为IC是由各厂自行设计,所以IC设计十分仰赖工程师的技术,工程师的素质影响着一间企业的价值。然而,工程师们在设计一颗IC芯片时,究竟有那些步骤?设计流程可以简单分成如下。

设计第一步,订定目标 在IC设计中,最重要的步骤就是规格制定。这个步骤就像是在设计建筑前,先决定要几间房间、浴室,有什么建筑法规需要遵守,在确定好所有的功能之后在进行设计,这样才不用再花额外的时间进行后续修改。IC设计也需要经过类似的步骤,才能确保设计出来的芯片不会有任何差错。 规格制定的第一步便是确定IC的目的、效能为何,对大方向做设定。接着是察看有哪些协定要符合,像无线网卡的芯片就需要符合IEEE802.11等规範, 不然,这芯片将无法和市面上的产品相容,使它无法和其他设备连线。最后则是

确立这颗IC的实作方法,将不同功能分配成不同的单元,并确立不同单元间连结的方法,如此便完成规格的制定。 设计完规格后,接着就是设计芯片的细节了。这个步骤就像初步记下建筑的规画,将整体轮廓描绘出来,方便后续制图。在IC芯片中,便是使用硬体描述语言(HDL)将电路描写出来。常使用的HDL有Verilog、VHDL等,藉由程式码便可轻易地将一颗IC地功能表达出来。接着就是检查程式功能的正确性并持续修改,直到它满足期望的功能为止。 ▲32bits加法器的Verilog范例。 有了电脑,事情都变得容易 有了完整规画后,接下来便是画出平面的设计蓝图。在IC设计中,逻辑合成这个步骤便是将确定无误的HDL code,放入电子设计自动化工具(EDA tool),让电脑将HDL code转换成逻辑电路,产生如下的电路图。之后,反

硅集成电路复习资料

硅集成电路工艺基础考试复习题,,完全更新版。。。 来源:陈萌的日志 集成电路工艺基础复习提纲 氧化 1、sio2的特性二氧化硅对硅的粘附性好,化学性质比较稳定,绝缘性好 2、sio2的结构,分为哪两种结晶形与不定形二氧化硅 3、什么是桥键氧和非桥键氧连接两个Si-o四面体的氧称为桥键氧;只与一个硅连接的氧称为非桥键氧。 4、在无定形的sio2中,si、o那个运动能力强,为什么?氧的运动同硅相比更容易些;因为硅要运动就必须打破四个si-o键,但对氧来说,只需打破两个si-o键,对非桥键氧只需打破一个si-o键。 5、热氧化法生长sio2过程中,氧化生长的方向是什么?在热氧化法制备sio2的过程中,是氧或水汽等氧化剂穿过sio2层,到达si-sio2界面,与硅反应生成sio2,而不是硅向sio2外表面运动,在表面与氧化剂反应生成sio2 6、Sio2只与什么酸、碱发生反应?只与氢氟酸、强碱溶液发生反应 7、杂质在sio2中的存在形式,分别给与描述解释,各自对sio2网络的影响能替代si-o四面体中心的硅,并能与氧形成网络的杂志,称为网络形成者;存在于sio2网络间隙中的杂志称为网络改变者。 8、水汽对sio2网络的影响水汽能以分子态形式进入sio2网络中,并能和桥键氧反应生成非桥键氢氧基,本反应减少了网络中桥键氧的数目,网络强度减弱和疏松,使杂志的扩散能力增强。 9、为什么选用sio2作为掩蔽的原因,是否可以作为任何杂质的掩蔽材料为什么? 10、制备sio2有哪几种方法?热分解淀积法,溅射法,真空蒸发法,阳极氧化法,化学气相淀积法,热氧化法等。 11、热生长sio2的特点硅的热氧化法是指硅与氧气或水汽等氧化剂,在高温下经化学反应生成sio2 12、生长一个单位厚度的sio2需要消耗0.44个单位的si 13、热氧化分为哪几种方法?各自的特点是什么?干氧氧化是指在高温下,氧气与硅反应生成sio2。水汽氧化是指在高温下,硅与高纯水长生的蒸汽反应生成sio2。湿氧氧化的氧化剂是通过高纯水的氧气,高纯水一般被加热到95摄氏度左右。 14、实际生产中选用哪种生长方法制备较厚的sio2层?采用干氧-湿氧-干氧相结合的氧化方式 15、由公式2.24,2.25分析两种极限情况,给出解释其一是当氧化剂在sio2中的扩散系数 D sio2很小时(D sio2《k s x0,则的C i→0,C0→C*,在这种情况下,sio2的生长速率主要由氧化剂在sio2中的扩散速度所决定,称这种极限情况为扩散控制;其二,如果扩散系数D sio2很大,则C1=C0=C*/(1+k s/h),sio2生长速率由si表面的化学反应速度控制,称这种极限情况为反应控制。 16、热氧化速率受氧化剂在sio2的扩散系数和与si的反应速度中较快还是较慢的影响?较慢的一个因素决定 17、sio2生长厚度与时间的关系,分别解释x02+Ax0=B(t+τ),当氧化时间很长,即t》τ和t》A2/4B时,则x02=B(t+τ),这种情况下的氧化规律称抛物型规律,B为抛物型速率常数,sio2的生长速率主要由氧化剂在sio2中的扩散快慢决定;当氧化时间很短,即(t+τ)《A2/4B,则x0=B(t+τ)/A,这种极限情况下的氧化规律称线性规律,B/A为线性速率常数,具体表达式B/A=-k s hc*/(k s+h)N1。

硅集成电路工艺基础复习

硅 集 成 电 路 工 艺 基 绪论: 单项工艺的分类: 1、 图形转换:光刻、刻蚀 2、 掺杂:扩散、离子注入 3、 制膜:氧化、化学气相淀积、物理气相淀积 第2章氧化 SiO 2的作用: 1、 在MOS 电路中作为 MOS 器件的绝缘栅介质,作为器件的组成部分 2、 作为集成电路的隔离介质材料 3、 作为电容器的绝缘介质材料 4、 作为多层金属互连层之间的介质材料 5、 作为对器件和电路进行钝化的钝化层材料 6、 扩散时的掩蔽层,离子注入的 (有时与光刻胶、Si 3N 4层一起使用#阻挡层 热氧化方法制备的 SiO 2 是无 定形 制备二氧化硅的方法:热分解淀积法、溅射法、真空蒸发法、阳极氧化法、化学气相淀积法、热 氧化法; 热氧化法制备的 SiO 2具有很高的重复性和化学稳定性,其物理性质和化学性质不太受湿度和中 等热处理温度的影响。 SiO 2的主要性质: 密度:表征致密程度 折射率:表征光学性质 密度较大的SiO 2具有较大的折射率 、 波长为5500A 左右时,SiO 2的折射率约为1.46 电阻率:与制备方法及所含杂质数量等因素有关,高温干氧氧化制备的电阻率达 1016 Q 介电强度:单位厚度的绝缘材料所能承受的击穿电压 大小与致密程度、均匀性、杂质含量有关一般为 106?10?V/cm (10 1 ?1V/nm ) S 介电常数:表征电容性能 C 二;SQ — ( SiO 2的相对介电常数为 3.9) 2 d 腐蚀:化学性质非常稳定,只与氢氟酸发生反应 SiO 2 4HF > SiF 4 2出0 SiF 4 2HF > H 2(SiF 6)… 六氟硅酸 还可与强碱缓慢反应 SiO 2 6HF > 出儕6)2出。 薄膜应力为压应力 晶体和无定形的区别:桥键氧和非桥键氧 桥联氧:与两个相邻的 Si-O 四面体中心的硅原子形成共价键的氧 非桥联氧:只与一个 Si-O 四面体中心的硅原子形成共价键的氧 非桥联氧越多,无定型的程度越大,无序程度越大,密度越小,折射率越小 无定形SiO 2的强度:桥键氧数目与非桥键氧数目之比的函数 结晶态和无定形态区分一一非桥联氧是否存在 cm

集成电路工艺流程

集成电路中双极性和CMOS工艺流程 摘要:本文首先介绍了集成电路的发展,对集成电路制作过程中的主要操作进行了简要 讲述。双极性电路和MOS电路时集成电路发展的基础,双极型集成电路器件具有速度高、驱动能力强、模拟精度高的特点,但是随着集成电路发展到系统级的集成,其规模越来越大,却要求电路的功耗减少,而双极型器件在功耗和集成度方面无法满足这些方面的要求。CMOS电路具有功耗低、集成度高和抗干扰能力强的特点。文章主要介绍了双极性电路和CMOS电路的主要工艺流程,最后对集成电路发展过程中出现的新技术新工艺以及一些阻 碍集成电路发展的因素做了阐述。 关键词:集成电路,双极性工艺,CMOS工艺 ABSTRACT This paper first introduces the development of integrated circuits, mainly operating in the process of production for integrated circuits were briefly reviewed. Bipolar and MOS circuit Sas the basis for the development of integrated circuit. Bipolar integrated circuits with high speed, driving ability, simulated the characteristics of high precision, but with the development of integrated circuit to the system level integration, its scale is more and more big.So, reducing the power consumption of the circuit is in need, but bipolar devices in power consumption and integration can't meet these requirements. CMOS circuit with low power consumption, high integration and the characteristics of strong anti-interference ability. This paper mainly introduces the bipolar circuit and CMOS circuit the main technological process.finally, the integrated circuit appeared in the process of development of new technology and new technology as well as some factors hindering the development of the integrated circuit are done in this paper. KEY WORDS integrated circuit, Bipolar process, CMOS process

集成电路制造工艺流程之详细解答

集成电路制造工艺流程之详细解答 1.晶圆制造( 晶体生长-切片-边缘研磨-抛光-包裹-运输 ) 晶体生长(Crystal Growth) 晶体生长需要高精度的自动化拉晶系统。 将石英矿石经由电弧炉提炼,盐酸氯化,并经蒸馏后,制成了高纯度的多晶硅,其纯度高达0.99999999999。 采用精炼石英矿而获得的多晶硅,加入少量的电活性“掺杂剂”,如砷、硼、磷或锑,一同放入位于高温炉中融解。 多晶硅块及掺杂剂融化以后,用一根长晶线缆作为籽晶,插入到融化的多晶硅中直至底部。然后,旋转线缆并慢慢拉出,最后,再将其冷却结晶,就形成圆柱状的单晶硅晶棒,即硅棒。 此过程称为“长晶”。 硅棒一般长3英尺,直径有6英寸、8英寸、12英寸等不同尺寸。 硅晶棒再经过研磨、抛光和切片后,即成为制造集成电路的基本原料——晶圆。 切片(Slicing) /边缘研磨(Edge Grinding)/抛光(Surface Polishing) 切片是利用特殊的内圆刀片,将硅棒切成具有精确几何尺寸的薄晶圆。 然后,对晶圆表面和边缘进行抛光、研磨并清洗,将刚切割的晶圆的锐利边缘整成圆弧形,去除粗糙的划痕和杂质,就获得近乎完美的硅晶圆。 包裹(Wrapping)/运输(Shipping) 晶圆制造完成以后,还需要专业的设备对这些近乎完美的硅晶圆进行包裹和运输。 晶圆输送载体可为半导体制造商提供快速一致和可靠的晶圆取放,并提高生产力。 2.沉积 外延沉积 Epitaxial Deposition 在晶圆使用过程中,外延层是在半导体晶圆上沉积的第一层。 现代大多数外延生长沉积是在硅底层上利用低压化学气相沉积(LPCVD)方法生长硅薄膜。外延层由超纯硅形成,是作为缓冲层阻止有害杂质进入硅衬底的。 过去一般是双极工艺需要使用外延层,CMOS技术不使用。 由于外延层可能会使有少量缺陷的晶圆能够被使用,所以今后可能会在300mm晶圆上更多

硅集成电路基本工艺流程简介

硅集成电路基本工艺流程简介 近年来,日新月异的硅集成电路工艺技术迅猛发展,一些新技术、新工艺也在不断地产生,然而,无论怎样,硅集成电路制造的基本工艺还是不变的。以下是关于这些基本工艺的简单介绍。 IC制造工艺的基本原理和过程 IC基本制造工艺包括:基片外延生长、掩模制造、曝光、氧化、刻蚀、扩散、离子注入及金属层形成。 一、硅片制备(切、磨、抛) 1、晶体的生长(单晶硅材料的制备): 1) 粗硅制备: SiO2+2H2=Si+2H2O99% 经过提纯:>99.999999% 2) 提拉法 基本原理是将构成晶体的原料放在坩埚中加热熔化,在熔体表面接籽晶提拉熔体,在受控条件下,使籽晶和熔体的交界面上不断进行原子或分子的重新排列,随降温逐渐凝固而生长出单晶体.

2、晶体切片:切成厚度约几百微米的薄片 二、晶圆处理制程 主要工作为在硅晶圆上制作电路与电子元件,是整个集成电路制造过程中所需技术最复杂、资金投入最多的过程。 功能设计à模块设计à电路设计à版图设计à制作光罩 其工艺流程如下: 1、表面清洗 晶圆表面附着一层大约2um的Al2O3和甘油混合液保护之,在制作前必须进行化学刻蚀和表面清洗。 2、初次氧化 有热氧化法生成SiO2 缓冲层,用来减小后续中Si3N4对晶圆的应力 氧化技术 干法氧化Si(固) + O2 àSiO2(固) 湿法氧化Si(固) +2H2O àSiO2(固) + 2H2 3、CVD法沉积一层Si3N4。 CVD法通常分为常压CVD、低压CVD 、热CVD、电浆增强CVD及外延生长法(LPE)。 着重介绍外延生长法(LPE):该法可以在平面或非平面衬底上生长出十分完善的和单晶衬底的原子排列同样的单晶薄膜的结构。在外延工艺中,可根据需要控制外延层的导电类型、电阻率、厚度,而且这些参数不依赖于衬底情况。 4、图形转换(光刻与刻蚀) 光刻是将设计在掩模版上的图形转移到半导体晶片上,是整个集成电路制造流程中的关键工序,着重介绍如下: 1)目的:按照平面晶体管和集成电路的设计要求,在SiO2或金属蒸发层上面刻蚀出与掩模板完全对应的几何图形,以实现选择性扩散和金属膜布线。 2)原理:光刻是一种复印图像与化学腐蚀相结合的综合性技术,它先采用照相复印的方法,将光刻掩模板上的图形精确地复印在涂有光致抗蚀剂的SiO2层或金属蒸发层上,在适当波长光的照射下,光致抗蚀剂发生变化,从而提高了强度,不溶于某些有机溶剂中,未受光照的部分光致抗蚀剂不发生变化,很容易被某些有机溶剂融解。然后利用光致抗蚀剂的保护作用,对SiO2层或金属蒸发层进行选择性化学腐蚀,然后在SiO2层或金属蒸发层得到与掩模板(用石英玻璃做成的均匀平坦的薄片,表面上涂一层600 800nm厚的Cr层,使其表面光洁度更高)相对应的图形。 3)现主要采有紫外线(包括远紫外线)为光源的光刻技术,步骤如下:涂胶、前烘、曝光、显影、坚模、腐蚀、去胶。 4)光刻和刻蚀是两个不同的加工工艺,但因为这两个工艺只有连续进行,才能完成真正意义上的图形转移。在工艺线上,这两个工艺是放在同一工序,因此,有时也将这两个工艺步骤统称为光刻。 湿法刻蚀:利用液态化学试剂或溶液通过化学反应进行刻蚀的方法。 干法刻蚀:主要指利用低压放电产生的等离子体中的离子或游离基(处于激发态的分子、原子及各种原子基团等)与材料发生化学反应或通过轰击等物理作用而达到刻蚀的目的。 5) 掺杂工艺(扩散、离子注入与退火) 掺杂是根据设计的需要,将需要的杂质掺入特定的半导体区域中,以达到改变半导体电学性质,形成PN结、电阻欧姆接触,通过掺杂可以在硅衬底上形成不同类型的半导体区域,构成各种器件结构。掺杂工艺的基本思想就是通过某种技术措施,将一定浓度的三价元素,如硼,或五价元素,如磷、砷等掺入半导体衬底,掺杂方法有两种:

集成电路制造工艺流程

集成电路制造工艺流程 1.晶圆制造( 晶体生长-切片-边缘研磨-抛光-包裹-运输 ) 晶体生长(Crystal Growth) 晶体生长需要高精度的自动化拉晶系统。 将石英矿石经由电弧炉提炼,盐酸氯化,并经蒸馏后,制成了高纯度的多晶硅,其纯度高达0.。 采用精炼石英矿而获得的多晶硅,加入少量的电活性“掺杂剂”,如砷、硼、磷或锑,一同放入位于高温炉中融解。 多晶硅块及掺杂剂融化以后,用一根长晶线缆作为籽晶,插入到融化的多晶硅中直至底部。然后,旋转线缆并慢慢拉出,最后,再将其冷却结晶,就形成圆柱状的单晶硅晶棒,即硅棒。 此过程称为“长晶”。 硅棒一般长3英尺,直径有6英寸、8英寸、12英寸等不同尺寸。 硅晶棒再经过研磨、抛光和切片后,即成为制造集成电路的基本原料——晶圆。 切片(Slicing) /边缘研磨(Edge Grinding)/抛光(Surface Polishing) 切片是利用特殊的内圆刀片,将硅棒切成具有精确几何尺寸的薄晶圆。 然后,对晶圆表面和边缘进行抛光、研磨并清洗,将刚切割的晶圆的锐利边缘整成圆弧形,去除粗糙的划痕和杂质,就获得近乎完美的硅晶圆。 包裹(Wrapping)/运输(Shipping) 晶圆制造完成以后,还需要专业的设备对这些近乎完美的硅晶圆进行包裹和运输。 晶圆输送载体可为半导体制造商提供快速一致和可靠的晶圆取放,并提高生产力。 2.沉积 外延沉积 Epitaxial Deposition 在晶圆使用过程中,外延层是在半导体晶圆上沉积的第一层。 现代大多数外延生长沉积是在硅底层上利用低压化学气相沉积(LPCVD)方法生长硅薄膜。外延层由超纯硅形成,是作为缓冲层阻止有害杂质进入硅衬底的。 过去一般是双极工艺需要使用外延层,CMOS技术不使用。 由于外延层可能会使有少量缺陷的晶圆能够被使用,所以今后可能会在300mm晶圆上更多

集成电路基本工艺

集成电路基本工艺 发表时间:2011-07-29T10:01:47.187Z 来源:《魅力中国》2011年6月上供稿作者:朱德纪李茜刘丹彤 [导读] 在此,我们重点是讨论集成电路芯片加工过程中的一些关键手艺。 朱德纪李茜刘丹彤中国矿业大学,江苏徐州 221000 中图分类号:TN47 文献标识码:A 文章编号:1673-0992(2011)06-0000-01 摘要:当今社会已进入信息技术时代,集成电路已经被广泛应用于各个领域,典型的集成电路制造过程可表示如下: 在此,我们重点是讨论集成电路芯片加工过程中的一些关键手艺。 集成电路基本工艺包括基片外延生长、掩模制造、曝光技术、刻蚀、氧化、扩散、离子注入、多晶硅淀积、金属层形成。 关键词:外延、掩膜、光刻、刻蚀、氧化、扩散、离子注入、淀积、金属层 集成电路芯片加工工艺,虽然在进行IC设计时不需要直接参与集成电路的工艺流程,了解工艺的每一个细节,但了解IC制造工艺的基本原理和过程,对IC设计是大有帮助的。 集成电路基本工艺包括基片外延生长掩模制造、曝光技术、刻蚀、氧化、扩散、离子注入、多晶硅淀积、金属层形成。 下面我们分别对这些关键工艺做一些简单的介绍。 一、外延工艺 外延工艺是60年代初发展起来的一种非常重要的技术,尽管有些器件和IC可以直接做在未外延的基片上,但是未经过外延生长的基片通常不具有制作期间和电路所需的性能。外延生长的目的是用同质材料形成具有不同掺杂种类及浓度而具有不同性能的晶体层。常用的外延技术主要包括气相、液相金属有机物气相和分子束外延等。其中,气相外延层是利用硅的气态化合物或液态化合物的蒸汽在衬底表面进行化学反应生成单晶硅,即CUD单晶硅;液相外延则是由液相直接在衬底表面生长外延层的方法;金属有机物气相外延则是针对Ⅲ?Ⅴ族材料,将所需要生长的Ⅲ?Ⅴ族元素的源材料以气体混合物的形式进入反应器中加热的生长区,在那里进行热分解与沉淀反映,而分子束外延则是在超高真空条件下,由一种或几种原子或分子束蒸发到衬底表面形成外延层的方法。 二、掩模板的制造 掩模板可分成整版及单片版两种,整版按统一的放大率印制,因此称为1×掩模,在一次曝光中,对应着一个芯片陈列的所有电路的图形都被映射到基片的光刻胶上。单片版通常八九、实际电路放大5或10倍,故称作5×或10×掩模,其图案仅对应着基片上芯片陈列中的单元。 早期掩模制作的方法:①首先进行初缩,把版图分层画在纸上,用照相机拍照,而后缩小为原来的10%~%20的精细底片;②将初缩版装入步进重复照相机,进一步缩小,一步一幅印到铬片上,形成一个阵列。 制作掩模常用的方法还包括:图案发生器方法、x射线制版、电子束扫描法。 其中x射线、电子束扫描都可以用来制作分辨率较高的掩模版。 三、光刻技术 光刻是集成电路工艺中的一种重要加工技术,在光刻过程中用到的主要材料为光刻胶。光刻胶又称为光致抗蚀剂,有正胶、负胶之分。其中,正胶曝光前不溶而曝光后可溶,负胶曝光前可溶而曝光后不可溶。 光刻的步骤:①晶圆涂光刻胶;②曝光;③显影;④烘干 常见的光刻方法:①接触式光刻;②接近式光刻;③投影式光刻 其中,接触式光刻可得到比较高的分辨率,但容易损伤掩模版和光刻胶膜;接近式光刻,则大大减少了对掩模版的损伤,但分辨率降低;投影式光刻,减少掩模版的磨损也有效提高光刻的分辨率。 四、刻蚀技术 经过光刻后在光刻胶上得到的图形并不是器件的最终组成部分,光刻只是在光刻胶上形成临时图形,为了得到集成电路真正需要的图形,必须将光刻胶上的图形转移到硅胶上,完成这种图形转换的方法之一就是将未被光刻胶掩蔽的部分通过选择性腐蚀去掉。 常用的刻蚀方法有:湿法腐蚀、干法腐蚀。 湿法腐蚀:首先要用适当的溶液浸润刻蚀面,溶液中包含有可以分解表面薄层的反应物,其主要优点是选择性好、重复性好、生产效率高、设备简单、成本低。存在的问题有钻蚀严重、对图形的控制性较差、被分解的材料在反应区不能有效清除。 干法刻蚀:使用等离子体对薄膜线条进行刻蚀的一种新技术,按反应机理可分为等离子刻蚀、反应离子刻蚀、磁增强反应例子刻蚀和高密度等离子刻蚀等类型,是大规模和超大规模集成电路工艺中不可缺少的工艺设备。干法刻蚀具有良好的方向性。 五、氧化 在集成电路工艺中常用的制备氧化层的方法有:①干氧氧化;②水蒸气氧化;③湿氧氧化。 干氧氧化:高温下氧与硅反应生成sio2的氧化方法; 水蒸气氧化:高温下水蒸气与硅发生反应的氧化方法; 湿氧氧化:氧化首先通过盛有95%c左右去离子睡的石英瓶,将水汽带入氧化炉内,再在高温下与硅反映的氧化方法。 影响硅表面氧化速率的三个关键因素:温度、氧化剂的有效性、硅层的表面势。 六、扩散与离子注入 扩散工艺通常包括两个步骤:即在恒定表面浓度条件下的预淀积和在杂志总量不变的情况下的再分布。预淀积只是将一定数量的杂质

CMOS集成电路制造工艺流程

C M O S集成电路制造工艺 流程 Company number:【0089WT-8898YT-W8CCB-BUUT-202108】

陕西国防工业职业技术学院课程报告 课程微电子产品开发与应用 论文题目CMOS集成电路制造工艺流程 班级电子3141 姓名及学号王京(24#) 任课教师张喜凤 目录

CMOS集成电路制造工艺流程 摘要:本文介绍了CMOS集成电路的制造工艺流程,主要制造工艺及各工艺步骤中的核心要素,及CMOS器件的应用。 引言:集成电路的设计与测试是当代计算机技术研究的主要问题之一。硅双极工艺面世后约3年时间,于1962年又开发出硅平面MOS工艺技术,并制成了MOS集成电路。与双极集成电路相比,MOS集成电路的功耗低、结构简单、集成度和成品率高,但工作速度较慢。由于它们各具优劣势,且各自有适合的应用场合,双极集成工艺和MOS集成工艺便齐头平行发展。 关键词:工艺技术,CMOS制造工艺流程 1.CMOS器件 CMOS器件,是NMOS和PMOS晶体管形成的互补结构,电流小,功耗低,早期的CMOS电路速度较慢,后来不断得到改进,现已大大提高了速度。 分类 CMOS器件也有不同的结构,如铝栅和硅栅CMOS、以及p阱、n阱和双阱CMOS。铝栅CMOS和硅栅CMOS的主要差别,是器件的栅极结构所用材料的不同。P阱CMOS,则是在n型硅衬底上制造p沟管,在p阱中制造n沟管,其阱可采用外延法、扩散法或离子注入方法形成。该工艺应用得最早,也是应用得最广的工艺,适用于标准CMOS电路及CMOS与双极npn兼容的电路。N阱CMOS,是在p型硅衬底上制造n沟晶体管,在n阱中制造p沟晶体管,其阱一般采用离子注入方法形成。该工艺可使NMOS晶体管的性能最优化,适用于制造以NMOS为主的CMOS以及E/D-NMOS和p沟MOS兼容的CMOS电路。双阱CMOS,是在低阻n+衬底上再外延一层中高阻n――硅层,然后在外延层中制造n 阱和p阱,并分别在n、p阱中制造p沟和n沟晶体管,从而使PMOS和NMOS晶体管都在高阻、低浓度的阱中形成,有利于降低寄生电容,增加跨导,增强p沟和n沟晶体管的平衡性,适用于高性能电路的制造。

芯片制作工艺流程

芯片制作工艺流程 工艺流程 1) 表面清洗 晶圆表面附着一层大约2um的Al2O3和甘油混合液保护之,在制作前必须进行化学刻蚀和表面清洗。 2) 初次氧化 有热氧化法生成SiO2 缓冲层,用来减小后续中Si3N4对晶圆的应力 氧化技术 干法氧化 Si(固) + O2 à SiO2(固) 湿法氧化 Si(固) +2H2O à SiO2(固) + 2H2 干法氧化通常用来形成,栅极二氧化硅膜,要求薄,界面能级和固定电荷密度低的薄膜。干法氧化成膜速度慢于湿法。湿法氧化通常用来形成作为器件隔离用的比较厚的二氧化硅膜。当SiO2膜较薄时,膜厚与时间成正比。SiO2膜变厚时,膜厚与时间的平方根成正比。因而,要形成较厚的SiO2膜,需要较长的氧化时间。SiO2膜形成的速度取决于经扩散穿过SiO2膜到达硅表面的O2及OH基等氧化剂的数量的多少。湿法氧化时,因在于OH基在SiO2膜中的扩散系数比O2的大。氧化反应,Si 表面向深层移动,距离为SiO2膜厚的0.44倍。因此,不同厚度的SiO2膜,去除后的Si表面的深度也不同。SiO2膜为透明,通过光干涉来估计膜的厚度。这种干涉色的周期约为200nm,如果预告知道是几次干涉,就能正确估计。对其他的透明薄膜,如知道其折射率,也可用公式计算出 (d SiO2) / (d ox) = (n ox) / (n SiO2)。SiO2膜很薄时,看不到干涉色,但可利用Si的疏水性和SiO2的亲水性来判断SiO2膜是否存在。也可用干涉膜计或椭圆仪等测出。 SiO2和Si界面能级密度和固定电荷密度可由MOS二极管的电容特性求得。(100)面的Si的界面能级密度最低,约为10E+10 -- 10E+11/cm –2 .e V -1 数量级。(100)面时,氧化膜中固定电荷较多,固定电荷密度的大小成为左右阈值的主要因素。 3) CVD(Chemical Vapor deposition)法沉积一层Si3N4(Hot CVD或LPCVD)。 1 常压CVD (Normal Pressure CVD) NPCVD为最简单的CVD法,使用于各种领域中。其一般装置是由(1)输送反

集成电路工艺基础复习题

集成电路工艺基础 氧化 1、SiO 2的特性和作用 2、SiO 2 的结构分为哪两种 3、什么是桥键氧和非桥键氧 4、在无定形的SiO2中,Si 、O 那个运动能力强,为什么? 5、热氧化法生长SiO2过程中,氧化生长的方向是什么? 6、SiO 2只与什么酸、碱发生反应? 7、杂质在S iO 2中的存在形式。 8、水汽对SiO 2网络的影响。 9、选用SiO 2作为掩蔽的原因。 是否可以作为任何杂质的掩蔽材料?为什么? 10、制备SiO 2有哪几种方法? 11、什么是Si 的热氧化法?热生长SiO 2的特点。 12、生长一个单位厚度的SiO 2需要消耗多少单位的S i ? 13、热氧化分为哪几种方法?各自的特点是什么? 14、实际生产中选用哪种生长方法制备较厚的SiO 2层? 15、分析Si 的热氧化的两种极限情况。 16、热氧化速率受氧化剂在SiO 2的扩散系数和与Si 的反应速度中较快还是较慢的影响? 17、SiO 2生长厚度与时间的关系 18、氧化剂分压、温度对氧化速度的影响。 19、Si 表面晶向对氧化速率的影响。 20、什么是硅氧化时杂质的分凝现象? 21、纳和氯对氧化的影响 当氧化层中如果含有高浓度钠时,则线性和抛物型氧化速率都明显变大;在干氧氧化的气氛中加氯,氧化速率常数明显变大。 22、SiO 2和Si-SiO 2界面中的四种类型电荷,解释可动离子电荷的主要存在形式和危害。 扩散 1、什么是扩散?扩散有哪几种形式? 2、什么是间隙式杂质?什么是替位式杂质? 3、为什么替位式杂质的运动相比间隙式杂质运动更为困难? 4、菲克第一定律、菲克第二定律、扩散系数 ) 1 4 / 1 ( 2 2 - + = B A x o t + τ A ) /exp(kT E D D o ?-=

超大规模集成电路及其生产工艺流程

超大规模集成电路及其生产工艺流程 现今世界上超大规模集成电路厂(Integrated Circuit, 简称IC,台湾称之为晶圆厂)主要集中分布于美国、日本、西欧、新加坡及台湾等少数发达国家和地区,其中台湾地区占有举足轻重的地位。但由于近年来台湾地区历经地震、金融危机、政府更迭等一系列事件影响,使得本来就存在资源匮乏、市场狭小、人心浮动的台湾岛更加动荡不安,于是就引发了一场晶圆厂外迁的风潮。而具有幅员辽阔、资源充足、巨大潜在市场、充沛的人力资源供给等方面优势的祖国大陆当然顺理成章地成为了其首选的迁往地。 晶圆厂所生产的产品实际上包括两大部分:晶圆切片(也简称为晶圆)和超大规模集成电路芯片(可简称为芯片)。前者只是一片像镜子一样的光滑圆形薄片,从严格的意义上来讲,并没有什么实际应用价值,只不过是供其后芯片生产工序深加工的原材料。而后者才是直接应用在应在计算机、电子、通讯等许多行业上的最终产品,它可以包括CPU、内存单元和其它各种专业应用芯片。 一、晶圆 所谓晶圆实际上就是我国以往习惯上所称的单晶硅,在六、七十年代我国就已研制出了单晶硅,并被列为当年的十天新闻之一。但由于其后续的集成电路制造工序繁多(从原料开始融炼到最终产品包装大约需400多道工序)、工艺复杂且技术难度非常高,以后多年我国一直末能完全掌握其一系列关键技术。所以至今仅能很小规模地生产其部分产品,不能形成规模经济生产,在质量和数量上与一些已形成完整晶圆制造业的发达国家和地区相比存在着巨大的差距。 二、晶圆的生产工艺流程: 从大的方面来讲,晶圆生产包括晶棒制造和晶片制造两面大步骤,它又可细分为以下几道主要工序(其中晶棒制造只包括下面的第一道工序,其余的全部属晶片制造,所以有时又统称它们为晶柱切片后处理工序): 多晶硅——单晶硅——晶棒成长——晶棒裁切与检测——外径研磨——切片——圆边——表层研磨——蚀刻——去疵——抛光—(外延——蚀刻——去疵)—清洗——检验——包装 1、晶棒成长工序:它又可细分为: 1)、融化(Melt Down):将块状的高纯度多晶硅置石英坩锅内,加热到其熔点1420℃以上,使其完全融化。2)、颈部成长(Neck Growth):待硅融浆的温度稳定之后,将,〈1.0.0〉方向的晶种慢慢插入其中,接着将晶种慢慢往上提升,使其直径缩小到一定尺寸(一般约6mm左右),维持此真径并拉长100---200mm,以消除晶种内的晶粒排列取向差异。 3)、晶冠成长(Crown Growth):颈部成长完成后,慢慢降低提升速度和温度,使颈直径逐渐加响应到所需尺寸(如5、6、8、12时等)。 4)、晶体成长(Body Growth):不断调整提升速度和融炼温度,维持固定的晶棒直径,只到晶棒长度达到预定值。 5、)尾部成长(Tail Growth):当晶棒长度达到预定值后再逐渐加快提升速度并提高融炼温度,使晶棒直径逐渐变小,以避免因热应力造成排差和滑移等现象产生,最终使晶棒与液面完全分离。到此即得到一根完整的晶棒。 2、晶棒裁切与检测(Cutting & Inspection):将长成的晶棒去掉直径偏小的头、尾部分,并对尺寸进行检测,以决定下步加工的工艺参数。 3、外径研磨(Surface Grinding & Shaping):由于在晶棒成长过程中,其外径尺寸和圆度均有一定偏差,其外园柱面也凹凸不平,所以必须对外径进行修整、研磨,使其尺寸、形状误差均小于允许偏差。 4、切片(Wire Saw Slicing):由于硅的硬度非常大,所以在本序里,采用环状、其内径边缘嵌有钻石颗粒的薄锯片将晶棒切割成一片片薄片。 5、圆边(Edge profiling):由于刚切下来的晶片外边缘很锋利,单晶硅又是脆性材料,为避免边角崩裂影响晶片强度、破坏晶片表面光洁和对后工序带来污染颗粒,必须用专用的电脑控制设备自动修整晶片边缘形状和外径尺寸。 6、研磨(Lapping):研磨的目的在于去掉切割时在晶片表面产生的锯痕和破损,使晶片表面达到所要求的光洁度。

芯片制作工艺流程

工艺流程 1)表面清洗 晶圆表面附着一层大约2um的Al2O3和甘油混合液保护之,在制作前必须进行化学刻蚀和表面清洗。 2)初次氧化 有热氧化法生成SiO2缓冲层,用来减小后续中Si3N4对晶圆的应力 氧化技术 干法氧化Si(固)+O2àSiO2(固) 湿法氧化Si(固)+2H2OàSiO2(固)+2H2 干法氧化通常用来形成,栅极二氧化硅膜,要求薄,界面能级和固定电荷密度低的薄膜。干法氧化成膜速度慢于湿法。湿法氧化通常用来形成作为器件隔离用的比较厚的二氧化硅膜。当SiO2膜较薄时,膜厚与时间成正比。SiO2膜变厚时,膜厚与时间的平方根成正比。因而,要形成较厚的SiO2膜,需要较长的氧化时间。SiO2膜形成的速度取决于经扩散穿过SiO2膜到达硅表面的O2及OH基等氧化剂的数量的多少。湿法氧化时,因在于OH基在SiO2膜中的扩散系数比O2的大。氧化反应,Si表面向深层移动,距离为SiO2膜厚的0.44倍。因此,不同厚度的SiO2膜,去除后的Si表面的深度也不同。SiO2膜为透明,通过光干涉来估计膜的厚度。这种干涉色的周期约为200nm,如果预告知道是几次干涉,就能正确估计。对其他的透明薄膜,如知道其折射率,也可用公式计算出 (d SiO2)/(d ox)=(n ox)/(n SiO2)。SiO2膜很薄时,看不到干涉色,但可利用Si的疏水性和SiO2的亲水性来判断SiO2膜是否存在。也可用干涉膜计或椭圆仪等测出。 SiO2和Si界面能级密度和固定电荷密度可由MOS二极管的电容特性求得。(100)面的Si的界面能级密度最低,约为10E+10--10E+11/cm–2.e V-1数量级。(100)面时,氧化膜中固定电荷较多,固定电荷密度的大小成为左右阈值的主要因素。 3)CVD(Chemical Vapor deposition)法沉积一层Si3N4(Hot CVD或LPCVD)。 1常压CVD(Normal Pressure CVD) NPCVD为最简单的CVD法,使用于各种领域中。其一般装置是由(1)输送反应气体至反应炉的载气体精密装置;(2)使反应气体原料气化的反应气体气化室;(3)反应炉;(4)反应后的气体回收装置等所构成。其中中心部分为反应炉,炉的形式可分为四个种类,这些装置中重点为如何将反应气体均匀送入,故需在反应气体的流动与基板位置上用心改进。当为水平时,则基板倾斜;当为纵型时,着反应气体由中心吹出,且使基板夹具回转。而汽缸型亦可同时收容多数基板且使夹具旋转。为扩散炉型时,在基板的上游加有混和气体使成乱流的

LED芯片工艺流程

LED芯片的制造过程可概分为晶圆处理工序(Wafer Fabrication)、晶圆针测工序(Wafer Probe)、构装工序(Packaging)、测试工序(Initial Test andFinal Test)等几个步骤。其中晶圆处理工序和晶圆针测工序为前段(Front End)工序,而构装工序、测试工序为后段(Back End)工序。 1、晶圆处理工序 本工序的主要工作是在晶圆上制作电路及电子元件(如晶体管、电容、逻辑开关等),其处理程序通常与产品种类和所使用的技术有关,但一般基本步骤是先将晶圆适当清洗,再在其表面进行氧化及化学气相沉积,然后进行涂膜、曝光、显影、蚀刻、离子植入、金属溅镀等反复步骤,最终在晶圆上完成数层电路及元件加工与制作。 2、晶圆针测工序 经过上道工序后,晶圆上就形成了一个个的小格,即晶粒,一般情况下,为便于测试,提高效率,同一片晶圆上制作同一品种、规格的产品;但也可根据需要制作几种不同品种、规格的产品。在用针测(Probe)仪对每个晶粒检测其电气特性,并将不合格的晶粒标上记号后,将晶圆切开,分割成一颗颗单独的晶粒,再按其电气特性分类,装入不同的托盘中,不合格的晶粒则舍弃。 3、构装工序 就是将单个的晶粒固定在塑胶或陶瓷制的芯片基座上,并把晶粒上蚀刻出的一些引接线端与基座底部伸出的插脚连接,以作为与外界电路板连接之用,最后盖上塑胶盖板,用胶水封死。其目的是用以保护晶粒避免受到机械刮伤或高温破坏。到此才算制成了一块集成电路芯片(即我们在电脑里可以看到的那些黑色或褐色,两边或四边带有许多插脚或引线的矩形小块)。 4、测试工序 芯片制造的最后一道工序为测试,其又可分为一般测试和特殊测试,前者是将封装后的芯片置于各种环境下测试其电气特性,如消耗功率、运行速度、耐压度等。经测试后的芯片,依其电气特性划分为不同等级。而特殊测试则是根据客户特殊需求的技术参数,从相近参数规格、品种中拿出部分芯片,做有针对性的专门测试,看是否能满足客户的特殊需求,以决定是否须为客户设计专用芯片。经一般测试合格的产品贴上规格、型号及出厂日期等标识的标签并加以包装后即可出厂。而未通过测试的芯片则视其达到的参数情况定作降级品或废品 LED芯片的制造工艺流程:

芯片工艺流程图及说明

李经理: 请查看附件.环评要求你们的工艺流程及说明也要像附件中我们的芯片流程这样描述详细.(流程右边的代号是表示废水或废气,你可以用文字表述. 另外你们的原材料中有一种含氰的化学品,请你们说明其无害特点.如确实有害,则要说明处理方案. 上面的事很急,请你帮忙这两天就给出来. 芯片工艺流程图及说明 工艺流程图 红黄光芯片生产工艺流程及产污环节点见图4-2、

W 废水产出点 注:G 废气产出点 S 固废产出点 氢氟酸、S2-9、S2-7 、G 2-9 硫酸红、黄光外延片 金钛铝图4-2 红黄光芯片生产工艺流程及产污环节点

工艺流程说明 (1)外延片检测:用荧光测试仪快速测量外延片的光电参数。 (2)清洗:将外延生长好的外延片依次放入硫酸与双氧水的混合溶液、氨水与双氧水的混合溶液、异丙醇中对外延片表面进行清洗,每次清洗后使用纯水进行冲洗。此过程在通风柜里密闭进行,冲洗使用通风柜内的专用清洗槽,使用纯水进行漂洗直至槽中纯水达到工艺要求的较低离子浓度。 (3)蒸镀:清洗后的外延片放入密封蒸镀设备中,根据产品品种要求,蒸发上钛金或钛铝电极薄膜。 (4)光刻:将镀好金属的外延片在涂胶机上涂上光刻胶后,在曝光机上曝光,将光刻版上的图形转移到光刻胶上,再放入显影液中,溶解去曝过光的光刻胶,未经曝光的光刻胶保留下来,得到所需的电极图形。 (5)腐蚀:将光刻后的外延片依次采用磷酸、氢氟酸与硝酸的混合液来腐蚀钛、金和铝等金属,腐蚀后用纯水冲洗外延片携带的酸液、再用去胶液去除光刻胶,得到所需的金属电极。用纯水冲去外延片携带的去胶液。 (6)高温合金:腐蚀后的外延片放在合金炉中进行热处理,使金属层与外延层形成良好的欧姆接触,减低芯片正向电压。 (7)研磨:通过蜡将外延片粘接在研磨盘上,放入研磨机内,采用三氧化二铝研磨粉,通过机械研磨的方式,减薄衬底,使外延片易于切割,并降低芯片的热阻,提高器件的可靠性。 (8)研磨后清洗:研磨后的外延片先用去蜡液、丙酮和异丙醇去除蜡,再依次放入硫酸与双氧水的混合溶液、氨水与双氧水的混合溶液进行清洗、去蜡以及每次清洗后使用纯水进行冲洗。 (9)清洗干净后的外延片,放入密闭的蒸镀机内,根据产品需要蒸发上金、镍。 (10)高温合金:蒸镀后的外延片放在合金炉中再次进行热处理,使金属层与衬底形成良好的欧姆接触,减低芯片正向电压。 (11)半切:用切割机将制作好电极的外延片切至衬底,但不把整个衬底切穿。 (12)点测:将半切好的外延片放在芯片测试机上,测试每个芯片的光电参数,并对不符合要求的芯片点墨水做出标记。 (13)切穿:用切割机将测试过的外延片切穿,切成一个个芯片。 (14)目检:在显微镜下用真空吸笔将外观不合格和点墨水的芯片剔除掉。废芯片统一保存并交由固体废物处置公司处置。 (15)包装入库:将目检过的芯片用包装膜包装后,计数并贴上有光电参数、产品规格等的标签,再交由生管成品库入库。

相关主题
文本预览
相关文档 最新文档