当前位置:文档之家› 最新!2020年深圳大学电子与通信工程专硕902数字电路与专业综合考试大纲、考试题型及复试参考书目

最新!2020年深圳大学电子与通信工程专硕902数字电路与专业综合考试大纲、考试题型及复试参考书目

最新!2020年深圳大学电子与通信工程专硕902数字电路与专业综合考试大纲、考试题型及复试参考书目
最新!2020年深圳大学电子与通信工程专硕902数字电路与专业综合考试大纲、考试题型及复试参考书目

最新!2020年深圳大学信息与通信工程专硕902数字电路与专业综合考试大纲、考试题型及复试参考书目

一、考试总体要求

1、要求考生掌握数字电子技术的基本概念和基本理论,掌握数字电路的分析方法和设计方法,具备数字电子技术中典型电路的分析和设计能力,具备发现问题、分析问题和解决问题的综合能力,具备逻辑分析与表述能力。

2、要求考生熟悉通信的基本概念和基本理论,掌握通信系统的基本组成及分析方法,具有一定的分析问题、综合运用所学知识解决通信问题的能力;或者,熟悉离散时间信号和数字信号处理的基本理论及基本分析方法,具备信号和系统的基础知识,系统地掌握数字信号处理的基本概念原理和方法,并能够灵活运用,具备综合应用所学的知识分析和解决信号处理问题的能力。

二、考试内容和考试要求

试题内容分为三部分,其中第一部分为数字电路知识,占总分的三分之二;第二和第三部分为通信原理与信号处理知识,可任选其一作答,占总分的三分之一。第一部分

1. 数制、码制及其转换

2. 逻辑代数及逻辑函数化简

3. 组合逻辑电路分析和设计方法

4. 集成触发器的逻辑功能与动作特点

5. 时序逻辑电路的分析与设计

6. 常用时序电路如计数器、寄存器和移位寄存器的分析与应用

7. 脉冲波形的产生与整形

8. MCS-51系列单片机原理

第二部分

1.信息量及通信系统的性能指标

1)掌握通信系统的一般模型、模拟通信系统和数字通信系统、模拟通信及数字通信的特点;

2)掌握信息量的定义并加以应用;

3)掌握通信系统的性能指标,进行相应计算。

2.信道

1)掌握电波自由空间传播损耗;

2)掌握频率选择性衰落及相关带宽;

3)掌握Shannon 信道公式。

3.模拟通信系统

1)掌握调制的概念及调制的作用;

2)掌握幅度调制的原理,掌握调幅、抑制载波双边带调制、单边带调制、残留边带调制的原理;

3)掌握角度调制的概念;窄带跳频与宽带调频、调频信号的产生和解调。

4.数字基带信号传输

1)掌握数字基带信号的码型及对码型的要求;

2)掌握数字基带信号的功率谱分析;

3)熟练掌握数字基带传输中的码间串扰和噪声,掌握误码产生的原因、无码间串扰的传输特性;

4)掌握部分响应系统的原理;

5)熟练掌握二进制确知信号的最佳接收原理、匹配滤波器的原理及应用、确知信号的最佳接收、最佳检测、最佳接收机结构、最佳基带传输系统;

6)掌握眼图的定义及原理;

7)掌握时域均衡技术

5.正弦载波数字调制

1)掌握二进制数字调制原理,掌握二进制振幅键控(2ASK)、二进制频移键控(2FSK)、二进制相移键控(2PSK);

2)熟练掌握二进制数字调制系统的抗噪声性能,包括相干解调系统的抗噪声性能、非相干解调系统的抗噪声性能。

6.模拟信号的数字传输

1)熟练掌握模拟信号数字化过程:抽样、量化、编码;

2)掌握低通信号的采样定理及带通信号的采样定理;

3)掌握量化、均匀量化和非均匀量化,重点掌握A律;

4)熟练掌握A律十三折线编码原理及应用。

7.同步原理

1)掌握载波同步、位同步、群同步的概念;

2)掌握载波同步的方法:插入导频法、直接法;掌握载波同步系统的性能;3)掌握位同步的方法、系统性能、相位误差对性能的影响;

4)掌握群同步的方法、系统的性能。

8. 差错控制编码

1)掌握差错控制编码的基本原理,了解常用的简单编码;

2)掌握线性分组码一般原理,掌握监督矩阵、生成矩阵、伴随式等概念;能够对给定的码组进行编码、译码;

3)理解循环码原理与编译码方法。

第三部分

1、连续时间信号分析和处理基础知识

连续时间信号(包括抽样信号)的频域分析;典型信号的傅里叶变换;傅里叶变换的性质及其物理意义;模拟系统的基本概念和特性;模拟滤波器的基本概念、设计原理和方法。

2、离散时间信号与系统

离散时间信号(序列):序列基本运算、周期性等;线性移不变系统:线性、移不变、因果性、稳定性;连续时间信号抽样:理想抽样、实际抽样、抽样定理;

3、 z变换

z变换的定义与收敛域:z变换定义、序列的收敛域;z变换性质:线性、移位、尺度变换、微分、共轭、卷积、翻转、初值、终值等;z反变换:部分分式展开法、留数法、典型序列的z变换及收敛域;序列的z变换与连续信号的拉普拉斯变换、傅里叶变换的关系;序列的傅里叶变换:正变换与反变换定义;系统函数:系统函数与系统的稳定性、差分方程与系统函数、离散系统的频率响应、相位响应与群延时等;

4、离散傅里叶变换(DFT)

傅里叶变换的四种形式;周期序列的傅里叶级数:正反变换定义、性质;离散傅里叶变换:正反变换定义离散傅里叶变换的性质:线性、圆周移位、共轭对称、圆周卷积、线性相关、圆周相关、线性卷积与圆周卷积的关系;频域抽样定理;DFT应用的几个问题:混叠失真、频率泄漏、栅栏效应、频率分辨率;

5、快速傅里叶变换(FFT)

DFT存在问题与改进途径;时间抽取基-2FFT算法:算法原理、蝶形图、运算量、原位运算、倒序;频率抽取基-2FFT算法:算法原理、蝶形图、运算量、原位运算;线性卷积与线性相关的FFT算法;

6、数字滤波器

数字滤波器机构表示方法:方框图与信号流图;IIR数字滤波器的基本结构:直接I型、直接II型、级联型、并联型;FIR数字滤波器的基本结构:直接型、级联型、快速卷积结构、线性相位FIR滤波器的结构;简单数字滤波器的频谱:一阶FIR与IIR低通、高通滤波器的频谱结构;滤波器类型的判断方法等;

7、 IIR数字滤波器设计

全通系统:频谱响应特点、零极点位置、应用;最小相位与最大相位系统:零极点位置、稳定性、因果性;冲激响应不变法:变换原理、混叠失真、优缺点;双

线性变换法:变换原理、常数c选择、优缺点;模拟低通滤波器设计:设计原理、巴特沃思低通滤波器特点及其设计、切比雪夫滤波器与椭圆滤波器特点;

8、 FIR数字滤波器设计

线性相位FIR滤波器的特点:线性相位条件、频率响应特点、零点位置、四种FIR滤波器的性质;窗函数设计法:设计方法、吉布斯效应、各种窗函数特点;频率抽样设计法:设计方法;IIR与FIR比较

试卷满分150分,其中第一部分必选,第二、三部分任选其一。

三、考试基本题型

题目类型:填空题、简答题、计算题、证明题、分析题。

复试参考书目;

1、《模拟电子技术(第三版)》,作者:江晓安等,出版社:西安电子科技大学出版社,出版时间:2008;

2、《通信电路(第三版)》,作者:沈伟慈主编,出版社:西安电子科技大学出版社,出版时间:2013

3、《信号与系统》第二版,作者:Alan V. Oppenheim,刘树堂译,出版社:西安交通大学出版社,出版时间:2013

4、《数字信号处理教程(第二版)》,作者:程佩青,出版社:清华大学出版社,出版时间:2012

5、《通信原理(第六版》,作者:樊昌信,出版社:国防工业出版社,出版时间:2006

6、《移动通信(第4版)》,作者:郭梯云、邬国扬、李建东编,出版社:西安电子科技大学出版社,出版时间:2006

7、《数据通信与网络》(第1——22章)作者: Behrouz A. Forouzan著,吴时霖等译出版社:机械工业出版社出版时间: 2008年

电子科技大学期末数字电子技术考试题a卷-参考答案教学内容

电子科技大学二零零九至二零一零学年第 二 学期期 末 考试 数字逻辑设计及应用 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期2010年7月12日 课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末 60 分 一、To fill your answers in the blanks (1’×25) 1. If [X]10= - 110, then [X]two's-complement =[ 10010010 ]2, [X]one's-complement =[ 10010001 ]2. (Assumed the number system is 8-bit long) 2. Performing the following number system conversions: A. [10101100]2=[ 000111010010 ]2421 B. [1625]10=[ 0100100101011000 ]excess-3 C. [ 1010011 ]GRAY =[ 10011000 ]8421BCD 3. If ∑=C B A F ,,)6,3,2,1(, then F D ∑=C B A ,,( 1,4,5,6 )=C B A ,,∏(0,2,3,7 ). 4. If the parameters of 74LS-series are defined as follows: V OL max = 0.5 V , V OH min = 2.7 V , V IL max = 0.8 V , V IH min = 2.0 V , then the low-state DC noise margin is 0.3V ,the high-state DC noise margin is 0.7V . 5. Assigning 0 to Low and 1 to High is called positive logic. A CMOS XOR gate in positive logic is called XNOR gate in negative logic. 6. A sequential circuit whose output depends on the state alone is called a Moore machine. 7. To design a "001010" serial sequence generator by shift registers, the shift register should need 4 bit as least. 8. If we use the simplest state assignment method for 130 sates, then we need at least

电子科技大学模拟电路考试题及答案

电子科技大学 二零零七至二零零八学年第一学期期末考试 模拟电路基础课程考试题A卷(120分钟)考试形式:开卷 课程成绩构成:平时10分,期中30分,实验0分,期末60分 一(20分)、问答题 1.(4分)一般地,基本的BJT共射放大器、共基放大器和共集放大器的带宽哪个最大?哪个最小? 2.(4分)在集成运算放大器中,为什么输出级常用射极跟随器?为什么常用射极跟随器做缓冲级? 3.(4分)电流源的最重要的两个参数是什么?其中哪个参数决定了电流源在集成电路中常用做有源负载?在集成电路中采用有源负载有什么好处? 4.(4分)集成运算放大器为什么常采用差动放大器作为输入级? 5.(4分)在线性运算电路中,集成运算放大器为什么常连接成负反馈的形式?

二(10分)、电路如图1所示。已知电阻R S=0,r be=1kΩ,R1∥R2>>r be。 1.若要使下转折频率为10Hz,求电容C的值。 2.若R S≠0,仍保持下转折频率不变,电容C的值应该增加还是减小? 图1 三(10分)、电路如图2所示。已知差模电压增益为10。A点电压V A=-4V,硅三极管Q1和Q2的集电极电压V C1=V C2=6V,R C=10kΩ。求电阻R E和R G。 图2 四(10分)、电路如图3所示。已知三极管的β=50,r be=1.1kΩ,R1=150kΩ,R2=47k Ω,R3=10kΩ,R4=47kΩ,R5=33kΩ,R6=4.7kΩ,R7=4.7kΩ,R8=100Ω。 1.判断反馈类型; 2.画出A电路和B电路; 3.求反馈系数B; 4.若A电路的电压增益A v=835,计算A vf,R of和R if。

深圳大学算法设计与分析杨煊实验一

深圳大学实验报告 课程名称:算法设计与分析 实验项目名称:排序算法性能分析 学院: 专业、班级: 指导教师:杨烜 报告人:学号: 实验报告提交时间: 2015.4.3 教务处制

一、实验目的与实验环境 实验目的: 1. 掌握选择排序、冒泡排序、合并排序、快速排序、插入排序算法原理 2. 掌握不同排序算法时间效率的经验分析方法,验证理论分析与经验分析的一致性。 实验环境:VC++ 6.0 二、实验原理与算法描述 算法(1)选择排序 SelectSort(A[0...n-1],n) //利用选择排序对给定的数组排序 //输入:一个可排序数组A[0...n-1] //输出:非降序排列的数组A[0...n-1] for i<-0 to n-2 do min<-i for j<-i+1 to n-1 do if A[j]

//输入:数组A[0...n-1]中的子数组A[l...r],由左右下标l和r定义 //输出:数组A[l...r]的一个分区,分裂点的未知作为函数的返回值p<-A[l] i<-l;j<-r+1 repeat repeat i<-i+1 until A[i]>=P repeat j<-j-1 until A[j]<=P swap(A[i],A[j]) until i>=j swap (A[i],A[j]) //当i>=j撤销最后一次交换 swap (A[l],A[j]) return j 理论效率:C(n) ∈θ(nlnn),不稳定算法 算法(3)合并排序 MergeSort(A[0...n-1]) //利用合并排序对给定的数组排序 //输入:一个可排序数组A[0...n-1] //输出:非降序排列的数组A[0...n-1] if n>1 copy A[0...?n/2?-1] to B[0...?n/2?-1] copy A[?n/2?...n-1] to C[0...?n/2?-1] Mergesort(B[0...?n/2?-1]) Mergesort(C[0...?n/2?-1]) Merge(B,C,A) Merge(B[0...p-1],C[0...q-1],A[0...p+q-1]) //将两个有序数组合并为一个有序数组 //输入:两个有序数组B[0...p-1],C[0...q-1] //输出:A[0...p+q-1]中已经有序存放了B和C中的元素 i<-0;j<-0;k<-0 while i

电子科大数字电路,期末试题0708-2半期考试

………密………封………线………以………内………答………题………无………效…… 电子科技大学二零零七至二零零八学年第二学期期中考试 “数字逻辑设计及应用”课程考试题 期中卷(120分钟)考试形式:闭卷 考试日期 2008年4月26日 课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末60 分 1-1.与十进制数 (0. 4375 )10 等值的二进制数表达是 ( A ) A. ( 0.0111 ) 2 B. ( 0.1001 ) 2 C. ( 0.0101 ) 2 D. ( 0.01101 ) 2 1-2. 与十六进制数(FD .A )16等值的八进制数是( A )8 A. ( 375.5 )8 B. ( 375.6 )8 C. ( 275.5 )8 D. ( 365.5)8 1-3.与二进制数(11010011) 2 对应的格雷码表达是 ( C ) Gray A. ( 11111010 ) Gray B. (00111010 ) Gray C. ( 10111010 )Gray D. (11111011 ) Gray 1-4.下列数字中与(34.42)8 相同 的是( B ) A.(011010.100101)2 B.(1 C.88)16 C.(27.56)10 D.(54.28)5 1-5.已知[A]补=(10010011),下列表达式中正确的是( C ) A. [–A]反=(01101100) B. [A]反=(10010100) C. [-A]原=(01101101) D. [A]原=(00010011) 1-6.一个十六路数据选择器,其选择控制输入端的数量为( A ) A .4个 B. 6个 C. 8个 D. 3个 1-7.四个逻辑相邻的最小项合并,可以消去( B )个因子。 A. ( 1 ) B. ( 2 ) C. ( 3 ) D.( 4 ) 1-8.设A 补=(1001),B 补=(1110),C 补=(0010),在下列4种补码符号数的运算中,最不可能产生溢出的是 ( D ) A. [A-C]补 B. [B-C]补 C. [A+B]补 D. [B+C]补 1-9.能够实现“线与”的CMOS 门电路叫( D ) A. ( 与门 ) B. ( 或门 ) C. (集电极开路门) D. (漏极开路门) 1-10.CMOS 三输入或非门的实现需要( C )个晶体管。 A. ( 2 ) B. ( 4 ) C. ( 6 ) D. ( 8 ) 1-11.三态门的三个输出状态分别为:逻辑“1”、逻辑“0”和( C ) A. (短路) B. ( 5V ) C. (高阻) D. ( 0.3V ) 1-12.与()x y xz ''+等价的逻辑关系为( D ) A. XYZ B. XY ’+XZ ’ C. XY ’+X ’Z ’ D. XY ’Z

电子科技大学网络教育专科C语言在线考试答案

一、单项选择题(每题2分,共30分) 1.以下描述正确的是( C ) A.goto语句只能用于退缩出多层循环。 B.switch语句中不能出现continue语句。 C.只能用continue语句中来终止本次循环。 D.在循环语句中break语句不独立出现。 2.一个C程序的执行是从( A ) A.C程序的main函数开始,到main函数结束。 B.本程序的第一个函数开始,到本程序最后一个函数结束。 C.本程序的main函数开始,到本程序文件的最后一个函数结束。 `D.本程序的第一个函数开始,到本程序main函数结束。 3.C语言中,要求运算数必须都是整数的运算符是( C )。 A.* B.- C.% D.+ 4.假定 int i=3,j=4; 执行语句: printf("%d,%d,%d\n",i+++j,i,j); 之后,其输出结果为:( C ) A.7,4,4 B. 8,4,4 C. 7,3,4 D.7,3,5 5.对break语句的正确描述。( A ) A.break语句在while语句中,立即终止执行while语句。 B.break语句不能用于循环语句之外的语句。 C.break语句与continue语句功能相同。 D.b reak语句可以带参数,也可以不带。 6.在C语言中,下面那一个不是正确的概念( A ) A. 所有循环语句都要求至少要执行一次循环体。 B. goto和if语句能构成循环语句。 C.循环过程只能包含,不能交叉。 D.循环体可以是一条语句。 7.以下对二维数组a的正确说明是( C ) A. int a[ 3 ] [ ]; B. float a( 3, 4); C. int a[ 3 ] [ 4 ] D.float a( 3, )( 4 ); 8.对函数的正确描述( C ) A.在C语言中可以嵌套定义函数。 B.自定义函数和调用函数可以不在一个源文件中。 C.函数定义都是平行的,独立的。 D.不能嵌套调用函数。 9.若用数组名作为函数调用的实参,传给形参的是( A ) A.数组的首地址 B.数组的第一个元素值 C.数组的全部元素值 D.数组中元素的个数 10.对于 int *p; int a[]; p=a; 的合法运算( C ) A. a++; B. p=a; p++; 相当于 a++; C. ++p; 相当于 a[1]; D.若p中的地址为100则p++; 运算后,则其值为100 11.假设int x[] = {1,3,5,7,9,11}, *ptr; ptr = x; 以下那些是对数组元素的正确引用 ( D )

深圳大学实验大学窗口大学

深圳大学实验大学窗口大学 深圳大学的校园是“面朝大海,春暖花开”:走出南校区,就可观赏蔚蓝的深圳后海湾,登上校园高处,便可远眺伶仃洋和美丽的港岛;校园内,绿树成荫,芳草萋萋,即便是在秋冬,依然生机盎然,郁郁葱葱。 深圳大学建校24年一路走过的轨迹和取得的成绩,既蕴涵了“面朝大海”的胸襟和气魄,也散发着“春暖花开”的生机和活力。 24年实现“三级跳”创下又一个“深圳速度” 有人问深圳大学校长章必功:“在你心目中,深圳大学在中国的高校里排在多少位?”章必功回答:“如果按照我自己看重的指标,深圳大学排在前几位。”章必功看重的指标之一就是发展速度。1983年,中国的高校版图里增加了一个新名字—深圳大学。24年的办学道路上,深圳大学经受了沿海经济发达地区和文化积淀薄弱地区能否办好高等教育的质疑与考验,经受了社会转型期高等教育与市场经济的体制性碰撞和观念性冲突,紧随特区,快速发展,创下了一个又一个的“深圳速度”。 俗话说:“十年树木,百年树人”,但深圳大学以最短的时间,从无到有,完成了人才培养的“三级跳”,形成了学士、硕士到博士的完整人才培养体系。 1995年,深圳大学通过国家教委本科教学合格评价;1996年,深圳大学经国务院学位委员会批准,获硕士学位授权;2006年,深圳大学经国务院学位委员会批准,获博士学位授权;2007年,深圳大学经人事部批准,设立“深圳大学光学工程博士后科研流动站”。 拿到博士学位授权让深圳大学的教职员工都备感自豪,按照规定,一所新办大学要想获得博士学位授权,至少要有25年办学历史。深大不仅提前了两年,而且获得授权后一次性就拿到了3个博士点,这是目前国家规定的最高额度,在2006获得博士授权的高校中,深大是唯一一家。 如今,深圳大学的学科整齐,设有52个本科专业、66个硕士点,4个专业硕士点,3个博士点,1个博士后流动站。而且,学科力量由弱到强,建有一批省级重点学科、省级重点扶持学科,一批省部级、市级重点实验室和人文社科重点研究基地,一批省级名牌专业、省级精品课程和1个国家大学生文化素质教育基地。 建立完整的人才培养体系,就必须有一支优秀的师资队伍,而师资力量恰恰是一些新建大学的薄弱环节。但是,年轻的深圳大学依靠自己的地缘优势和自由宽松的学术环境,同样以超常规的发展速度,迅速聚集了一批年富力强的优秀人才。 深圳大学的师资队伍,有着博士多、海归多、高职称多、年轻化四大特点。今天的深大,拥有有中国科学院院士1人,中国工程院院士1人,博士生导师44人,国家级中青年有突出贡献专家4人,教育部各学科教学指导委员会委员6人,国务院特殊津贴专家26人,全国优秀教师3人。深大教师的平均年龄是40岁。 本科立校人才培养目标与时俱进 虽然办学历史并不悠久,但在深圳大学的校友录里,已经有了在国内乃至世界都响当当的名字。 QQ之父马化腾,深圳腾讯公司总裁、首席执行官,1993年毕业于深圳大学电子工程系计算机专业,2004年被美国《时代周刊》评选为全球最具影响力的25位商界人士之一,他创造的“腾讯QQ”改变了太多人的交流方式乃至生活方式。 周海江,江苏红豆集团总裁,50年来第一位登上美国《福布斯》杂志封面的中国内地服装界企业家,1988年毕业于深圳大学经济管理系。 而更多的深大毕业生则成为了各行各业的骨干力量,有优秀的公务员也有农村社区的杰出管理者,都受到用人单位的好评。近三年来,深大应届毕业生的年底就业率保持在98%以上。

秋专科 微机原理及应用 电子科技大学在线考试

2017年秋|微机原理及应用|专科 1. 有如下定义VAR1 DB 1,2,3,4,5 VAR2 DB '12345' NUM4 EQU VAR2–VAR1 则 NUM4=()。 (A) 5 (B) 4 (C) 3 (D) 2 分值:2 2. 下列四个寄存器中,不能用来作为间接寻址方式的寄存器是()。 (A) BP (B) BX (C) D I (D) CX 分值:2 3. 相对查询传送来说,无条件传送工作可靠。() (A) 正确 (B) 错误 分值:2 4. 指令“CMP AX,CX”和“SUB AX,CX”的实现功能完全一样,可以互相替换。() (A) 正确 (B) 错误

分值:2 5. BUFFER DB 100 DUP(?) ;表示BUFFER为()的存储空间,其内容为随机数,通常 作为程序的工作单元。 (A) 200个字节 (B) 200个字 (C) 100个字 (D) 100个字节 分值:2 6. 用来定义字节变量的伪指令是()。 (A) WORD (B) DWORD (C) B YTE (D) QWORD 分值:2 7. 乘法运算是双操作数运算,但是,在指令中却只指定一个操作数,另一个操作数是隐 含规定的,隐含操作数为()。 (A) AL/AX (B) BL/BX (C) C L/CX (D) DL/DX 分值:2

8. 指令“LOOP Lable ”与“DEC CX JNZ Lable ”的功能是等价的。() (A) 错误 (B) 正确 分值:2 9. 非循环算术移位指令在执行时,实际上是把操作数看成()符号数来进行移位。 (A) 不确定 (B) 带 (C) 都可以 (D) 无 分值:2 10. 计算机存储容量的基本单位:1 B(Byte)=(bits),1TB=GB。 (A) 8,1000G B (B) 8,1000K (C) 8,1024M (D) 8,1024G 分值:2 11. DEC 指令不能影响标志寄存器的()位。 (A) IF (B) SF

深圳大学实验报告

深圳大学实验报告 课程名称:连续式与分页式主存管理的模拟实现 实验项目名称:进程的控制 学院:信息工程学院(软件学院) 专业:软件工程 指导教师:白鉴聪 报告人:罗城龙学号:20XX151095班级:软件1班 实验时间:20XX/6/20 实验报告提交时间:20XX/6/20 教务处制 实验目的与要求: 模拟在连续分配与分页管理两种方式下,主存空间的分配与回收,帮助学生加深了解存储器管理的工作过程。

方法、步骤: 1、根据例程,尝试采用首次适应算法、循环首次适应算法、最佳适应算法其中的一种 或多种算法实现3.2.1的动态分区分配。算法思想请参考课本P108-109的分区分配算法。 2、根据例程,尝试实现3.2.1的分区回收功能。 3、根据例程,尝试实现3.2.2的分页系统功能 4、至少完成上述三项实验内容中的一个。 5、自行设定内存总空间,大小单位为KB,分页管理需要设定每个页的大小。 6、随机设置当前内存分配状态。 7、自行设计作业队列,队列中至少要有5个作业,设定各个作业空间大小,大小要适 中。 8、输出结果要尽量详细清晰,如果输出内容比较多,可以考虑把输出结果保存到文件 中,通过文件来查看。 9、程序代码要尽量加入注释,提高程序的清晰度与可读性。 10、在实验报告中,一方面可以对实验结果进行分析,一方面可以对两种分配方式 进行比较,分析它们的优劣。

实验过程及内容: 循环首次适应算法: 关键源代码: 1.MEM * temp=NULL;//声明一个MEM的指针,用于保留循环的开始位置2.void init() //在初始化函数init()最后加一个语句,用于 { //指针temp的初始化,因为它开始也要指向空 ……… //链的起始 temp = empty; } 3.实现关键函数 void mem_alloc_loop(MEM *pjob) { MEM * pr; //循环首次适应算法 pr = temp; while (pr != NULL) { if (pr->length > pjob->length) { pjob->head = pr->head; //直接把作业数据块插入已分配队列 alloc_insert(pjob);//插入作业数据块到已分配队列 //产生碎片,需要修改被分配空闲区的参数 //产生小碎片,pr指向它 pr->head = pr->head + pjob->length; pr->length = pr->length - pjob->length; temp=pr->link;//指向分配后的下一个指针 printf("!!!!!%s分配成功!!!!!\n", pjob->name); break; } if (pr->length == pjob->length) //刚好满足 { pjob->head = pr->head; //直接把作业数据块插入已分配队列 temp=pr->link;//指向分配后的下一个指针 alloc_insert(pjob); empty_remove(pr); //从空闲队列中删除该空闲区 printf("!!!!!%s分配成功!!!!!\n", pjob->name); break; } //空闲块太小,则指向下一个空闲块。 if (pr->length < pjob->length) { pr = pr->link; } } if(pr==NULL) { pr=empty;

电子科技大学数字无线电课后习题答案

作业 1:FM 对讲机中接收机的设计 系统参数:射频频率: 433MHz
信号带宽:15KHz (频偏 7.5KHz ,音频带宽 3.4KHz ) 调制方式:FM 要求:1. 给出一个可实现的系统结构 2. 设计系统各级的主要参数(如滤波器、振荡器等) 3. 画出各级的频谱结构
答案: 1. 二次变频超外差式接收机系统:
f0 433MHz B 20MHz
f IF1
49.5MHz
f0 49.5MHz B 100KHz
fIF2 450KHz
f0 450KHz B 15KHz
fLO1 383.5MHz 或 482.5MHz
fLO2 48.05MHz 或 49.95MHz
2.
15KHz
433
f (MHz)
334 383.5 433 482.5 532 f (MHz)

47.5 48.05 49.5 49.95 50.4 f (MHz)
450
f (KHz)

1.根据下图所示的数字基带接收机电路和 A 点给定的信号频谱, 画出图中 B、C、D、E、F 点的信号频谱。
cos0t
e j0t
e 2
j0t
A
sin 0t
e
j0t
e 2j
j0t
cosot
LPF
LPF
-sinot
zBI(t)
zBI(n)
B
C zBQ(t)
A/D
D
DSP
E
A/D
zBQ(n)
fs=2.5Bs
zB(n)= zBI(n) +j zBQ(n)
F
A点信号频谱:
X(f)
1
Bs
0.5
f0 Bs f0
0
f0 f0 Bs f (Hz)
答案:
B点信号频谱: 经LPF滤除
2 f0
ZBI ( f ) 1 0.5
Bs 0 Bs
经LPF滤除
2 f0 f (Hz)
C点信号频谱:
j ZBQ ( f ) 1
0.5
Bs
0 Bs
f (Hz)

电子科技大学模拟电路考试题及答案

………密………封………线………以………内………答………题………无………效…… 电子科技大学 二零零七至二零零八学年第一学期期末考试 模拟电路基础课程考试题A 卷(120 分钟)考试形式:开卷课程成绩构成:平时10 分,期中30 分,实验0 分,期末60 分 一(20分)、问答题 1.(4分)一般地,基本的BJT共射放大器、共基放大器和共集放大器的带宽哪个最大?哪个最小? 2.(4分)在集成运算放大器中,为什么输出级常用射极跟随器?为什么常用射极跟随器做缓冲级? 3.(4分)电流源的最重要的两个参数是什么?其中哪个参数决定了电流源在集成电路中常用做有源负载?在集成电路中采用有源负载有什么好处? 4.(4分)集成运算放大器为什么常采用差动放大器作为输入级? 5.(4分)在线性运算电路中,集成运算放大器为什么常连接成负反馈的形式?

………密………封………线………以………内………答………题………无………效…… 二(10分)、电路如图1所示。已知电阻R S=0,r be=1kΩ,R1∥R2>>r be。 1.若要使下转折频率为10Hz,求电容C的值。 2.若R S≠0,仍保持下转折频率不变,电容C的值应该增加还是减小? 图1 三(10分)、电路如图2所示。已知差模电压增益为10。A点电压V A=-4V,硅三极管Q1和Q2的集电极电压V C1=V C2=6V,R C=10 kΩ。求电阻R E和R G。 图2

………密………封………线………以………内………答………题………无………效…… 四(10分)、电路如图3所示。已知三极管的β=50,r be=1.1kΩ,R1=150kΩ,R2=47kΩ,R3=10kΩ,R4=47kΩ,R5=33kΩ,R6=4.7kΩ,R7=4.7kΩ,R8=100Ω。 1.判断反馈类型; 2.画出A电路和B电路; 3.求反馈系数B; 4.若A电路的电压增益A v=835,计算A vf,R of和R if。 图3

数字集成电路知识点整理

Digital IC:数字集成电路是将元器件和连线集成于同一半导体芯片上而制成的数字逻辑电路或系统 第一章引论 1、数字IC芯片制造步骤 设计:前端设计(行为设计、体系结构设计、结构设计)、后端设计(逻辑设计、电路设计、版图设计) 制版:根据版图制作加工用的光刻版 制造:划片:将圆片切割成一个一个的管芯(划片槽) 封装:用金丝把管芯的压焊块(pad)与管壳的引脚相连 测试:测试芯片的工作情况 2、数字IC的设计方法 分层设计思想:每个层次都由下一个层次的若干个模块组成,自顶向下每个层次、每个模块分别进行建模与验证 SoC设计方法:IP模块(硬核(Hardcore)、软核(Softcore)、固核(Firmcore))与设计复用Foundry(代工)、Fabless(芯片设计)、Chipless(IP设计)“三足鼎立”——SoC发展的模式 3、数字IC的质量评价标准(重点:成本、延时、功耗,还有能量啦可靠性啦驱动能力啦之类的) NRE (Non-Recurrent Engineering) 成本 设计时间和投入,掩膜生产,样品生产 一次性成本 Recurrent 成本 工艺制造(silicon processing),封装(packaging),测试(test) 正比于产量 一阶RC网路传播延时:正比于此电路下拉电阻和负载电容所形成的时间常数 功耗:emmmm自己算 4、EDA设计流程 IP设计系统设计(SystemC)模块设计(verilog) 综合 版图设计(.ICC) 电路级设计(.v 基本不可读)综合过程中用到的文件类型(都是synopsys): 可以相互转化 .db(不可读).lib(可读) 加了功耗信息

最新深圳大学数字电路试题B参考答案及评分标准

数字电路试题B参考答案及评分标准 、用公式法将下列函数化简为最简与或式(每小题5分,共10分) F^(A AB ABC)(A B C) 二A(A B C) =AB AC F 2 二A B AC B C =AB (A B)C 二AB ABC 二AB C 参考评分说明:每小题完全正确给6分,结果错误但部分正确的,每对一步给一分。 (每小题6分,共12分)、用卡诺图法将下列函数化简为最简或与式 F1(A,B,C^i.l M (0,1,2,5) 八m(3,4,6,7) 0 0 1 0 1 0 1 1 F1(A, B,C)二AC BC F'A, B,C)二AC BC =(A C)(B C) F2(A, B,C,D)八m(0,1,2,3,6,7,11,15)

参考评分说明:每小题结果完全正确给6分,每小题卡诺图正确给3分,结果错误但

部分正确的,每对一步给一分。 三、利用卡诺图法将下列函数化简为最简与或式。(每小题6分,共12分) F, (A, B, C, D) = ABC BCD AD AB CD F;(A,B,C, D)二ABC BCD AD AB CD = ABC BCD AD AB ACD 画F,(A, B,C,D)的卡诺图如下: F,(代B,C,D =AC ABD A BD F,(A, B,C,D =AC ABD ABD F2(A,B,C,D)八m(3,5,6,7,10) 、d 0,1,2,4,8 F2(A, B,C,D) =A BD 参考评分说明:每小题结果正确给6分,每小题卡诺图正确给3分,结果错误但部分 正确的,每对一步给一分。 四、用与非门设计一个四变量的多数表决电路,当输入变量有3个或3个以上为1时输出为1,输入为其它状态时输出为0。( 15分) 解:设A,B,C,D表示输入逻辑变量,丫表示投票结果输出,其真值表如下:

电子科技大学在线考试2019年春计算机应用基础专科

2019年春|计算机应用基础|专科 1. 函数Round(1 2.452,1)计算的结果是() (A) 12 (B) 12.4 (C) 12.5 (D) 12 分值:2 完全正确得分:2 2. 下列关于表格的说法错误的是() (A) 对于不需要的表格可以选中整个表格用“删除表格”命令删除 (B) 可以根据需要绘制指定行列数的表格 (C) Word文档中用空格分隔的文字可以转换成表格 (D) Word文档中只能插入固定行数的表格 分值:2 答题错误得分:0 3. 为了方便用户记忆和使用,采取域名来命名IP地址,下列域名代码表示教育机构的是() (A) GOV (B) ORG (C) EDU (D) COM 分值:2 答题错误得分:0

4. 以下编码技术属于有损压缩的是() (A) 行程编码 (B) 变换编码 (C) 算术编码 (D) 霍夫曼编码 分值:2 完全正确得分:2 5. 下列各类存储器中,断电后其息会丢失的是() (A) ROM (B) RAM (C) 光盘 (D) 硬盘 分值:2 答题错误得分:0 6. 在公式中需要计算一个单元格区域A1,B1,C1,D1,则下列表示该区域方式正确的是() (A) A1,D1 (B) A1:D1 (C) A1!D1 (D) A1+D1 分值:2 答题错误得分:0 7. 能同时显示多幻灯片缩略图的视图是()

(A) 普通视图 (B) 幻灯片浏览视图 (C) 备注页视图 (D) 幻灯片放映视图 分值:2 完全正确得分:2 8. 已知字符‘A’的ASCII码是1000001,则字符‘C’的ASCII值是() (A) 100 (B) 67 (C) 70 (D) 无法计算 分值:2 完全正确得分:2 9. 计算机的特点不包括() (A) 具有网络处理能力 (B) 具有逻辑判断能力 (C) 运算精度高 (D) 运算速度快 分值:2 完全正确得分:2 10. Word中文字格式可以利用“字体”对话框设置,以下格式不能在“字体”对话框中设置的是()

电子科大数字电路,期末试题101102半期考试试卷-答案

电子科技大学二零零九年至二零一零学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟)考试日期2011年4月23日 一二三四五六七八九十总分评卷教师 I. To fill the answers in the “( )” (2’ X 19=38) 1. [1776 ]8 = ( 3FE )16 = ( 1111111110 )2= ( 1000000001 ) Gray . 2. (365)10 = ( 001101100101 )8421BCD=( 001111001011 ) 2421 BCD. 3.Given an 12-bit binary number N. if the integer’s part is 9 bits and the fraction’s part is 3 bits ( N = a8 a7 a6 a5 a4 a3 a2 a1 a0 . a-1 a-2 a-3), then the maximum decimal number it can represent is ( 511.875 ); the smallest non-zero decimal number it can represent is ( 0.125 ). 4. If X’s signed-magnitude representation X SM is(110101)2, then it’s 8-bit two’s complement representation X2’s COMP is( 11101011 ) , and (–X)’s 8-bit complement representation (–X) 2’s COMP is ( 00010101 )2 . 5. If there are 2011 different states, we need at least ( 11 ) bits binary code to represent them. 6.If a positive logic function expression is F=AC’+B’C(D+E),then the negative logic function expression F = ( (A+C’)(B’+(C+DE)) ). 7. A particular Schmitt-trigger inverter has V ILmax = 0.7 V, V IHmin = 2.1 V, V T+= 1.7 V, and V T-= 1.3 V, V OLmax=0.3V, V OHmin=2.7V. Then the DC noise margin in the HIGH state is ( 0.6V ), the hysteresis is ( 0.4V ). 8.The unused CMOS NAND gate input in Fig. 1 should be tied to logic ( 1 ). Fig.1Circuit of problem I-8 9. If number [ A ] two’s-complement =11011001

电子科大数字电路期末试题半期测验

电子科大数字电路期末试题半期测验

————————————————————————————————作者:————————————————————————————————日期:

电子科技大学二零零七至二零零八学年第二学期期中考试 “数字逻辑设计及应用”课程考试题 期中卷(120分钟)考试形式:闭卷 考试日期 2008年4月26日 课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末60 分 一 二 三 四 五 六 七 八 九 十 合计 一、选择填空题(单选、每空2分,共30分) 1-1.与十进制数 (0. 4375 )10 等值的二进制数表达是 ( A ) A. ( 0.0111 ) 2 B. ( 0.1001 ) 2 C. ( 0.0101 ) 2 D. ( 0.01101 ) 2 1-2. 与十六进制数(FD .A )16等值的八进制数是( A )8 A. ( 375.5 )8 B. ( 375.6 )8 C. ( 275.5 )8 D. ( 365.5)8 1-3.与二进制数(11010011) 2 对应的格雷码表达是 ( C ) Gray A. ( 11111010 ) Gray B. (00111010 ) Gray C. ( 10111010 )Gray D. (11111011 ) Gray 1-4.下列数字中与(34.42)8 相同 的是( B ) A.(011010.100101)2 B.(1 C.88)16 C.(27.56)10 D.(54.28)5 1-5.已知[A]补=(10010011),下列表达式中正确的是( C ) A. [–A]反=(01101100) B. [A]反=(10010100) C. [-A]原=(01101101) D. [A]原=(00010011) 1-6.一个十六路数据选择器,其选择控制输入端的数量为( A ) A .4个 B. 6个 C. 8个 D. 3个 1-7.四个逻辑相邻的最小项合并,可以消去( B )个因子。 A. ( 1 ) B. ( 2 ) C. ( 3 ) D.( 4 ) 1-8.设A 补=(1001),B 补=(1110),C 补=(0010),在下列4种补码符号数的运算中,最不可能产生溢出的是 ( D ) A. [A-C]补 B. [B-C]补 C. [A+B]补 D. [B+C]补 1-9.能够实现“线与”的CMOS 门电路叫( D ) A. ( 与门 ) B. ( 或门 ) C. (集电极开路门) D. (漏极开路门) 1-10.CMOS 三输入或非门的实现需要( C )个晶体管。 A. ( 2 ) B. ( 4 ) C. ( 6 ) D. ( 8 ) 1-11.三态门的三个输出状态分别为:逻辑“1”、逻辑“0”和( C ) A. (短路) B. ( 5V ) C. (高阻) D. ( 0.3V ) 1-12.与()x y xz ''+等价的逻辑关系为( D ) A. XYZ B. XY ’+XZ ’ C. XY ’+X ’Z ’ D. XY ’Z 1-13.逻辑式 (),,2,3,4,5A B C ∏ 等价的标准和表达式为( B )

深圳大学课程试卷标准格式-数字电路参考答案(2011B)

深圳大学期末考试试卷 开/闭卷闭卷A/B卷B卷课程编号 2213990401~ 2213990408 课程名称数字电路学分 3.5 命题人(签字) 审题人(签字) 年月日 3分,共15分) 1. (406)10=(010********* )8421BCD 2.) ( ), (A A A A A A= ⊕ = ⊕ 3. 逻辑函数D C B A F+ =,其对偶式为( ) )( (D C B A F+ + = ' ) 4. C B AB C B A F+ = ) , , (的标准或与表达式为( )4,3,2,0( M ∏ ) 5. JK主从触发器的特性方程为(n n n Q K Q J Q+ = +1) (每小题5分,共10分) 1)(2) C B A Y C B A AB Y ⊕ ⊕ = ⊕ + = 2 1 ) ( B A B A F+ =

三、用卡诺图化简逻辑函数,要求在卡诺图上画出卡诺圈。(每小题5分,共10分) (1) F (A,B,C,D )=∑m (0,2,5,7,8,10,14 ,15) (2)∑∑+=)15,14,13,12,11,10()8,4,3,2,0(),,,(d m D C B A F 答案: (1)F (A,B,C,D )=∑m (0,1,2,,5,6,7,8,10,11,12,13,15)=BD D B + (2)∑∑+=)15,14,13,12,11,10()8,4,3,2,0(),,,(d m D C B A F =C B D C + 参考答案:用电设备: 用A 、B 和C 分别表示三台用电设备 发电机组: 用Y 表示10kW 发电机、用Z 表示20kW 发电机 用 0表示设备不工作、用1表示设备工作 真值表如下 四、某厂有10kW 和20kW 两台发电机组和同为10kW 三台用电设备。已知三台用电设备可 能部分工作或都不工作,但不可能三台同时工作。试用与非门设计一个供电控制电路,使电力负荷达到最佳匹配。要求列出真值表,画出逻辑电路图。允许反变量输入。(15分)

深圳大学 实验报告数字逻辑数据选择器

深圳大学实验报告 课程名称:数字逻辑与数字系统 实验项目名称:数据选择器 学院:计算机与软件学院 专业: 指导教师:雷海军 报告人:林庆遂学号:2011150026 班级:1班实验时间:2012-11-09 实验报告提交时间:2012-11-13 教务处制

一、实验要求 (1)画出所设计的实验电路; (2)自拟表格,并记录静态测试的结果。 二:实验仪器及材料: 1.RXS—1B数字电路实验箱 2.器件 74LS00 四2输入与非门 1片 74LS153 双4选1数据选择器 1片 三、实验任务: 任务一:74LS153的功能测试 将74LS153插入实验系统的IC空插座上。按图接线,把数据输入端1D3、1D2、1D1、1D0,控制输入端A1、A0和使能端1ST接至数字电路实验箱的任 意7个逻辑电平开关,输出1Y接至实验箱电平显示器的任意LED,设计表中的输入状态并将测试结果填入表中。 图1、74LS153功能测试的接线图 任务二:用74LS153设计电机控制电路 某工厂有三个车间和一个自备的电站,站内有两台发电机X和Y。Y的发电能力是X的两倍。如果一个车间开工,启动X就能满足要求;如果两个车间开工,启动Y就能满足;如果三个车间同时开工,则X和Y都应启动。 设计控制发电机X和Y启动逻辑电路。 (1)设计方法提示。设三个车间为A、B、C,开工为“1”,停工为“0”;

发电机X和Y启动为“1”,停止为“0”。可按题意列出A、B、C和X、Y 之间的关系真值表,然后经化简求出X和Y与变量A、B、C的函数表达式。 要求用 74LS153及必要的与非门来实现。 (2)实验方法提示。静态测试方法的输入为固定逻辑电平1和0信号,输入信号的改变由实验者来控制。这时输出状态变化极慢,人眼可观察到。 此方法是最基本数字电路功能测试方法。 先将A、B、C端分别接到实验的任意三个逻辑电平开关,再将输出端X 和Y分别接至实验箱任意两个LED。然后操纵三个逻辑开关(代表车间开工情况)观察两只指示灯的发光情况,最后根据测试结果验证所设计的电路是否满足任务要求。 四、实验结果与数据分析: 任务一: 表1. 74LS153功能表 任务二: 对于X 由表可得:D0=C,D1=C,D2=C,D3=C 对于Y

相关主题
文本预览
相关文档 最新文档