当前位置:文档之家› USB识别及阻抗匹配(二类参照)

USB识别及阻抗匹配(二类参照)

USB识别及阻抗匹配(二类参照)
USB识别及阻抗匹配(二类参照)

USB识别及阻抗匹配

2016/11/22

修改记录:

修订号作者日期简要说明

阻抗匹配基本概念以与高频阻抗匹配

英文名称:impedance matching 基本概念 信号传输过程中负载阻抗和信源内阻抗之间的特定配合关系。一件器材的输出阻抗和所连接的负载阻抗之间所应满足的某种关系,以免接上负载后对器材本身的工作状态产生明显的影响。对电子设备互连来说,例如信号源连放大器,前级连后级,只要后一级的输入阻抗大于前一级的输出阻抗5-10倍以上,就可认为阻抗匹配良好;对于放大器连接音箱来说,电子管机应选用与其输出端标称阻抗相等或接近的音箱,而晶体管放大器则无此限制,可以接任何阻抗的音箱。 匹配条件 ①负载阻抗等于信源内阻抗,即它们的模与辐角分别相等,这时在负载阻抗上可以得到无失真的电压传输。 ②负载阻抗等于信源内阻抗的共轭值,即它们的模相等而辐角之和为零。这时在负载阻抗上可以得到最大功率。这种匹配条件称为共轭匹配。如果信源内阻抗和负载阻抗均为纯阻性,则两种匹配条件是等同的。 阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,得到最大功率输出的一种工作状态。对于不同特性的电路,匹配条件是不一样的。在纯电阻电路中,当负载电阻等于激励源内阻时,则输出功率为最大,这种工作状态称为匹配,否则称为失配。 当激励源内阻抗和负载阻抗含有电抗成份时,为使负载得到最大功率,负载阻抗与内阻必须满足共扼关系,即电阻成份相等,电抗成份绝对值相等而符号相反。这种匹配条件称为共扼匹配。 阻抗匹配(Impedance matching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。史密夫图表上。电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代表实数电阻的圆圈走动。如果把电容或电感接地,首先图表上的点会以图中心旋转180度,然后才沿电阻圈走动,再沿中心旋转180度。重覆以上方法直至电阻值变成1,即可直接把阻抗力变为零完成匹配。 共轭匹配 在信号源给定的情况下,输出功率取决于负载电阻与信号源内阻之比K,当两者相等,即K=1时,输出功率最大。然而阻抗匹配的概念可以推广到交流电路,当负载阻抗与信号源阻抗共轭时,能够实现功率的最大传输,如果负载阻抗不满足共轭匹配的条件,就要在负载和信号源之间加一个阻抗变换网络,将负载阻抗变换为信号源阻抗的共轭,实现阻抗匹配。 匹配分类 大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuit matching),另一种则是调整传输线的波长(transmission line matching)。 要匹配一组线路,首先把负载点的阻抗值除以传输线的特性阻抗值来归一化,然后把数值划在史密夫图表上。 1. 改变阻抗力 把电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代

详解Polar Si 软件计算阻抗

一,首先给大家介绍一下Polar软件,Polar是专业计算阻抗的软件,其版本包 括:Si6000,Si8000,及Si9000. 二,其次给大家介绍常见的几种阻抗模型:特性阻抗,差分阻抗,共面性阻抗. 1.外层特性阻抗模型: 2.内层特性阻抗模型: 3.外层差分阻抗模型: 4.内层差分阻抗模型: 5.共面性阻抗模型:包括(1)外层共面特性阻抗,(2)内层共面特性阻抗,(3)外层共面差分阻抗,(4)内层共面差分阻抗. 三,再次给大家介绍一下芯板(即Core)及半固化片(即PP), 每个多层板都是由芯板和半固化片通过压合而成的,普通的FR-4板材一般有:生益,建滔,联茂等板材供应商.生益FR-4的芯板根据板厚来划分 有:0.10MM ,0.15MM,,0.2MM ,,0.25MM.0.3MM,0.4MM,0.5MM等,包括有H/HOZ,1/1OZ,等这里有一点需要大家特别注意:含两位小数的板厚是指不含铜的厚度,只有一位小数指包括铜的总厚度,例如:0.10MM 1/1OZ的芯板,其0.10MM是指介质的厚度,其总厚度应为 0.10MM+0.035+0.035MM=0.17MM,再如:0.15MM 1/1OZ的芯板,其总厚度 是:0.15MM+0.035MM+0.035MM=0.22MM,而0.2MM 1/1OZ的芯板,其总厚度就是0.2MM,它的介质厚度应为:0.2MM-0.035MM-0.035MM=0.13MM. 半固化片(即PP),一般包括:106,1080,2116,7628等,其厚度为:106为 0.04MM,1080为0.06MM,2116为0.11MM,7628为0.19MM. 当我们计算层叠结构时候通常需要把几张PP叠在一起,例如:2116+106,其厚度为0.15MM,即6MIL;1080*2+7628,其厚度为0.31MM,即12.2MIL等.但需注意以下几点:1,一般不允许4张或4张以上PP叠放在一起,因为压合时容易产生滑板现象.2,7628的PP一般不允许放在外层,因为7628表面比较粗糙,会影响板子的外观.3,另外3张1080也不允许放在外层,因为压合时也容易产生滑板现象. 后续我会把一些常用的芯板以及各种组合的PP厚度汇总给大家,以便学习用Polar软件计算阻抗及层叠结构时使用! 四, 怎样使用Polar Si9000软件计算阻抗: 首先应知道是特性阻抗还是差分阻抗,具体阻抗线在哪些信号层上,阻抗线的参考面是哪些层?其次根据文件选择正确的阻抗模型来计算阻抗,最后通过调整各层间的介质厚度,或者调整阻抗线的线宽及间距来满足阻抗及板厚的要求! 五,举例说明怎样使用Polar Si9000计算阻抗及设计层叠结构: 1.四层板板厚1.6MM,外层信号线要求控制50欧姆特性阻抗和100欧姆差分阻抗.其设计结构详见:4层板1.6MM阻抗设计.jpg,其中H1代表的是信号层与参考层之间的介质厚度,即L1与L2之间的厚度为3.2MIL,Er1为板材的介电常数,FR-4通常为4.2-4.6,W1称为下线宽,W2称为上线宽,一般认为W1=W+0.5MIL,W2=W-0.5MIL,S1(注意S1<2W)为两根差分线之间的间距(指线边缘与线边缘之间距离),T1信号层的成品铜厚,外层1OZ=1.4MIL,而内层考虑的蚀刻的因素,我们通常认为内层1OZ=1.2MIL,而0.5OZ=0.6MIL。Zdiff为阻抗值。Calculate为计算按钮,各因素是可以互相推算的,例如我们要控制50欧姆的阻抗,线宽为

欧阻抗天线设计

两层板(双面板)如何控制50欧特性阻抗的设计技巧 我们都知道,在射频电路的设计过程中,走线保持50欧姆的特性阻抗是一件很重要的事情,尤其是在Wi-Fi产品的射频电路设计过程中,由于工作频率很高(2.4GHz或者5.8GHz),特性阻抗的控制就显得更加重要了。如果特性阻抗没有很好的控制在50欧姆,那么将会给射频工程师的工作带来很大的麻烦。 什么是特性阻抗? 是指当导体中有电子”讯号”波形之传播时,其电压对电流的比值称为”阻抗Impedance”。由于交流电路中或在高频情况下,原已混杂有其它因素(如容抗、感抗等)的”Resistance”,已不再只是简单直流电的”欧姆电阻”(OhmicResistance),故在电路中不宜再称为”电阻”,而应改称为”阻抗”。不过到了真正用到”Impedance阻抗”的交流电情况时,免不了会造成混淆,为了有所区别起见,只好将电子讯号者称为”特性阻抗”。电路板线路中的讯号传播时,影响其”特性阻抗”的因素有线路的截面积,线路与接地层之间绝绿材质的厚度,以及其介质常数等三项。目前已有许多高频高传输速度的板子,已要求”特性阻抗”须控制在某一范围之内,则板子在制造过程中,必须认真考虑上述三项重要的参数以及其它配合的条件。 两层板如何有效的控制特性阻抗? 在四层板或者六层板的时候,我们一般会在顶层(top)走射频的线,然后再第二层会是完整的地平面,这样顶层和第二层的之间的电介质是很薄的,顶层的线不用很宽就可以满足50欧姆的特性阻抗(在其他情况相同的情况下,走线越宽,特性阻抗越小)。 但是,在两层板的情况下,就不一样了。两层板时,为了保证电路板的强度,我们不可能用很薄的电路板去做,这时,顶层和底层(参考面)之间的间距就会很大,如果还是用原来的办法控制50欧姆的特性阻抗,那么顶层的走线必须很宽。例如我们假设板子的厚度是

PCB阻抗值因素与计算方法

PCB阻抗设计及计算简介

特性阻抗的定义 ?何谓特性阻抗(Characteristic Impedance ,Z0) ?电子设备传输信号线中,其高频信号在传输线中传播时所遇到的阻力称之为特性阻抗;包括阻抗、容抗、感抗等,已不再只是简单直流电的“欧姆电阻”。 ?阻抗在显示电子电路,元件和元件材料的特色上是最重要的参数.阻抗(Z)一般定义为:一装置或电路在提供某特定频率的交流电(AC)时所遭遇的总阻力. ?简单的说,在具有电阻、电感和电容的电路里,对交流电所起的阻碍作用叫做阻抗。

设计阻抗的目的 ?随着信号传送速度迅猛的提高和高频电路的广泛应用,对印刷电路板也提出了更高的要求。印刷电路板提供的电路性能必须能够使信号在传输过程中不发生反射现象,信号保持完整,降低传输损耗,起到匹配阻抗的作用,这样才能得到完整、可靠、精确、无干扰、噪音的传输信号。?阻抗匹配在高频设计中是很重要的,阻抗匹配与否关系到信号的质量优劣。而阻抗匹配的目的主要在于传输线上所有高频的微波信号皆能到达负载点,不会有信号反射回源点。

?因此,在有高频信号传输的PCB板中,特性阻抗的控制是尤为重要的。 ?当选定板材类型和完成高频线路或高速数字线路的PCB 设计之后,则特性阻抗值已确定,但是真正要做到预计的特性阻抗或实际控制在预计的特性阻抗值的围,只有通过PCB生产加工过程的管理与控制才能达到。

?从PCB制造的角度来讲,影响阻抗和关键因素主要有: –线宽(w) –线距(s)、 –线厚(t)、 –介质厚度(h) –介质常数(Dk) εr相对电容率(原俗称Dk介质常数),白容生对此有研究和专门诠释。 注:其实阻焊也对阻抗有影响,只是由于阻焊层贴在介质上,导致介电常数增大,将此归于介电常数的影响,阻抗值会相 应减少4%

SI9000各阻抗计算说明

阻抗培训 1.外层单端:Coated Microstrip 1B H1:介质厚度(PP片或者板材,不包括铜厚) Er1:PP片的介电常数(板材为:4.5 P片4.2) W1:阻抗线上线宽(客户要求的线宽) W2:阻抗线下线宽(W2=W1-0.5MIL) T1:成品铜厚 C1:基材的绿油厚度(我司按0.8MIL) C2:铜皮或走线上的绿油厚度(0.5MIL) Cer:绿油的介电常数(我司按3.3MIL) Zo:由上面的参数计算出来的理论阻值

2.外层差分:Edge-Coupled Coated Microstrip 1B H1:介质厚度(PP片或者板材,不包括铜厚) Er1:PP片的介电常数(板材为:4.5 P片4.2) W1:阻抗线上线宽(客户要求的线宽) W2:阻抗线下线宽(W2=W1-0.5MIL) S1:阻抗线间距(客户原稿) T1:成品铜厚 C1:基材的绿油厚度(我司按0.8MIL) C2:铜皮或走线上的绿油厚度(0.5MIL) C3:基材上面的绿油厚度(0.50MIL) Cer:绿油的介电常数(我司按3.3MIL)

3.内层单端:Offset Stripline 1B1A H1:介质厚度(PP片或者光板,不包括铜厚) Er1:H1厚度PP片的介电常数(P片4.2MIL) H2:介质厚度(PP片或者光板,不包括铜厚) Er2:H2厚度PP片的介电常数(P片4.2MIL) W1:阻抗线上线宽(客户要求的线宽) W2:阻抗线下线宽(W2=W1-0.5MIL) T1:成品铜厚 Zo:由上面的参数计算出来的理论阻值

4.内层差分:Edge-Couled Offset Stripline 1B1A H1:介质厚度(PP片或者光板,不包括铜厚) Er1:H1厚度PP片的介电常数(P片4.2MIL) H2:介质厚度(PP片或者光板,不包括铜厚) Er2:H2厚度PP片的介电常数(P片4.2MIL) W1:阻抗线上线宽(客户要求的线宽) W2:阻抗线下线宽(W2=W1-0.5MIL) S1:客户要求的线距 T1:成品铜厚 Zo:由上面的参数计算出来的理论阻值

在理解阻抗匹配前,先要搞明白输入阻抗和输出阻抗

在理解阻抗匹配前,先要搞明白输入阻抗和输出阻抗 阻抗匹配(impedance matching)是指信号传输过程中负载阻抗和信源内阻抗之间的特定配合关系。一件器材的输出阻抗和所连接的负载阻抗之间所应满足的某种关系,以免接上负载后对器材本身的工作状态产生明显的影响。对于低频电路和高频电路,阻抗匹配有很大的不同。 在理解阻抗匹配前,先要搞明白输入阻抗和输出阻抗。 一、输入阻抗 输入阻抗是指一个电路输入端的等效阻抗。在输入端上加上一个电压源U,测量输入端的电流I,则输入阻抗Rin就是U/I。你可以把输入端想象成一个电阻的两端,这个电阻的阻值,就是输入阻抗。 输入阻抗跟一个普通的电抗元件没什么两样,它反映了对电流阻碍作用的大小。对于电压驱动的电路,输入阻抗越大,则对电压源的负载就越轻,因而就越容易驱动,也不会对信号源有影响;而对于电流驱动型的电路,输入阻抗越小,则对电流源的负载就越轻。因此,我们可以这样认为:如果是用电压源来驱动的,则输入阻抗越大越好;如果是用电流源来驱动的,则阻抗越小越好(注:只适合于低频电路,在高频电路中,还要考虑阻抗匹配问题),另外如果要获取最大输出功率时,也要考虑阻抗匹配问题。 二、输出阻抗 无论信号源或放大器还有电源,都有输出阻抗的问题。输出阻抗就是一个信号源的内阻。本来,对于一个理想的电压源(包括电源),内阻应该为0,或理想电流源的阻抗应当为无穷大。但现实中的电压源,则不能做到这一点。我们常用一个理想电压源串联一个电阻r 的方式来等效一个实际的电压源。这个跟理想电压源串联的电阻r,就是(信号源/放大器输出/电源)内阻了。 当这个电压源给负载供电时,就会有电流I 从这个负载上流过,并在这个电阻上产生I ×r 的电压降。这将导致电源输出电压的下降,从而限制了最大输出功率(关于为什么会

PCB阻抗计算方法

阻抗计算说明 Rev0.0 heroedit@https://www.doczj.com/doc/892854312.html, z给初学者的 一直有很多人问我阻抗怎么计算的. 人家问多了,我想给大家整理个材料,于己于人都是个方便.如果大家还有什么问题或者文档有什么错误,欢迎讨论与指教! 在计算阻抗之前,我想很有必要理解这儿阻抗的意义 z传输线阻抗的由来以及意义 传输线阻抗是从电报方程推导出来(具体可以查询微波理论) 如下图,其为平行双导线的分布参数等效电路: 从此图可以推导出电报方程 取传输线上的电压电流的正弦形式 得 推出通解

定义出特性阻抗 无耗线下r=0, g=0得 注意,此特性阻抗和波阻抗的概念上的差异(具体查看平面波的波阻抗定义) ε μ=EH Z 特性阻抗与波阻抗之间关系可从 此关系式推出. Ok,理解特性阻抗理论上是怎么回事情,看看实际上的意义,当电压电流在传输线传播的时候,如果特性阻抗不一致所求出的电报方程的解不一致,就造成所谓的反射现象等等.在信号完整性领域里,比如反射,串扰,电源平面切割等问题都可以归类为阻抗不连续问题,因此匹配的重要性在此展现出来. z 叠层(stackup)的定义 我们来看如下一种stackup,主板常用的8层板(4层power/ground 以及4层走线层,sggssggs,分别定义为L1, L2…L8)因此要计算的阻抗为 L1,L4,L5,L8 下面熟悉下在叠层里面的一些基本概念,和厂家打交道经常会使用的 Oz 的概念 Oz 本来是重量的单位Oz(盎司 )=28.3 g(克) 在叠层里面是这么定义的,在一平方英尺的面积上铺一盎司的铜的厚度为1Oz, 对

输入阻抗、输出阻抗、阻抗匹配分析_.

输入阻抗、输出阻抗、阻抗匹配分析 输入阻抗 四端网络、传输线、电子电路等的输入端口所呈现的阻抗。实质上是个等效阻抗。只有确定了输入阻抗,才能进行阻抗匹配,从信号源、传感器等获取输入信号。阻抗是电路或设备对交流电流的阻力,输入阻抗是在入口处测得的阻抗。高输入阻抗能够减小电路连接时信号的变化,因而也是最理想的。在给定电压下最小的阻抗就是最小输入阻抗。作为输入电流的替代或补充,它确定输入功率要求。 天线的输入阻抗定义为输入端电压和电流之比。其值表征了天线与发射机或接收机的匹配状况,体现了辐射波与导行波之间能量转换的好坏。 输出阻抗 阻抗是电路或设备对交流电流的阻力,输出阻抗是在出口处测得的阻抗。阻抗越小,驱动更大负载的能力就越高。 输入阻抗和输出阻抗在很多地方都用到,非常重要。 首先,输入阻抗和输出阻抗是相对的,我们先要明白阻抗的意思。 阻抗,简单的说就是阻碍作用,甚至可以说就是电阻,即一种另一层意思上的等效电阻。 引入输入阻抗和输出阻抗这两个词,最大的目的是在设计电路中,要提高效率,即要达到阻抗匹配,达到最佳效果。 有了输入输出阻抗这两个词,还可以方便两个电路独立的分开来设计。当A电路中输入阻抗和B电路的输出阻抗相同(或者在一定范围时,两个电路就可不作任何更改,直接组合成一个更复杂的电路(或者系统。

由上也可以得出:输入阻抗和输出阻抗实际上就是等效电阻,单位自然就是欧姆了。 一、输入阻抗 输入阻抗是指一个电路输入端的等效阻抗。在输入端上加上一个电压源U,测量输入端的电流I,则输入阻抗Rin就是U/I。你可以把输入端想象成一个电阻的两端,这个电阻的阻值,就是输入阻抗。 输入阻抗跟一个普通的电抗元件没什么两样,它反映了对电流阻碍作用的大小。对于电压驱动的电路,输入阻抗越大,则对电压源的负载就越轻,因而就越容易驱动,也不会对 信号源有影响;而对于电流驱动型的电路,输入阻抗越小,则对电流源的负载就越轻。因此,我们可以这样认为:如果是用电压源来驱动的,则输入阻抗越大越好;如果是用电流源来驱动的,则阻抗越小越好(注:只适合于低频电路,在高频电路中,还要考虑阻抗匹配问题。另外如果要获取最大输出功率时,也要考虑阻抗匹配问题 二、输出阻抗 无论信号源或放大器还有电源,都有输出阻抗的问题。输出阻抗就是一个信号源的内阻。本来,对于一个理想的电压源(包括电源,内阻应该为0,或理想电流源的阻抗应当为无穷大。输出阻抗在电路设计最特别需要注意 但现实中的电压源,则不能做到这一点。我们常用一个理想电压源串联一个电阻r的方式来等效一个实际的电压源。这个跟理想电压源串联的电阻r,就是(信号源/放大器输出/电源的内阻了。当这个电压源给负载供电时,就会有电流I从这个负载上流过,并在这个电阻上产生I×r的电压降。这将导致电源输出电压的下降,从而限制了最大输出功率(关于为什么会限制最大输出功率,请看后面的“阻抗匹配”一问。同样的,一个理想的电流源,输出阻抗应该是无穷大,但实际的电路是不可能的 三、阻抗匹配

射频阻抗匹配与史密斯_Smith_圆图:基本原理详解

阻抗匹配与史密斯(Smith)圆图:基本原理
在处理 RF 系统的实际应用问题时,总会遇到一些非常困难的工作,对各部分级联电路的不同阻抗进行匹配就是其中之一。一般情况下, 需要进行匹配的电路包括天线与低噪声放大器(LNA)之间的匹配、 功率放大器输出(RFOUT)与天线之间的匹配、 LNA/VCO 输出与混频器输入 之间的匹配。匹配的目的是为了保证信号或能量有效地从“信号源”传送到“负载”。
在高频端,寄生元件(比如连线上的电感、板层之间的电容和导体的电阻)对匹配网络具有明显的、不可预知的影响。频率在数十兆赫兹 以上时,理论计算和仿真已经远远不能满足要求,为了得到适当的最终结果,还必须考虑在实验室中进行的 RF 测试、并进行适当调谐。 需要用计算值确定电路的结构类型和相应的目标元件值。
有很多种阻抗匹配的方法,包括
?
计算机仿真: 由于这类软件是为不同功能设计的而不只是用于阻抗匹配,所以使用起来比较复杂。设计者必须熟悉用正确的 格式输入众多的数据。设计人员还需要具有从大量的输出结果中找到有用数据的技能。另外,除非计算机是专门为这个用途 制造的,否则电路仿真软件不可能预装在计算机上。
? ? ?
手工计算: 这是一种极其繁琐的方法,因为需要用到较长(“几公里”)的计算公式、并且被处理的数据多为复数。 经验: 只有在 RF 领域工作过多年的人才能使用这种方法。总之,它只适合于资深的专家。 史密斯圆图:本文要重点讨论的内容。
本文的主要目的是复习史密斯圆图的结构和背景知识,并且总结它在实际中的应用方法。讨论的主题包括参数的实际范例,比如找出匹 配网络元件的数值。当然,史密斯圆图不仅能够为我们找出最大功率传输的匹配网络,还能帮助设计者优化噪声系数,确定品质因数的 影响以及进行稳定性分析。
图 1. 阻抗和史密斯圆图基础
基础知识
在介绍史密斯圆图的使用之前,最好回顾一下 RF 环境下(大于 100MHz) IC 连线的电磁波传播现象。这对 RS-485 传输线、PA 和天线之间 的连接、LNA 和下变频器/混频器之间的连接等应用都是有效的。

阻抗匹配

天线的输入阻抗与天线的几何形状、尺寸、馈电点位置、工作波长和周围环境等因素有关。研究天线阻抗的主要目的 为实现天线和馈线间的匹配。欲使发射天线与馈线相匹配,天线的输入阻抗应该等于馈线的特性阻抗。欲使接收天线与接收机相匹配,天线的输入阻抗应该等于负载阻抗的共轭复数。通常接收机具有实数的阻抗。当天线的阻抗为复数时,需要用匹配网络来除去天线的电抗部分并使它们的电阻部分相等。 阻抗匹配及其作用 终端电阻是为了消除在通信电缆中的信号反射在通信过程中,有两种信号因导致信号反射:阻抗不连续和阻抗不匹配。 阻抗不连续,信号在传输线末端突然遇到电缆阻抗很小甚至没有,信号在这个地方就会引起反射。这种信号反射的原理,与光从一种媒质进入另一种媒质要引起反射是相似的。消除这种反射的方法,就必须在电缆的末端跨接一个与电缆的特性阻抗同样大小的终端电阻,使电缆的阻抗连续。由于信号在电缆上的传输是双向的,因此,在通讯电缆的另一端可跨接一个同样大小的终端电阻。 引起信号反射的另个原因是数据收发器与传输电缆之间的阻抗不匹配。这种原因引起的反射,主要表现在通讯线路处在空闲方式时,整个网络数据混乱。 要减弱反射信号对通讯线路的影响,通常采用噪声抑制和加偏置电阻的方法。在实际应用中,对于比较小的反射信号,为简单方便,经常采用加偏置电阻的方法。 阻抗匹配(Impedance matching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。 大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuit matching),另一种则是调整传输线的波长(transmission line matching)。 要匹配一组线路,首先把负载点的阻抗值,除以传输线的特性阻抗值来归一化,然后把数值划在史密夫图表上。 改变阻抗力 把电容或电感与负载串联起来,即可增加或减少负载的阻抗值,在图表上的点会沿著代表实数电阻的圆圈走动。如果把电容或电感接地,首先图表上的点会以图中心旋转180度,然后才沿电阻圈走动,再沿中心旋转180度。重覆以上方法直至电阻值变成1,即可直接把阻抗力变为零完成匹配。 调整传输线 由负载点至来源点加长传输线,在图表上的圆点会沿著图中心以逆时针方向走动,直至走到电阻值为1的圆圈上,即可加电容或电感把阻抗力调整为零,完成匹配

阻抗匹配与阻抗线线宽设置_1129

一、阻抗匹配概念 定义: 1、指信号源或者传输线跟负载之间的一种合适的搭配方式;阻抗匹配分为低频和高频两种情况讨论。 2、阻抗匹配(Impedance matching)是微波电子学里的一部分,主要用于负载阻抗与激励源内部阻抗互相适配,得到最大功率输出的一种工作状态,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。 我们以下例(软管送水浇花)来感性认识一下阻抗匹配的功用 A、一端于手握处加压使其射出水柱,另一端接在水龙头,。当握管处所施压的力道恰好,而让水柱的射程正确洒落在目标区.如下图所示: B、然而一旦用力过度水注射程太远,不但腾空越过目标浪费水资源。也有可能因强力水压无处宣泄,以致往来源反弹造成软管自龙头上的挣脱(阻抗太高);如下图所示: C、反之,当握处之挤压不足以致射程太近者,则照样得不到想要的结果。(阻抗太低),如下图所示;唯有拿捏恰到好处才能符合实际需求的距离。(阻抗匹配)

二、PCB走线的阻抗匹配与阻抗控制 (1)定义 阻抗匹配是电路学里的重要议题,也是射频微波电路的重点。一般的传输线都是一端接电源,另一端接负载,此负载可能是天线或任何具有等效阻抗ZL的电路。传输线阻抗和负载阻抗达到匹配的定义,简单说就是:Z0=ZL。在阻抗匹配的环境中,负载端是不会反射电波的,换句话说,电磁能量完全被负载吸收。因为传输线的主要功能就是传输能量和传送电子讯号或数字数据,一个阻抗匹配的负载和电路网络,将可确保传输到最终负载的电磁能量值能达到最大量。 (2)PCB走线作阻抗控制的原因 1:针对目前高频高速的要求,及对信号失真状况越来越高的要求,在设计PCB时方波信号在多层板讯号线中,其特性阻抗值必须要和电子元件的内置电子阻抗相匹配,才能保证信号的完整的传输。 2:当特性阻抗值超出公差时,所传讯号的能量将出现反射、散失、衰减或延误等劣化现象,严重时会出现错误讯号。 3:由于元件的电子阻抗越高,其传输速率越快。总之,是为了配合电子元器件的电子阻抗,避免信号传输时失真的现象,所以要控制阻抗。 (3)、决定阻抗控制大小的因素,主要包括以下几个方面: 1、W-----线宽/线与地平面间距 2、H----绝缘介质厚度 3、T------铜厚 4、H1---绿油厚 5、Er-----介电常数 6、参考地平面层 射频信号在多层板传输线(Transmission Line,是由信号线、介质层、及接地层三者所共同组成)中所进行的快速传送;如下图所示: 三、PCB阻抗控制线计算概述 对于常见的FR4 板材的 PCB 板上, 对于微带线,线宽 W 是介质厚度 h的2 倍。对于带状线,线条两侧介质总厚度b 是线宽 W 的两倍(估算法);精确计算公式分别如下所示:

并串联电阻计算公式

串、并联电路中的等效电阻 串、并联电路中的等效电阻 学习目标要求: 1.知道串、并联电路中电流、电压特点。 2.理解串、并联电路的等效电阻。 3.会计算简单串、并联电路中的电流、电压和电阻。 4.理解欧姆定律在串、并联电路中的应用。 5.会运用串、并联电路知识分析解决简单的串、并联电路问题。 中考常考内容: 1.串、并联电路的特点。 2.串联电路的分压作用,并联电路的分流作用。 3.串、并联电路的计算。 知识要点: 1.串联电路的特点 (1)串联电路电流的特点:由于在串联电路中,电流只有 一条路径,因此,各处的电流均相等,即;因此,在对串联电路的分析和计算中,抓住通过各段导体的电流相等这个条件,在不同导体间架起一座桥梁,是解题的一条捷径。

(2)由于各处的电流都相等,根据公式,可以得到 ,在串联电路中,电阻大的导体,它两端的电压也大,电压的分配与导体的电阻成正比,因此,导体串联具有分压作用。串联电路的总电压等于各串联导体两端电压之和,即 。 (3)导体串联,相当于增加了导体的长度,因此,串联导体的总电阻大于任何一个串联导体的电阻,总电阻等于各串联导 体电阻之和,即。如果用个阻值均为的 导体串联,则总电阻。 2.并联电路的特点 (1)并联电路电压的特点:由于在并联电路中,各支路两端分别相接且又分别接入电路中相同的两点之间,所以各支路两 端的电压都相等,即。因此,在电路的分析和计算中,抓住各并联导体两端的电压相同这个条件,在不同导体间架起一座桥梁,是解题的一条捷径。 (2)由于各支路两端的电压都相等,根据公式,可得 到,在并联电路中,电阻大的导体,通过它的电流小,电流的分配与导体的电阻成反比,因此,导体并联具有分流作用。并联电路的总电流等于各支路的电流之和,即 。

怎样理解阻抗匹配,很难得的资料

怎样理解阻抗匹配 阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。阻抗匹配分为低频和高频两种情况讨论。 我们先从直流电压源驱动一个负载入手。由于实际的电压源,总是有内阻的(请参看输出阻抗一问),我们可以把一个实际电压源,等效成一个理想的电压源跟一个电阻r串联的模型。假设负载电阻为R,电源电动势为U,内阻为r,那么我们可以计算出流过电阻R的电流为:I=U/(R+r),可以看出,负载电阻R越小,则输出电流越大。负载R上的电压为:Uo=IR=U/[1+(r/R)],可以看出,负载电阻R 越大,则输出电压Uo越高。再来计算一下电阻R消耗的功率为:P=I2×R=[U/(R+r)]2×R=U2×R/(R2+2×R×r+r2) =U2×R/[(R-r)2+4×R×r] =U2/{[(R-r)2/R]+4×r} 对于一个给定的信号源,其内阻r是固定的,而负载电阻R则是由我们来选择的。注意式中[(R-r)2/R],当R=r时,[(R-r)2/R]可取得最小值0,这时负载电阻R上可获得最大输出功率Pmax=U2/(4×r)。即,当负载电阻跟信号源内阻相等时,负载可获得最大输出功率,这就是我们常说的阻抗匹配之一。对于纯电阻电路,此结论同样适用于低频电路及高频电路。当交流电路中含有容性或感性阻抗时,结论有所改变,就是需要信号源与负载阻抗的的实部相等,虚部互为相反数,这叫做共扼匹配。在低频电路中,我们一般不考虑传输线的

匹配问题,只考虑信号源跟负载之间的情况,因为低频信号的波长相对于传输线来说很长,传输线可以看成是"短线",反射可以不考虑(可以这么理解:因为线短,即使反射回来,跟原信号还是一样的)。从以上分析我们可以得出结论:如果我们需要输出电流大,则选择小的负载R;如果我们需要输出电压大,则选择大的负载R;如果我们需要输出功率最大,则选择跟信号源内阻匹配的电阻R。有时阻抗不匹配还有另外一层意思,例如一些仪器输出端是在特定的负载条件下设计的,如果负载条件改变了,则可能达不到原来的性能,这时我们也会叫做阻抗失配。 在高频电路中,我们还必须考虑反射的问题。当信号的频率很高时,则信号的波长就很短,当波长短得跟传输线长度可以比拟时,反射信号叠加在原信号上将会改变原信号的形状。如果传输线的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射。为什么阻抗不匹配时会产生反射以及特征阻抗的求解方法,牵涉到二阶偏微分方程的求解,在这里我们不细说了,有兴趣的可参看电磁场与微波方面书籍中的传输线理论。传输线的特征阻抗(也叫做特性阻抗)是由传输线的结构以及材料决定的,而与传输线的长度,以及信号的幅度、频率等均无关。 例如,常用的闭路电视同轴电缆特性阻抗为75Ω,而一些射频设备上则常用特征阻抗为50Ω的同轴电缆。另外还有一种常见的传输线是特性阻抗为300Ω的扁平平行线,这在农村使用的电视天线架上

ADS阻抗匹配原理及负载阻抗匹配

功率放大器设计的关键:输出匹配电路的性能 2008-05-15 17:51:20 作者:未知来源:电子设计技术 关键字:功率放大器匹配电路匹配网络s参数串联电阻输出功率Cout耗散功率网络分析仪高Q值对于任何功率放大器(功率放大器)设计,输出匹配电路的性能都是个关键。但是,在设计过程中,有一个问题常常为人们所忽视,那就是输出匹配电路的功率损耗。这些功率损耗出现在匹配网络的电容器、电感器,以及其他耗能元件中。功率损耗会降低功率放大器的工作效率及功率输出能力。 因为输出匹配电路并不是一个50Ω的元件,所以耗散损失与传感器增益有很大的区别。输出匹配的具体电路不同,损耗也不一样。对于设计者而言,即使他没有选择不同技术的余地,在带宽和耗散损失之间,在设计方面仍然可以做很多折衷。 匹配网络是用来实现阻抗变化的,就像是功率从一个系统或子系统传送另一个系统或者子系统,RF设计者们在这上面下了很大的功夫。对于功率放大器,阻抗控制着传送到输出端的功率大小,它的增益,还有它产生的噪声。因此,功率放大器匹配网络的设计是性能达到最优的关键。 损耗有不同的定义,但是这里我们关心的是在匹配网络中,RF功率以热量的形式耗散掉的损耗。这些损耗掉的功率是没有任何用途。依据匹配电路功能的不同,损耗的可接受范围也不同。对功率放大器来讲,输出匹配损耗一直是人们关注的问题,因为这牵涉到很大的功率。效率低不仅会缩短通话时间,而且还会在散热和可靠性方面带来很大的问题。 例如,一个GSM功率放大器工作在3.5V电压时,效率是55%,能够输出34dBm的功率。在输出功率为最大时,功率放大器的电流为1.3A。匹配的损耗在0.5dB到1dB的数量级,这与输出匹配的具体电路有关。在没有耗散损失时,功率放大器的效率为62%到69%。尽管损耗是无法完全避免的,但是这个例子告诉我们,在功率放大器匹配网络中,损耗是首要问题。 耗散损失 现在我们来看一个网络,研究一个匹配网络(图1a)中的耗散损失。电源通过无源匹配网络向无源负载传输功率。在电源和负载阻抗之间没有任何其他的限制。把匹配网络和负载合在一起考虑,电源输出一个固定量的功率Pdel 到这个网络(图1b)。输出功率的一部分以热量的形式耗散在匹配网络中。而其余的则传输到负载。Pdel是传输到匹配网络和负载(图1c)上的总功率,PL是传输到负载的那部分功率。 了解了这两个量,我们就可以知道,实际上到底有多大的一部分功率是作为有用功率从电源传输到了负载,其比例等于PL/Pdel。 这是对功率放大器输出匹配的耗散损失的正确测量,因为它只考虑了实际传输功率以及耗散功率。反射功率没有计算进去。 由此可知,这个比例就等于匹配网络工作时的功率增益GP。而工作时的功率增益完整表达式为: 这里,是负载反射系数,是匹配网络的s参数, 损失就是增益的倒数。因此,耗散损失可以定义为: Ldiss = 1/GP。 对于功率放大器而言,我们为它设计的负载一般是50Ω。通常,我们用来测量s参数的系统阻抗也是50Ω。如果系统阻抗和负载都是50Ω,那么就为0,于是,上面的表达式就可以简化为: 在计算一个匹配网络的耗散损失时,只需要知道它的传输值和反射散射参数的大小,这些可以很容易地从s参数的计算过程中得到,因为网络分析仪通常都会采用线性的方式来显示s参数的值。在评估输入和级间耗散损失时,负载的阻抗不是50Ω,但是上述的规律依然适用。 因为反射和耗散损失很容易混淆,射频工程师有时就会采用错误的方法来计算耗散损失。而最糟糕的方法就是采用未经处理的s21来进行计算。一个典型的匹配网络在1GHz(图2)时,对功率放大器而言,是数值为4+j0Ω的负载阻抗。匹配网络采用的是无损耗元件来进行模拟的,所以在匹配网络中不存在功率的耗散问题。然而,s21却是-6dB,因为在50Ω的源阻抗和4Ω的负载之间存在着巨大的不匹配问题。作为一个无损耗网络,除了一些数字噪音外,模拟的耗散损失为0dB。 在电路的模拟当中,我们可能可以采用s21来求出正确的耗散损失。这一过程包括采用复杂模拟负载线的共轭

阻抗计算公式、polarsi9000(教程)

一直有很多人问我阻抗怎么计算的. 人家问多了,我想给大家整理个材料,于己于人都是个方便.如果大家还有什么问题或者文档有什么错误,欢迎讨论与指教! 在计算阻抗之前,我想很有必要理解这儿阻抗的意义。 传输线阻抗的由来以及意义 传输线阻抗是从电报方程推导出来(具体可以查询微波理论) 如下图,其为平行双导线的分布参数等效电路: 从此图可以推导出电报方程 取传输线上的电压电流的正弦形式 得 推出通解

定义出特性阻抗 无耗线下r=0, g=0 得 注意,此特性阻抗和波阻抗的概念上的差异(具体查看平面波的波阻抗定义) 特性阻抗与波阻抗之间关系可从此关系式推出. Ok,理解特性阻抗理论上是怎么回事情,看看实际上的意义,当电压电流在传输线传播的时候,如果特性阻抗不一致所求出的电报方程的解不一致,就造成所谓的反射现象等等.在信号完整性领域里,比如反射,串扰,电源平面切割等问题都可以归类为阻抗不连续问题,因此匹配的重要性在此展现出来. 叠层(stackup)的定义 我们来看如下一种stackup,主板常用的8 层板(4 层power/ground 以及4 层走线 层,sggssggs,分别定义为L1, L2…L8)因此要计算的阻抗为L1,L4,L5,L8

下面熟悉下在叠层里面的一些基本概念,和厂家打交道经常会使用的 Oz 的概念 Oz 本来是重量的单位Oz(盎司 )=28.3 g(克) 在叠层里面是这么定义的,在一平方英尺的面积上铺一盎司的铜的厚度为1Oz,对应的单位如下 介电常数(DK)的概念 电容器极板间有电介质存在时的电容量Cx 与同样形状和尺寸的真空电容量Co之比为介电常数: ε = Cx/Co = ε'-ε" Prepreg/Core 的概念 pp 是种介质材料,由玻璃纤维和环氧树脂组成,core 其实也是pp 类型介质,只不过他两面都覆有铜箔,而pp 没有. 传输线特性阻抗的计算 首先,我们来看下传输线的基本类型,在计算阻抗的时候通常有如下类型: 微带线和带状线,

什么是天线的驻波比

什么是天线的驻波比? 只有阻抗完全匹配,才能达到最大功率传输。这在高频更重要!发射机、传输电缆(馈线)、天线阻抗都关系到功率的传输。驻波比就是表示馈线与天线匹配情形。 不匹配时,发射机发射的电波将有一部分反射回来,在馈线中产生反射波,反射波到达发射机,最终产生为热量消耗掉。接收时,也会因为不匹配,造成接收信号不好。 如下图,前进波(发射波)与反射波以相反方向进行。 完全匹配,将不产生反射波,这样,在馈线里各点的电压振幅是恒定的,如下图中左部分(a),不匹配时,在馈线里产生下图右方的电压波形,这驻留在馈线里的电压波形就叫做驻波。 驻波比(SWR)的S值的计算公式为下图: 当然还有其它的驻波比计算方法,不过计算结果是一样的。 驻波比越高,表示阻抗越不匹配,业余玩家,做到驻波比小于1.5就算可以了。 最后提醒一点,天线的好坏不能单看驻波比,现在大家如此迷信驻波比的原因很简单,就是因为驻波表好便宜、好买。不要因为天线驻波比很低就觉得一切OK,多研究天线的其它特性(如方向性)才是真正的乐趣。 电压驻波比(VSWR)是射频技术中最常用的参数,用来衡量部件之间的匹配是否良好。测量一下天线系统的驻波比是否接近1:1,如果接近1:1,当然好。但如果不能达到1,会怎样呢?驻波比小到几,天线才算合格? VSWR及标称阻抗 发射机与天线匹配的条件是两者阻抗的电阻分量相同、感抗部分互相抵消。如果发射机的阻抗不同,要求天线的阻抗也不同。在电子管时代,一方面电子管本输出阻抗高,另一方面低阻抗的同轴电缆还没有得到推广,流行的是特性阻抗为几百欧的平行馈线,因此发射机的输出阻抗多为几百欧姆。

而现代商品固态无线电通信机的天线标称阻抗则多为50欧姆,因此产品VSWR表也是按50欧姆设计标度的。 如果你拥有一台输出阻抗为600欧姆的老电台,那就大可不必费心血用50欧姆的VSWR计来修理你的天线,因为那样反而帮倒忙。只要设法调到你的天线电流最大就可以了。 VSWR不是1时,比较VSWR的值没有意义 天线VSWR=1说明天线系统和发信机满足匹配条件,发信机的能量可以最有效地输送到天线上,匹配的情况只有这一种。 而如果VSWR不等于1,譬如说等于4,那么可能性会有很多:天线感性失谐,天线容性失谐,天线谐振但是馈电点不对,等等。在阻抗园图上,每一个VSWR数值都是一个园,拥有无穷多个点。也就是说,VSWR数值相同时,天线系统的状态有很多种可能性,因此两根天线之间仅用VSWR数值来做简单的互相比较没有太严格的意义。 正因为VSWR除了1以外的数值不值得那么精确地认定(除非有特殊需要),所以多数VSWR表并没有象电压表、电阻表那样认真标定,甚至很少有VSWR给出它的误差等级数据。由于表内射频耦合元件的相频特性和二极管非线性的影响,多数VSWR表在不同频率、不同功率下的误差并不均匀。 VSWR都=1不等于都是好天线 一些国外杂志文章在介绍天线时经常给出VSWR的曲线。有时会因此产生一种错觉,只要VSWR=1,总会是好天线。其实,VSWR=1只能说明发射机的能量可以有效地传输到天线系统。但是这些能量是否能有效地辐射到空间,那是另一个问题。一副按理论长度作制作的偶极天线,和一副长度只有1/20的缩短型天线,只要采取适当措施,它们都可能做到VSWR=1,但发射效果肯定大相径庭,不能同日而语。做为极端例子,一个50欧姆的电阻,它的VSWR十分理想地等于1,但是它的发射效率是0。 影响天线效果的最重要因素:谐振 天线系统和输出阻抗为50欧的发信机的匹配条件是天线系统阻抗为50欧纯电阻。要满足这个条件,需要做到两点:第一,天线电路与工作频率谐振(否则天线阻抗就不是纯电阻);第二,选择适当的馈电点。 让我们用弦乐器的弦来加以说明。无论是提琴还是古筝,它的每一根弦在特定的长度和张力下,都会有自己的固有频率。当弦以固有频率振动时,两端被固定不能移动,但振动方向的张力最大。中间摆动最大,但振动张力最松弛。这相当于自由谐振的总长度为1/2波长的天线,两端没有电流(电流波谷)而电压幅度最大(电压波腹),中间电流最大(电流波腹)而相邻两点的电压最小(电压波谷)。 我们要使这根弦发出最强的声音,一是所要的声音只能是弦的固有频率,二是驱动点的张力与摆幅之比要恰当,即驱动源要和弦上驱动点的阻抗相匹配。具体表现就是拉弦的琴弓或者弹拨的手指要选在弦的适当位置上。我们在实际中不难发现,拉弓或者拨弦位置错误会影响弦的发声强度,但稍有不当还不至于影响太多,而要发出与琴弦固有频率不同的声响却是十分困难的,此时弦上各点的振动状态十分复杂、混乱,即使振动起来,各点对空气的推动不是齐心合力的,发声效率很低。 天线也是同样,要使天线发射的电磁场最强,一是发射频率必须和天线的固有频率相同,二是驱动点要选在天线的适当位置。如果驱动点不恰当而天线与信号频率谐振,效果会略受影响,但是如果天线与信号频率不谐振,则发射效率会大打折扣。 所以,在天线匹配需要做到的两点中,谐振是最关键的因素。 在早期的发信机中,天线电路只用串联电感、电容的办法取得与工作频率的严格谐振,而进一步的阻抗配合是由线圈之间的固定耦合确定死的,在不同频率下未必真正达到阻抗的严格匹配,但是实际效果证明只要谐振就足以好好工作了。 因此在没有条件做到VSWR绝对为1时,电台天线最重要的调整是使整个天线电路与工作频率谐

关于阻抗、阻抗匹配和电容的作用

关于阻抗、阻抗匹配和电容的作用 关于阻抗、阻抗匹配和电容的作用收藏 1. 阻抗的概念 在具有电阻、电感和电容的电路里,对交流电所起的阻碍作用叫做阻抗。常用Z来表示,它的值由交流电的频率、电阻R、电感L、电容C相互作用来决定。由此可见,一个具体的电路,其阻抗是随时变化的,它会随着电流频率的改变而改变。 2. 阻抗匹配的概念 阻抗匹配是微波电子学里的一部分,主要用于传输线上,来达到所有高频微波信号都能传至负载的目的,不会有信号反射回来源点,从而提高能源效益。如果不匹配有什么后果呢?如果不匹配,则会形成反射,能力传递不过去,降低效率,会在传输线上形成驻波,导致传输线的有效功率容量降低;功率发射不出去,甚至会损坏发射设备。如果是电路板上的高速信号线与负载阻抗不匹配时,则会产生震荡,辐射干扰等。其对整个系统的影响是非常严重的。而在低频电路中,我们一般不考虑传输线的匹配问题,只考虑信号源跟负载之间的情况,因为低频信号的波长相对于传输线来说很长,传输线可以看成是“短线”,反射可以不考虑(因为线短,即使反射回来,跟原信号还是一样的)。 当阻抗不匹配时,有哪些办法让它匹配呢?第一,可以考虑使用变压器来做阻抗转换。第二,可以考虑使用串联/并联电容或电感的办法,这在调试

射频电路时常使用,在一般电路设计较为少用。第三,可以考虑使用串联/并联电阻的办法,即为串联终端匹配和并联终端匹配。 下面针对第三种匹配方法做简单的介绍, 1)、串联终端匹配 串联终端匹配的理论出发点是在信号源端阻抗低于传输线特征阻抗的条件下,在信号端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。串联匹配不要求信号驱动器具有很大的电流驱动能力。 串联终端匹配后的信号传输具有以下特点: A 由于串联匹配电阻的作用,驱动信号传播时以其幅度的50%向负载端传播; B 信号在负载端的反射系数接近+1,因此反射信号的幅度接近原始信号幅度的50%。 C 反射信号与源端传播的信号叠加,使负载端接受到的信号与原始信号的幅度近似相同; D 负载端反射信号向源端传播,到达源端后被匹配电阻吸收;? E 反射信号到达源端后,源端驱动电流降为0,直到下一次信号传输。选择串联终端匹配电阻值的原则很简单,就是要求匹配电阻值与驱动器

相关主题
文本预览
相关文档 最新文档