当前位置:文档之家› 计算机组成原理题库集

计算机组成原理题库集

计算机组成原理题库集
计算机组成原理题库集

题库题目总数:293

第一章

单选题

1、控制器、运算器和存储器合起来一般称为():

I/O部件

内存储器

外存储器

主机

2、冯?诺依曼机工作方式的基本特点是():

按地址访问并顺序执行指令

精确结果处理

存储器按内部地址访问

自动工作

3、输入、输出设备以及辅助存储器一般统称为():

I/O系统

外围设备

外存储器

执行部件

4、计算机硬件能直接识别和执行的语言是():

高级语言

汇编语言

机器语言

符号语言

判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字。

6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字。

7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。

8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。

填空题

9、系统软件包括:服务程序、语言程序、、数据库管理系统。

10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是、、、和。

11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由、、、和等组成,

在每一级上都可以进行。

12、计算机的软件一般分为和两大部分。

13、计算机的硬件基本组成包括、、、和五个部分。

简答题

14、什么是存储容量?什么是单元地址?

15、什么是外存?简述其功能。

16、什么是内存?简述其功能。

17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?

18、什么是适配器?简述其功能。

19、什么是CPU?简述其功能。

20、

冯诺依曼体系结构要点

第二章

单选题

1、下列数中最小的数为():

101001B

52Q

29D

233H

2、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是():

-127

-32

-125

-3

3、若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是()码:

4、某数在计算机中用8421BCD码表示为0111 1000 1001,其真值是:

789D

789H

1887D

11110001001B

5、float型数据通常用IEEE754单精度浮点数格式表示.若编译器将float型变量x分配在一个32位浮点寄存器FR!

中,且x=-8.25, 则FR1的内容是( )

C1040000H

C2420000H

C1840000H

C1C20000H

6、不属于ALU的部件有( )

加法器或乘法器

移位器

逻辑运算部件

指令寄存器

7、处理器中的ALU采用( )来实现

时序电路

组合逻辑电路

控制电路

模拟电路

8、当且仅当( )发生时, 称为浮点数溢出(上溢)

阶码上溢

尾数上溢

尾数与阶码同时上溢

尾数或阶码上溢

9、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是( )(注:选项中[ ]内的值为上标)

-1.125*2[10]

-1.125*2[11]

-0.125*2[10]

-0.125*2[11]

10、在C程序中,int类型的变量x的值为-1088。程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位。则此时R1 中的内容以16进制表示是()

FBC0H

FFBCH

0FBCH

87BCH

11、补码表示的8位二进制定点小数所能表示数值的范围是( )

-0.1111111B~0.1111111B

-1.0000000B~0.1111111B

-0.1111111B~1.0000000B

-1.0000000B~1.0000000B

12、下列数中最大的是( )

10000000B

125O

10000110(BCD码)

55H

13、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为:

+(1 -2-32 )

+(1 -2-31 )

2-32

2-31

14、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:

阶符与数符相同为规格化数

阶符与数符相异为规格化数

数符与尾数小数点后第一位数字相异为规格化数

数符与尾数小数点后第一位数字相同为规格化数

15、算术/ 逻辑运算单元74181ALU可完成:

16种算术运算功能

16种逻辑运算功能

16种算??运算功能和16种逻辑运算功能

4位乘法运算和除法运算功能

判断题

16、ASCII码即美国国家信息交换标准代码。标准ASCII码占9位二进制位,共表示512种字符。

17、引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。

18、机器码是信息在计算机中的二进制表示形式。

填空题

19、设有七位二进制信息码0110101,则低位增设偶校验码后的代码为。

20、两个BCD码相加,当结果大于9时,修正的方法是将结果,并产生进位输出。

21、浮点运算器由和组成,它们都是运算器。只要求能执行运算,而要求能进行运算。

22、现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有、和三种形式。

23、提高加法器运算速度的关键是。先行进位的含义是。

24、对阶时,使阶向阶看齐,使阶的尾数向移位,每移一位,其阶码加一,直到两数的阶码相等为止。

25、在进行浮点加法运算时,需要完成为、、、、和等步骤。

26、按IEEE754规范,一个浮点数由、、三个域组成,其中的值等于指数的加上一个固定。

27、移码表示法主要用于表示数的阶码E,以利于比较两个数指数的大小和操作。

28、(26H或63H)异或135O的值为。

29、为了提高运算器的速度,可以采用进位、乘除法、流水线等并行措施。

30、设机器数字长为8位(含1符号位),若机器数为81H(十六进制),当它分别代表原码、补码、反码和移码时,等价的十进制整数分别为、、和

计算题

31、X的补码为:10101101,用负权的概念计算X的真值。

32、

已知A=2[-101]×(-0.1010000),B=2[-100]×0.1110110,按浮点运算方法计算A+B. (方括号内是阶码)

33、设浮点数字长16位,其中阶码4位(含1位阶符),尾数12位(含1位数符),将51/1 28转换成二进制规格化浮点数(要求阶码采用移码,尾数采用补码,二进制表示)。并给出此浮点数格式的规格数表示范围。

34、设阶为5位(包括2位阶符), 尾数为8位(包括2位数符), 阶码、尾数均用补码表示, 完成下列取值的[X+Y],[X-Y]运算:(1)X=2-011×0.100101 Y=2-010×(-0.0111 10)

35、已知X和Y, 用变形补码计算X-Y, 同时指出运算结果是否溢出。(1) X=0.11011 Y= -0.11111 (2) X=0.10111 Y=0.11011 (3) X=0.11011 Y=-0.10011

36、已知X和Y, 用变形补码计算X+Y, 同时指出运算结果是否溢出。(1)X=0.11011 Y=0.00011 (2)X= 0.11011 Y= -0.10101 (3)X=-0.10110 Y=-0.00001 37、写出十进制数-5的IEEE754编码。

简答题

38、某加法器进位链小组信号为C4C3C2C1 ,低位来的信号为C0 ,请分别按下述两种方式写出C4C3C2C1的逻辑表达式。(1)串行进位方式(2)并行进位方式

39、什么是奇偶校验码?

40、简述计算机中采用二进制代码的优点。

第三章

单选题

1、下面说法正确的是

半导体RAM信息可读可写,且断电后仍能保持记忆

半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的

静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失

ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失2、存储单元是指:

存放一个二进制信息位的存储元

存放一个机器字的所有存储元集合

存放一个字节的所有存储元集合

存放两个字节的所有存储元集合

3、采用虚拟存储器的主要目的是

提高主存储器的存取速度

扩大存储器空间,并能进行自动管理

提高外存储器的存取速度

扩大外存储器的存储空间

4、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为:

64,16

16,64

64,8

16,16

5、计算机系统中的存贮器系统是指:

RAM存贮器

ROM存贮器

主存贮器

内存贮器和外存贮器

6、交叉存储器实质上是一种()存储器,它能执行独立的读写操作

多模块,并行

多模块,串行

整体式,并行

整体式,串行

7、相联存储器是按( )进行寻址的存储器

地址指定方式

堆栈存取方式

内容指定方式

地址指定与堆栈存取方式结合

8、在主存和CPU之间增加cache的目的是

增加内存容量

提高内存的可靠性

解决CPU与内存之间的速度匹配问题

增加内存容量,同时加快存取速度

9、存储周期是指

存储器的读出时间

存储器进行连续读和写操作所允许的最短时间间隔

存储器的写入时间

存储器进行连续写操作所允许的最短时间间隔

判断题

10、存储元存储八位二进制信息,是计算机存储信息的最小单位。

11、存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指标。常用单位有:位/秒或字节/秒。

12、Cache主要强调大的存储容量,以满足计算机的大容量存储要求。

13、外存(辅存)主要强调快速存取,以便使存取速度与CPU速度相匹配。

14、计算机存储器功能是记忆以二进制形式表示的数据和程序。

填空题

15、DRAM存储器的刷新一般有、和三种方式,之所以刷新是因为。

16、虚拟存储器只是一个容量非常大的存储器模型,不是任何实际的存储器,按照主存-外存层次的信息传送单位不同,虚拟存储器有式、式和式三类。

17、虚拟存储器指的是层次,它给用户提供了一个比实际空间大得多的空间。

18、主存与CACHE的地址映射有、、三种方式。

19、双端口存储器和多模块交叉存储器属于存储器结构,前者采用技术,后者采用技术。

20、CPU能直接访问由和,但不能直接访问。

21、存储器的技术指标主要有、、和。

22、对存储器的要求是,,,为了解决这三方面的矛盾,计算机采用和体系结构。

计算题

23、CPU执行一段程序时,CACHE完成存取的次数为5000次,主存完成存取的次数为2 00次。已知CACHE存取周期为40ns,主存存取周期为160ns。分别求CACHE的命中率

H、平均访问时间Ta和CACHE-主存系统的访问效率e。

24、已知cache/主存的效率是85%,平均访问时间为60ns,cache比主存快4倍,求主存的存取周期和cache的命中率。

25、设某RAM芯片,其存储容量为16K×8位,问:1) 该芯片引出线的最小数目应该是多少?2) 存储器芯片的地址范围是多少?

26、有一个16K×16的存储器,用1K×4的DRAM芯片(内部结构为64×16)构成,设读/写周期为0.1ms,问:1) 采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少?2) 如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?死时间率多少?

27、设存储器容量为32M字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。若存储周期T=200ns,数据总线宽度为64位,总线传送周期t=50ns。问:顺序存储器和交叉存储器的平均存取时间、带宽各是多少?

28、某磁盘组共有4个记录面,每毫米5道,每道记录信息为12 288B,最小磁道直径为2 30毫米,共有275道,磁盘转速为3000转/分。

(1)最低位密度是多少?

(2)数据传输率是多少?

(3)平均等待时间是多少?

29、某磁盘组有5个记录面,每个记录面的内磁道直径为22cm,外磁道直径为33cm,最大位密度为1600bit/cm,道密度为80道/cm,转速为3600转/分。

(1)计算每条磁道的容量;

(2)计算磁盘的数据传输率;

(3)计算平均等待时间。

简答题

30、说出至少三种加速CPU和存储器之间有效传输的措施。

31、存储保护主要包括哪几个方面?

32、计算机存储系统分为哪几个层次?

应用题

33、主存容量为4MB,虚存容量为1GB,则虚存地址和物理地址各为多少位?如页面大小为4KB,则页表长度是多少?

34、CPU执行一段程序时, cache完成存取的次数为2420次,主存完成存取的次数为80次,已知cache存储周期为40ns,主存存储周期为240ns,求cache/主存系统的效率和平均访问时间。

35、某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个R AM芯片(8K×8)形成40K×16位的RAM区域,起始地址为6000H,假定RAM芯片有/CS 和/WE 信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/ W (读/写),/MREQ (访存),要求:(1)画出地址译码方案。(2)将ROM与RAM同CPU连接。

36、用16K×8位的DRAM芯片组成64K×32位存储器,画出该存储器的组成逻辑框图。

37、某机字长8位,用4K*8位的RAM芯片和2K*8位的ROM芯片设计一个容量为16K 字的存储器,其中RAM为高8K字,ROM为低2K字,最低地址为0。

(1)地址线和数据线各为多少根?

(2)各种芯片的数量是多少?

(3)请画出存储器结构图及与CPU的连接图。

38、

下图为某16位机的主存空间构成示意图,其中RAM为8K*16的随机存储器,ROM 位8K*16位的只读存储器。仔细分析该图,并按要求答题。

(1)该存储器最大空间有多少?已经构成的空间有多少?

(2)图中构成的地址空间分布是怎样的?画出地址空间分布图。

39、某8位机地址16位,用8K*8位的ROM芯片和8K*8位的ram芯片组成存储器,按字

节编址,其中RAM的地址为0000H~5FFFH,ROM的地址为6000H~9FFFH。要求:(1)画出存储器空间分布图,并确定需要的RAM以及RAM芯片数量;

(2)画出此存储器组成结构图及与CPU的连接图。

第四章

单选题

1、用某个寄存器的值做操作数地址的寻址方式称为()寻址。

直接

间接

寄存器

寄存器间接

2、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈顶单元,如果进栈的操作是:(A)-〉MSP, (SP)-1-〉SP, 那么出栈的操作应为:

(MSP)-〉A, (SP)+1-〉SP

(SP)+1-〉SP, (MSP)-〉A

(SP)-1-〉SP, (MSP)-〉A

(MSP)-〉A, (SP)-1-〉SP

3、变址寻址方式中,操作数的有效地址等于:

基值寄存器内容加上形式地址(位移量)

堆栈指示器内容加上形式地址(位移量)

变址寄存器内容加上形式地址(位移量)

程序记数器内容加上形式地址(位移量)

4、从以下有关RISC的描述中,选择最合适的答案。

采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。

为了实现兼容,新设计的RISC??是从原来CISC系统的指令系统中挑选一部分实

现的。

RISC的主要目标是减少指令数,提高指令执行效率。

RISC设有乘、除法指令和浮点运算指令。

5、指令系统中采用不寻址方式的目的主要是( )

实现存储程序和程序控制

缩短指令长度,扩大寻址空间,提高编程灵活性

可以直接访问外存

提供扩展操作码的可能并降低指令译码难度

6、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采( )

堆栈寻址方式

立即寻址方式

隐含寻址方式

间接寻址方式

7、寄存器间接寻址方式中,操作数处在( )

通用寄存器

堆栈

主存储器

程序计数器

8、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现( )

堆栈寻址

程序的条件转移

程序的无条件转移

程序的条件转移或无条件转移

判断题

9、引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活性等。

10、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因素。

填空题

11、一个较完善的指令系统应包含:类指令,类指令,类指令,程序控制类指令,I/ O类指令,字符串类指令,系统控制类指令等。

12、根据操作数所在位置,指出其寻址方式(填空):(1)操作数在寄存器中,为寻址方式。(2)操作数地址在寄存器,为寻址方式。(3)操作数在指令中,为寻址方式。(4)操作数地址(主存)在指令中,为寻址方式(5)操作数的地址,为某一寄存器内容与位移量之和可以是、、寻址方式。

13、指令寻址方式主要有(实现指令逐条顺序执行,PC+1->PC)和(实现程序转移)。

14、从计算机指令系统的角度看当前的计算机指令系统结构分为两大类:、。

15、地址码表示。以其数量为依据,可以将指令分为、和等几种。

16、二地址指令中,操作数的物理位置有三种型式,分别是型、型和型。

17、堆栈是一种特殊的寻址方式,它采用原理。按结构不同分为堆栈和堆栈。

18、形成操作数地址的方式,称为方式。操作数可以放在寄存器、寄存器、和中。

19、形成指令地址的方式,称为方式,有寻址和寻址两种。

20、指令字长度分为、、三种形式。

21、指令格式是指令用和表示的结构形式,指令格式由字段和两字段组成。

22、指令系统是表征一台计算机的重要因素,它的和不仅直接影响到机器的硬件结构,也影响到。

计算题

23、设某计算机数据线、地址线均是8位,有一条相对寻址的无条件转移指令存于内存的2

0H单元中,指令给出的位移量D=00010101B,该指令占用2个字节,试计算:1)取该指令时PC的内容;2)该指令执行结束时PC的内容。

简答题

24、

指令格式结构如下所示,试分析指令格式及寻址方式特点。

23… 20 19 0

31 25 2

4

OP I 目标寄存器20位地址

25、说明RISC指令系统的主要特点。

26、一个比较完善的指令系统应该包括哪几类指令?

应用题

27、一种单地址指令格式如下所示,其中I为间接特征,X为寻址模式,D为形式地址。I,

X,D组成该指令的操作数有效地址E。设R为变址寄存器,R1 为基值寄存器,PC为程序计数器,请在下表中第一列位置填入适当的寻址方式名称。

第五章

a单选题

1、一般机器周期的时间是根据()来规定的。

主存中读取一个指令字的时间

主存中读取一个数据字的时间

主存中写入一个数据字的时间

主存中读取一个数据字的时间

2、存放微程序的控制存储器称为:

高速缓冲存储器

控制存储器

虚拟存储器

主存储器

3、以下叙述中正确描述的句子是:

同一个CPU周期中,可以并行执行的微操作叫相容性微操作

同一个CPU周期中,可以并行执行的微操作叫相交性微操作

同一个CPU周期中,可以并行执行的微操作叫相斥性微操作

同一个CPU周期中,可以并行执行的微操作叫排他性微操作

4、计算机操作的最小时间单位是:

时钟周期

指令周期

CPU周期

微指令周期

5、下列部件中不属于控制器的是:

IR

操作控制器

PC

PSW

6、同步控制是:

只适用于CPU控制的方式

只适用于外围设备控制的方式

由统一时序信号控制的方式

所有指令执行时间都相同的方式

7、在CPU中跟踪指令后继地址的寄存器是:

MAR

PC

IR

PSW

判断题

8、指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。

9、并发性指两个或两个以上事件在同一时间间隔内发生。

10、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。

11、微程序控制器的优点:规整性、灵活性、可维护性强。

12、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本的操作。

13、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。

14、时钟周期是CPU处理操作的最大时间单位。

15、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑技术实现。

16、地址寄存器用于存放当前执行的指令码,供进行指令译码。

17、程序计数器用于存放CPU正在执行的指令的地址。

18、指令寄存器用于保存当前CPU所要访问的内存单元的地址。

填空题

19、请在括号内填入适当答案。在CPU中:(1) 保存当前正在执行的指令的寄存器是;

(2) 保存当前正要执行的指令地址的寄存器是;(3) 算术逻辑运算结果通常放在和。

20、硬布线器的设计方法是:先画出流程图,再利用写出综合逻辑表达式,然后用等器件实现。

21、微程序控制器由、、三大部分组成,其中是ROM存储器,用来存放。

22、流水CPU中的主要问题是:相关、相关和相关。

23、并行处理技术主要有三种形式:并行、并行和并行。

24、微程序设计技术是利用方法设计的一门技术,具有规整性、、可维护性等一系列优点。

25、微指令格式中,微指令的编码通常采用以下三种方式:、和。

26、由于数据通路之间的结构关系,微操作可分为和两种。

27、在程序执行过程中,控制器控制计算机的运行总是处于、分析指令和的循环当中???

28、CPU从主存取出一条指令并执行该指令的时间叫,它常用若干个来表示,而后者又包含若干个。

29、CPU的四个主要功能是、、和。

30、目前的CPU包括、和CACHE。

计算题

31、在流水线浮点加法器中,假设有取指、译码、执行和回写四个过程段,每个过程段所需要的时间分别为:T1=60ns,T2=50ns,T3=90ns,T4=80ns,试计算该加法器的加速比是多少。

简答题

32、简述CPU基本功能

33、简述什么是微指令?

34、简述什么是微命令?

35、简述什么是指令周期?

36、简述什么是微程序控制器?

37、解释机器指令和微指令的关系。

38、计算机内有哪两股信息在流动?如何区分它们?

应用题

39、流水线中有三类数据相关冲突:写后读(RAW)相关;读后写(WAR)相关;写后写(WAW)相关。判断以下三组指令各存在哪种类型的数据相关。

(1) I1 LAD R1,A ;M(A)→R1,M(A)是存储器单元

I2 ADD R2,R1 ;(R2)+(R1)→R2

(2) I3 ADD R3,R4 ;(R3)+(R4)→R3

I4 MUL R4,R5 ;(R4)×(R5)→R4

(3) I5 LAD R6,B ;M(B)→R6,M(B)是存储器单元

I6 MUL R6,R7 ;(R6)×(R7)→R6

40、今有4级流水线分别完成取值、指令译码并取数、运算、送结果四步操作,今假设完成各步操作的时间依次为100ns,100ns,80ns,50ns。

请问:

(1)流水线的操作周期应设计为多少?

(2)若相邻两条??令发生数据相关,而且在硬件上不采取措施,那么第二条指令要推迟多少时间进行。

(3)如果在硬件设计上加以改进,至少需推迟多少时间?

41、已知某机采用微程序控制方式,其控制存储器容量为:512×48(位)。微程序可在整个控制存储器中实现转移,可控制微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。

请问:

(1)微指令中的三个字段分别应为多少位?

(2)画出围绕这种微指令格式的微程序控制器逻辑框图。

42、某机有8条微指令I1-I8,每条微指令所包含的微命令控制信号如下表所示。

43、假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度为32位,请估算控制存储器容量。

44、参见下图的数据通路,画出取数指令"LDA(R3),RO"的指令周期流程图,其含义是将(R3)为地址的主存单元的内容取至寄存器R0中,标出各微操作控制信号序列。

45、参见下图的数据通路。画出存数指令"STA R1 ,(R2)"的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)为地址的主存单元中。标出各微操作信号序列。

46、设运算器结构如下图所示,IR为指令寄存器,R1~R3是三个通用寄存器,其中任何一个都可以作为源寄存器或目标寄存器,A和B是三选一多路开关,通路的选择分别由AS 0、AS1和BS0、BS1控制,S1、S2是ALU的操作性质控制器:当S1S2=00时,ALU输出B;=01时输出A+B;=10时输出A-B;=11时输出?B。另有三条机器指令:MOV(从源寄存器传送一个数到目标寄存器)、ADD(源寄存器内容于目标寄存器内容相加后送目标寄存器)和COM(源寄存器内容取反后送目标寄存器)。假设控存CM仅有16个单元,且只考虑运算器数据通路的控制,请设计微指令格式。

47、流水线中有写后读、读后写和写后写三种数据相关冲突,试判断下面指令存在哪种类型的数据相关。

I1:ADD R1,R2,R3 ;R2+R3 -> R1

I2:SUB R4,R1,R5 ;R1-R5 -> R4

48、已知CPU结构如下图所示,其中包括一个累加器AC、一个状态寄存器和其他几个寄存器。各部分之间的连线表示数据通路,箭头表示信息传递方向。试完成以下工作:①写出图中四个寄存器A、B、C、D的名称和作用;②简述完成指令ADD Y的数据通路

(Y为存储单元地址,本指令功能为(AC)+(Y)→AC)。

第六章

a单选题

1、在集中式总线仲裁中,()方式对电路故障最敏感。

菊花链方式

独立请求方式

分布式

计数器定时查询方式

2、计算机使用总线结构的主要优点是便于实现积木化,同时:

减少了信息传输量

提高了信息传输的速度

减少了信息传输线的条数

加重了CPU的工作量

3、系统总线中地址线的功能是:

选择主存单元地址

选择进行信息传输的设备

选择外存地址

指定主存和I/O设备接口电路的地址

4、采用串行接口进行7位ASCII码传送,带有1位奇校验位,l位起始位和1位停止位,当传输率为9600波特时,字符传送速率为:

960

873.

1372

480

5、同步通信之所以比异步通信具有较高的传输速率,是因为:

同步通信不需要应答信号且总线长度比较短

同步通信用一个公共的时钟信号进行同步

同步通信中,各部件存取时间比较接近

以上各项因素的综合结果

6、在集中式总线仲裁中,()方式响应时间最快。

链式查询

独立请求

计数器定时查询

分布

7、计算机系统的输入输出接口是( )之间的交接界面。

CPU与存储器

存储器与外围设备

主机与外围设备

CPU与系统总线

8、在计数器定时查询方式下,??每次计数从0开始,则()

设备号小的优先级高

设备号大的优先级高

每个设备使用总线的机会相同

以上都不对

9、在集中式总线仲裁中,()方式相应最快。

链式查询

独立请求

计数器定时查询

不能确定

10、系统总线是指()

运算器、控制器、寄存器之间的连接部件

运算器、寄存器、主存之间的连接部件

运算器、寄存器、外围设备之间的连接部件

CPU、主存、外围设备之间的连接部件

判断题

11、波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数。1200波特率即指信号能在1秒钟内改变1200次值。

12、分时传送即指总线复用或是共享总线的部件分时使用总线。

13、实现高速CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要功能之一。

14、总线带宽是衡量总线性能的重要指标,它定义了总线本身所能达到的最高传输速率(但实际带宽会受到限制)。

填空题

15、在总线上,由一个主方向多个从方进行写操作称为;多个从方的数据在总线上完成AND或OR操作称为。

16、单处理器系统中的总线可以分为三类,CPU内部连接各寄存器及运算部件之间的总线称为;中、低速I/O设备之间互相连接的总线称为;同一台计算机系统内的高速功能部件之间相互连接的总线称为。

17、按照总线仲裁电路的位置不同,总线仲裁分为式仲裁和式仲裁。

18、在单机系统中,三总线结构的计算机的总线系统由、和等组成。

19、目前的CPU包括、和CACHE。

20、在一个16位的总线系统中,若时钟频率是100MHz,总线的周期为5个时钟周期,则总线带宽是

简答题

21、简述常见的总线仲裁方式。

22、简述波特率和比特率的区别。

23、简述接口的典型功能。

24、简述总线特性包括哪4个方面。

应用题

25、设某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于五个总线时钟周期,总线时钟频率为60MHz,求总线带宽等于多少?

26、设在异步串行传输系统中,每秒可传输20个数据帧,一个数据帧包含一个起始位,7个数据位,一个奇校验位,一个结束位,试计算其波特率和比特率。

27、某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ ,求总线带宽是多少?

28、用异步通信方式传送字符"A"和"8",数据有7位,偶校验1 位。起始位1位, 停止位l 位,请分别画出波形图。

第七章

单选题

1、计算机的外围设备是指:

输入/输出设备

外存设备

通信设备

除主机外的其他设备

2、下列外存中,属于顺序存取存储器的是:

硬盘

磁带

光盘

3、显示器的颜色数为256色,则刷新存储器每个单元的字长应该为:

256位

8位

7位

16位

4、CRT的颜色数为256色,则刷新存储器每个单元的字长应该为:

256位

8位

7位

16位

判断题

5、光盘的优点是存储容量较大、耐用、易保存等。

6、磁盘的找道时间和等待时间是随机的,所以一般取随机时间。

7、磁盘的存取时间包括找道时间、等待时间和读写时间。

8、位密度是指磁道单位长度上能记录的二进制位数。

9、道密度是指沿磁盘半径方向单位长度上的磁道数。

10、常见的打印机分为:点阵针式打印机、激光打印机、喷墨打印机。

11、灰度级指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的不同。灰度级越高,图像层次越清楚逼真。

12、分辨率指显示器所能表示的像素个数,像素越密,分辨率越高,图像越模糊。

填空题

13、显示设备工作时,为了不断提供刷新图像的信号,必须把帧图像信息存储在存储器中。

14、按读写性质划分,光盘可以分为型光盘、型光盘和型光盘三种。

15、磁盘上访问信息的最小物理单位是。

16、汉字在输入时采用,在存储时采用,在显示或打印时采用。

17、显示器上构成图像的最小单元或图象中的一个点称为,磁盘记录面上的一系列同心圆称为。

计算题

18、设某硬盘有20个磁头,1024个柱面,每柱面46个扇区,每扇区可记录512字节。试计算该硬盘的容量。

19、某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ ,求总线带宽是多少?

20、某显示器的分辨率为800×600,灰度级为256色,试计算为达到这一显示效果需要多少字节?

21、设显示器分辨率为1024×768,颜色深度3B,帧频为72Hz,计算刷新屏幕时存储器带宽是多少?

简答题

22、说明外围设备有哪几种类型。

23、说明磁盘找道时间和等待时间的含义。

应用题

24、某磁盘存贮器转速为3000转/ 分,共有4个记录面,每毫米5道,每道记录信息为1 2288字节,最小磁道直径为230mm,共有275道。问:(1)磁盘存贮器的容量是多少?(2)最高位密度与最低位密度是多少?(3)磁盘数据传输率是多少?(4)平均等待时间是多少?

第八章

单选题

1、采用DMA方式传送数据时,每传送一个数据就要占用一个()的时间。

指令周期B. 机器周期C. 存储周期D. 总线周期

2、在中断响应过程中,()操作可以通过执行程序实现。

关中断

保护断点

保护现场

读取中断向量

3、下列陈述中正确的是:

在DMA周期内,CPU不能执行程序

中断发生时,CPU首先执行入栈指令将程序计数器内容保护起来

DMA传送方式中,DMA控制器每传送一个数据就窃取一个指令周期

输入输出操作的最终目的是要实现CPU与外设之间的数据传输

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理期末试题

第一章计算机系统概论 计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。 计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 习题:4冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分? 主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备 5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字? 存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字 7指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序 第二章运算方法和运算器 按 对阶操作。

直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。 1第三章 内部存储器 CPU 能直接访问内存(cache 、主 存) 双端口存储器和多模块交叉存储器属于并行存储器结构。 cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体 系。要求cache 的命中率接近于1 适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。 习题: 1设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片; (3)需要多少位地址做芯片选择? (1)字节M 4832*220= (2)片84*28 *51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1) 若每个内存条16M ×64位,共需几个内存条? (2)每个内存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案 文稿归稿存档编号:[KKUY-KKIO69-OTM243-OLUI129-G00I-FDQS58-

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相 同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令;

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理期末试题

1.刷新存储器的重要性能指标是它的带宽。若显示工作方式采用分辨率为1024*768,颜色深度24位,帧频(刷新速度)为72Hz,求: 1)刷新存储器的容量是多少 2)刷新存储器的带宽是多少 1)刷新存储器的容量= 1024*768 * 24bit= 2)帧频(刷新速度)为72Hz指的是:每秒钟读72次, 所以,刷新存储器的带宽=1024*768 * 24bit *72 次/秒=162MB/s 2.试推导磁盘存储器读写一块信息所需要的总时间 读写一块总时间TB=平均找道时间Ts+平均等待时间Tw +读写传输时间Tt 读写一块总时间TB=平均找道时间+平均等待时间+读写传输时间=Ts+Tw+Tt 1)Tw 设磁盘每秒r转,每条磁道N个字,则数据传输率=rN个字/秒 转一周的时间=1/r,所以 Tw =1/2*(1/r)=1/(2r) 2)Tt 又设每块的字数是n,一旦读写头定位在该块,则Tt≈n/(rN)秒 所以TB=Ts+ 1/(2r)+ n/(rN) 秒 3.采用串行接口进行7位ASCII码传送,带有一位奇偶校验位、一位起始位和一位停止位,当波特9600波特时,字符传送率是 9600波特=9600bit/秒 =9600 bit*(1字符/10bit)/秒 =960字符/秒 4.某总线在一个总线周期中并行传送8个字节的信息,设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHz,求总线带宽 Dr=8字节/T秒=8*70*10^6≈420MB/秒 5.某机器CPU中有16个寄存器,运行某中断处理程序时,仅用到其中的2个寄存器,请问响应中断而进入该中断处理程序时是否将通用寄存器内容保存到主存中去需保存几个寄存器 要将通用寄存器内容保存到主存中去。 只要保存中断处理程序用到的那2个寄存器的内容。 1.已知cache的存储周期是40ns,主存存储周期200ns, cache/主存系统平均50ns,求cache的命中率访问n个字,设命中率为H cache/主存系统的平均访问时间 =命中cache的时间+不命中cache的主存访问时间 =H*Tc+(1-H)*Tm =H*40+(1-H)*200 =50

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理期中测试题参考答案

计算机组成原理期中测试题参考答案 公司内部档案编码:[OPPTR-OPPT28-OPPTL98-OPPNN08]

五邑大学期中试卷参考答案 学期: 2014 至 2015 学年度 第 1 学期 课程: 计算机组成原理 课程代号: 0800200 使用班级:130801~120802、130803 一、 单项选择题 1. 计算机各组成部件的相互连接方式,从早期以运算器为中心,发展到现在的以 D 为中心。 A .控制器 B .运算器 C .存储器 D .CPU 2. 下列不同进位计数制的数中,最大的数是 B 。 A .2 B .8 C .10 D .16 3. 电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本 原理。他就是 D 。 A .牛顿 B .爱因斯坦 C .爱迪生 D .冯·诺依曼 4. 一个含符号16位的补码机器数的表示范围是( B )。 A .-215-1 ~ +215-1 B .-215 ~ +215 -1 C .-216-1 ~ +216-1 D .-216 ~ +216-1 5. 采用单符号法判定补码加减运算溢出的法则是 C A .进位是1溢出 B .进位是0无溢出 C .符号位与次高位进位状态相同无溢出 D .符号位与次高位进位状态相异无溢出 6. ___D_____。 A .未出现错误 B .最低位出错 C .出现奇数位错 D .未出现错误或出现偶数位错 7. 寻址512K ×8 存储器所需最少的地址线( C ) A .9 B .11 C .19 D .21 8. 静态RAM 的特点是____C____。 A .工作时存储内容不变 B .断电后存储内容不变 C .不需刷新 D .不需电源提供电流 9. 主存到cache 的映射不需要替换策略的是( A )。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

计算机组成原理期中考试试卷

一、填空题(每空1 分,共30 分) 1.计算机系统是由一个硬件和软件组成的多层次结构。 2. 随大规模集成电路技术的发展和软件硬化的趋势,现在已经可以将许多复杂、常用的程序制作成固件,从功能上说是软件,从形态上说是硬件。 3.在计算机系统中,数的真值变成机器代码时有原码表示法、 表示法、补码表示法和移码表示法。其中浮点数的阶码主要用采用移码表示,以利于比较两个指数的大小和对阶操作。 4.在计算机系统中,存储器通常采用由高速缓冲存储器、 主存储器、外存储器构成的多级存储器体系结构,CPU能直接访问高速缓冲存储器、 主存储器但不能直接访问外存储器。5.机器字长是指计算机能直接处理的二进制数据的位数,它决定了计算 机的运算精度。 6.形成指令地址的方式,称为A.___指令寻址___方式,有B. __顺序____寻址和C. ___跳跃___寻址。 7.一个较完善的指令系统应当包括数据处理、数据存储、 数据传送、程序控制四大类指令。 8. 对存储器的要求是A. ___容量大___,B. _速度快_____,C. _成本低____。为了解决这三方面的矛盾,计算机采用多级存储体系结构。 9.一台计算机中所有机器指令的集合,称为这台计算机的指令系统,指令格式中通常由操作码字段和地址码字段字段组成。其中__操作码____字段表征指令的特性与功能。 二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内) 1.某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是

( B )。 A. 64K B. 32K C. 64KB D. 32 KB 2.. 双端口存储器在__B____情况下会发生读/写冲突。 A. 左端口与右端口的地址码不同 B. 左端口与右端口的地址码相同 C. 左端口与右端口的数据码不同 D. 左端口与右端口的数据码相同 3. 寄存器间接寻址方式中,操作数处在__B____。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 4.程序控制类指令的功能是___D___。 A进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I / O设备之间的数据传送 D 改变程序执行顺序 5.指令系统采用不同寻址方式的目的是___B___。 A 实现存贮程序和程序控制; B 缩短指令长度,扩大寻址空间,提高编程灵活性;。 C 可直接访问外存; D 提供扩展操作码的可能并降低指令译码的难度; 6.如果浮点数尾数用补码表示,则判断下列哪一项的运算结果是规格化数__C____。 A 1.11000 B 0.01110 C 1.00010 D0.01010 7.在定点运算器中,无论采用双符号位还是单符号位,必须有_C_____,它一般用______来实现。 A.译码电路与非门 B.编码电路或非门 C.溢出判断电路异或门 D.移位电路与或非门 8.[X]补=1.X1X2X3X4,当满足__A____时,X > -1/2成立。 A.X1=1,X2~X4至少有一个为1 B.X1=1,X2~X4任意 C.X1=0,X2~X4至少有一个为1 D.X1=0,X2~X4任意 9.在定点计算机中,两个原码表示的数相乘,乘积符号的运算规则是( C ) A.用原码表示乘数与被乘数,直接相乘 B.符号位连同绝对值一起相乘 C. 同号相乘为正,异号相乘为负 D.取操作数绝对值相乘,乘积符号与乘数符号相同

相关主题
文本预览
相关文档 最新文档