当前位置:文档之家› 数字电路模拟题

数字电路模拟题

数字电路模拟题
数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40

一、填空题

1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用

和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器

受到外触发时进入态

6、计数器按增减趋势分有、和计数器。

7、一个触发器可以存放位二进制数。

8、优先编码器的编码输出为码,如编码输出A

2A

1

A

=011,可知对输入的进

行编码。

9、逻辑函数的四种表示方法是、、、。

10、移位寄存器的移位方式有,和。

11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为

电平有效。

12、常见的脉冲产生电路有

13、触发器有个稳态,存储8位二进制信息要个触发器。

14、常见的脉冲产生电路有,常见的脉冲整形电路

有、。

15、数字电路按照是否有记忆功能通常可分为两

类:、。

16、寄存器按照功能不同可分为两类:寄存器和寄

存器。

17、逻辑函数F==

18、触发器有两个互补的输出端Q、,定义触发器的1状态

为,0状态为,可见触发器的状态指的是端的状态。

19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进

制代码。

20、主从JK触发器的特性方程。

21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时

序电路和时序电路。

22、为了实现高的频率稳定度,常采用振荡器;单稳态触

发器受到外触发时进入态。

23、触发器有个稳态,存储8位二进制信息要个触发器。

24、逻辑函数的化简有,两种方法。

25、组合逻辑电路没有功能。

26、主从JK触发器的特性方程,D触发器的特性方

程 。

27、 数字电路中,常用的计数进制 , , , 。 28、 逻辑函数的最简与或式的标准 , 。 29、 触发器具有 功能,常用来保存 信息。

30、 触发器的逻辑功能可以用 、 、 、 、来描

述。

31、 施密特触发器主要是将变化缓慢的信号变换成 脉冲。 32、 三态输出门能输出_______、_________、_________。

33、 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_________逻辑赋值。一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为_________。 34、

555定时器的最基本应用有_________、__________、__________。

35、 计数器按进制不同分为________、_________、___________。 36、 数制转换 (1)2=( )16=( )8421BCD ,

(3B)16=( )10=( )8421BCD

37、 Z=AB+AC 的对偶式为( )。 38、 JK 触发器特征方程为 。

39、 逻辑函数 F=AB+B(C+0) 的对偶式 F*= 。 40、

数制转换

(1)、(255)10=( )2=( )16=( )8421BCD (2)、(3FF )16=( )2=( )10=( )8421BCD 41、 在译码器、寄存器、全加器三者中,不是组合逻辑电路的是 。 42、 对16个输入信号进行编码,至少需要 位二进制数码。 43、 3位二进制计数器,最多能构成模值为 的计数器。

44、 十进制计数器最高位输出的频率是输入CP 脉冲频率的 倍。 45、 数字信号只有 和 两种取值。

46、 十进制123的二进制数是 ;八进制数是 ;十六进制数是 。

47、 设JK 触发器的起始状态Q=1若令J=1,K=0,则=+1n Q 。 若令J=1,K=1,则=-1n Q 。

48、 BCD 七段翻译码器输入的是 位 码,输出有 个。 49、 一个N 进制计数器也可以称为 分频器。 50、 (406)10=( )8421BCD

51、 一位数值比较器的逻辑功能是对输入的 数据进行比较,它

有 、 、 三个输出端。

52、 TTL 集成JK 触发器正常工作时,其d R

和d S 端应接 电平。

53、

单稳态触发器有两个工作状态 和 ,其中 是

暂时的。

54、根据逻辑功能的不同特点,数字电路可分为和

两大类。它们的主要区别

是:。

55、一个8选1的数据选择器有个数据输入端,个地址输

入端。

二、选择题

1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;

B、16;

C、256;

D、64

2、下式中与非门表达式为(),或门表达式为()。

A、Y=A+B;

B、Y=AB;

C、Y=;

D、Y=

3、十二进制加法计数器需要()个触发器构成。

A、8;

B、16;

C、4;

D、3

4、逻辑电路如右图,函数式为()。

A、F=+;

B、F=+C;

C、F=;

D、F=A+

5、逻辑函数F=AB+BC的最小项表达式为()

A、F=m

2+m

3

+m

6

B、F=m

2

+m

3

+m

7

C、F=m

3+m

6

+m

7

D、F=m

3

+m

4

+m

7

6、74LS138译码器有(),74LS148编码器有()

A、三个输入端,三个输出端;

B、八个输入端,八个输出端;

C、三个输入端,八个输出端;

D、八个输入端,三个输出端。

7、单稳态触发器的输出状态有()

A、一个稳态、一个暂态

B、两个稳态

C、只有一个稳态

D、没有稳态

8、卡诺图③、④表示的逻辑函数最简式分别为()和()

A、F=+

B、F=B+D

C、F=BD+

D、F=BD+

9、逻辑电路如图⑤,函数式为()

A、F=+

B、F=+

C、F=+C

D、F=A+B C

10、一位8421BC D码计数器至少需要个触发器。

11、下列逻辑函数表达式中与F=A+B功能相同的是()

A、 B、 C、 D、

12、施密特触发器常用于()

A、脉冲整形与变换

B、定时、延时

C、计数

D、寄存

13、施密特触发器的输出状态有

A、一个稳态、一个暂态

B、两个稳态

C、只有一个稳态

D、没有稳态

14、一个8选1多路选择器,输入地址有,16选1多路选择器输入地址有。

A、2位

B、3位

C、4位

D、8位

15、同步计数器和异步计数器比较,同步计数器的显著优点是。A

A.工作速度高

B.触发器利用率高

C.电路简单

D.不受时钟C P控制。

16、把一个五进制计数器与一个四进制计数器串联可得到进制计数器。D

17、下列逻辑电路中为时序逻辑电路的是。

A.变量译码器

B.加法器

C.数码寄存器

D.数据选择器

18、在何种输入情况下,“与非”运算的结果是逻辑0。

A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

19、逻辑函数F== 。

C. D.

20、为实现将J K触发器转换为D触发器,应使。

=D,K= B. K=D,J= =K=D =K=

21、多谐振荡器可产生。

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波

22、八路数据分配器,其地址输入端有个。

23、8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

24、一个16选1多路选择器输入地址有

A、2位

B、3位

C、4位

D、8位

25、当逻辑函数有n个变量时,共有个变量取值组合

A. n

B. 2n

C. n2

D. 2n

26、一位八进制数可以用()位二进制数来表示。

A. 2

B. 3

C.4

D. 16

27、对于D触发器,欲使Q n+1=Q n,应使输入D=。

D.

28、N个触发器可以构成能寄存位二进制数码的寄存器。

+1

29、石英晶体多谐振荡器的突出优点是。

A.速度高

B.电路简单

C.振荡频率稳定

D.输出波形边沿陡峭

30、若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

31、在下列逻辑电路中,不是组合逻辑电路的有。

A.译码器

B.编码器

C.全加器

D.寄存器

32、在555定时器组成的三种电路中,能自动产生周期为T=(R

1+2R

2

)C的脉冲信号的电

路是()。

A、多谐振荡器;

B、单稳态触发器;

C、施密特触发器;

D、双稳态触发器

33、在数字电路中,晶体管的工作状态为:()

A、饱和;

B、放大;

C、饱和或放大;

D、饱和或截止

34、下列逻辑代数运算错误的是:()

A、A+A=A;

B、A=1;

C、AA= A ;

D、A+=1

35、以下各电路中,属于组合逻辑电路的是:()

A、定时器;

B、译码器;

C、寄存器;

D、计数器

36、下列函数中等于A的是:()

A、A+1;

B、A(A+B);

C、A+B;

D、A+

37、逻辑函数Y=AB+C+BC+BCDE 化简结果为:()

A、Y=AB+C+BC;

B、Y=AB+C;

C、Y=AB+BC;

D、Y=A+B+C

38、一位十六进制数可以用()位二进制数来表示。

A.1

B.2

C.4

D. 16

39、十进制数25用8421BCD码表示为()。

101 0101

40、相同为“0”不同为“1”它的逻辑关系是()

A、或逻辑

B、与逻辑

C、异或逻辑

41、Y (A,B,C,)=∑m(0,1,2,3)逻辑函数的化简式()

A、Y=AB+BC+ABC

B、Y=A+B

C、Y=

42、下列说法是正确的是()

A、异步计数器的计数脉冲只加到部分触发器上

B、异步计数器的计数脉冲同时加到所有触发器上

C、异步计数器不需要计数脉冲的控制

43、下列说法正确的是()

A、多谐振荡器有两个稳态

B、多谐振荡器有一个稳态和一个暂稳态

C、多谐振荡器有两个暂稳态

44、下列说法正确的是()

A、555定时器在工作时清零端应接高电平

B、555定时器在工作时清零端应接低电平

C、555定时器没有清零端

45、相同为“1”不同为“0”它的逻辑关系是()

A、或逻辑

B、与逻辑

C、同或逻辑

46、Y (A,B,C,)=∑m(0,1,4,5)逻辑函数的化简式()

A、Y=AB+BC+ABC

B、Y=A+B

C、Y=

47、

A、Y=

B、Y处于悬浮状态

C、 Y=

48、用n位二进制代码对2n个信号进行编码的电路是()

A、二—十进制编码器

B、二进制译码器

C、二进制编码器

49、同步时序逻辑电路中,所有触发器的时钟脉冲是()

A、在同一个时钟脉冲的控制下

B、后一个触发器时钟脉冲是前一个触发器输出提供的。

C、时钟脉冲只加到部分触发器上。

50、利用异步置数法获得N进制计数器时()

A、应在输入第N个计数脉冲后,使计数器返回到初始的预置数状态

B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态

C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态

51、有6个触发器的二进制计数器,它们最多有()种计数状态。

A、8

B、16

C、64

52、施密特触发器主要是将变化缓慢的信号变换成()

A、尖脉冲

B、正弦波

C、矩形波

53、同或运算的逻辑式是()

1)Y=AB 2)Y= 3)Y=AB

54、用卡诺图化简逻辑函数时,8个相邻最小项合并,可以消去()个变量。

1)1 2)2 3)3

55、D触发器的逻辑功能有()

1)置0、置1 2)置0、置1 、保持 3)置0、置1 、保持、计数

56、重叠律的基本公式是( )

1)A+A=2A 2)A+A=A 3)A ·A=A 2 57、由四个触发器构成十进制计数器,其无效状态有( ) 1) 四个 2)五个 3)六个 58、下列各式中的四变量A 、B 、C 、D 的最小项是: 。

(A)ABCD (B)AB(C+D) (C)A +B+C+D (D)A+B+C+D 59、Y=AB C D C +++的反函数为 。

(A)Y =()A B C D C +??? (B)Y =()A B C D C +??? (C)Y =()A B C D C +??? (D)Y =()A B C D C +???

60、四个逻辑变量的取值组合共有 。

(A)8 (B)16 (C)4 (D)15 61、已知逻辑函数F (A ,B )=AB +AB ,使函数值为1的A ,B 取值组合是: 。 (A)00,11 (B)01,00 (C)01,10 (D)01,11 62、离散的,不连续的信号,称为( ) A 、模拟信号 B 、数字信号 63、组合逻辑电路通常由( )组合而成。 A 、门电路 B 、触发器 C 、计数器

64、十六路数据选择器的地址输入(选择控制)端有( )个 A 、16 B 、2 C 、4 D 、8

64、一位8421BCD 码译码器的数据输入线与译码输出线的组合是( ) A 、4:6 B 、1:10 C 、4:10 D 、2:4 65、 能实现脉冲延时的电路是( )

A 、多谐振荡器

B 、单稳态触发器

C 、施密特触发器

66、8线—3线优先编码器的输入为70I I - ,当优先级别最高的7I 有效时,其输出

012Y Y Y 的值是( )

A 、111

B 、010

C 、000

D 、101

67、JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 、J=K=0 B 、J=K=1 C 、J=O ,K=1

68、有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )

A 、1011—0110—1100—1000—0000

B 、1011—0101—0010—0001—0000

69、有一位二进制数码需要暂时存放起来,应选用( )

A 、触发器

B 、2选1数据选择器

C 、全加器

70、以下电路中可以实现“线与”功能的有。

A.T T L与非门

B.三态输出门门

71、一个 4 位移位寄存器可以构成最长计数器的长度是。

三、判断题

1、逻辑变量的取值,1比0大。()

2、时序电路的输出状态仅与此刻输入变量有关。()

3、RS触发器的输出状态Q

N+1与原输出状态Q

N

无关。()

4、JK触发器的 J=K=1 变成 T 触发器。()

5、优先编码只对优先级别高的信息进行编码。()

6、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。()

7、对于JK触发器J=K=1时,输出翻转。()

8、一个存储单元可存1位2进制数。()

9、同一CP控制各触发器的计数器称为异步计数器。()

10、函数式F=ABC+AB+AC= (3、5、6、7)()

11、计数器随CP到来计数增加的称加计数器。()

12、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()

13、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。()

14、三态门的三种状态分别为:高电平、低电平、不高不低的电压。()

15、与非门的逻辑功能是:有0出1,全1出0。()

16、格雷码具有任何相邻码只有一位码元不同的特性。()

17、一般TTL门电路的输出端可以直接相连,实现线与。()

18、D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能()

19、单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。()

20、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。()

21、异或函数与同或函数在逻辑上互为反函数。()

22、R S触发器的约束条件RS=0表示不允许出现R=S=1的输入。()

23、石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。()

24、时序电路不含有记忆功能的器件。()

25、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态S

N

只是短暂的过渡状态,不能稳定而是立刻变为0状态。()

26、Y=A的反函数是+B+C。()

27、用二进制代码表示某一信息称为编码,反之,把二进制代码所表示的信息翻译出来称为译码。()

28、五变量的逻辑函数有32个最小项。()

29、多谐振荡器的输出信号的周期与阻容元件的参数成正比。()

30、异步时序电路的各级触发器类型不同。()

31、计数器的模是指构成计数器的触发器的个数。()

32、A+AB=A+B ()

33、当输入9个信号时,需要3位的二进制代码输出。()

34、单稳态触发器它有一个稳态和一个暂稳态。()

35、施密特触发器有两个稳态。()

36、多谐振荡器有两个稳态。()

37、D/A转换器是将模拟量转换成数字量。()

38、A/D转换器是将数字量转换成模拟量。()

39、所有的触发器都存在空翻现象。()

40、A+1=A ()

41、当输入19个信号时,需要4位的二进制代码输出。()

42、单稳态触发器输出脉冲宽度取决于R、C的值。()

43、在同步时序逻辑电路中如果由于某种原因而进入无效状态时,只要继续输入CP脉冲,电路便会自动回到有效状态,该电路不能够自启动。()

44、设计100进制的计数器,至少需要5个JK触发器。()

45、单稳态触发器可用于延时。 ( )

46、三变量逻辑函数的最小项最多有6个。 ( )

47、移位寄存器不能存放数码,只能对数据进行移位操作。()

48、施密特触发器常用于脉冲整形与变换。()

49、同一CP控制各触发器的计数器称为异步计数器。()

50、构成一个五进制计数器最少需要5个触发器。()

51、1个触发器可以存放1位二进制数。()

52、计数器的模是指对输入的计数脉冲的个数。()

53、JK触发器的输入端 J 悬空,则相当于 J = 0。()

54、与非门可以用作反相器。()

55、寄存器是组合逻辑器件。()

56、寄存器要存放n位二进制数码时,需要n2个触发器。()

57、3位二进制计数器可以构成模值为1

23 的计数器。()

58、十进制计数器最高位输出的周期是输入CP脉冲周期的10倍。()

59、JK触发器在CP作用下,若J=K=1,其状态保持不变。()

60、要对16个输入信号进行编码,至少需要4位二进制码。()

61、组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。()

62、石英晶体振荡器的振荡频率取决于石英晶体的固有频率。()

63、八路数据分配器的地址输入(选择控制)端有8个。()

64、CMOS 电路比 TTL 电路功耗大。()

四、数制转化

1.()

2=( )

10

2. )

2=( )

8

= ( )

16

3.()

10=( )

8421BCD

4.()

2=( )

16

=( )

8

5. (100001)

2= ( )

10

6.(156)

10=( )

2

=( )

8421BCD

7.()

2=( )

10

=( )

8

8. ( )

8421BCD =()

10

9.()

10=( )

2

10.()

10 =( )

2

11. )

2=( )

10

12.()

16 =( )

2

=( )

8

13.()

8421NCD =( )

10

14. (.101)

2=( )

8

=( )

16

=( )

10

15. (111000 )

8421BCD =( )

10

16. )

10= ( )

2

17. (45C)

16=( )

2

=( )

8

=( )

10

18. (74 )

10=( )

2

=( )

8421BCD

19.(156)

10=()

2

=()

8

=()

16

20.()

2=()

10

=()

8

21.(256)

10= ()

2

=()

8

=()

16

22.()

2=()

10

=()

8

23.(1111)

2=()

10

24.(253)

8=()

2

=( )

16

25.(20)

10=()

2

= ( )

8

26.()

2=( )

10

27. )

2=( )

8

= ( )

16

28.()

10=( )

8421BCD

五、逻辑函数化简

1、F= A(B+) +(+C)+ BCDE+(D+E)F

2、F= ∑m (1,3,8,9,10,11,14,15)

3、F=AD+C+B+A(B+)+BC+ ADE

4、F= (1、3,8,9,10,11,14,15)

5、F=A (B+)+(+C )+BCDE+(D+E )F

6、F= ∑m (0,1,2,3,4,6,7,8,9, 10,11, 14)

7、最简“与或”式:F=A+ BD+DCE + D

8、用卡诺图化简下列逻辑函数成为最简“与或”式:

F (A ,B ,C ,D )=Σm (0,1,4,9,12,13)+Σd (2,3,6,7,8,10、11、14)

9、F=

10、Y=A+BCD +D+ A+BD 11、F=+AB

12、Y=A+BD +BC+BD 13、

14、Y (A ,B ,C )=∑m (0,1,2,3,4,6,8,9,10,11,14) 15、

16、Y (A ,B ,C ,)=∑m (0,1,2,3,5,6,7,9,10,11,14) 17、Y=AB+ACD+BCD+ 18、Y=C+AB+B

19、C A C B A C B A Y ++??=

20、Y(A,B,C,D)=Σm(2,6,7,8,9,10,11,13,14,15) 21、用卡诺图化简,写出最简与或式:

F (A 、B 、C 、D )=Σm (0,1,4,7,8,19,13)+Σφ(2,5,8,12,15) 22、C B A C B A Y +++=

六、分析题

1.八路数据选择器构成的电路如图所示, A 2 、 A 1 、 A 0 为地址输入端,根据图中对 D 0 ~ D 7 的设置,写出该电路所实现函数 Y 的表达式。

2.如图所示为利用74LS161的同步置数功能构成的计数器 分析:(1)当D 3D 2D 1D 0=0000时为几进制计数器

(2)当D 3D 2D 1D 0=0001时为几进制计数器

3.分析右图8选1数据选择器的构成电路,写出其逻辑表达式。(5分)

4.试用74LS138和适当门电路实现逻辑函数L(A、B、C)=(0、2、3、4、7)

5.分别用方程式、状态转换图表示如图所示电路的功能。

6 、设计一个故障显示电路,要求:

(1)两台电机同时工作时F1 灯亮

(2)两台电机都有故障时F2 灯亮

(3)其中一台电机有故障时F3 灯亮。

7、试分析下图为几进制计数器

8.用八选一选择器设计一个组合逻辑电路,起输出逻辑表达式为。

Y=A+B +

9.用74LS161构成七进制计数器。

10.写出图中所示组合电路输出函数F的表达式,列出真值表,分析逻辑功能。

11.分析下图时序电路的逻辑功能,写出电路驱动方程、状态方程,画出状态转换图。

12. 试分析如图所示时序电路:

( 1 )写出电路的状态方程和输出方程;

( 2 )列写状态表并画出状态转换图。

13、某车间有A、B、C、D四台发电机,今要求(1)A必须开机(2)其他三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。试用与非门完成此电路。

14、试用CT74LS160的异步清零功能构成24进制的计数器。

15、试用8选一数据选择器实现组合逻辑函数Y(A,B,C,D)=Σm(4,5,10,12,13)。

16、试用CT74LS161的异步清零和同步置数功能构成24进制的计数器。

17、试用CTLS161的同步置数功能构成九进制计数器。并画出波形图。

18、用3线-8线译码器和门电路设计组合逻辑电路,使Y=BC+AB

19、用与非门实现逻辑函数Z=AB+AC

20、用数据选择器实现函数Z=F(A,B,C)=Σ

m

(0,2,4,5,6,7)

D

0 D

1

D

2

D

3

D

4

D

5

D

6

D

7

21.下列电路为几进制计数器画出状态转换图。

22、试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。

23、逻辑电路如下图所示,试写出逻辑表达式并化简之。

24、分析下图所示电路构成了几进制的计数器,并画出状态转换图。

四、做图题

1、边沿型 JK 触发器的输入波形如图所示,画出 Q 端的波形。设触发器的初始状态为“ 1 ”。

2、如图( a )所示逻辑电路,已知 CP 为连续脉冲,如图( b )所示,试画出 Q 1 ,Q 2 的波形。

3、已知各逻辑门输入 A 、 B 和输出 F 的波形如下图所示写出 F 的逻辑表达式并画出逻辑电路。

4.根据逻辑图,写出逻辑函数,并画出Y的波形。(10分)

5.如图(a)所示逻辑电路,已知 CP 为连续脉冲,如图(b)所示,试画出 Q 1 , Q 2 的波形。

边沿 JK 触发器的输入波形如图所示,画出 Q 端的波形。设触发器的初始状态为“ 0 ”。

7. 对应于图( a )、( b )所示的各种情况,分别画出输出 Y 的波形。

8.在如图( a )所示的基本 RS 触发器电路中,输入波形如图( b )。试画出输出端与之对应的波形。

9. 对应于图( a )、( b )所示的各种情况,分别画出输出 Y 的波形。

10、

11、

12、

13、

14、已知TTL边沿JK触发器输入CP、J、K的波形,试对应画出Q端的波形。设触发器的初始状态为Q=0。

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电路设计试题湖南大学版

10、时序电路按(输出与现态和输入的关系)可分为:Mealy型和Moore型 二、判断题(下列各题,你认为正确的,请在题末的括号内打“√”,错的打“×”,并更正。每小题2分,共10分) 1、如果逻辑函数表达式在一定条件下可变成X+X‘或者X X’的形式,则该函数表达式可能产生冒险。(√) 2、本质冒险产生的原因:经过激励逻辑和反馈通路的传播延迟的最小值大于通过“输入逻辑”的最大定时偏移。(√) 3、CMOS反向门比非反向门所用的晶体管要少。(√)

4、如果竞争的结果导致电路最终进入同一稳定总态,则称为临界竞争。(×) 5、门电路的扇出是表示输出电压与输入电压之间的关系。(×) 门电路所具有的输入端的数目称为扇入。 扇出是指该门电路在不超过其最坏情况负载规格下能驱动的输出端个数。 三、简答题(每题5分,共10分) 1、请列出3种“曾经是模拟的”现在却“已经成为数字的”系统,并简述为什么会有这种转变。 2、采用CMOS晶体管实现的“与非门”和“或非门”,哪个速度快?为什么? 四、应用题(共70分) 1、已知接收端收到的汉明码码字a7a6a5a4a3a2a1=1100010,问在最多一位错的情况下发送端发送的码字是什么?(5分) 答:第三位出错,应该是1100110 2、用卡诺图化简下列函数:(5分) 3、旅客列车分为特快A,直快B和慢车C,它们的优先顺序为:特快、直快、慢车。同一时间内,只能有一趟列车从车站开出,即只能给出一个开车信号,试设计满足上述要求的开车信号控制电路。(10分) (1)列出真值表(5分) (2)写出最简的输出逻辑表达式(5分) 4、运用一个MSI器件实现余3码向8421BCD码的转换。(10分) 5、运用“圈到圈”逻辑设计思想,采用74X138译码器和适当的逻辑门设计一个1位十进制数2421码的奇偶位产生电路(假定采用奇检验)。(10分) 注:此题中用的不熟74138。我们在做时要用两个74138级联。详见教材P274 6、分析下图所示的时钟同步状态机(状态Q1Q2=00 ~ 11使用状态名A ~ D)。(10分) 1)作出状态/输出表(5分)。 2)说明它是Mealy机还是Moore机(2分) 3)说明这个电路能对何种输入序列进行检测。(3分) 答案没有找到。同类型题7.12 7、作“0101”序列检测器的Mealy型状态表和Moore型状态表。凡收到输入序列为“0101”时,输出为1;并规定检测的“0101”序列不重叠。典型输入输出序列如下:(10分)

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

脉冲与数字电路——模拟试题一及答案

脉冲与数字电路试题 第一套 一、单选题(每题1分) 1. 回差是( )电路的特性参数。 A 时序逻辑 B 施密特触发器 C 单稳态触发器 D 多谐振荡器 2. 石英晶体多谐振荡器的主要优点是( )。 A 电路简单 B 频率稳定度高 C 振荡频率高 D 振荡频率低 3. 对TTL 与非门多余输入端的处理,不能将它们( )。 A 与有用输入端并联 B 接地 C 接高电平 D 悬空 4. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为 3.2V 时,其低电平噪声容限为( ) A 1.2V B 1.2V C 0.4V D 1.5V 5. 逻辑函数ACDEF C AB A Y +++=的最简与或式为( ) A .C A Y += B. B A Y += C. AD Y = D. AB Y = 6. 在什么情况下,“与非”运算的结果是逻辑0。 ( ) A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是1 7. 组合逻辑电路( )。 A 一定是用逻辑门构成的 B 一定不是用逻辑门构成的 C 一定是用集成逻辑门构成的 D A 与B 均可 8. 已知逻辑函数的真值表如下,其表达式是( ) A .C Y = B .AB C Y = C .C AB Y += D .C AB Y +=

图2202 9. 要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( )电路。 A 多谐振荡器 B 基本RS 触发器 C 单稳态触发器 D 施密特触发器 10. 所谓三极管工作在倒置状态,是指三极管( )。 A 发射结正偏置,集电结反偏置 B 发射结正偏置,集电结正偏置 C 发射结反偏置,集电结正偏置 D 发射结反偏置,集电结反偏置 11. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,输入高电平 为3.5V 时,其输入高电平噪声容限为( )。 A 1.1 V B 1.3V C 1.2V D 1.5V 12. 下图电路,正确的输出逻辑表达式是( )。 A . CD AB Y += B . 1=Y C . 0=Y D . D C B A Y +++= 图2204 13. 下列消除竞争—冒险的方法中错误的是( )。 A 修改逻辑设计 B 引入封锁脉冲 C 加滤波电容 D 以上都不对 14. 连续86个1同或, 其结果是 ( ) A . 1 B . 0 C . 86 D . 286 15. 主从JK 型触发器是( )。

中南大学数字电子技术基础期末考试试卷(四套附答案)

中南大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1. 逻辑函数Y = AB-^C的两种标准形式分别为 ()、()。 2. 将2004个“1 ”异或起来得到的结果是()。 3. 半导体存储器的结构主要包含三个部分,分别是()、()、()。 4. 8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则 输出电压为()v;当输入为10001000,则输出电压为()V。 5. 就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰 能力强,()的转换速度快。 6. 由555定时器构成的三种电路中,()和()是脉冲 的整形电路。 7. 与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用 了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方 便灵活。 二、根据要求作题:(共15分) 1. 将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2. 图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的 P、Q波形。

A B C p 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000-111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421 BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图o (15分) 五、已知电路及CP. A的波形如图4(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

大学数字电路与逻辑设计考试试题资料

审核人: 试卷分类(A 卷或B 卷) B 学期: 2010 至 2011 学年度 第 一 学期 课程: 数字电路与逻辑设计 课程代号: 005A1080 使用班级: 信息工程学院08级 姓名: 学号: 一、基本题(30 1. 用公式法化简函数C B C A C B A Y ++??=1(5分) 答案:C B A B A C C B C A C B A Y +)+?(=++??=1(1分)=C B A B C +)+((1分) =C B A C B C ++?(1分) =)++(B A B C (1分)=C (1分) 2. 试用卡诺图法将下面逻辑函数化成最简与-或式。(必须画出卡诺图,圈“1”,8分) ∑ ∑)13,12,11,10,8 ,7,4,2(+15,14,9,6,10(= 2d m Y ), 答案: C B BC Y ?+=2 3. 已知7400为四个2输入与非门,其20=OL I ,1=OH I ,2=IL I ,μA 50=IH I ,计算7400最多可驱动几个同类门。(6分) 答案:IL OL ≥I N I L ,(2分);IH H OH 2≥I N I ,(2分);故10=H N (2分) 4. 画出图1.1所示D 触发器对应、、D 的Q 端波形。(4分) 答案: 5. 8位数模转换器0832构成的电路如图1.2所示。(1)写出输出电压O v 的计算公式;(2)若输入数 AB CD 00011110 1000 11 01 1 1 1111 × ×××× ×××1.1图Q PR PR (a)

字量为100000时,输出模拟电压O v 为3.6V ,计算输入数字量为10101000时,输出电压时多少?(7分) 答案:(1)=O v -(3分) (2)=6.3-78 REF 2×2 V ; =REF V -7.2V (2分) 输入数字量为10101000时, =O v -V 725.4=)2+2+2(2 2.73578 (2分) 二(10分)、 图2 (a )由集成3线-8线译码器74138构成的逻辑电路,试分析其逻辑功能。要求:(1)写出输出端的逻辑表达式;(2)写出输出和输入真值表;(3)说明电路的作用。74138的功能表如图(b )所示。 答案:(1)74211+++=m m m m Y (2分) 76532+++=m m m m Y (2分) (2)(4分) (3)此电路为全加器。(2分) 三、(14分) 集成8选1数据选择器74151的逻辑符号如图3所示,试用74151和逻辑门实现下面逻辑函数: ∑ 14,13,9,7,3,10(= ),,,(2),m D C B A Y 要求:(1)确定地址输入;(2)写出数据输入端方程;(3)画出实现电路连线图。 答案:(1)设A A =2,B A =1,C A =0(3分) (2)D ABC D C AB D C B A BCD A CD B A D C B A D C B A D C B A Y ++?++?+??+???=),,,(2 D m D m D m D m D m D m D m ?+?+?+?+?+?+?=7643100(3分) V O v 2 .1图 G 1G 2A G 2B 1X +10X 11 0的功能表138HC 74i Y i m 的最小项组合、、为注:012i A A A m 2 图(a) (b)A B Y 10000001111110000000C 11 1111 111Y 200 00 11 11001 输 入输 出

数字电路试题及答案

1)“0”的补码只有一种形式。 (√ ) 2)卡诺图中,两个相邻的最小项至少有一个变量互反。 (√ ) 3)用或非门可以实现3种基本的逻辑运算。 (√ ) 4)三极管饱和越深,关断时间越短。 (X ) 5)在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用。 (X ) 6)多个三态门电路的输出可以直接并接,实现逻辑与。 (X ) 7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 (√ ) 8)采用奇偶校验电路可以发现代码传送过程中的所有错误。 (X ) 9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。 (√ ) 10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。 (√ ) 二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分) 1. 不能将减法运算转换为加法运算。 ( A ) A .原码 B .反码 C .补码 2.小数“0”的反码可以写为 。 (AD ) A .0.0...0 B .1.0...0 C .0.1...1 D .1.1 (1) 3.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系 。 (ABD ) A .F=G B .F ’=G C .F ’=G D .F =G ⊕1 4.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为 。 (B ) A .J =K =0 B .J =K =1 C .J =1,K =0 D .J =0,K =1 5.设计一个同步10进制计数器,需要 触发器。 (B ) A .3个 B .4个 C .5个 D .10个 三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。(10分) 解:两函数相等,∑(0,3,4,7,11,12) 四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。(10分)

数字电路模拟试题 ()

《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32 B. 16 C. 8 D. 4 5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD B. A B CD C. A B C D D. AB C D 7. 与A B C ++相等的为( ) A. A B C ?? B. A B C ?? C. A B C ++ 8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F = 图1 9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。

A. AC AB F+ = B. C B AB F+ = C. AC B A F+ = D. AC B A F+ = 10. 要实现 n n Q Q= +1 )。 11. 可以用来实现并/( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是() A. RS触发器 B. T触发器 C. JK触发器 D. Tˊ触发器 13. 某逻辑电路输入A、B和输出Y的波形如图2所示,则此电路实现的逻辑功能是() A. 与非 B. 或非 C. 异或 D. 异 或非 图2 14. 若两个逻辑函数相等,则它们必然相同的是() A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为() A. 译码器 B. 编码器 C. 数据选择器 D. 数据分配器 二、填空题 1. 完成下列数制之间的转换(25.25) 10 =() 2 =() 8 A B C F 0 0 0 0 1 0 1 0 1 1 1 1 1 1

大学数字电路与逻辑设计考试试题资料

审核人: 试卷分类(A 卷或B 卷) B 学期: 2010 至 2011 学年度 第 一 学期 课程: 数字电路与逻辑设计 课程代号: 005A1080 使用班级: 信息工程学院08级 姓名: 学号: 一、基本题(30 1. 用公式法化简函数B A B A Y ++??=1(5分) 答案:C B A A C C B C A C A Y +)+?(=++??=1(1分)=C B A C +) +((1分) =C B A C B C ++?(1分) =)++(B A B C (1分)=C (1分) 2. 试用卡诺图法将下面逻辑函数化成最简与-或式。(必须画出卡诺图,圈“1”,8分) ∑ ∑)13,12,11,10,8 ,7,4,2(+15,14,9,6,10(= 2d m Y ), 答案: C B BC Y ?+=2 3. 已知74LS00为四个2输入与非门,其20=OL I mA ,1=OH I mA ,2=IL I mA ,μA 50=IH I ,计算74LS00最多可驱动几个同类门。(6分) 答案:IL OL ≥I N I L ,10=≤ IL OL L I I N (2分);IH H OH 2≥I N I ,10=2≤IH OH H I I N (2分);故10=H N (2分) 4. 画出图1.1所示D 触发器对应CLK 、、D 的Q 端波形。(4分) 答案: AB CD 00011110 1000 11 01 1 1 1111 × ×××× ×××1.1图(a)

字量为100000时,输出模拟电压O v 为3.6V ,计算输入数字量为10101000时,输出电压时多少?(7分) 答案:(1)=O v -i i i D V 22 ∑ 7 8 REF (3分) (2)=6.3-7 8 REF 2×2V ; =REF V -7.2V (2分) 输入数字量为10101000时, =O v -V 725.4=)2+2+2(2 2 .73578(2分) 二(10分)、 图2( a )由集成3线-8线译码器74HC138构成的逻辑电路,试分析其逻辑功能。要求:(1)写出输出端的逻辑表达式;(2)写出输出和输入真值表;(3)说明电路的作用。74HC138的功能表如图( b )所示。 答案:(1)74211+++=m m m m Y (2分) 76532+++=m m m m Y (2分) (2)(4分) (3)此电路为全加器。(2分) 三、(14分) 集成8选1数据选择器74HC151的逻辑符号如图3所示,试用74HC151和逻辑门实现下面逻辑函数: ∑ 14,13,9,7,3,10(= ),,,(2),m D C B A Y 要求:(1)确定地址输入;(2)写出数据输入端方程;(3)画出实现电路连线图。 答案:(1)设A A =2,B A =1,C A =0(3分) (2)D ABC D C AB D C B A BCD A CD B A D C B A D C B A D C B A Y ++?++?+??+???=),,,(2 V O v 2 .1图 Y G 1G 2A G 2B 1X +10X 11 0的功能表138HC 74i Y i m 的最小项组合、、为注:012i A A A m 2 图(a)(b)A B Y 10000001111110000000C 11 1111111Y 200 00 11 11001输 入 输 出

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术试题和答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线和功能的电路是()。 A、或非门 B、和非门 C、异或门 D、OC门 3.对CMOS和非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

清华大学数字电路汇总题库

清华大学数字电路题库 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ)

B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A +

数字电子——考试题库及答案

触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态:收藏 A. 无关 B. 无法确定 C. 有关 回答错误!正确答案: C 单稳态触发器可以用于: 收藏 A. 定时 B. 编码 C. 译码 回答错误!正确答案: A 存储矩阵由许多存储单元组成。每个存储单元可存放()位二进制数。收藏 A. 1 B.

4 C. 2 回答错误!正确答案: A n个逻辑变量,共有()个最小项。 收藏 A. 2的n次方 B. n C. 2n 回答错误!正确答案: A 二进制计数器每经一级触发器,输出脉冲的频率:收藏 A. 降低一倍 B. 不会改变 C. 增大一倍 回答错误!正确答案: A

()电路,具有回差,抗干扰强。 收藏 A. 单稳态触发器 B. 多谐振荡器 C. 施密特触发器 回答错误!正确答案:C ()电路可用于幅度的鉴别。 收藏 A. 施密特触发器 B. 单稳态触发器 C. 多谐振荡器 回答错误!正确答案: A D/A转换器是可以实现()转换的电路。收藏 A. 数字信号向模拟信号 B.

模拟信号向数字信号 C. 数字信号向二进制信号 回答错误!正确答案: A RS触发器的触发输入信号之间: 收藏 A. 无约束 B. 有约束 C. 无法确定 回答错误!正确答案:B 当JK触发器的J=K=1时,所构成的触发器为:收藏 A. 置0型的触发器 B. 置1型的触发器 C. 翻转型的触发器 回答错误!正确答案:C

半导体存储器可以用来存放数据、资料等()信息。 收藏 A. 10进制 B. 12进制 C. 2进制 回答错误!正确答案: C 存储器的存储容量是指所包含的: 收藏 A. 存储器字长 B. 所存放的字数 C. 总存储单元数 回答错误!正确答案: C 若要对100个信息进行编码,则在输出端至少需要()位二进制代码。收藏 A. 4 B.

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

数字电路期末试题及答案(绝密)

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

相关主题
文本预览
相关文档 最新文档