当前位置:文档之家› 判断题

判断题

强化1.1在微型计算机广阔的应用领域中,会计电算化应属于科学计算应用方面。
答案:错。会计电算化属于计算机数据处理方面的应用。
2.决定计算机计算精度的主要技术指标一般是指计算机的字长。
答案:对。
3.计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令。
答案:错。“运算速度”指标的含义是指每秒钟能执行多少条指令。
4.利用大规模集成电路技术把计算机的运算部件和控制部件做在一块集成电路芯片上,这样的一块芯片叫做单片机。
答案:错。计算机的运算部件和控制部件做在一块集成电路芯片上,这样的一块芯片叫做微处理器。
强化3.1.某R进位计数制,其左边1位的权是其相邻的右边1位的权的R倍。
答案:对。
2.在计算机中,所表示的数有时会发生溢出,其根本原因是计算机的字长有限。
答案:对。
3.一个正数的补码和这个数的原码表示一样,但正数的反码就不是该数的原码表示,而是原码各位数取反。
答案:错。一个正数的补码和反码均和这个数的原码表示一样。
4.表示定点数时,若要求数值0在计算机中惟一地表示为全0,应使用反码表示。
答案:错。应使用补码或移码表示。
5.将补码的符号位改用多位来表示,就变成变形补码,一个用双符号位表示的变形补码11.1010是正数。
答案:错。用双符号位表示的变形补码正数应为00形式。
6.在浮点运算器中,阶码部件可实现加、减、乘、除四种运算。
答案:错。阶码部件可实现加、减运算。
7.在浮点运算器中,尾数部件只进行乘法和除法运算。
答案:错。尾数部件可实现加、减、乘、除四种运算。
8.运算器不论是复杂的还是简单的,都有一个状态寄存器,状态寄存器是为计算机提供判断条件,以实现程序转移。
答案:对。
9.在一台具有80387协处理器的PC机中。CPU是把80387当作外设来读取 80387的指令。
答案:错。CPU与80387配对使用。
10.在CPU中执行算术运算和逻辑运算,都是按位进行且各位之间是独立无关的。
答案:错。在并行加法器中,高位的进位依赖于低位。
11.全加器和半加器的区别在于是否考虑低位向高位进位。考虑低位向本位有进位的加法器称为全加器。
答案:对。

同步3.1.定点补码运算时,其符号位不参与运算。
答案:错
2.尾数部分只进行乘法和除法运算。
 答案:错
3.浮点数的正负由阶码的正负符号决定。
 答案:错
4.在定点小数一位除法中,为了避免溢出,被除数的绝对值一定要小于除数的绝对值。
答案:对
5

.浮点运算器的阶码部件可实现加、减、乘、除4种运算。
答案:错。阶码部件只进行阶码相加、相减和比较操作。
6.浮点数的取值范围由阶码的位数决定,而浮点数的精度由尾数的位数决定。
答案:对。
7.加法器是构成运算器的基本部件,为提高运算速度,运算器一般都采用串行加法器。
答案:错。加法器是构成运算器的基本部件,为提高运算速度,加法器一般都采用并行加法器。
强化4.1.存储器是计算机中的记忆设备,它只是用来存放程序。答案:错。 存储器是计算机中存放程序和数据的设备。
2.动态RAM和静态RAM都是易失性半导体存储器。
答案:对。
3.CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。
答案:错。CPU访问存储器的时间是基本固定的,与容量无关,而是由存储元的材料决定的。
4.因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此EPROM做成的存储器,加电后必须重写原来的内容。
答案:错。半导体存储器加电后才能存储数据,断电后数据丢失,这是指RAM。而EPROM是只读存储器,断电后数据不会丢失,因此,加电后不必重写原来的内容。
5.目前大多数个人计算机中可配置的内存容量仅受地址总线位数限制。
答案:错。内存容量不仅受地址总线位数限制,还受寻址方式、操作系统的存储管理方式等限制。
6.因为动态存储器是破坏性读出,所以在不访问动态存储器时不用刷新。
答案:错。刷新不仅仅因为存储器是破坏性读出,还在于动态存储器在存储数据时,若存储器不做任何操作,电荷也会泄漏,为保证数据的正确性,必须使数据周期性地再生,即刷新。
7.一般情况下,ROM和RAM在存储体中是统一编址的。
答案:对。在计算机设计中,往往把RAM和ROM的整体作主存。因此,RAM和ROM一般是统一编址的。
8.多体交叉存储器是为了解决由于主存太大,而将一个主存体分成多个独立存储体的一种技术。 
答案:错。多体交叉存储器是为了解决主存速度问题,而将一个主存体分成多个独立存储体以提高存取速度的一种技术。
9.在计算机中,存储器是数据传送的中心,但访问存储器的请求是由CPU或I/O所发出的。 答案:对。
10.CPU中通常都设置若干个寄存器,这些寄存器与主存统一编址。访问这些寄存器的指令格式与访问存储器是相同的。
答案:错。机器中的寄存器常常是独立编址的,因此访问寄存器的指令格式与访问存储器的指令格式不同。
11.同SRAM相比,由于DRAM需要刷

新,所以功耗大。答案:错。SRAM不需要刷新是由于电路的构成不同。它是依靠电源维持运行,而DRAM是依靠电容维持状态,所以SRAM功耗较大。
12.双极型 RAM不仅存取速度快,而且集成度高。
答案:错。双极型 RAM存取速度快,但集成度低。
13.目前常用的EPROM是用浮动栅雪崩注入型MOS管构成,称为FAMOS型EPROM,该类型的EPROM出厂时存储的全是“1”。
答案:对。

同步4.1.计算机的内存由RAM和ROM两种半导体存储器组成。 答案:对。
2.微机使用过程中,如果突然断电,RAM和ROM中保存的信息会全部丢失。
答案:错。RAM中保存的信息在断电后会丢失,而ROM中保存的信息在断电后不受影响。
3.半导体ROM是一种非易失性存储器。
答案:对。
4.多体交叉存储器主要解决扩充容量问题。
答案:错。多体交叉存储器主要是为了提高存取速度,增加存储器带宽。
5.由于DRAM靠电容存储电荷,所以需要定期刷新。
答案:对。
6.一台具有16位地址线的计算机,它的主存容量可以大于64KB。
答案: 错。具有16位地址线的计算机,它的主存容量最大只能为64KB。
强化5.1. 兼容机之间指令系统可以是相同的,但硬件的实现方法可以不同。
答案:对。
2.堆栈是由若干连续存储单元组成的先进先出存储区。 
答案:错。堆栈是由若干连续存储单元组成的后进先出存储
3.RISC较传统的CISC的CPU存储器操作指令更丰富,功能更强。
答案:错。RISC只有取数存数指令访问存储器,其余指令操作都在寄存器之间进行。
4.指令的多种寻址方式会使指令格式复杂化,但可以增加指令获取操作的灵活性。
答案:对。
5.程序计数器PC用来指示从内存中取指令。
答案:对。
6.内存地址寄存器只能用来指示从内存中取数据。
答案:错。内存地址寄存器用来指示从内存中取数据或指令。
7.浮点运算指令对用于科学计算的计算机是很必要的,可以提高机器的运算速度。
答案:对。
8.处理大量输入输出数据的计算机,一定要设置十进制运算指令。
答案:错。可以用二进制运算指令处理输入输出数据,然后编程将运算结果转为十进制输出。
9.一个系列中的不同型号计算机,保持软件向上兼容的特点
答案:对。
10.在计算机的指令系统中,真正必须的指令数是不多的,其余的指令都是为了提高机器速度和便于编程而引入的。
答案:对。
11.扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指令可以具有不同长度的操作

码。
答案:对。
12.转移类指令能改变指令执行顺序,因此,执行这类指令时,PC和SP的值都将发生变化。
答案:错。执行这类指令时,SP的值不会发生变化。
13.RISC的主要设计目标是减少指令数,降低软、硬件开销
答案:对。
14.新设计的RISC,为了实现其兼容性,是从原来CISC系统的指令系统中挑选一部分简单指令实现的
答案:错。选用使用频度高的一些简单指令,以及很有用但不复杂的指令。
15.RISC没有乘、除指令和浮点运算指令。
答案:错。RISC有乘、除指令和浮点运算指令。

同步5.1. 执行指令时,指令在内存中的地址存放在指令寄存器中。
答案:错。执行指令时,指令在内存中的地址存放在程序计数器中。
2.没有设置乘、除法指令的计算机系统中,就不能实现乘、除法运算。
答案:错。在没有设置乘、除法指令的计算机系统中,可通过加、减、移位等运算实现乘、除法运算。
3.计算机指令是指挥CPU进行操作的命令,指令通常由操作码和操作数的地址码组成。
答案:对。
4.不设置浮点运算指令的计算机,就不能用于科学计算。
答案:错。不设置浮点运算指令的计算机,仍可用于科学计算,只是要增加编程量且速度不很快。
5.采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。
答案:错。RISC计算机的体系结构只是相对CISC机要简单些。
强化6.1.在主机中,只有内存能存放数据。
答案:错。寄存器也可存放数据。
2.引入微程序机器级,使CPU的硬件电路更为简单,可以使CPU的指令系统功能更强。 
答案:对。
3.微程序技术是今后计算机技术的发展方向。
答案:错。 目前高性能的计算机中普遍采用硬布线技术。
4.在CPU中,译码器主要用在运算器中挑选多路输入数据中的某一路数据送到ALU。
答案:错。在CPU中,译码器主要用于指令的译码、寻址模式的译码及操作数地址的译码。
5.对一个并行寄存器来说,只要时钟脉冲到来,便可从输出端同时输出各位的数据。
答案:错。时钟脉冲到来,数据便被置入寄存器。
6.计数器的功能是对输入脉冲进行计数,不能用它作分频器或定时等。
答案:错。可以用它作分频器或定时等。
7.可编程逻辑阵列是主存的一部分。
答案:错。可编程逻辑阵列是控制器的一部分。
同步6.1.每一条微指令都只是包含一条微命令。
答案:错。一条微指令包含一组实现一定操作功能的微命令。
2.串行寄存器一般都具有移位

功能。
答案:对。
3. 控制存储器是用来存放微程序的存储器,它应该比主存储器速度快。
答案:对。
4.机器的主频最快,机器的速度就最快。
答案:错。计算机的运算速度首先与主频有关,主频越高运算速度越快。其次是字长,字长越长,单位时间内完成的数据运算就越多,运算速度就越快。最后是计算机的体系结构,体系结构合理,同样器件的整机速度就快,比如存储器采用分级结构,处理机采用流水线结构、多机结构,都是为了提高计算机整机的运算速度和效率而做的体系结构方面的改进。所以,不能说机器的主频最快,机器的速度就最快。
5.引入微程序机器级,使计算机的CPU更为简单,可以组成功能更强的指令系统,从而加快了CPU的运行速度。
答案:错。引入微程序机器级,使计算机的CPU更为简单,可以组成功能更强的指令系统,但在同样的半导体工艺条件下,微程序控制的速度比硬布线控制的速度低。

强化7.1.Cache是内存的一部分,它可由指令直接访问。
答案:错。Cache不是内存的一部分,它可由指令直接访问。
2.引入虚拟存储系统的目的,是为了加快外存的存取速度。
答案:错。引入虚拟存储系统的目的,是为了扩大内存的容量。
3.采用虚拟存储器技术,用户编写的应用程序其地址空间是连续的。
答案:对
4.在虚拟存储器中,当程序正在执行时,由操作系统完成地址映射。
答案:对。
5.机器刚加电时Cache无内容,在程序运行过程中CPU初次访问存储器某单元时,信息由存储器向CPU传送的同时传送到Cache;当再次访问该单元时即可从Cache取得信息(假设没有被替换)。
答案:对。

6.在虚拟存储器中,逻辑地址转换成物理地址是由硬件实现的,仅在页面失效时才由操作系统将被访问页面从辅存调到主存,必要时还要先把被淘汰的页面内容写入辅存。
答案:错。在虚拟存储器中,主要通过存储管理软件来进行虚实地址的转换。
7.内存与外存都能直接向CPU提供数据。
答案:错。外存不能直接向CPU提供数据,CPU需要数据时向主存发出请求,若主存中无此数据,由存储管理软件从辅存中调入,然后再提供给CPU。


同步7.1.CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致, 采用写直达(写通)法,可同时写入Cache和主存中。 
答案:对
2.Cache与主存统一编址,即主存空间的某一部分属于 Cache。
答案:错。Cache是单独编址的,它不是主存的一部分,比主存的存取速度要快一个数量级。
3.在虚拟存储器

中,辅助存储器与主存储器以相同的方式工作,因此允许程序员用比主存空间大得多的辅存空间编程。答案:错。在虚拟存储器中,之所以允许程序员用比主存空间大得多的辅助空间编程,并不是因为辅助存储器与主存的工作方式相同,而是因为在主存与辅存之间加了一级存储管理机制,由机器自动进行主辅存信息的调度。
4.外存比内存的存储容量大,存取速度快。
答案:错。外存比内存的存储容量大,但存取速度慢。
5.Cache的功能全由硬件实现。
答案:对。

强化8.1.软盘的磁头和盘面在读写时不接触。
答案:错。软盘的磁头和盘面是接触式读写,而硬盘的磁头是采用悬浮式工作方式。
2.硬盘系统和软盘系统均可分为固定磁头和可移动磁头两种
答案:错。硬盘系统有固定磁头和可移动磁头之分,而软盘系统都是活动磁头。
3.CDROM光盘的盘片由生产厂家预先写入数据或程序,出厂后用户不能写入修改。
答案:对。
4.高数据传输率CDROM驱动器运行速度快,但要求很高的容错性和纠错能力。
答案:对。
5.随着半导体集成电路的发展,外部设备在硬件系统中的价格中所占比重越来越低。
答案:错。半导体集成电路的发展,使CPU和主存的造价降低,而外部设备在硬件系统中的价格比重却在增加。

同步8.1.温彻斯特磁盘是一种固定磁头固定盘片的磁盘存储器。
答案:错。温彻斯特磁盘是一种可移动磁头固定盘片的磁盘存储器。
2.移动磁头硬盘存储器的磁头和盘面是接触式读写
答案:错。移动磁头硬盘存储器存取数据时磁头在磁盘盘面上径向移动,磁头与盘面不接触,随气流浮动工作的。


强化9.1.不带汉字硬字库的点阵式打印机不能打印汉字。
答案:错。可以使用软字库来打印汉字。
2.显示刷新存储器由RAM组成。
答案:对。
3.计算机使用的磁带存储器是记录模拟信号的设备。
答案:错。磁带存储器是记录数字信号的设备。
4.外部设备位于主机箱的外部。
答案:错。外部设备是主机之外的设备。
5.语音合成器作为输入设备可以将人的语音转换成计算机能够识别的信息。
答案:错。语音合成器作为输出设备可以将计算机信息转换成人的语音信息。
6.针式打印机点阵的点越多,印字质量越高。
答案:对。

7.一般说来图像比图形的数据量要少一些。
答案:错。图像比图形的数据量要多一些。
8.图形比图像更容易编辑、修改。
答案:对。
9.图像比图形更有用。
答案:错。各有其用途。




同步9.1.行式打印机的速度比串行打印机快。
答案:对。
2.图形比图像更适合表现类似于照片和绘画之类的有真实感的画面。
答案:错。图像显示器的分辨率比兼容的图形显示器的分辨率更高,因此画面的真实感更强。3.字符发生器是存放ASCII字符点阵的存储器,汉字也是由点阵构成的,因此,能处理汉字的计算机,其字符发生器中也存放了汉字点阵。
答案:错。能处理汉字的计算机,其汉字点阵可用字符发生器产生,称硬字库,但现在一般采用软字库。 
4.键盘属于输入设备,但显示器上显示的内容既有机器输出的结果,又有用户通过键盘输入的内容,所以显示器既是输入设备,又是输出设备。
答案:错。显示器无论是输出机器的结果还是输出键盘输入的内容均是向用户输出信息,所以显示器应属于输出设备。

强化10.1. 在计算机的中断系统中,优先级别高的中断总是先响应先处理。
答案:错。如果高优先级别的中断被屏蔽后,则不能响应。
2.全双工工作方式可以在两个方向传送信息,但是在同一时刻,只能工作在一个方向上传送信息的通讯方式。
答案:错。全双工工作方式可以在两个方向同时传送信息。
3.半双工工作方式是可以在两个方向传送信息,但是在同一时刻只能工作在一个方向上传送信息的通讯方式。
答案:对。 
4.组成总线不仅要有传输信息的传输线,还应有实现总线控制的器件,即总线缓冲器和总线控制器。
答案:对。
5.大多数微型计算机的总线由地址总线、数据总线和控制总线组成,因此,它们是三总线结构的。
答案:错。地址总线、数据总线和控制总线是指总线的类型,不是指总线的结构。

6.DMA控制器和CPU可以同时使用总线。
答案:错。DMA控制器和CPU必须分时使用总线。
7.一个更高优先级的中断请求总是可以中断另一个中断处理程序的执行。
答案:错。如果CPU关中断,则优先级高的中断请求也不能中断另一个中断处理程序的执行。
8.一个通道可以连接多个外部设备控制器,一个外部设备控制器可以管理一台或多台外部设备。
答案:错。一个通道可以连接多个外部设备控制器,但一个外部设备控制器只能管理一台外部设备。
9.屏蔽所有的中断源,即为关中断。
答案:错。CPU不允许中断才为关中断。
10.设备的编址方式分为单独编址和存储器统一编址两种。
答案:对。
11.DMA是主存与外设之间交换数据的方式,它也可用于主存与主存之间的数据交换。
答案:错。DMA是主存与高

速外设之间交换数据的方式,它不能用于主存与主存之间的数据交换。

12.中断级别最高的是不可屏蔽中断。
答案:错。级别最高的中断不一定是不可屏蔽中断,这与机器的设计有关。例如,在PC/XT中内中断的优先级要比不可屏蔽的中断级别高。
13.CPU响应中断时暂停运行当前程序,自动转移到中断服务程序。
答案:对。
14.中断方式一般适用于随机出现的服务请求。
答案:对。
15.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作。
答案:对。
16.中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级中断系统(CPU提供多条中断请求输入线)才能采用中断屏蔽技术。
答案:错。单级中断系统也能采用中断屏蔽技术。

17.连接到计算机单总线上的设备称为主设备。
答:错。主、从设备都可以连接到单总线上。
18.CPU可任选CPU停止法,即总线周期挪用法或总线周期分时法来实现DMA。
答案:对。


同步10.1.中断屏蔽的作用是可以临时改变中断优先处理权。
答案:对。
2.所有的数据传送方式都必须由CPU控制实现。
答案:错。DMA和通道的数据传送方式不需CPU控制。
3.外部设备一旦申请中断,便能立刻得到CPU的响应。
答案:错。如果 CPU关中断,则外部设备有中断申请,也不能立刻得到CPU的响应。
4.DMA设备的中断级别比其他外设高,否则可能引起数据丢失。
答案:对。
5.一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求。
答案:错。一旦有中断请求出现,CPU在执行完当前指令后才转去受理中断请求。
6. CPU在响应中断后可以立即响应更高优先级的中断请求。
答案:错。必须要在完整保存现场之后,才能去响应更高级别的中断,否则会造成现场保存不完整,从而今后无法返回断点。


相关主题
文本预览
相关文档 最新文档