当前位置:文档之家› 数字电子技术习题附答案

数字电子技术习题附答案

数字电子技术习题附答案
数字电子技术习题附答案

一、填空题。

1

.基本的逻辑门电路有与,或,非。

2.基本逻辑运算有_与_、或、非3种。

3.描述逻辑函数各个变量取值组合与函数值对应关系的表格叫真值表。

4.十进制数72用二进制数表示为 1001000 ,用8421BCD码表示为 01110010 。二进制数111101用十进制数表示为 61

5.数制转换:(8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8;(3EC)H = ( 1004 )D;

(2003) D = (11111010011)B = ( 3723)O。

6.有一数码10010011,作为自然二进制数时,它相当于十进制数147,作为8421BCD码时,它相当于十进制数93 。

7.(35.75)10=( 100011.11 )2 = ( 00110101.01110101 )8421BCD 。

8.在8421BCD码中,用 4 位二进制数表示一位十进制数。

9.在逻辑运算中,1+1= 1 ;十进制运算中1+1= 2 ;二进制运算中1+1= 10 。

10、表示逻辑函数功能的常用方法有逻辑表达式、逻辑真值表、卡诺图等。

11.将2004个“1”异或得到的结果是(0)。

12.TTL门电路中,输出端能并联使用的有__OC门__和三态门。

13. 在TTL与非门电路的一个输入端与地之间接一个10KΩ电阻,则相当于在该输入端输入高电平。14.TTL与非门多余输入端的处理方法通常有接至正电源,接至固定高电平,接至使用端。

https://www.doczj.com/doc/048171666.html,逻辑门是单极型门电路,而TTL逻辑门是双极型门电路。

16.与TTL电路相比,COM电路具有功耗低、抗干扰能力强、便于大规模集成等优点。

17.TTL门电路的电源电压一般为 5 V,CMOS电路的电源电压为3—18 V 。

18.OC门的输出端可并联使用,实现线与功能;三态门可用来实现数据的双向传递、总线结构等。19.三态门输出的三态为1、0、高阻态。

20.为使F=A ,则B应为何值(高电平或低电平)?

1 0 1

21.指出图中各TTL门电路的输出是什么状态(高电平、低电平、高阻)?

Y1=0 Y2=1 Y3=高阻态Y4=1

22.若上题图中各电路为CMOS门电路,请问各门电路的输出是什么状态?

Y1=1 Y2=1 Y3=高阻态Y4=1

23.函数Y=AB+AC的最小项表达式为(5,6,7)

m

∑。

24. 如果对键盘上108个符号进行二进制编码,则至少要7位二进制数码。

注意:红色字体部

分为简略参考答

案,解题过程不全

面、不详细。

B A

C

D A B C D ++++()()25. 已知某函数??

? ??+??? ??++=D C AB D C A B F ,根据反演规则直接写出该函数的反函数F =

26.逻辑函数的化简方法有代数法和卡诺图法。

27.函数Z=ABC+BCD ,根据对偶规则写出该函数的对偶式Z ’=(A+B+C )(B+C+D);根据反演规则直接写出该函数的反函数Z = ()()A B C B C D ++++

28.组合电路的特点是:输出与输入的关系具有即时性。即电路在任意时刻的输出状态只取决于该时刻的输入状态,而与该时刻前的电路状态无关。

29.组合电路由门电路构成,它的输出只取决于该时刻输入而与原状态无关。

30.不仅考虑两个本位数相加,而且还考虑来自低位进位相加的运算电路,称为全加器。

33.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出

01234567Y Y Y Y Y Y Y Y 应为 10111111。

34.欲使译码器 74LS138完成数据分配的功能,其使能端ST A 接输入数据D ,而B ST 应接 0 ,C

ST

45.时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。 46.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。 47.时序逻辑电路的输出不仅和输入信号有关,而且还与电路原态有关。 52.半导体存储器主要分成两大类:ROM 、RAM 。 53.存储器的容量用字数和位数乘积表示。

54.只读存储器是用来存放固定不变的 二 进制数码,在正常工作时,只能读存储代码,而不能写存储代码。当失去电源后,其信息代码不会丢失。

55.随机存取存储器中的信息代码随时可按指定地址进行读或写,但失去电源后,所存储的代码将会全部丢失。

56. 一个10位地址码、8位输出的ROM ,其存储容量为 8K (或213

)位。

3.是8421BCD 码的是( B )。

A 、1010

B 、0101

C 、1100

D 、1101 4.(D8)16的8421BCD 码之值为( A )。

A 、001000010110

B 、208

C 、216

D 、11011000 5.下列四个数中,最大的数是( B )

A 、(AF )16

B 、(001010000010)8421BCD

C 、(10100000)2

D 、(198)10 6.下列各组数中,可能是8进制的是( A )

A 、27452

B 、63957

C 、47EF8

D 、37481 7.正逻辑是指( A )。

A 、 高电平用1表示,低电平用0表示

B 、 高电平用0表示,低电平用1表示

C 、 高电平、低电平均用1表示或用0表示

8.将TTL 与非门作非门使用,则多余输入端应做如何处理。( A )

A 、全部接高电平

B 、部分接高电平,部分接地

C 、全部接地

D 、部分接地,部分悬空

9.一只四输入端或非门,使其输出为1的输入变量取值组合有几种。( D )

A 、15

B 、8

C 、7

D 、1 10.采用OC 门(集电极开路门)主要解决了( B )。 A 、TTL 与非门不能相“与”的问题 B 、TTL 与非门不能“线与”的问题 C 、 TTL 与非门不能相“或”的问题

11.二输入端的或非门,其输入端为A 、B ,输出端为Y ,则其表达式Y= ( C )。

A 、A

B B 、AB

C 、B A +

D 、A+B 12.比较两个一位二进制数A 和B,当A=B 时输出F=1,则F 的表达式是( D )。

A 、F=A

B B 、B A F =

C 、F=B A

D 、F=A ⊙B

13.下列关于异或运算的式子中,不正确的是( B )

A 、A ⊕A=0

B 、1=⊕A A

C 、A ⊕0=A

D 、A ⊕1=A 14.下列门电路属于双极型的是( A )

A 、OC 门

B 、PMOS

C 、NMOS

D 、CMOS

A 、

B A F = B 、AB F =

C 、B A F += 17.若一个逻辑函数由三个变量组成,则最小项的个数共有( C )。 A 、3 B 、4 C 、8

18.已知逻辑函数C B B A F +=,则它的“与非—与非”表达式为(B )。 A 、C B B A + B 、C B B A C 、C B B A 19.已知函数F=A+B ,则它的反函数表达式为( C )。 A 、B A B 、B A + C 、B A

A 、F(A,B,C)=∑m(0,2,4)

B 、F(A,B,C)=∑m(1,5,6,7)

C 、F(A,B,C)=∑m (0,2,3,4)

D 、F(A,B,C)=∑m(3,4,6,7) 22.函数D A C B A F ++?=的反函数之最简或与式是( B )。

A 、D A C A A

B ++ B 、)D A )(

C B A (+++ C 、

D A C B A + D 、)D A )(C B A (+++ 23.函数F=AB+BC ,使F=1的输入ABC 组合为( D )

A 、ABC=000

B 、ABC=010

C 、ABC=101

D 、ABC=110

24.组合逻辑电路的输出取决于( A )。

A 、当时的输入信号

B 、原来的输出信号

C 、当时的输入信号和原来的输出信号 25.组合逻辑电路的分析是指( C )。

A 、已知逻辑图,求解逻辑表达式的过程

B 、已知真值表,求解逻辑功能的过程

C 、已知逻辑图,求解逻辑功能的过程 26.组合逻辑电路的设计是指( A )。

A 、已知逻辑要求,求解逻辑表达式并画逻辑图的过程

B 、已知逻辑要求,列真值表的过程

C 、已知逻辑图,求解逻辑功能的过程 27.可做数据分配器使用的电路是( B )

A 、编码器

B 、译码器

C 、数据选择器 28.全加器是指( C )。

A 、两个同位的二进制数相加

B 、不带进位的两个同位的二进制数相加

C 、两个同位的二进制数及来自低位的进位三者相加

29.四选一选择器的输出表达式)A (A D )A (A D )A A (D )A A (D F 013012011010+++=。若用该数据选

择器实现1A F =,则D 0D 1D 2D 3的取值为( A )。

A 、D 0=D 1=1 D 2=D 3=0

B 、D 0=D 3=0 D 1=D 2=1

C 、

D 0=D 1=D 2=D 3=1

30.组合电路( C )。

A 、不会出现竞争冒险

B 、一定出现竞争冒险

C 、在输入信号状态改变时可能出现竞争冒险 31.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( B )。 A 、5 B 、6 C 、8

D 、43

32.设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D 0D 1D 2D 3的状态是( A )。(设A 为高位)

A 、0111

B 、1000

C 、1010

D 、0101 33.欲实现一个三变量组合逻辑函数,应选用的电路芯片是( C )。 A 、编码器 B 、数据比较器 C 、数据选择器 34.下列电路中,不属于组合逻辑电路的是( C )

A 、译码器

B 、全加器

C 、寄存器

D 、编码器 35.由与非门构成的基本RS 锁存器,当1S 0,R ==时,则有( B )。 A 、Q=1 B 、Q=0 C 、0Q =

36.由或非门构成的基本RS 锁存器,当R=1,S=0时,则有( A )。 A 、 Q=0 B 、Q=1 C 、0Q = 37.D 触发器的特性方程是( A )。

A 、D n =+1

Q B 、n n DQ Q =+1 C 、n Q D ⊕

38.JK 触发器的特性方程是( C )。

A 、n n Q J +=+n 1

Q K Q

B 、n n KQ J +=+n 1Q Q

C 、n n Q K J +=+n 1Q Q

39.正边沿D 触发器,在时钟脉冲CP 正边沿到来前D=1,而CP 正边沿后D 变为0,则CP 正边沿后触发器的状态为( B )。

A 、Q=0

B 、Q=1

C 、1Q = 40.欲使边沿

D 触发器变成T 触发器,则只要使( C )。

A 、D=T e n

Q B 、D=T n

Q C 、D=T n Q e D 、D=T n Q ⊕ 41.一个T 触发器,在T=1时,加上有效时钟脉冲,则触发器( D )。

A 、保持原态

B 、置0

C 、置1

D 、翻转 42.构成时序逻辑电路的单元电路是( C )。

A 、门电路

B 、触发器

C 、门电路和触发器 43.同步时序电路和异步时序电路比较,其差异在于后者( B )。

A 、没有触发器

B 、没有统一的时钟脉冲控制

C 、没有稳定状态

D 、输出只与内部状态有关 44.通常寄存器应具有的功能为( C )。

A 、存数和取数

B 、清零和置数

C 、AB 两者皆有 45.通常集成计数器芯片具有的功能为( B )。

A 、存数和取数

B 、清零、置数、累计CP 的个数

C 、两者皆有 46.在移位寄存器中采用并行输出比串行输出( A )。

A 、快

B 、慢

C 、一样快

D 、不确定 47.用触发器设计一个24进制的计数器,至少需要( D )个触发器。

A 、3

B 、4

C 、6

D 、5 48.无稳态电路是( D )。

A 、单稳触发器

B 、移位寄存器

C 、计数器

D 、多谐振荡器

49.一个4位的二进制加计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为( C )

A 、1100

B 、1000

C 、1001

D 、1010

50.想将一组并行输入的数据转换成串行输出,可选用的电路为( A )

A 、移位寄存器

B 、计数器

C 、数据比较器 51.一个5位地址码、8位输出的ROM ,其存储单元的个数(

D )

A 、48

B 、64

C 、40

D 、256

52.信息可随时写入或读出,断电后信息立即全部消失的存储器是( B )。 A 、ROM B 、RAM C 、PROM D 、EPROM 53.只能读出不能写入,但信息永久保存的存储器是( A )。 A 、ROM B 、RAM C 、EPROM D 、EEPROM 54.有6条地址线和8条数据线的存储器的存储容量是( A )。

A 、26

×8 B 、6×8 C 、68

×1 D 、6×28

55.555定时器的输出状态有(B )。

A 、高祖状态

B 、0和1状态

C 、二者皆有 56

.多谐振荡电路能产生( B )。

A 、单一频率的正弦波

B 、矩形波

C 、两者皆有 57.555定时器构成的多谐振荡电路输出波形的占空比的大小取决于( A )。

A 、充放电电阻R 1和R 2

B 、定时电容

C C 、前两者 58.555定时器构成的多谐振荡电路的输出脉冲频率f 的适用范围一般是( A )。

A 、0.1~300kHz

B 、10-6

~10-2

Hz C 、106

~109

Hz 59.石英晶体构成的多谐振荡电路的振荡频率f 取决于( A )。

A 、石英晶体固有振荡频率

B 、耦合电容

C 、两者共同 60.能起定时作用的电路是( B )

A 、施密特触发器

B 、单稳态触发器

C 、多谐振荡器

D 、译码器 61.DAC 的转换精度决定于( C )。

A 、分辨率

B 、转换误差

C 、分辨率和转换误差

62.n 位DAC 的分辨率可表示为( A )。

A 、

121-n B 、1

2

1

-n C 、n 21 63.某8位D/A 转换器当输入全为1时,输出电压为5.1V ,当输入D=(00000010)2时,输出电压为( B )

A 、0.02V

B 、0.04V

C 、0.08V

D 、0.68V

三、判断题

( × )1.普通TTL 与非门的输出端允许直接相连,实现线与。 ( × )2. 图示所示电路的输出0F =

A

F

( × )3.逻辑变量的取值,1比0大。

( × )4.三态门的三种状态分别为:高电平、低电平、不高不低的电压。 ( × )5.图示所示电路的输出B A F +=

( × )6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( × )7.因为逻辑式A+(A+B)=B+(A+B)是成立的,所以等式两边同时减去(A+B),得A=B 也是成立的。 ( √ )8.图示所示电路的输出B A F +=

( × )9.因为逻辑式A+AB=A,所以B=1;又因A+AB=A ,若两边同时减去A ,则得AB=0。 ( √ )10.BCD 码是用四位二进制码来表示每一位十进制数的二-十进制码。

( √ )11.时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。 ( × )12.同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。

( √ )13.利用反馈归零法获得N 进制计数器时,若为异步置零方式,则清零的状态只是短暂的过渡状态,不能稳定而是立刻变为0状态。

( √ )14.RAM 掉电后数据易丢失,而ROM 掉电后仍能保持数据。

( √ )15.D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。 四、化简

1、用代数法化简下列各式。

1)C B BC C B A BCD A A F ++++==A+C 2)C B BD ABC D BC ABD D ABC Y +++++=2

= B

3)C B A C B A C B A Y 1??++++??==1 2、用卡诺图法化简下列各式。

1)Y(A,B,C,D)= ∑m(0,2,4,5,6,8,9)+ ∑d(10,11,12,13,14,15) 2)D

C B ABC C AB C B A Y +++=1

3)()()∑=9,8,5,2,0,,,2m D C B A Y

A B

F

A

B

F

五、分析设计题

1.分析下图所示电路的逻辑功能。

全加器

2.请根据题图和题表, 完成以下要求:

1)按表1栏的要求, 图中完善F1~F5的逻辑符号,并按图中的逻辑符号将F6~F7的名称填入表1栏中相应位置;

2)在表2栏中填入各输出端的逻辑表达式; 3)若ABCD = 1001,将各输出值填入表3栏中。 解:

F1

F2

F3

F4

F5 F6

F7

1 与非门 或非门

异或门 同或门

与或非门

2 3

A B C D

F 1 F 2 F 3 F 4 F 5 F 6 R F 7 & & &

V CC

A B C D

F 1 F 2 F 3 F 4 F 5 F 6 R F 7 & & &

& ≥1 =1 =1 ≥1

&

V CC

3.用四选一数据选择器74LS153设计一个3变量的多数表决电路。

解: Y ABC ABC ABC ABC ABC ABC AB =+++=++

74LS153的表达式:100101102103L A A D A A D A A D A A D =+++ 将A 1=A ,A 0=B ,

D 0=0,D 3=1,D 1=D 2=C

4.用集成二进制译码器74LS138和与非门构成全加器。

解:

A i =A 2

B i =A 1

C i-1=A 0 S i =m 1+m 2+m 4+m 7 C i =m 3+m 5+m 6+m 7

5.已知负边沿JK 触发器,J 、K 、CP 波形如图所示。 1)画出其触发器逻辑符号。 2)写出其触发器的特征方程。 3)填全下面触发器的功能真值表。

4)根据CP 、J 、K 波形,画出Q 波形。(Q 的初始状态为0)

S i C i

6.四位二进制加计数器CT161(74LS161)的功能表和引脚简图如图所示;请用反馈清零法设计一个按自然二进制计数规律计数的九进制加法计数器,绘出电路及状态转换图

解:

74LS161因异步清零,故利用1001状态清零,即30Q Q 与非产生清零信号。 引脚1

D

P T L ===(高电平);引脚3210D D D D ===任意,通常接0(低电平)。

0000

0001

0010

0011

0100

0101

0110 0111 1000 1010 1011 1100

1101

1110

1111

1001

7.请画出题图电路的Q 0、Q 1的输出波形,假设初始状态皆为0。 解:

8.已知电路及输入波形如图所示,其中FF1是D 时钟触发器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。

9.分析图示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

全加器,Z1本位和,Z2进位

1 CP A

1J C1

1K

1J C1

1K

Q 0 Q 1

1

A Q 0 Q 1

CP A Q 0 Q 1

10.采用异步清0法,将两片集成计数器74LS161构成60进制计数器,画出接线图。 11.试利用负边沿JK 触发器设计一个异步八进制减法计数器。

12.某同步计数器如图

1)要求写出激励方程,状态方程、输出方程。 2)写出状态转换真值表。 3)画出状态转换图。

4)判断几进制计数器,有无自启动功能。 解:

激励方程:11J K X ==

221n J K XQ ==

状态方程:1111n n n Q X Q XQ +=+ 121122n

n n n n

Q XQ Q XQ Q +=+ 输出方程:12n n Z XQ Q =

状态转换真值表:

状态转换图:

结论:X=1时,四进制递增计数器,Z 进位输出;X=0时,停止计数 有自启动功能

13.用同步四位二进制计数器74161构成初始状态为0100(然后按二进制自然计数规律递增)的九进制计数器。画出状态转换图和连线图。

P=T=1,D 3D 2D 1D 0=0100,Q 3Q 2与非接D L ,1r C =

Q 2n Q 1n X=0 X=1 Q 2n+1 Q 1n+1 Z

Q 2n+1 Q 1n+1 Z

0 0 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 0 0 1 1 0 1

1

1 1

0 0

1

Cp

CP

J

K Q

Q 1 1

CP

J

K Q Q 1 1

CP

J

K

Q Q 1 1

Q 0

Q 1

Q 2

14.时序电路如图所示,三个触发器的K 端状态均为“1”试分析其功能设初态Q 2Q 1Q 0=011。1)写出电路的驱动方程、状态方程;2)列出状态转换表;3)画出状态图;4)分析逻辑功能;5)检查能否自启动。

解:

驱动方程:

0201

n

J Q K ==

1011

n J Q K ==

21021

n n J Q Q K ==

状态方程: 1020n

n

n Q Q Q += 1101n

n n Q Q Q += 12102n

n n n

Q Q Q Q +=

状态转换表:

2n Q

1n Q

0n Q 12n Q + 11n Q + 10n Q +

0 1 1 1 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 1 0 1 0 1 0 1 1 0 0 1 0 1

1

1

状态转换图: 异步五进制加计数器,有自启动功能

000 001 010 011 100

101 110

111

15.图为用555定时器构成的多谐振荡器,其中555定时器的功能表如下所示,试画出V C、V O的波形。设初始时刻V C=0。

555功能表

输入输出

R D V i1V i2V O T D

0 X X 低导通

1 >2V CC/3 >V CC/3 低导通

1 <2V CC/3 >V CC/3 不变不变

1 <2V CC/3 <V CC/3 高截止

1 >2V CC/3 <V CC/3 高截止

解:

16.如图(a)所示的施密特触发器电路中,已知R1=10KΩ,R2=30KΩ。G1和G2为CMOS反相器,设其阈值电压V TH=V DD/2,V DD=15V。⑴试计算电路的正向阈值电压V T+、负向阈值电压V T-和回差电压ΔV T。⑵若将图(b)给出的电压信号加到图(a)电路的输入端,试画出输出电压的波形。

解:

据叠加原理:21

1212

O

R R

V V V

R R R R

'=+

++

当V较低,

TH

V V

'<时,G1门截止,G2门导通,0V

O OL

V V

=≈。2

12

R

V V

R R

'=

+

。随着V的增大,

V ' 增大,当V '增大到TH V 时,G1门导通,G2门截止, O OH DD V V V =≈,此临界状态对应的输入V 值称

为正向阈值电压V T+ 。因此,212TH T R V V R R +=

+

,即121015

(1)V (1)10V 302

T TH R V R +=+=+?= 当V 较大,TH V V '> 时,G1门导通,G2门截止,O OH DD V V V =≈ 。21

1212

DD R R V V V R R R R '=

+++。随着V 的减小,V ' 减小,当V '减小到TH V 时,G1门截止,G2门导通,0 V O OL V V =≈,此临界状态对应

的输入V 值称为负向阈值电压V T- 。因此,

2121

12121212

2TH T DD T TH R R R R V V V V V R R R R R R R R --=+=+?++++ ,即121015

(1)V (1)5V 302

T TH R V R -=-=-?

= V T+=10,V T-=5, ΔV T =10-5=5.同相输出施密特触发器

17.555电路如下图所示进行连接,请说出电路的名称,并画出υc 和υo 波形,计算输出信号的脉宽。

解:

非重复触发的单稳态触发器。这种电路要求输入负的窄脉冲触发信号加在2脚,在暂稳态过程结束前该负脉冲必须恢复为1态 输出信号脉宽=1.1RC

18.已知倒T 形电阻网络DAC 中的反馈电阻R F =R ,V REF =10V ,当数字量仅最低位为1时,试分别求出4位和8位DAC 的输出电压。 4位:

8位:

3210

10410

(02020212)0.62522

REF o n V u N =-

=-?+?+?+?=-76543210

10810(0202020202020212)0.03922

REF o n V u N =-

=-?+?+?+?+?+?+?+?=-

六、设计题

1.设计一位8421BCD码的判奇校验电路,当输入码1的个数为奇数时,输出为1,否则为0。

图略

2.试用非门和与非门设计一组合电路,该电路输入为一位8421BCD码,当输入为奇数

0”(无关项按0对待)。

Y DA C BA DA C BA

=+=

1

1

1

&

&

&

C

B

A

D

Y

Y D C BA CB A CBA D A C B A

=++++

3.旅客列车分为特快、直快和普快,在同一时间里只能允许一趟列车从车站开出,即只能给出一个开车信号,已知三种车的优先顺序为特快、直快、普快。试设计一个满足上述要求的列车排队电路。 设输入:A —特快,B —直快,C —普快,当ABC 有发车请求时用“1”表示,否则用“0”表示。 设输出:Y A =1,允许A 发车,Y A =0,不允许A 发车;Y B =1,允许B 发车,Y B =0,不允许B 发车;Y C =1,允许C 发车,Y C =0,不允许C 发车。

4、某车间有A 、B 、C 、D 四台电动机,今要求(1)A 必须开机;(2)其余三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。设指示灯亮为“1”,熄灭为“0”。电机开机为“1”,停机为“0”,

A B C Y A Y AB Y A BC

===

Y ABD ABC ACD ABD ABC ACD

=++=A

Y A Y B

C

5、试用二输入端与非门设计一组合电路,其输入为三位二进制数,当输入能被2或3整除时,输出F=1,其余情况F=0。(设0能被任何数整除)

A B C F

0 0 0 1 0 0 1 0 0 1 0 1

0 1 1 1

1 0 0 1 1 0 1 0 1 1 0 1

1 1 1 0

00 01 11 10

0 1 0 1 1

1 1 0 0 1

A

BC

F

F AB C AB C

=+=

& &

&

A

B

C

F

数字电路笔试题目汇总

数字电路笔试汇总 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同 步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電 路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性-- 因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用 非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻 辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存 器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路 共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间?(汉王笔试) 解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信 号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下 一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不 变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不 变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

电子技术应用技术专业(中专)人才培养方案

电子技术应用专业人才培养方案 烟台汽车工程职业学院 2011年6月

目录 一、专业名称 0 二、教育类型及学历层次 0 三、招生对象 0 四、学制 0 五、人才培养目标 0 六、服务面向与人才培养规格 0 七、教学进度安排 (2) 八、专业核心课程简介 (3) 九、典型工作任务 (6) 十、实践环节安排 (6) 十一、毕业条件 (8) 十二、教学团队保障 (9) 十三、教学条件保障 (11) 十四、机制与制度保障 (12)

一、专业名称 电子技术应用专业 二、教育类型及学历层次 教育类型:中等职业教育 学历层次:中专 三、招生对象 应届初中毕业生 四、学制 三年 五、人才培养目标 电子技术应用专业坚持育人为本,德育为先,培养德、智、体、美全面发展,掌握电子技术应用的理论知识,具有较高的综合职业能力,胜任电子产品和电子设备的生产、检测、维修与管理以及电子产品采购、销售与服务等电子及相关行业生产、建设、服务和管理第一线岗位的技能型专门人才。 六、服务面向与人才培养规格 (一)服务面向

序号就业岗位 1 电子产品生产、检测、维修、管理 2 电子产品的设计与制作 3 电子产品技术咨询与服务 4 电子设备维护、使用、检测 5 电子产品采购、销售 (二)人才培养规格 1.社会能力 (1)具有诚信品质、敬业精神和责任意识、遵纪守法意识; (2)具有较强的口头与书面表达能力、人际沟通能力和社会能力; (3)具有对新技术与新知识的学习能力和解决问题的方法能力; (4)适应市场竞争能力,具备较强的竞争实力和承受压力的能力; (5)具有良好的人际交流能力、团队合作精神;具有实践能力、创新能力、就业能力和创业能力; (6)加强素质教育,进行外语、计算机方面的能力培养,取得国家承认的相关证书。 2.专业能力 (1)掌握计算机应用的基本知识和能力; (2)掌握计算机软、硬件基础知识; (3)掌握电子信息技术专业的基本理论和专业能力; (4)掌握生产第一线的设备管理与技术管理知识; (5)正确掌握电子线路的分析与设计方法; (6)具备电子信息产品的安装、调试、检测和维护的能力; (7)具备熟练应用电子电路常用的辅助设计软件的能力; (8)具备用传感器及传感技术对参数检测的能力; (9)能够识别和绘制电路原理图和零器件图; (10)具备分析电路,设计和实现简单电路的能力; (11)能够熟悉应用整流、稳压、放大、振荡电路与可控整流电路; (12)具备对常用模拟电路进行分析、调试能力;

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术试卷试题答案汇总

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是(与运算、或运算、非运算) 2、逻辑代数中三个基本运算规则 (代入规则、反演规则、对偶规则) 3、逻辑函数的化简有 公式法 , 卡诺图 两种方法。 4、A+B+C= A ’B ’C ’ 。 5、TTL 与非门的u I ≤U OFF 时,与非门 关闭 ,输出 高电平 ,u I ≥U ON 时,与非门 导通 ,输出 低电平 。 6、组合逻辑电路没有 记忆 功能。 7、竞争冒险的判断方法 代数方法 , 卡诺图法 。 8、触发器它2 稳态,主从RS 触发器的特性方程Q ’’=S+RQ ’ SR=0 , 主从JK 触发器的特性方Q ’’=JQ ’+K ’Q ,D 触发器的特性方程 Q ’’=D 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( C ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( C ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A (A) 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( A ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说确的是 ( A ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说确的是 ( C ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( A ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制

电子技术应用专业调研报告

年份总产值 (亿元) 增长 率 (%) 投资类消费类元器件类 总产值 (亿元) 增长率 (%) 总产值 ( 亿元) 增长率 (%) 总产值 (亿元) 增长率 (%) 三大类产品总 产值比例(%) 表2 电子工业发展速度与占全国工业总产值的比重 职教中心电子技术应用专业调研报告 中等职业学校电子技术应用专业主要培养面向电子产品制造一线的电子产品装配、调试、维修、检验及生产设备操作人员。根据教育部制定的重点建设专业目录所规定的内涵,它包括了电子声像 设备、电子产品营销等若干个专门化课程。 一、电子技术应用专业人才需求分析 电子信息产业是我国国民经济的支柱产业,从电子工业总产值看,平均每年的增长率达到了 30%( 表1),预计在今后的五年内将保持20%以上的增长率,电子工业总产值占全国工业总产值的比 例也在逐年增加(表2),反映出电子信息产业蓬勃发展、欣欣向荣的良好势头。 表1 电子工业总产值统计表 1995 2 470.7 662.0 947.7 861.0 26.8 38.4 34.8 1996 3 042.5 23.1 1 016.7 53.6 1 081.2 14.1 944.6 9.68 33.4 35.6 31.0 1997 4 001.5 31.5 1 238.3 21.8 1 496.1 38.4 1 267.1 34.1 30.9 37.4 31.7 1998 5 482.3 37.0 2 013.8 62.6 2 045.1 36.7 1 423.4 12.3 36.7 37.3 26.0 年份1980 1985 1990 1995 1998 电子工业总产值(亿元) 100.2 286.4 698.1 2 470.9 5 482.4 占全国工业总产值(%) 2.02 3.45 4.9 4.2 7 我国的电子产品制造业主要是以加工业或制造业为主,行业的发展在最近几年里出现了一些新 的势头,一是合资企业的比例正在不断地增大,根据电子工业2000 年实现工业总产值7 000 亿元的目标,预计“九五”期间新增利用外资至少要在30 亿美元以上;二是电子整机产品加快国产化;三 是各企业都向专业化发展,以求取得规模效益;四是企业为技术改造投入的资金大幅度增长。 产业的发展必然带来对人才需求的增长,技术的进步必然要求人员素质的提高。许多企业一方面为了提高人员效率而精简缺乏专业技能的冗余人员,另一方面又大量引入急需的专业技术人员。从近几年 毕业生的就业情况看,各个行业中,电子信息行业的毕业生就业率一直处在前列。 电子产品制造业是一个高技术产业,它对人才的需求具有明显的两方面特点,一是具有高学历 的开发、研究、创造性人才,二是具有较熟练操作技能的中等职业技术人员。以江苏的苏州工业园 区为例,整个园区内具有大专以上学历的专业人员约占17%,这些人员主要是从事电子产品的开发、 研究以及高层次的生产管理,而70%以上员工是职业学校的毕业生,这些人员主要从事装配、调试、维修及生产一线的管理工作。 二、电子技术应用专业的现状 技工学校、职业高中或职教中心办的 3 年制电子技术应用专业,这些学校总体上看在职业教育 方面有自己的特色,比较强调技能训练,特别是技工学校,与企业结合比较紧密,有相当多的教师 直接来自企业或从企业聘请,这些教师从事一线工作的时间长,经验较丰富,比较适合职业教育。 三、电子技术应用专业教学指导方案研究

数字电子技术试题及答案题库

《 数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1

数字电子技术基础—试题—解答

数字电子技术基础—试题—解答

三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 1、Y=A+B 2、用卡诺图法化简为最简或与式 Y= + C +A D, 约束条件:A C + A CD+AB=0 2、用卡诺图圈0的方法可得:Y=(+D)(A+ )(+ ) 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。 图 4 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。 2、写出如图5所示电路的最简逻辑表达式。 2、 B =1,Y = A , B =0 Y 呈高阻态。

五、判断如图 6所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分) t 图 6 五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示: 图 10 六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。(8分) Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14) 图 7 答: 七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。(10分) 图 8 七、接线如图 12所示:

三、将下列函数化简为最简与或表达式(本题 10分) 1. (代数法) 2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法) 三、 1. 2. 四、分析如图 16所示电路,写出其真值表和最简表达式。(10分) 四、 1. 2. , , , 五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图)(10分) 五、 六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?(10分) 六、同步六进制计数器,状态转换图见图 20。 图 20

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.100001100001是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1 ,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术基础习题及答案

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。

电子技术应用专业人才培养方案

电子技术应用专业人才培养方案 时间:2013-08-28 13:11:59 来源:作者: 前言 电子产业是一项新兴的高科技产业,一直被称为产业。目前我国已成为世界电子产业大国,包括电子产品设备的制造、电子元器件的制造、IC设计与制造、封装测试、消费类电子的生产等。近些年中国电子设备制造业每年以10%-20%的速度增长,生产规模已经据世界第三位,电子设备制造企业对不同层次的人才需求也越来越大。 “十二五”期间,省将巩固发展电子产业链,相继落户的中芯国际项目和项目是建国以来可与神龙项目相媲美的重大战略性投资项目。根据项目规划,产业园将总共吸纳15—20万各类人员就业。省信息产业人才自今年起每年的需求将达到3万人,到2015年,全省信息产业人才总量将由去年的12万人增长至24万人,其中电子技术应用行业的技术蓝领需求最旺,为本专业的发展提供了新的历史机遇。 市作为鄂中重镇,下辖一市二县三区,常驻人口380万人,经济总量在省位居第7名,电子及相关产业是本市支柱产业之一,肩负着推进经济增长和人民就业的重要历史使命,也是解决三农问题的重要推手。 经过多年的建设和发展,我校电子专业在省外中职学校中享有一定的知名度,在省、市级电子技能竞赛获得各级各类奖项40余人次。在师资队伍建设、实训基地建设、课程及教材、“校企融合、教产一体”的工学结合人才培养模式建设等方面在同类学校中处于领先水平,是省重点专业和品牌专业。 一、指导思想 本人才培养方案以科学发展观为指导,以市场需求为导向,以能力为本位,以岗位需求和职业标准为依据,以培养学生综合职业能力为目标,结合我国电子行业当前发展的人才要求,注重本专业的课程体系、教学容与企业的实际需求相适应,按照工学结合、校企合作的理念,构建具有时代特色的电子技术应用专业课程体系,创新人才培养模式,全面实现电子技术应用专业中级技能人才的培养目标。 二、培养目标与规格 (一)专业名称 电子技术应用(代码: )

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

数字电子技术试题及答案解析

一、单项选择题(每小题1分,共15分) 在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。 1.一位十六进制数可以用多少位二进制数来表示?( C ) A . 1 B . 2 C . 4 D . 16 2.以下电路中常用于总线应用的是( A ) A.T S L 门 B.O C 门 C. 漏极开路门 D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D ) A.C ·C =C 2 B.1+1=10 C.0<1 D.A +1=1 4.T 触发器的功能是( D ) A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D ) A.2 B.3 C.4 D.8 6.多谐振荡器可产生的波形是( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C ) A.1 B.2 C.4 D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C ) A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制 10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N 11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为 ( B ) A.J =A B ,K =B A B.J =A B ,K =B A C.J =B A +,K =A B D.J =B A ,K =A B 12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C ) A.4 B.10 C.1024 D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D ) A.2 B.4 C.8 D.32 14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C ) A.全部改变 B.全部为1 C.不确定 D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B ) A.0.7RC ; B.1.1RC ; C.1.4RC ; D.1.8RC ;

数字电子技术基础试卷及答案套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1

图5-2 七. 八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au 、r i 和r o ; (3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、b U 、b U 、c U 及L I 。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a ) (b )

电子技术应用专业人才培养方案

电子技术应用专业人才培养方案 一、专业名称与培养方向 电子技术应用 代码:091300 培养方向:以工业控制、电子产品和对口升高职院校为主、以数字视听、 汽车电子为辅。 二、招生对象与基本学制 招收初中毕业生或具有同等学力者,基本学制三年。 三、毕业学分 170+3分(其中3分为技能学分) 四、培养目标 培养与我国社会主义现代化建设要求相适应,德、智、体、美全面发展,具有综合职业能力,在生产、服务一线工作的高素质劳动者和技术技能人才。面向电子信息、电子电气等行业企业,培养具有基本的科学文化素养,良好的职业道德,较强的就业能力和一定的创业能力,从事电子电工产品与设备的生产、安装、调试、检测、使用、维修、营销及生产管理等岗位工作的人才,兼顾学生进一步深造学习的需求。 五、职业范围

六、人才规格 本专业毕业生应具有以下职业素养、专业知识和技能。 (—)职业素养 1.热爱社会主义祖国,将实现自身价值与服务祖国人民相结合,树立社会主义民主观念和遵纪守法意识,遵守职业岗位规范;树立劳动观点,养成良好的劳动习惯,增强实践能力;树立尊重自然、顺应自然、保护自然的生态文明理念;树立正确的职业理想,形成正确的就业观、创业观,做好适应社会、融入社会、就业创业准备。 2.具有社会公德、职业道德意识和文明行为习惯,自觉践行社会主义核心价值观。 3.具有健全的人格、良好的心理品质和健康的身体,培养诚实守信、爱岗敬业、团结互助、勤俭节约、艰苦奋斗的优良品质,提高应对挫折、合作与竞争、适应社会的能力。 4.具有基本的欣赏美和创造美的能力。 5.具备从事电子信息行业所需的独立思考、获取信息、分析判断和学习新知识的能力。 6.具有从事电子信息行业所要求的质量保证意识和严格按照规章和规范操作的工作作风,以及较强的安全文明生产与节能环保的意识。 7.具有良好的人际交往与团队协作能力,具有积极的职业竞争和服务的意识,工作责任感强,工作执行力强。 8.具备从事电子信息行业所需的较强的创新能力和自主创业意识。 (二)专业知识和技能 1.能熟练操作计算机,熟练使用常用办公和工具软件; 2.学会电子电路基础知识,读懂电子电路基本原理,熟练进行电子电路基本实验操作,具备分析电子电路、使用常用电子工具、仪器和仪表的基本能力; 3.学会电工基础知识,具备电工操作基本能力,具备使用常用电工工具和仪表的能力; 4.学会电子产品装配基础知识和基本工艺要求,熟悉电子产品装配的工艺与流程,具备装配、调试和检验常见电子产品、电子设备的能力;

数字电子技术-复习选择填空题汇总(精简)

一、 选择题: 1、在下列逻辑电路中,不是组合逻辑电路的是( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 2、下列触发器中没有约束条件的是( D ) A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 3、555定时器不可以组成 D 。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K 触发器 4、编码器(A )优先编码功能,因而( C )多个输入端同时为1。 A 、有 B 、无 C 、允许 D 、不允许 5、( D )触发器可以构成移位寄存器。 A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 6、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K 触发器 B. R-S 触发器 C. D 触发器 D. T 触发器 7、十进制数6在8421BCD 码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000 8、在图所示电路中,使__ A Y 的电路是---------------------------------------------( A ) A. ○1 B. ○2 C. ○3 D. ○4 9、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D ) A. 单稳态触发器 B. 施密特触发器 C. D 触发器 D. 多谐振荡器 10、多谐振荡器有-------------------------------------------------------------------------------( C ) A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定 11、已知输入A 、B 和输出Y 的波形如下图所示,则对应的逻辑门电路是-------( D ) A. 与门 B. 与非门 C. 或非门 D. 异或门 12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B ) A. 编码器 B. 计数器 C. 译码器 D. 数据选择器 13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A ) A. 延迟 B. 超前 C. 突变 D. 放大

相关主题
文本预览
相关文档 最新文档