EFT测试时干扰施加方式以及原理
- 格式:doc
- 大小:27.00 KB
- 文档页数:2
电快速瞬变脉冲群(EFT)和静电(ESD)的测量定位在进行EFT/ESD等抗扰度测试时,需要把相应的突发干扰施加到EUT的电源线,信号线或者机箱等位置。
干扰电流会通过电缆或者机箱,流入EUT的内部电路,可能会引起EUT技术指标的下降,例如干扰音频或视频信号,或者引起通信误码等;也可能引起系统复位,停止工作,甚至损坏器件等。
电子产品的抗干扰特性,取决于其PCB设计和集成电路的敏感度。
电路对EFT/ESD 信号敏感的位置,一般能被精确定位。
形成这些"敏感点"的原因,很大程度上取决于GND/VCC的形状以及集成电路的类型和制造商。
实践发现,产生EFT/ESD问题的最主要的原因是,干扰电流的主要部分会流入低阻抗的电源系统。
干扰电流能通过直接的连接进入GND系统,再由线路连接,从另外一个地方耦合出来;干扰电流也能通过直接连接进入GND系统,然后通过和金属块(例如机箱)等物体的容性耦合方式,以电场的方式(场束)耦合出来。
由干扰电流产生电场干扰(电场强度E)或者磁场干扰(磁场强度B)。
磁脉冲场B 或电脉冲场E是影响PCB最主要的基本元素,一般来说,敏感点要么仅对磁场敏感,要么仅对电场敏感。
干扰电流I通过电源线注入到设备内部。
由于旁路电容C的存在,一部分电流IA离开了被测物,内部的干扰电流Ii被减少了。
图中所示的由干扰电流Ii产生的磁场B会影响它周围几厘米范围内的电路模块,一般电路模块内只会有很少的信号线会对磁场B敏感。
需要注意,磁场不仅仅由电源线电缆上干扰电流I以及排状电缆上的电流产生,旁路电容C的电流路径以及内部GND和VCC上的电流,会扩大干扰范围。
在电源系统(主要是GND)上流动的干扰电流,产生的很强的宽频谱电磁场,能干扰其周围几厘米范围内的集成电路或者信号线,如果敏感的信号线或者器件,例如复位信号、片选信号、晶体等,正好放置在干扰电流路径周围,系统就可能由此引起各种不稳定的现象。
一般情况下,一块PCB上只会存在少量的敏感点,而且每个敏感点也会被限制在很少的区域。
《EFT电快速瞬变脉冲群抗扰度试验》《EFT电快速瞬变脉冲群抗扰度试验》正文:电快速瞬变脉冲群抗扰度试验电快速瞬变脉冲群抗扰度试验[原创]电快速瞬变脉冲群抗扰度试验电磁兼容试验和测量技术电快速瞬变脉冲群抗扰度试验Electromagnetic compatibility----Testing and measurement techniques Electrical fast transient/burst immunity testGB/T17626.4-1999Idt IEC 61000-4-4:19941 范围本标准目的是为评估电气和电子的供电电源端口,信号和控制端口在受到重复性快速瞬变干扰时的性能确定一个共同的能再现的评定依据.本试验是为了验证电气和电子设备对诸如来自切换瞬态过程的各种类型瞬变骚扰的抗扰度2. 引用标准GB/T4365-1995 电磁兼容术语IEC68-1:1998 环境试验第1部分总则和导则3. 概述重复性快速瞬变试验是一种将由许多快速瞬变脉冲组成的脉冲群耦合到电气和电子设备的电源端口,信号和控制端口的试验4 定义4.1 EUT equipment under test受试设备4.2端口port受试设备的外部电磁环境的特殊接口4.3 EFT/B electrical fast transient /burst电快速瞬变脉冲群4.4 耦合coupling线路间的相互作用,将能量从一个线路传送到另一个线路4.5 耦合网络coupling network用于将能量从一个线路传送到另一个线路的电路4.6 去耦网络decoupling network用于防止施加到受试设备上的电快速瞬变电压影响其他不被试验的装置,或系统的电路4.7 耦合夹coupling clamp在与受试线路没有任何电连接的情况下,以共模形式将干扰信号耦合到受试线路的.具有规定尺寸和特性的一种装置4.8 接地平面ground plane一块导电平面,其电位用作公共参考电位4.9 电磁兼容性EMC设备或系统在其电磁环境中能正常工作且不对该环境中任何事物构成不能承受的电磁骚扰的能力4.10 抗扰度immunity (to disturbance)装置,设备或系统面临电磁骚扰不降低运行性能的能力4.11 降低degradation (of performance)装置,设备或系统的工作性能与正常性能的非期望偏差4.12 瞬态transient在两相邻稳定状态之间变化的物理量或物理现象,其变化时间小于所关注的时间尺度4.13 上升时间rise time脉冲瞬时值首次达到10%峰值时与随后达到90%峰值的瞬时之间的时间间隔4.14 脉冲群burst一串数量有限的清晰脉冲或一个持续时间有的振荡.5 试验等级表1中列出了对设备的供电电源,保护接地,信号的控制端口进行电快速瞬变试验时应优先采用的试验等级的范围.等级在供电电源端口,保护接地I/O信号数据和控制端口电压峰值KV 重复频率KHZ 电压峰值KV 重复频率KHZ1 05 5 0.25 52 1 5 0.5 53 2 5 1 54 4 2.5 2 5* 特定特定特定特定6.试验设备6.1试验发生器试验发生器的主要元件:高压源;充电电阻;储能电容器;放电器;脉冲持续时间;成形电阻;阻抗匹配电阻;隔直电容6.1.1快速瞬变脉冲群发生器的性能和特性开路输出电压范围:0.25KV~4KV在接50欧负载时的运行特性:最大能量:4mJ/脉冲极性: 正负极性输出型式:同轴输出动态源阻抗: 50欧发生器的隔直电容:10nF单个脉冲的上升时间:5ns脉冲持续时间:50ns脉冲群持续时间:15ms脉冲群周期: 300ms6.1.2 快速瞬变脉冲群发生器特性的校验6.2 交/直流电源端口的耦合/去耦网络特性参数:频率范围:1MHZ~100MHZ耦合电容:33nF耦合衰减:<2dB在不对称条件下的去耦衰减:>20dbB网络中每条线路和其他线路之间的串扰衰减:>30dB耦合电容的绝缘耐受能力:5KV6.3 容性耦合夹耦合夹能在与受试设备各端口的端子,电缆屏蔽层或受试设备的任何其他部分无任何电连接的情况下把快速瞬变脉冲群耦合到受试线路上耦合夹的耦合电容取决于电缆的直径,材料和屏蔽该装置由盖住受试线路电缆的夹板组成,并且应放置在面积最小为1m2的接地平面上,接地参考平面的周边至少应超出耦合夹0.1m耦合夹的两端应具有高压同轴接头,其任一端均可与试验发生连接,发生器应连接到耦合夹最接近受试设备的那一端.7. 试验布置7.1 试验设备接地参考平面;耦合装置;去耦网络;试验发生器7.2 在实验室进行型式试验的试验装置7.2.1 试验条件受试设备应该放在接地参考平面上,并用厚度为0.1m±0.01m的绝缘支座与之隔开若受试设备为台式设备,则受试设备应放置在接地参考平面上方0.8m±0.08m处接地参考平面应为一块厚度不小于0.25mm的金属板,也可以使用其他的金属材料,但它们的厚度至少应为0.65mm接地平面的最小尺寸为1m*1m,其实际尺寸取决于受试设备的尺寸接地参考平面的各边至少应比受试设备超过0.1m接地参考平面应与保护地相连接除了位于受试设备下方的接地参考平面外,受试设备和所有其他导电性结构之间的最小距离应大于0.5m应使用耦合装置施加试验电压,试验电压应耦合到受试设备和去耦网络之间的线路上或与试验试验有关的两个设备之间的线路上在使用耦合夹时,除了位于耦合夹和受试设备下方的接地平面外,耦合板和所有其他导电性结构之间的最小距离是0.5m耦合装置和受度设备之间的信号线和电源线的长度应不大于1m7.2.2 把试验电压耦合到受试设备的方法通过耦合/去耦网络直接耦合电快速瞬变脉冲群骚扰电压通过容性耦合夹把骚扰试验电压施加到I/O端口和通信端口7.3 安装后试验的试验配置7.3.1 对供电电源端子和保护接地端子的试验7.3.2 对I/O和通信端口的试验8.试验程序8.1试验室参考条件8.1.1气候条件-------环境温度: 15℃~35℃-------相对湿度: 25%~75%-------大气压力: 86Kpa~106Kpa8.2.1 电磁条件实验室的电磁条件应能保证EUT正常运行,使试验结果不受影响8.2 试验应根据试验计划进行试验,包括对技术规范所规定的受试设备性能的检验试验计划应该规定以下内容:将要进行的试验的类型试验等级试验电压的极性内部或外部发生器激励试验的持续时间,不少于1min施加试验电压的次数待试验的受试设备端口受试设备的典型工作条件依次对受试设备各端口或对同属于两个以上电路的电缆等施加试验电压的顺序辅助设备9 试验结果和试验报告。
PG电机在EFT测试时的抗干扰控制作者:陈凤武;陶梦春来源:《价值工程》2010年第15期摘要:一般PG电机基本采用PWM过零调节技术来实现速度控制,在EFT干扰下,通过改善过零控制和反馈控制来抑止EFT干扰引起的电机转速波动和电机本体振动。
Abstract: PG-motor is used to set PWM by zero-crossing detection to realize controlling of the speed.In EFT test,By improving zero-crossing detection and speed feedback detection,PG-motor can run stable with no dithering .关键词:PG-电机;EFT;抗干扰;PWMKey words: PG-motor;EFT;anti-jamming;pulse width modulation中图分类号:TM30 文献标识码:A文章编号:1006-4311(2010)15-0207-020引言交流PG(带脉冲输出)电机的应用极为广泛。
转速误差一般控制在 10-15rpm。
而且要求电机工作时平稳没有异常噪声。
但是在有干扰的情况下,电机的转速会有很大的波动,特别在EFT 测试模式下,转速波动和电机本体抖动更为明显,本文介绍一种方法,用于解决电机在EFT干扰下能够比较平稳运行的抗干扰方案。
1PG电机基本控制原理单片机通过过零检测获取计时基准,比较当前转速反馈与目标反馈,采用脉宽调制PWM方式控制三端双向可控硅开关器件的导通相位角及导通时间,实现交流PG电机的平稳调速。
如图1,MCU调速方案一般采用三个I/O口,其中PTA5(27)为过零信号检测、PTA4(23)为转速反馈信号、PTD5(25)为PG电机驱动(该口为PWM口)。
对于220V、50Hz交流电,每10ms过一次零点,设置单片机定时中断频率为8K,同时以此中断为时钟和采样基准。
eft抑制电路EFT抑制电路简介EFT(Electrical Fast Transient)抑制电路是一种用于抵御电子设备遭受瞬态电磁干扰的保护装置。
在现代社会中,电子设备的使用已经无处不在,而这些设备在工作过程中会产生高频电磁场,这些电磁场可能对其他设备或系统产生不利影响。
因此,为了保证设备的正常运行,EFT抑制电路应运而生。
EFT抑制电路的工作原理是通过滤波和屏蔽等措施来消除或减弱瞬态电磁干扰。
瞬态电磁干扰是一种突发的、短时的高频电磁波,可能来自于电源、开关电源、电动机、放电装置等。
这些干扰信号会通过电源线、信号线、地线等路径进入其他设备,引起设备的误操作、故障甚至损坏。
为了抑制EFT干扰,EFT抑制电路通常采用以下几种措施:1. 滤波器:通过增加电路中的电感、电容等元件,从而抑制高频信号的通过。
滤波器可以分为有源滤波器和无源滤波器两种。
有源滤波器通过放大器等元件来增强滤波效果,无源滤波器则仅依靠电感、电容等被动元件来实现滤波功能。
2. 屏蔽:通过在关键部位加装金属屏蔽壳体或屏蔽罩,将电磁波反射或吸收,阻止其进入设备内部。
屏蔽可以采用金属板、金属网、金属箔等材料制作,也可以采用金属涂层、金属粉末等方法来实现。
3. 接地:良好的接地系统可以将电磁波引流到地面,减少对设备的干扰。
接地系统应包括设备的信号地、电源地和保护地,合理布置接地电极,确保接地电阻低于一定范围。
4. 屏蔽电缆:在电缆的外层包裹一层金属网或金属箔,用于阻止外界电磁波对信号的干扰。
屏蔽电缆通常用于传输高频信号,在电磁环境要求严格的场合使用。
除了以上措施,EFT抑制电路还可以采用吸收器、继电器、滤波电容等元件来实现对瞬态电磁干扰的抑制。
在设计EFT抑制电路时,需要根据具体的设备要求和应用环境选择合适的抑制措施,并进行系统级的抑制设计。
EFT抑制电路是一种用于抵御电子设备遭受瞬态电磁干扰的重要保护装置。
通过滤波、屏蔽、接地等措施,EFT抑制电路可以有效地降低电磁干扰对设备的影响,保证设备的正常运行。
目前,20测试使用的仪器主要是RS公司的TS9980系统,个别公司使用的组装仪器。
EFT测试的干扰信号是+-1000V或者+-2000V频率5KHZ的尖峰脉冲叠加到电源上对EUT 产生干扰。
而不是电压波动。
S1、S2A、S2B、S3、S4、S5、S6这7个测试名是RS公司对应20测试编的简称。
S1是天线端内部抗扰度。
S2A是射频电压抗扰度。
150K--150MHZS2B是射频电流抗扰度。
26M--30MHZS3是电磁场抗扰度,150K--150MHZ。
S4S 天线端屏蔽效能。
S5是电磁场抗扰度,900MHZ,是模拟GSM手机的干扰。
所以这个测试很容易模拟,要验证EUT是否PASS,就用手机在它边上打电话就可以,看EUT会不会有都都声。
没有都都声的为合格。
S6是S3的补充,大样品不能放到S3测试的带状线时,用S6替代S3频率80M--150MHZ。
在EN 55020 的1994版以及其修正版中只是对带有外接天线端的产品作出了抗干扰的测试要求与规范。
对于其他的影音产品,仍在考虑中(under consideration). 因此,在过去,许多影音产品如便携式的收音机,小型音响组合和各种影音光盘播放机在进入欧盟市场前都没有进行EN 55020的测试。
而在EN 55020:2002中,对无论带有或不带外部天线端口的影音产品都有了明确的测试要求。
因此,该类产品在2005年4月1日后进入欧盟,必须符合新标准的性能规范。
? 对产品声音图像质量的观测评价方法:1. 对声音部分, 以音频分析仪测量产品输出的信噪比.2. 对图像部分, 以人工观察为准,在离显示屏屏高6倍会屏宽4倍的距离在一定的光线环境下进行观察.? 测试项目:1.S1: 天线输入端干扰;该测试针对测试带有外接天线端子的(声像)广播接收机产品. 通过信号发生器, 对接收机的外接天线端子以传导方式注入特定频率点的共模干扰信号, 测试被测接收机的抗干扰能力.2.S2a: 电源端、扬声器、耳机、信号输出输入端的干扰电压;S2a 测试的干扰注入端为产品的电源端、扬声器、耳机、信号输出输入端,通过阻容网络注入150KHz 到150MHz频率的连续差模干扰信号,从而评价产品的抗干扰能力。
以PT6964芯片作为显示驱动的EFT抗干扰措施作者:廖炎光来源:《科技与创新》2014年第07期摘要:主要介绍了单片机与PT6964LED显示驱动芯片在应用中的几种抗干扰措施。
关键词:电磁兼容;EFT;单片机;干扰信号中图分类号:TN11+1 文献标识码:A 文章编号:2095-6835(2014)07-0005-021 PT6964芯片介绍PT6964 是一种带键盘扫描接口的LED(发光二极管显示器)驱动控制专用电路,内部集成有MCU 数字接口、数据锁存器、LED 高压驱动、键盘扫描等电路,它被广泛应用于各种家电产品的显示屏上。
2 EMC及EFT概念电磁兼容(EMC)是指电子、电气系统/设备和装置在预定的电磁环境和设定的安全界限内,在设计的性能水平工作时不会因为电磁干扰而引起不可接受的功能降级。
电磁兼容所说的EFT(电快速瞬变脉冲群,如图1)是由切换感性负载而产生,干扰脉冲是断续性的,一般具有较高的干扰电压、较快速的脉冲上升时间和较宽的频谱范围。
3 EFT干扰导致设备失效的机理根据国外学者对脉冲群干扰造成设备失效的机理研究可知,单个脉冲的能量较小,不会引发设备故障。
但是,脉冲群干扰信号会对设备线路的结电容充电,当上面的能量积累到一定程度后,可能会引起线路(乃至系统)的误动作。
因此,线路出错是有时间过程的,而且具有一定的偶然性(不能保证间隔多长时间线路一定出错,特别是当试验电压达到临界点附近时)。
受EFT干扰,可按以下测试结果对LED显示屏进行判断:①2 kV测试,显示屏显示正常,没有任何异常,判定为合格;②2 kV测试,显示屏有闪烁或死机现象,判定为不合格;③3 kV测试,显示屏有轻微闪烁现象,虽然会发生死机的现象,但能自动复位,判定为合格;④3 kV测试,显示屏死机不能自动复位,判定为不合格。
要注意的是:不同的公司对产品有不同的判定规则和测试等级,以上为其中一个判定例子。
4 解决EFT抗干扰问题的方法4.1 增强电源输入抗干扰能力根据ETT测试标准提供的实验设置图可知,EFT干扰实际上是共模干扰,由此在解决电源输入端的EFT干扰可采取加共模电感和Y电容的方式进行处理,这样可以在源头有效地将干扰滤除。
电快速瞬变脉冲群EFT原理及解决方法
径,并将放电电流有效地限制在此路径中。
(3)采用滤波方式,阻止幅射骚扰耦合到继电器及装置中。
一般滤波器应为分流电容或一系列电感,以及由以上两种滤波器的混合方式。
(4)通过印制线路板的设计来提高系统的静电放电抗扰度的能力,印制线路板上的印制线可以成为静电放电中产生电磁发射的天线。
为了降低这些天线的耦合作用,在设计印制线路板上的印制线时应尽可能的短,印制线包围的面积应尽可能的小。
在设计时,所有的元器件应均匀分布印制板的整个区域,以减小共模耦合。
使用多层印制线路板和栅格的走线方式也可以减小耦合,抑制共模辐射骚扰。
(5)对电缆进行屏蔽和滤波,防止电缆成为接收电磁骚扰的天线。
另一方面,特别是电缆与外壳相连时,电缆也应能提供一个低阻抗的通道。
(6)在继电器及装置的软件设计中增加对静电放电抑制措施,它对继电器及装置工作严重失常是有效的方法。
这些措施有“刷新”、“检查”并“恢复”等。
“刷新”过程涉及到周期性复位到休止状态,并刷新显示器和指示器状态。
“检查”过程用于决定程序是否正确执行,它们在一定间隔时间被激活,以确认程序是否在完成某个功能。
如果这功能没有实现,一个“恢复”程序被激活。
EFT原理及解决方法本帖被fasten 从测试报告共享学习移动到本区(2008-05-20)瞬态脉冲骚扰及抑制方法瞬态脉冲骚扰及抑制方法2006-9-11 11:51:30未知来源供稿摘要:量度继电器、继电保护及自动化装置(以下简称继电器及装置)随着电子技术的发展已实现微机化及数字化。
在电力系统恶劣的电磁环境中经常受到电磁骚扰,出现电磁干扰的几率很大,严重影响量度继电器及装置的正常工作。
其中影响较大的是瞬态脉冲骚扰。
本文从分析瞬态脉冲骚扰产生的原因着手,总结出各种瞬态脉冲骚扰的特征,提出抑制的方法。
关键词:瞬态脉冲骚扰;原因及特征;抑制方法。
1 引言在电力系统的电磁环境中存在着一些短暂的高能量的脉冲骚扰源,这些骚扰对继电器及装置的正常工作有非常大的影响,严重时也要损坏元器件,甚至损坏设备以至于整个系统。
这些骚扰源就称为瞬态脉冲骚扰源。
产生瞬态脉冲骚扰源的原因有:雷电放电、静电放电、电力系统的开关动作过程等。
常见的瞬态脉冲骚扰源有电快速瞬变脉冲群骚扰、静电放电骚扰、浪涌(冲击)骚扰及1MHz(100kZHz)脉冲群骚扰等。
2 瞬态脉冲骚扰的产生原因2.1 瞬态脉冲骚产生的机理在开关断开电感负载电路的过程中,在电感上要产生反电势。
根据楞次定律:这个反电势应为。
反电势要向寄生电容C反向充电,随着充电电压的升高,当达到一定数值时,在触点之间要出现击穿现象,形成导电通路。
一旦出现导电通路时,电容C就要开始放电,使电压下降,当电压降到维持触点导通电压以下时,触点又将处于断开状态。
上述过程就要重复发生,此过程重复到触点的间距大至电容上电压不能使触点间再击穿为止。
当电容不能通过击穿触点放电时,就通过电感回路放电,直至电感中能量消耗完为止。
在上述过程中,电容C每次击穿触点时都要向电源回路反向充电,因此在电源回路上形成很大的脉冲电流,由于电源回路也有阻抗存在,脉冲电流通过电源回路时,在其两端就要形成脉冲电压,而共用此电源回路的其它的电路(或继电器及装置就要受到该脉冲电压的影响。
点击次数:258 发布时间:2010-9-13 21:22:10EFT测试|EFT整改如何顺利通过电磁兼容试验―认证检测中常见的电磁兼容问题与对策1.概述1.1 什么时候需要电磁兼容整改及对策对一个电子、电气产品来说,在设计阶段就应该考虑其电磁兼容性,这样可以将产品在生产阶段出现电磁兼容问题的可能性减少到一个较低的程度。
但其是否满足要求,最终要通过电磁兼容测试检验其电磁兼容标准的符合性。
由于电磁兼容的复杂性,即使对一个电磁兼容设计问题考虑得比较周全得产品,在设计制造过程中,难免出现一些电磁干扰的因素,造成最终电磁兼容测试不合格。
在电磁兼容测试中,这种情况还是比较常见的。
对产品定型前的电磁兼容测试不合格的问题,我们完全可以遵循正常的电磁兼容设计思路,按照电磁兼容设计规范法和系统法,针对产品存在的电磁兼容问题重新进行设计。
从源头上解决存在的电磁兼容隐患。
这属于电磁兼容设计范畴。
而目前国内电子、电气产品比较普遍存在的情况是:产品在进行电磁兼容型式试验时,产品设计已经定型,产品外壳已经开模,PCB板已经设计生产,部件板卡已经加工,甚至产品已经生产出来等着出货放行。
对此类产品存在的电磁兼容问题,只能采取“出现什么问题,解决什么问题”的问题解决法,以对产品的最小改动使其达到电磁兼容要求。
这就属于电磁兼容整改对策的范畴,这是我们这次课程需要探讨的问题。
1.2 常见的电磁兼容整改措施对常见的电磁兼容问题,我们通过综合采用以下几个方面的整改措施,一般可以解决大部分的问题:可以在屏蔽体的装配面处涂导电胶,或者在装配面处加导电衬垫,甚至采用导电金属胶带进行补救。
导电衬垫可以是编织的金属丝线、硬度较低易于塑型的软金属(铜、铅等)、包装金属层的橡胶、导电橡胶或者是梳状簧片接触指状物等。
在不影响性能的前提下,适当调整设备电缆走向和排列,做到不同类型的电缆相互隔离。
改变普通的小信号或高频信号电缆为带屏蔽的电缆,改变普通的大电流信号或数据传输信号电缆为对称绞线电缆。
EFT测试时干扰施加方式以及原理
来源:认证之家论坛 作者:bovey 时间:2008-10-15 Tag: EFT 点击: 13
EFT测试时,有L1、L2、L3、N及PE等端口。PE和大地是两个概念,电快速脉冲干扰是共模
性质的,在标准提供的实验设置图中可以看到从试验发生器来的信号电缆芯线通过可供选择
的耦合电容加到相应的电源线(L1、L2、L3、N及PE)上,信号电缆的屏蔽层则和耦合/去
耦网络的机壳相连,机壳则接到参考接地端子上。
这就表明脉冲群干扰实际上是加在电源线与参考大地之间,因此加在电源线上的干扰是
共模干扰
而对于采用耦合夹的实验方式来说,电快速脉冲将通过耦合板与受试电缆之间的分布电
容进入受试电缆,而受试电缆所接收到的脉冲仍然是相对参考接地板来说的。
因此,通过耦合夹对受试电缆所施加的干扰仍然是共模性质的。确定了干扰的性质,那
么我们就可以采取相应的措施使设备顺利通过实验。那么我们不难看出,电源滤波器中所使
用的X电容(差模电容)对于EFT干扰是没有抑制作用的。(这段本人不同意作者的提法,
eft表面看是共模,实际上有耦合到线上的干扰不平衡,这就是差模。Cx差模电容作用不大,
是因为,脉冲群主要是高频,差模电容在高频是已经谐振完了,不再是纯容性器件了--刘渊
正注)
如果设备是金属外壳,Y电容(共模电容)会起作用,将高频EFT旁路到外壳上面,然后通
过设备外壳和参考地间的分布电容回到信号源,从而不会进入电路。
电快速脉冲干扰导致设备失效的机理根据国外学者对脉冲群干扰造成设备失效的机理
的研究,单个脉冲的能量较小,不会对设备造成故障。但脉冲群干扰信号对设备线路结电容
充电,当上面的能量积累到一定程度之后,就可能引起线路(乃至系统)的误动作。
因此,线路出错会有个时间过程,而且会有一定偶然性(不能保证间隔多少时间,线路
一定出错,特别是当试验电压达到临界点附近时)。而且很难判断究竟是分别施加脉冲,还
是一起施加脉冲,设备更容易失效。也很难下结论设备对于正向脉冲和负向脉冲哪个更为敏
感。
实践表明,一台设备往往是某一条电缆线,在某一种试验电压,对某个极性特别敏感。
实验显示,信号线要比电源线对电快速脉冲干扰敏感得多。
设备通过电快速脉冲测试的有效措施首先我们先分析一下干扰的注入方式:EFT干扰信
号是通过耦合去耦网络中的33nF的电容耦合到主电源线上面(而信号或控制电缆是通过电
容耦合夹施加干扰,等效电容是100pF)。对于33nF的电容,它的截止频率为100K,也就
是100KHZ以上的干扰信号可以通过;而100pF的电容,截止频率为30M,仅允许30MHz频
率以上的干扰通过。电快速脉冲的干扰波形为5ns/50ns,重复频率5K,脉冲持续时间15ms,
脉冲群重复周期300ms。根据傅立叶变换,它的频谱是从5K--100M的离散谱线,每根谱线
的距离是脉冲的重复频率。
知道以上几点,施加干扰的耦合电容扮演了一个高通滤波器的角色,因为电容的阻抗随
着频率的升高而下降,那么干扰中的低频成分不会被耦合到EUT,而只有频率较高的干扰信
号才会进入EUT。当我们在EUT电路中再加入共模电感(特别要注意的是,这里的共模电感
一定要加在主电源线及其回线上,否则会发生饱和从而达不到衰减干扰的目的)就可以衰减
掉一些高频干扰成分,因为电感的阻抗随着频率的增加而升高。因此,实际施加到EUT上面
的干扰信号只有中间频率部分。