《集成电路制造工艺与工程应用》第三章第四节热载流子注入效应与LDD工艺技术
- 格式:pdf
- 大小:1.46 MB
- 文档页数:23
集成电路中的工艺技术和制造方法集成电路是现代电子技术的关键组成部分,广泛应用于各个领域,如通信、计算机、消费电子等。
在集成电路的生产过程中,工艺技术和制造方法起着至关重要的作用。
本文将介绍集成电路中的工艺技术和制造方法,以帮助读者更好地了解和掌握相关知识。
一、工艺技术1. 光刻技术光刻技术是集成电路制造中常用的一种工艺技术。
它通过使用光刻胶和光罩,将设计好的电路图案转移到硅片上。
在光刻过程中,需要使用紫外线光源照射光刻胶,然后通过显影、蚀刻等步骤使电路图案得以形成。
2. 氧化技术氧化技术是制造MOS(金属氧化物半导体)器件中常用的一种工艺技术。
它主要是通过在硅片上生成一层氧化膜,用于隔离、保护和改善电路性能。
在氧化过程中,将硅片暴露在含氧气体中,并加热至一定温度,使氧气与硅片表面发生化学反应,生成氧化物。
3. 离子注入技术离子注入技术是制造P型、N型半导体等器件中常用的一种工艺技术。
它通过将离子束引入硅片,改变硅片的掺杂浓度和类型,从而改变硅片的导电性质。
离子注入过程中,需要对离子束的能量、剂量等参数进行调控,以达到所需的掺杂效果。
4. 化学镀膜技术化学镀膜技术是在集成电路制造过程中常用的一种工艺技术。
它通过将金属离子溶液直接还原在硅片表面,形成金属薄膜。
化学镀膜技术可用于金属线的填充、连接器的制造等方面,具有较高的成本效益和生产效率。
5. 清洗技术清洗技术是在集成电路制造中不可或缺的一种工艺技术。
由于集成电路制造过程中会产生许多杂质和污染物,需要进行定期的清洗以保证电路性能和可靠性。
清洗技术可采用化学溶液、超声波等方法,有效地去除硅片表面的污染物。
二、制造方法1. MOS制造方法MOS制造方法是制造MOS器件的一种常用方法。
它主要包括沉积薄膜、氧化、掩膜、离子注入、蚀刻、金属化等步骤。
其中,沉积薄膜步骤用于生成绝缘层和接触孔,氧化步骤用于形成氧化膜,掩膜步骤用于定义电路图案,离子注入步骤用于掺杂硅片,蚀刻步骤用于去除多余材料,金属化步骤用于连接电路。
集成电路的制造与工艺技术研究第一章概述集成电路是现代电子技术中极为重要的一种电子元器件,集成度高、体积小、功耗低,广泛应用于通讯、计算机、消费电子等领域。
集成电路的制造与工艺技术是集成电路研究的核心内容,本文将对其进行深入探讨。
第二章集成电路制造技术集成电路的制造技术包括多种工艺过程,其中最为关键的工艺是光刻工艺。
光刻工艺是利用类似于镜子的光学掩模将图案投射至硅晶圆表面并进行露光、显影等过程,形成电子元器件的制作工艺。
另外,在集成电路制造过程中,需要进行薄膜沉积、离子注入、化学腐蚀、电镀等工艺,这些工艺的选择和优化对于制造高质量的集成电路至关重要。
第三章集成电路工艺技术集成电路工艺技术是指在集成电路制造过程中进行的一些工艺控制技术。
集成电路工艺技术包括光刻工艺控制、薄膜沉积控制、离子注入控制、化学腐蚀控制等方面。
在光刻工艺控制中,需要控制曝光剂的配方、照射能量、曝光时间、掩模的清洗和维护等方面,以保证良好的图案质量和精度。
在薄膜沉积控制中,需要控制沉积速度、沉积温度、沉积时间、气压、沉积气体的种类等参数,以保证沉积薄膜的均匀性和质量稳定性。
在离子注入控制中,除了控制注入能量、注入时间、注入剂量等参数外,还需要对硅晶圆进行预处理,如清洗、去胶、退火等,以保证注入后的电子元器件的性能和可靠性。
在化学腐蚀控制中,需要控制腐蚀液的浓度、温度、力度、腐蚀时间等参数,以保证腐蚀均匀性和保护硅晶圆表面的掩模和电子元器件。
以上的控制可以通过人工操作、自动化设备等方式实现,以保证工艺稳定、质量可靠。
第四章集成电路制造的未来发展随着技术的不断进步,集成电路制造技术和工艺技术不断地发展。
未来,集成电路将朝着更高集成度、更小体积、更低功耗、更高性能的方向发展。
比如,已经发展成熟的三维集成电路技术,将会极大地提高集成度和性能,并且在功耗和体积方面也会有显著的优势。
同时,为了提高集成电路制造效率和降低成本,未来还将采用更加高效的制造方法和工艺技术,如光刻多层抛光、金属有机分解等,以提高效率和降低成本。
《集成电路制造工艺与工程应用》第三章第五节:金属硅化物技术金属硅化物工艺技术内容简述:随着集成电路工艺制程技术的不断发展,为了提高集成电路的集成度,同时提升器件的工作速度和降低它的功耗,半导体工艺的特征尺寸不断缩小,晶体管的栅、源和漏有源区的尺寸也会相应缩小,而它们的等效串联电阻会相应变大,从而影响电路的速度。
为了改善等效串联电阻,半导体业界先后发展出金属硅化物工艺技术Polycide和Salicide。
最先出现的金属硅化物工艺技术是Polycide工艺技术,Polycide工艺技术是为了改善多晶硅栅的等效串联电阻和接触孔的接触电阻,Polycide工艺技术仅仅在多晶硅栅上形成金属硅化物,源和漏有源区不会形成金属硅化物,所以它没有办法改善晶体管源和漏有源区的等效串联电阻和接触孔的接触电阻。
为了改善晶体管源和漏有源区的等效串联电阻和接触孔的接触电阻而发展出Salicide工艺技术,Salicide工艺技术不仅在多晶硅栅上形成金属硅化物,而且在源和漏有源区也会形成金属硅化物,它同时改善晶体管的栅、源和漏有源区的等效串联电阻和接触孔的接触电阻。
本文摘选自《集成电路制造工艺与工程应用》第三章第五节的内容,这部分内容简单介绍了Polycide工艺技术、Salicide工艺技术和SAB工艺技术的原理,并以纳米级工艺形成ESD器件和Non-Salicide器件为例介绍SAB和Salicide工艺技术的工程应用。
3.5 金属硅化物技术-------------------------------------------------------------------------------------------------3.5.1 Polycide工艺技术--------------------------------------------------------------------------------------3.5.2 Salicide工艺技术---------------------------------------------------------------------------------------3.5.3 SAB工艺技术--------------------------------------------------------------------------------------------3.5.4 SAB和Salicide工艺技术的工程应用------------------------------------------------------------3.5 金属硅化物技术当半导体工艺的特征尺寸缩小到亚微米以下时,晶体管的栅、源和漏有源区的尺寸宽度也会相应缩小,而它们的等效串联电阻会相应变大,从而影响电路的速度。
《集成电路制造工艺与工程应用》第三章第四节热载流子注入效应与LDD工艺技术内容简述:为了不断提高器件的性能和单位面积器件的密度,器件的尺寸不断按比例缩小。
但是这种按比例缩小并不是理想的,不是所有的参数都是等比例缩小的,例如器件的工作电压不是等比例缩小的,器件的沟道横向电场强度会随着器件尺寸的不断缩小而增加,特别是漏端附近的电场最强,当器件的特征尺寸缩小到亚微米和深亚微米,漏端附近会出现热载流子效应(Hot carrier Inject --HCI)。
因为热载流子注入效应会导致几个严重的问题,最终使器件和芯片失效。
为了改善热载流子注入效应,半导体研发人员提出利用降低漏端与衬底pn结附近的峰值电场强度的LDD工艺技术来改善热载流子注入效应。
3.4 热载流子注入效应与轻掺杂漏(LDD)工艺技术--------------------------------------3.4.1 热载流子注入效应简介-----------------------------------------------------------3.4.2 双扩散漏(DDD)和轻掺杂漏(LDD)工艺技术--------------------------3.4.3 隔离侧墙(Spacer Sidewall)工艺技术--------------------------------------3.4.4 轻掺杂漏离子注入和隔离侧墙工艺技术的工程应用-----------------------3.4热载流子注入效应与轻掺杂漏(LDD)工艺技术3.4.1热载流子注入效应简介为了不断提高器件的性能和单位面积器件的密度,器件的尺寸不断按比例缩小,但是这种按比例缩小并不是理想的,不是所有的参数都是按比例缩小的,例如器件的工作电压不是等比例缩小的,器件的沟道横向电场强度会随着器件尺寸的不断缩小而增加,特别是漏端附近的电场最强。
当器件的特征尺寸缩小到亚微米和深亚微米,漏端附近会出现热载流子效应(Hot Carrier Inject - HCI)。
为了更好的理解热载流子效应,我们先来理解一下MOSFET理想的IV特性曲线。
当V g>V t(V t为阈值电压)时,首先漏端电流随漏端电压线性增加,因为此时器件沟道的作用可以等效于一个电阻,这个工作区间称为线性区。
随着漏端电压不断升高,栅极在漏端附近的反型层厚度不断减小,漏电流偏离线性,这个工作区间称为非线性区。
当漏端电压继续不断增大时,漏电流的曲线缓慢变平,直到沟道被夹断,漏电流趋于定值,器件最终进入饱和区。
如图3-59所示,是MOSFET理想的电压与电流特性曲线。
1(a)2端有源区的电阻率很低。
虽然随着漏端电压的升高,耗尽区的宽度也会相应的增加,但是增加的耗尽区宽度不足以抵消或者削弱增加的电势差,所以随着器件漏端电压的升高,漏端耗尽区的电场会进一步增强。
当沟道载流子进入耗尽区时,在未经晶格非弹性碰撞之前,载流子在强电场的作用下经过若干平均自由程加速而直接获得足够的能量成为高能载流子,这些高能载流子称为热载流子,它的能量高于导带低能量E c。
当热载流子的动能达到3.1eV时,电子可以越过Si/SiO2界面的势垒3.1eV,进入栅极形成栅电子电流。
3小部分会越过Si/SiO2界面的势垒,进入栅极形成栅电流。
绝大部分新产生的热空穴会流向衬底,形成衬底电流I sub,因为衬底的电势最低。
对于短沟道器件,有一小部分热空穴会到达源端成为源电流。
空穴的流向取决于衬底到源端的等效电阻R sub,当R sub=0时,几乎所有的空穴都流向衬底,而不会流向栅或者源端,但是R sub不可能等于0。
如图3-63所示,是工作在饱和区的NMOS的电流流向。
这种现象就是热载流子注入效应。
如图3-64所示,是衬底电流随栅电压V g变化的曲线。
衬底电流是栅电压的函数,呈现独特的抛物线形状,它随着V g的逐渐增加而增大,达到最大值后减小。
最大值通常出4现在V g≈V d/2附近。
化,影响器件的可靠性,造成器件失效。
由于流向衬底的热空穴电流与流向栅的热载流子电流是成正比的,而且流向衬底的热空穴电流比流向栅的热电子电流大几个数量级,所以衬底的热空穴电流更容易测量,FAB通常会把衬底电流作为热载流子注入的指标。
漏极感应势垒降低(DIBL)效应是由于热空穴流向衬底导致衬底的电压升高引起的。
如图3-63所示,因为热空穴流向衬底会形成衬底电流,衬底电流过衬底等效电阻R sub 会形成电势差V b=I sub*R sub,同时造成衬底的电压升高了V b,使得源端与衬底之间的自建势垒高度降低了q*V b,源端与衬底之间的自建势垒高度降低导致漏端的电子更容易越5过沟道的势垒,增大漏端的漏电流I d,衬底电流越大DIBL效应就越严重。
可用图3-65的NMOS表面源到漏的能带图来说明,漏端的电压是V d,所以漏端的势垒高度降低q*V d,衬底PW的势垒高度降低了q*V b。
步增大,同时I sub也增大,所以I sub会在R sub形成正反馈。
当寄生的NPN导通后,已经不能再通过NMOS的栅去关断这个寄生的NPN,这时NMOS寄生的NPN工作在放大区会产生大电流烧毁器件。
如图3-67所示,因为受NMOS寄生的NPN导通的影响,NPN导通表现为NMOS的源漏穿通,电流不再受沟道控制,NMOS的源漏穿通电压是一个C的形状。
6图3-68大尺寸NMOS的版图示意图7图3-70 相邻的NMOS和PMOS存在寄生的NPN和PNP89和区时,轻掺杂的LDD与PW形成耗尽区,耗尽区从LDD与PW的交界向沟道方向延伸的同时也会向LDD内部延伸,并到达重掺杂的漏端有源区,在重掺杂的漏端有源区内部只会形成很小的耗尽区,电场强度进入重掺杂的漏端有源区后,会迅速下降到很小的值。
轻掺杂的LDD结构作为衔接区使电场强度出现一个缓变的过程,削弱了最强电场强度的峰值,并使电场强度重新分布,电场强度的峰值出现在LDD结构内部。
而对于没有LDD结构的MOS,虽然耗尽区从重掺杂的漏端有源区与PW的交界向沟道方向延伸的同时也会向重掺杂的漏端有源区内部延伸,但是在重掺杂的漏端有源区内部只会10形成很小的耗尽区,从PW到重掺杂的漏端有源区是一个突变的过程,电场强度在PW 与重掺杂的漏端有源区的突然达到最大值,没有一个缓变的过程。
如图3-73所示,是没有LDD结构和有LDD结构的电场分布和比较图。
3.4.3隔离侧墙(Spacer Sidewall)工艺技术为了形成LDD结构,在LDD离子注入后必须制造出掩蔽层防止重掺杂的源漏离子注入影响轻掺杂的LDD结构,半导体研发人员根据这个要求,开发出隔离侧墙工艺技术,从器件结构的剖面图可以看出,LDD结构都是在隔离侧墙的正下方,隔离侧墙结构不但可以有效的掩蔽轻掺杂的LDD结构,而且隔离侧墙工艺技术不需要掩膜版,隔离11侧墙工艺技术的成本也很低和工艺非常简单。
(a)(b)图3-76 0.8μm及以下制程技术的隔离侧墙工艺对于特征尺寸是0.35μm及以下的工艺制程技术,利用SiO2作为隔离侧墙介质层已经无法满足器件电性的要求,利用SiO2和Si3N4组合代替SiO2作为隔离侧墙介质层。
12首先LPCVD淀积一层厚度大约200Å的SiO2层作为Si3N4作应力的缓解层,然后淀积大约1500Å的Si3N4层,利用各向异性的干法刻蚀刻蚀Si3N4层,并且停止SiO2上。
在深亚微米工艺制程需要利用SiO2和Si3N4组合一起作为隔离侧墙介质层的原因有两点:第一点是对于利用一种材料SiO2作为隔离侧墙介质层,干法刻蚀时没有停止层,因为SiO2与衬底硅中间没有隔离层,干法刻蚀容易损伤衬底硅,而对于新的隔离侧墙介质层SiO2和Si3N4,SiO2与Si3N4材质是不同,SiO2可以Si3N4作为干法刻蚀的停止层,可以有效的避免干法刻蚀损伤衬底硅;第二点是栅极与漏端的接触填充金属形成电容,如(a)(b)图3-78 0.35μm及以下工艺制程技术的隔离侧墙工艺对于特征尺寸是0.18μm及以下的工艺制程技术,利用SiO2和Si3N4作为隔离侧墙介质层会出现新的问题,所以利用三文治结构SiO2/Si3N4/SiO2代替SiO2和Si3N4作为13隔离侧墙介质层,SiO2/Si3N4/SiO2也称为ONO(Oxide Nitride Oxide)结构。
首先利用LPCVD淀积一层厚度大约200Å的SiO2层作为Si3N4作应力的缓解层,然后淀积大约400Å的Si3N4层,最后再利用TEOS发生分解反应生成厚度大约1000Å的SiO2层。
利用各向异性的干法刻蚀刻蚀SiO2停在Si3N4层,再干法刻蚀刻蚀Si3N4停在SiO2层。
在0.18μm工艺制程需要利用三文治结构SiO2/Si3N4/SiO2作为隔离侧墙介质层的原因是厚度1500Å的Si3N4应力太大,Si3N4应力会使器件产生应变,导致器件饱和电流降低,漏电流增大。
为了降低Si3N4的应力,必须降低Si3N4的厚度。
如图3-79所示,是0.18μm图(b)是利用干法刻蚀形成第一重隔离侧墙,图(c)是LDD离子注入,图(d)是淀积三文治结构SiO2/Si3N4/SiO2,图(e)是利用干法刻蚀形成第二重隔离侧墙。
1415图3-82 深亚微米及以下工艺制程技术完成LDD 、侧墙和源漏离子的剖面图(a )(b )P-sub PW NW PW NW n+n+n+n+n+n+p+p+p+p+p+p+关于纳米的侧墙和LDD工艺流程,以65nm工艺技术为例介绍它们的工程应用。
65nm工艺技术流程采用两次侧墙结构工艺步骤。
第一次是在LDD离子注入之前,为了减小栅极与源漏的扩散区的交叠,从而减小它们之间的寄生电容。
第二次是在LDD离子注入之后,是为了形成侧墙结构阻挡源漏重掺杂离子注入,形成LDD结构降低HCI 效应。
1.淀积SiO2和Si3N4作为第一重隔离侧墙。
利用LPCVD淀积SiO2和Si3N4层,第一层是厚度约50Å 的二氧化硅层,它作为Si3N4刻蚀的停止层,另外它也可以作为缓与深亚微米工艺类似,轻掺杂漏离子注入工艺是指在沟道与源漏之间形成低掺杂的扩展区,该扩展区在源漏与沟道之间形成杂质浓度梯度。
LDD离子注入包括口袋或者晕环离子注入,口袋或者晕环离子注入的目的是为了改善低压器件的短沟道效应。
口袋或者晕环离子注入的杂质类型与阱的类型是一样的。
1.NLDD光刻处理。
通过微影技术将NLDD掩膜版上的图形转移到晶圆上,形成NLDD的光刻胶图案,非NLDD区域上保留光刻胶。
NLDD掩膜版是通过逻辑运算得到的。
AA作为NLDD光刻曝光对准。