数电试题及答案
- 格式:doc
- 大小:382.00 KB
- 文档页数:9
数电实验考试及答案一、选择题(每题2分,共20分)1. 在数字电路中,以下哪个器件可以用于实现逻辑与功能?A. 与门B. 或门C. 非门D. 异或门答案:A2. 触发器的初始状态是不确定的,以下哪个操作可以确定触发器的初始状态?A. 置位B. 复位C. 置位和复位D. 置位或复位答案:C3. 在数字电路中,以下哪个器件可以实现逻辑或功能?A. 与门B. 或门C. 非门D. 异或门答案:B4. 以下哪个器件可以实现逻辑非功能?A. 与门B. 或门C. 非门D. 异或门答案:C5. 在数字电路中,以下哪个器件可以实现逻辑异或功能?A. 与门B. 或门C. 非门D. 异或门答案:D6. 以下哪个器件可以实现逻辑同或功能?A. 与门B. 或门C. 非门D. 同或门答案:D7. 在数字电路中,以下哪个器件可以实现逻辑与非功能?B. 或门C. 非门D. 与非门答案:D8. 以下哪个器件可以实现逻辑或非功能?A. 与门B. 或门C. 非门D. 或非门答案:D9. 在数字电路中,以下哪个器件可以实现逻辑与或非功能?A. 与门B. 或门D. 与或非门答案:D10. 以下哪个器件可以实现逻辑异或非功能?A. 与门B. 或门C. 非门D. 异或非门答案:D二、填空题(每题2分,共20分)1. 在数字电路中,逻辑高电平通常表示为______,逻辑低电平通常表示为______。
答案:1;02. 一个基本的RS触发器由两个______门和一个______门组成。
答案:与;或3. 在数字电路中,D触发器的输出Q与输入D的关系是______。
答案:Q=D4. 在数字电路中,JK触发器的输出Q与输入J和K的关系是______。
答案:Q=J⊕K5. 在数字电路中,T触发器的输出Q与输入T的关系是______。
答案:Q=T6. 在数字电路中,一个4位二进制计数器可以计数到______。
答案:157. 在数字电路中,一个8位二进制计数器可以计数到______。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,一个逻辑门的输出仅取决于其输入的当前状态,这称为:A. 时序逻辑B. 组合逻辑C. 触发器逻辑D. 存储逻辑答案:B2. 以下哪个不是基本的逻辑运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 异或(XOR)答案:C3. 在数字电路中,一个触发器可以存储多少比特的信息?A. 1比特B. 2比特C. 4比特D. 8比特答案:A4. 以下哪个不是数字电路的优点?A. 高速度B. 高精度C. 低功耗D. 易于集成答案:C5. 在数字电路中,一个D触发器的输出Q在哪个时刻更新?A. 时钟上升沿B. 时钟下降沿C. 任何时候D. 从不更新答案:A6. 以下哪个不是数字电路中的信号类型?A. 模拟信号B. 数字信号C. 离散信号D. 连续信号答案:A7. 在数字电路中,一个计数器可以用于:A. 计数B. 存储数据C. 产生时钟信号D. 所有以上答案:D8. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 八进制编码答案:C9. 在数字电路中,一个寄存器通常用于:A. 存储数据B. 产生时钟信号C. 计数D. 逻辑运算答案:A10. 以下哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个逻辑门的输出仅取决于其输入的当前状态,这种逻辑称为______逻辑。
答案:组合2. 数字电路中的基本逻辑运算包括与(AND)、或(OR)和______。
答案:非(NOT)3. 一个触发器可以存储______比特的信息。
答案:14. 数字电路的优点包括高速度、高精度、______和易于集成。
答案:低功耗5. 在数字电路中,D触发器的输出Q在时钟的______更新。
答案:上升沿6. 数字电路中的信号类型包括数字信号、离散信号和______。
大学数电考试及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,基本的逻辑运算有()。
A. 与、或、非B. 与、或、异或C. 与、或、非、异或D. 与、或、非、同或答案:A2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 4答案:A3. 以下哪个不是组合逻辑电路的特点()。
A. 输出仅取决于当前输入B. 输出与输入之间存在时延C. 电路中没有记忆元件D. 输出状态随输入状态的变化而变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 8D. 7答案:B5. 一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的反相D. Q=D的延迟答案:A6. 以下哪个不是时序逻辑电路的特点()。
A. 输出不仅取决于当前输入,还取决于电路状态B. 电路中包含记忆元件C. 输出状态随输入状态的变化而变化D. 输出与输入之间存在时延答案:C7. 一个3线-8线译码器的输入线数是()。
A. 3B. 4C. 5D. 6答案:A8. 一个8位A/D转换器的分辨率是()。
A. 1/256B. 1/128C. 1/64D. 1/512答案:A9. 以下哪个不是数字电路的优点()。
A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C10. 以下哪个是JK触发器的特性方程()。
A. Q' = J + K'B. Q' = JQ + K'Q'C. Q' = JQ + KQD. Q' = J + K答案:B二、填空题(每题2分,共20分)11. 在数字电路中,逻辑“1”通常表示为电压______,逻辑“0”通常表示为电压______。
答案:高电平;低电平12. 一个4位二进制计数器的计数范围是从______到______。
答案:0000;111113. 一个3线-8线译码器的输出线数是______。
数字电路试题及答案一、选择题1. 数字电路中,下列哪种逻辑门属于非门?A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪种编码方式是唯一的一种无歧义性编码?A. 8421编码B. 2421编码C. 余3码D. 灰码答案:D3. 数字电路中,下列哪种触发器具有置位和复位功能?A. D触发器B.JK触发器C. RS触发器D. T触发器答案:C4. 数字电路中,下列哪种寄存器可以实现串行输入、串行输出?A. 移位寄存器B. 计数器C. 锁存器D. 寄存器答案:A5. 下列哪种数字电路可以实现数据的并行输入、串行输出?A. 并行输入/并行输出寄存器B. 串行输入/串行输出寄存器C. 并行输入/串行输出寄存器D. 串行输入/并行输出寄存器答案:C二、填空题6. 数字电路中的基本逻辑门有______、______、______。
答案:与门、或门、非门7. 数字电路中的组合逻辑电路有______、______、______等。
答案:编码器、译码器、多路选择器8. 数字电路中的时序逻辑电路有______、______、______等。
答案:触发器、计数器、寄存器9. 数字电路中的触发器按功能可分为______、______、______、______。
答案:RS触发器、D触发器、JK触发器、T触发器10. 数字电路中的计数器按计数方式可分为______、______。
答案:同步计数器、异步计数器三、判断题11. 逻辑门电路的输出与输入之间具有一一对应关系。
()答案:√12. 组合逻辑电路在任何时刻的输出仅取决于当时的输入信号。
()答案:√13. 时序逻辑电路的输出不仅取决于当前的输入信号,还与电路的前一个状态有关。
()答案:√14. 触发器具有记忆功能,可以存储一位二进制信息。
()答案:√15. 计数器可以用来计算输入脉冲的个数,但不能用于分频。
()答案:×(计数器也可以用于分频)四、简答题16. 简述组合逻辑电路与时序逻辑电路的区别。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数电实验试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个选项是逻辑与门的符号?A. ⊕B. ∧C. ∨D. ⊗答案:B2. 一个触发器的输入端和输出端的状态关系是:A. 无关B. 相同C. 不确定D. 相反答案:B3. 下列哪个不是数字电路的基本逻辑运算?A. 与B. 或C. 非D. 乘答案:D4. 一个稳定的数字电路系统,其输出在输入变化时应该:A. 立即变化B. 延迟变化C. 保持不变D. 随机变化答案:C二、填空题(每题5分,共20分)1. 在数字电路中,一个D触发器的输出Q与输入D的关系是________。
答案:Q=D2. 一个4位二进制计数器的计数范围是________。
答案:0到2^4-13. 一个逻辑门的输出电压在高电平时通常为________伏特。
答案:54. 一个数字电路的时钟频率为10MHz,那么它的周期是________秒。
答案:0.1微秒三、简答题(每题10分,共30分)1. 请简述什么是同步时序电路和异步时序电路的区别。
答案:同步时序电路是指电路中的所有触发器都由同一个时钟信号控制,而异步时序电路中,触发器的触发时间可以由不同的时钟信号控制。
2. 请说明什么是竞争冒险现象,并给出避免方法。
答案:竞争冒险现象是指在数字电路中,由于电路路径的延迟不同,导致输出在某些情况下不确定的现象。
避免方法包括重新设计电路以减少路径延迟差异,使用去冒险电路设计,或者在输出端添加缓冲器。
3. 请解释什么是布尔代数,并给出一个布尔代数的基本定理。
答案:布尔代数是一种数学逻辑系统,用于描述和操作逻辑变量之间的关系。
一个基本定理是布尔代数的交换律,即A∧B=B∧A和A∨B=B∨A。
四、计算题(每题15分,共30分)1. 给定一个逻辑函数F(A,B,C)=A∧(B∨C),请使用卡诺图化简该函数。
答案:根据卡诺图,可以化简为F(A,B,C)=A∧B∨A∧C。
2. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过10次计数后的最终状态。
数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 下列哪个不是数字电路的特点?()A. 高速性B. 稳定性C. 可编程性D. 模拟性答案:D3. 一个D触发器的初始状态为0,输入D=1,时钟脉冲上升沿到来时,输出Q的状态是()。
A. 0B. 1C. 不确定D. 保持不变答案:B4. 在逻辑门电路中,输出为高电平的输入条件是()。
A. 与门:所有输入都为高电平B. 或门:至少一个输入为高电平C. 非门:输入为低电平D. 以上都是答案:D5. 下列哪个逻辑表达式表示的是“与非”运算?()A. ABB. A+BC. A·BD. A+B+C答案:C6. 一个4位二进制计数器,其计数范围是()。
A. 0到7B. 0到15C. 0到31D. 0到255答案:B7. 在数字电路中,通常使用()来表示逻辑0。
A. 高电平B. 低电平C. 脉冲D. 振荡答案:B8. 一个逻辑门的输入端悬空时,其输出状态是()。
A. 确定的B. 不确定的C. 高阻态D. 随机的答案:B9. 一个简单的数字电路系统,其输出只取决于()。
A. 当前输入B. 当前输入和输出C. 历史输入D. 历史输入和输出答案:A10. 在数字电路中,一个稳定的系统必须满足()。
A. 线性B. 时序C. 非线性D. 非时序答案:B二、填空题(每题2分,共20分)1. 一个3-8译码器可以将3位二进制数译码成______个输出。
答案:82. 在数字电路中,一个稳定系统的输出不应依赖于______。
答案:历史状态3. 一个简单的触发器可以存储______位二进制信息。
答案:14. 一个4位二进制计数器可以计数到______。
答案:155. 在数字电路中,一个逻辑门的输入端悬空时,其输出状态是______。
答案:不确定的6. 一个D触发器的输出Q与输入D的关系是______。
数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。
答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。
答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。
答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。
答案:85. 触发器的两个稳定状态是______和______。
答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。
数电试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、异或、同或C. 与、或、非、异或D. 与、或、非、同或、非门答案:C2. 下列哪个不是数字电路的特点?A. 抗干扰能力强B. 功耗低C. 运算速度快D. 模拟信号处理答案:D3. 逻辑门电路中,"0"和"1"分别代表的电压值是:A. 低电压和高电压B. 高电压和低电压C. 低电压和任意电压D. 任意电压和高电压答案:A二、填空题1. 数字电路是由_______和_______构成的电路。
答案:逻辑门;组合逻辑2. 一个基本的逻辑门至少需要_______个输入端。
答案:13. 一个完整的数字系统通常包括_______、_______和_______。
答案:输入设备;处理单元;输出设备三、简答题1. 请简述数字电路与模拟电路的区别。
答案:数字电路主要处理离散的数字信号,使用二进制逻辑来表示和处理信息,具有抗干扰能力强、功耗低、运算速度快等特点。
而模拟电路处理连续变化的模拟信号,能够模拟自然界的物理量变化,但易受干扰,运算速度相对较慢。
2. 什么是组合逻辑电路?它有哪些特点?答案:组合逻辑电路是由逻辑门组成的电路,其输出只依赖于当前的输入状态,不包含存储元件。
其特点是输出对输入具有即时响应,没有记忆功能,且输出状态的确定性使得电路设计和分析相对简单。
四、计算题1. 给定一个逻辑表达式:Y = A'B + AB',其中A和B是输入变量,Y是输出。
如果A=1,B=0,求Y的值。
答案:将A=1,B=0代入表达式,得到Y = 1'0 + 10' = 0 + 0 = 0。
2. 计算以下逻辑电路的输出Z,当A=1,B=0,C=1时。
逻辑电路表达式:Z = (A + B')(A' + B + C)答案:将A=1,B=0,C=1代入表达式,得到Z = (1 + 0')(1' + 0 + 1) = (1)(1 + 1) = 2,但由于逻辑运算中只考虑0和1,因此Z的实际值为1。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 数字电子技术基础课试卷 试卷类型: A 卷一、 单项选择题每小题2分,共24分1、8421BCD 码01101001.01110001转换为十进制数是: cA :78.16B :24.25C :69.71D :54.562、最简与或式的标准是: cA :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:B A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:A :A ⊕B ⊕B :AB + BC C :AB + BCD :ABCA+B+C5、函数FA,B,C=AB+BC+AC 的最小项表达式为:A :FA,B,C=∑m0,2,4 B :FA,B,C=∑m3,5,6,7C :FA,B,C=∑m0,2,3,4D :FA,B,C=∑m2,4,6,76、欲将一个移位寄存器中的二进制数乘以3210需要 C 个移位脉冲;A :32B : 10C :5D : 6 7、已知74LS138译码器的输入三个使能端E 1=1,E 2A =E 2B =0时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是: CA :11111101B :10111111C :11110111D :111111118、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:DA :J=0,K=0B :J=0,K=1C :J=1,K=0D :J=1,K=19、能够实现线与功能的是: BA : TTL 与非门B :集电极开路门C :三态逻辑门D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz,经过 B 可转换为4位并行数据输出;A :8msB :4msC :8µs D:4µs11、表2所列真值表的逻辑功能所表示的逻辑器件是: C 表2A :译码器B :选择器C :优先编码器D :比较器12、 图1所示为2个4位二进制数相加的串接全加器逻辑电路图,运算后的C 4S 4S 3S 2S 1结果是: AA :11000B :11001C :10111D :10101图1二、判断题每题1分,共6分1、当选用共阳极LED 数码管时,应配置输出高电平有效的七段显示译码器; F2、若两逻辑式相等,则它们对应的对偶式也相等; T3、单稳触发器和施密特触发器是常用的脉冲信号整形电路; T4、与逐次逼近型ADC 比较,双积分型ADC 的转换速度快; F5、钟控RS 触发器是脉冲触发方式; F6、A/D 转换过程通过取样、保持、量化和编码四个步骤; TI 7I 6I 5I 4I 3I 2I 1I 0Y 2Y 1Y 01×××××××11101××××××110001×××××1010001××××10000001×××011000001××010*******×00100000001000输入输出三、填空题每小题1分,共20分1、逻辑代数的三种基本运算规则代入定理、反演定理、对偶定理 ;2、逻辑函数的描述方法有逻辑真值表、逻辑函数式、逻辑图、波形图、卡诺图等;3、将8k×4位的RAM扩展为64k×8位的RAM,需用 16 片8k×4位的RAM,同时还需用一片 38 译码器;4、三态门电路的输出有低电平、高电平和高阻态 3种状态;5、Y= ABC+AD+C 的对偶式为Y D= A+B+CA+DC ;6、一个10位地址码、8位输出的ROM,其存储容量为 2^13 ;7、若用触发器组成某十一进制加法计数器,需要 4 个触发器,有 5 个无效状态;8、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用施密特触发器电路;R为异步清零端,则该电9、图2所示电路中,74161为同步4位二进制加计数器,D路为 6 进制计数器;10、图3所示电路中触发器的次态方程Q n+1为 A’Q’ ;图2 图3四、分析题共20 分1、分析用图4a、b集成十进制同步可逆计数器CT74LS192组成的计数器分别是几进制计数器;CT74LS192的CR为异步清零端高电平有效,LD为异步置数控制端低电平有效,CP U、CP D 为加、减计数脉冲输入端不用端接高电平,CO和BO分别为进位和借位输出端;4分6和23图4 a 图4 b2、 用ROM 设计一个组合逻辑电路,用来产生下列一组逻辑函数DB BD Y DC B BD A Y D C AB D C B A BCD A D C B A Y ABCD D C B A D C B A D C B A Y 4321+=+=+++=+++=列出ROM 应有的数据表,画出存储矩阵的点阵图;3、试画出图5所示电路在CP 、D R 信号作用下Q 1、Q 2、Q 3的输出电压波形,并说明Q 1、Q 2、Q 3输出信号的频率与CP 信号频率之间的关系;6分图5五、设计题共20分1、用74LS161设计一个10进制计数器; 1同步预置法,已知S0=0001;2异步清零法;10分2、集成定时器555如图6a 所示; 1用该集成定时器且在规格为100KΩ、200K 、500K 的电阻,0.01uf 、0.1uf 、1uf 的电容器中选择合适的电阻和电容,设计一个满足图5b 所示波形的单稳态触发器; 2用该集成定时器设计一个施密特触发器,画出施密特触发器的电路图;当输入为图5c 所示的波形时,画出施密特触发器的输出U 0波形; 10分图6a 图6b 图6c六、综合分析计算题共10 分试分析图7所示电路的工作原理,画出输出电压υ0的波形图,列出输出电压值υ0的表;表3给出了RMA的16个地址单元中所存的数据;高6位地址A9~A4始终为0,在表中没有列出;RAM的输出数据只用了低4位,作为CB7520的输入;因RAM的高4位数据没有使用,故表中也未列出;8分表3A 3A2A1A0D3D2D1D00 0 0 0 0 0 0 00 0 0 1 0 0 0 10 0 1 0 0 0 1 10 0 1 1 0 1 1 10 1 0 0 1 1 1 10 1 0 1 1 1 1 10 1 1 0 0 1 1 10 1 1 1 0 0 1 11 0 0 0 0 0 0 11 0 0 1 0 0 0 01 0 1 0 0 0 0 11 0 1 1 0 0 1 11 1 0 0 0 1 0 11 1 0 1 0 1 1 11 1 1 0 1 0 0 11 1 1 1 1 0 1 1图7υ0的电压值2008~ _2009_学年第二学期数字电子技术基础课程试卷标准答案及评分标准A √卷专业__通信____ 班级__20071~5______一、单项选择题每小题2分,共24分1、C;2、C;3、B;4、A;5、B;6、C;7、C;8、:D;9、B; 10、B11、C 12、A二、判断题每题1分,共6分1、×2、√3、√4、×5、×6、√三、填空题每小题1分,共20分1、代入定理、反演定理、对偶定理2、逻辑真值表、逻辑函数式、逻辑图、波形图、卡诺图3、16、3线-8线4、高电平、低电平、高阻5、A+B+CA+D C 、6、8K 或2137、4、58、施密特触发器9、六10、n QA四、分析题共20 分1、解:a为6进制加计数器;2分 b为23进制加计数器;2分2、解:将函数化为最小项之和形成后得到1513108752041075231387221510501m m m m m m m m Y m m m m Y m m m m Y m m m m Y +++++++=+++=+++=+++= 2分ROM 的数据表3分ROM 的存储矩阵图3分3、 )(CP CP Q Q n n ==+1111)(12212 Q CP Q Q n n ==+ 1分)(23313 Q CP Q Q n n ==+1分3分CP 1Q 2Q 3Q f 81f 41f 21f ===1分五、设计题共20分1、解:1S 1=0001,M =10,则S M-1=10105分 2S 0=0000,M =10,则S M =10105分2、1解:要实现的单稳态触发器设计如下 5分,其中图3分,R、C参数各1分因为, 所以选;2施密特触发器及波形如图所示 5分,图3分,波形2分六、综合分析计算题共10 分解:十进制计数器74LS160工作在计数状态,在CP脉冲序列的作用下,Q3Q2Q1Q0的状态从0000到1001循环计数,将存储器A9~A0=0000000000 ~ 0000001001这十个地址单元中存储的数据依次读出,作为CB7520的数字量输入;CB7520高四位数字量输入d9d8d7d6每位为1时产生的输入模拟电压分别为+4V、+2V、+1V、+0.5V;输出电压值见表所示;输出电压V0的波形如图所示;A3A2A1A0D3D2D1D0υ0V0 0 0 0 0 0 0 0 00 0 0 1 0 0 0 1 1/20 0 1 0 0 0 1 1 3/20 0 1 1 0 1 1 1 7/20 1 0 0 1 1 1 1 15/20 1 0 1 1 1 1 1 15/20 1 1 0 0 1 1 1 7/20 1 1 1 0 0 1 1 3/21 0 0 0 0 0 0 1 1/21 0 0 1 0 0 0 0 0υ0的电压值V0的输出电压波形。