数字电子技术期末模拟卷1答案
- 格式:doc
- 大小:389.50 KB
- 文档页数:15
.z."数字电子技术"考试试卷〔第一套〕课程号2904025035考试时间 100 分钟一、填空题〔共28分〕1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。
2、〔2分〕逻辑函数L =+ A+ B+ C +D =〔 1 〕。
3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。
4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。
5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。
对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。
6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。
7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出Y= ABC BC A C B A ++⋅⋅ 。
〔注:不需化简〕8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=适用专业年级〔方向〕: 应用物理、电信科技2010级考试方式及要求:闭卷笔试题 号 一二三四五六七 总分 得 分 阅卷人. z. 6分L D ABC=+4分四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。
当两名或两名以上裁判〔且必须包括A在〕认为运发动上举杠铃合格时,按动电钮可发出裁决合格信号〔即输出Z为1〕。
请设计该三输入的组合逻辑电路。
要求:〔1〕列出真值表;〔2〕写出逻辑函数的最简与或式;〔3〕用与非门实现该电路,画出电路图;〔4〕用3线8线译码器74HC138实现该电路,画出电路图。
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
数字电子技术根底(第一套)一、填空题:〔每空1分,共15分〕=+的两种标准形式分别为〔〕、〔〕。
1.逻辑函数Y AB C2.将2004个“1〞异或起来得到的结果是〔〕。
3.半导体存储器的构造主要包含三个局部,分别是〔〕、〔〕、〔〕。
4.8位D/A转换器当输入数字量为5v。
假设只有最低位为高电平,则输出电压为〔〕v;当输入为,则输出电压为〔〕v。
5.就逐次逼近型和双积分型两种A/D转换器而言,〔〕的抗干扰能力强,〔〕的转换速度快。
6.由555定时器构成的三种电路中,〔〕和〔〕是脉冲的整形电路。
7.及PAL相比,GAL器件有可编程的输出构造,它是通过对〔〕进展编程设定其〔〕的工作模式来实现的,而且由于采用了〔〕的工艺构造,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:〔共15分〕1.将逻辑函数 P=AB+AC写成“及或非〞表达式,并用“集电极开路及非门〞来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:〔10分〕1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数〞的四舍五入电路〔采用8421BCD码〕。
要求只设定一个输出,并画出用最少“及非门〞实现的逻辑电路图。
〔15分〕五、电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0〞,试画出输出端B和C的波形。
〔8分〕BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
〔6分〕七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM 和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM 中的数据见表1所示。
试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
《数字电子技术》模拟试题 1 (试卷共8页,答题时间120分钟)一、填空题(每空1分,共30分,请将答案直接填在空内)1.()()()1610201.110111==;()()()102163D.B ==2. 逻辑与是当决定事物结果的条件 具备时,结果才发生。
逻辑或是当决定事物结果的条件 具备时,结果才发生。
3. 利用卡诺图法化简逻辑函数的方法称为 ,其依据是具有的最小项可以合并。
4. TTL 反相器电路由 , 和 三部分组成。
5. 编码器的逻辑功能是把输入的高低电平编成一个 ,目前经常使用的编码器有 和 两类。
6. 从一组输入数据中选出一个作为数据传输的逻辑电路叫做 。
7. 触发器按照逻辑功能的不同可以分为 ,, , 等几类。
8. 时序逻辑电路在任一时刻的输出不仅取决于 ,而且还取决于电路 。
9. 触发器在脉冲作用下同时翻转的计数器叫做 计数器, n 位二进制计数器的容量等于 。
10. 施密特触发器可以用于 , , 等。
11. 从数字信号到模拟信号的转换称为 ,通常用 和描述转换精度,用 来定量描述转换速度。
二、判断题(每题1分,共10分,正确的用T 表示,错误的用F 表示,请将答案填在下面的方格内)1. 数字信号在时间和数值上都是离散的,如人数统计;2. 同或运算关系,当两输入不相等时,其输出为1;3. 最小项,顾名思义就是指的乘积项中变量个数尽可能的少;4. 集电极开路的门电路输出可以实现线与;5. 译码器,顾名思义就是把高低电平信号翻译成二进制代码;6. 数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的;7. 基本RS 触发器只能由与非门电路组成,用或非门是不能实现的; 8. 触发器的结构形式和逻辑功能有一一对应的关系,也就是说同一种逻辑功能只能用唯一一种结构来实现;9. 移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理; 10. 占空比是指脉冲宽度与脉冲周期的比值;三、化简题(每题 6 分,共 12 分)1. 用代数法化简逻辑函数CD D AC ABC C A Y +++=解:2. 用卡诺图法化简逻辑函数C B AC B A Y ++=四、分析与设计题(第1题18分,第2题18分,第3题12分,共 48 分)1、电路如图所示,请写出Y的逻辑函数式,列出真值表,指出电路完成了什么功能?AC2、如图所示电路,CP为时钟脉冲,Y为输出,请写出电路的驱动方程、状态方程和输出方程,列出状态转换表,画出状态转换图,说明电路的功能。
《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)的RAM。
、、C、D、.函数F=A C+AB+,无冒险的组合为()。
B=C=1B、C=0D、B=C=OA、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10分)()1、在二进制与十六进制的转换中,有下列关系:()B=(9DF1)H()2、8421码和8421BCD码都是四位二进制代码。
()3、二进制数1001和二进制代码1001都表示十进制数9。
()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。
()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。
()7、数字电路中最基本的运算电路是加法器。
()8、要改变触发器的状态,必须有CP脉冲的配合。
()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。
()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。
是否、C,CP,试四→4,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为(左位在先),画出电路连线图。
附74LS161四位同步二进制加法计数器芯片功能表。
《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是()A 、59HB 、130OC 、1010111B8421BCD2.函数的标准与或表达式是()4D 触发器7,计9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需()片16K ×8位存储芯片,需()根地址线,( )根数据线。
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)=+的两种标准形式分别为()、()。
1.逻辑函数Y AB C2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量为5v。
若只有最低位为高电平,则输出电压为()v;当输入为,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
数字电子技术期末模拟卷1答案系、班 姓 名 座 号…………………密……………封……………线……………密……………封……………线…………………《数字电子技术》课程考试题(1答卷)( 年 月 日)题 号一 二 三 四 五 总分 复核人得 分评卷人一、单项选择题(在每小题的备选答案中选出一个正确的答案,并将答案的号码填在括号内。
每小题2分,共20分)1、指出下列各种触发器中,哪些可以用来构成移位寄存器和计数器( 2 )。
(1)基本RS 触发器(2)边沿JK 触发器(3)同步RS 触发器(4)同步D 锁存器2、构成一个9进制加法计数器共需( 4 )个触发器。
(1)3 (2)10 (3)2 (4)43、基本RS-FF 由二个与非门或者由二个或非门交叉构成,由二个与非门构成的基本RS-FF 输入端触发信号是( 1 )。
(1) 低电平 (2)高电平 (3)脉冲前边沿 (4)脉冲后边沿4、用CMOS 门电路组成的单稳态电路,脉冲宽度Tw 由(1 )决定。
(1)R 、C (2)触发信号 (3)电源电压 (4)以上都是5、用若干RAM 实现位扩展而组成多位的RAM 时,其方法是将下列选项中的( 2 )以外的部件相应地并联在一起。
(1)地址线 (2)数据线(输出线) (3)片选信号线 (4)读/写线 6、在一个N 位计数器中,时钟信号到达时,各触发器的翻转有先有后,这种触发器称为( 2 )。
(1)同步计数器 (2)异步计数器 (3)时空计数器 (4)移位寄存计数器 7.下列函数式中,是最小项之和形式的为( B )8.和TTL 电路相比,CMOS 电路最突出的优势在于( D ) A .可靠性高; B .抗干扰能力强; C .速度快; D .功耗低。
9.可以将输出端直接并联实现“线与”逻辑的门电路是(D ) A .三态输出的门电路; B .推拉式输出结构的TTL 门电路; C .互补输出结构的CMOS 门电路; D .集电极开路输出的TTL 门电路。
《数字电子技术考试》姓名 班级 考号 成绩一、填空题:(每空1分,共20分)1.门电路按逻辑功能可以分为七种类型,它们分别为: 、 、 、 、 、 和 。
2.描述时序电路逻辑功能的四种常用方法为: 、 、 、 。
3.最常用的两种波形整形电路分别为: 和 。
4.存储器的电路结构中含有三个组成部分,分别为: 、 、 。
5.PLD 这种新型半导体数字集成电路的最大特点是,可以通过 方法设置其逻辑功能,并且需要在 的支持下进行。
6.E 2PROM2864的数据线有 根、地址线有 根。
二、单项选择题(每小题2分,共20分)在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。
1.下列四个数中,与十进制数(163)10不相等的是() A 、(A3)16 B 、(10100011)2 C 、(000101100011)8421BCD D 、(203)8 2.N 个变量可以构成多少个最小项() A 、N B 、2NC 、2ND 、2N-1 3.下列功能不是二极管的常用功能的是() A 、检波 B 、开关 C 、放大 D 、整流 4..将十进制数10)18(转换成八进制数是()A 、20B 、22C 、21D 、235.译码器的输入地址线为4根,那么输出线为多少根() A 、8 B 、12 C 、16 D 、20 6.能把正弦信号转换成矩形脉冲信号的电路是() A 、多谐振荡器 B 、D/A 转换器 C 、JK 触发器 D 、施密特触发器7.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项() A 、m2 B 、 m5C 、m3D 、 m78. 当三态门输出高阻状态时,输出电阻为()A 、无穷大B 、约100欧姆C 、无穷小D 、约10欧姆9.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f ax Im 的关系是()A 、 f s ≥f ax ImB 、f s ≤f ax ImC 、f s ≥2f ax ImD 、 f s ≤2f ax Im10. 下列说法不正确的是() A .集电极开路的门称为OC 门B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C .OC 门输出端直接连接可以实现正逻辑的线或运算 D.利用三态门电路可实现双向传输三、判断改错题(每小题2分,共10分)在题后的括号内,正确的打“√”,错误的打“×”并在题下空处进行改正。
数字电子技术模拟试题含参考答案一、单选题(共60题,每题1分,共60分)1.表示最大的3位十进制数,需要()位二进制数A、11B、8C、10D、9正确答案:C2.“或”运算的特点是()A、输入全“0”,输出必为“1”B、输入有“1”,输出必为“1”C、输入全“1”,输出必为“1”D、输入有“0”,输出必为“1”正确答案:B3.欲使一路数据分配到多路装置应选用带使能端的:()A、比较器B、编码器C、译码器D、选择器正确答案:C4.在八进制计数系统中每个变量的取值为()A、0—7B、0—10C、0和1D、0—16正确答案:A5.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B正确答案:C6.下列各型号中属于优先编码器是()。
A、74LS85B、74LS48C、74LS148D、74LS138正确答案:C7.由与非门组成的同步RS触发器在CP=1时,输入R和S信号同时由1变为0时,输出状态为()A、0状态B、1状态C、状态不变D、状态不确定正确答案:D8.以下表达式中符合逻辑运算法则的是()。
A、C·C=C2B、1+1=10C、0<1D、A+1=1正确答案:D9.编码器的逻辑功能是将A、输入的二进制代码编成对应输出的高、低电平B、输入的二进制代码编成对应输出的二进制代码C、输入的高、低电平编成对应输出的二进制代码D、输入的高、低电平编成对应输出的高、低电平正确答案:C10.组合逻辑电路的设计是指A、已知逻辑要求,求解逻辑表达式并画逻辑图的过程B、已知逻辑要求,列真值表的过程C、已知逻辑图,求解逻辑功能的过程正确答案:A11.TTL属于A、双极型晶体管构成对集成电路B、单极型场效应管构成对集成电路正确答案:A12.采用共阳极数码管的译码显示电路如图所示,若显示码数是 9,译码器输出端应A、a=b=c=d=f =g=“1”,e=“0”B、a=b=c=d=f =“1”,e = g= “0”C、a=b=c=d=f =g=“0”,e=“1”正确答案:C13.与非门构成的基本RS触发器的输入S=0,R=0时,其输出状态为()。
xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。
描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。
【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。
【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。
【】6、十进制数85的8421 BCD码是101101。
【】7、格雷码为无权码,8421 BCD为有权码。
【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
【】9、逻辑变量的取值,1比0大。
【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。
【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。
【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。
【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。
【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。
【】19、n个变量组成的最小项总数是2n个。
【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。
【】21、逻辑函数化简过程中的无关项一律按取值为0处理。
【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。
【】23、TTL或非门的多余输入端可以接高电平。
【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。
读书破万卷下笔如有神《数字电子技术》模拟试题一一、单项选择题本题共小题每小题分,分)10202( 1.下列四个数中,与十进制数(163)不相等的是( )。
D A、(A3) B、(10100011)C、(000101100011) D、8421BCDHB(203) O。
)2.函数的标准与或表达式是(m(0,2,3)、CF=∑、F=∑m(0,2,3,5) B、F=∑m(1,4,5,6,7)Am(0,1,5,7)∑、F=D 。
)3.下列说法不正确的是(时称为正逻辑、低电平表示逻辑1A、当高电平表示逻辑0) (高阻态、高电平、低电平B、三态门输出端有可能出现三种状态OC门输出端直接连接可以实现正逻辑的线与运算C、OC门D、集电极开路的门称为)。
( 4.引起组合逻辑电路竞争与冒险的原因是、电源不D、电路延时B、干扰信号CA、逻辑关系错稳定。
)触发器转换为D触发器,应使( 5.为实现将JK为集成异步十进制加计数器芯片,其初始状态为6.74390)。
CP脉冲后,计数器的状态为(6QQQQ=1001,经过个02130101 D、C、B0011 、0100 0000 A、。
)( ,有(ROM)存储容量的只读存储器864k×一片7.读书破万卷下笔如有神A、64条地址线和8条数据线B、64条地址线和16条数据线C、16条地址线和8条数据线D、16条地址线和16条数据线8.对电压、频率、电流等模拟量进行数字处理之前,必须将其进行()。
A、直接输入B、随意C、D/A转换D、A/D转换9.石英晶体多谐振荡器的突出优点是( )。
A、振荡频率稳定B、电路简单C、速度高D、输出波形边沿陡峭10.用555定时器构成单稳态触发器,其输出脉宽为()。
A、0.7RCB、1.1RCC、1.4RCD、1.8RC二、判断题本题共小题每题分共分)(21020,,( )1. 在二进制与十六进制的转换中,有下列关系:(1001110111110001)B=(9DF1)H( )2. 8421码和8421BCD码都是四位二进制代码。
数电期末考试题库及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 8答案:A3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 电路中没有存储元件D. 输出状态不随时间变化答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 8D. 7答案:B5. 在数字电路中,使用最广泛的逻辑门是()。
A. 与非门B. 或非门C. 异或门D. 非门答案:A6. 一个D触发器的输出状态取决于()。
A. 时钟信号B. 数据输入C. 复位信号D. 时钟信号和数据输入答案:D7. 在数字电路中,一个3线-8线译码器的输入线数是()。
A. 3B. 4C. 5D. 8答案:A8. 一个4位二进制计数器的计数周期是()。
A. 8B. 16C. 32D. 64答案:B9. 一个JK触发器在J=0,K=1时的输出状态是()。
A. 保持不变B. 置0C. 置1D. 翻转答案:D10. 在数字电路中,一个同步计数器与异步计数器的主要区别是()。
A. 计数速度B. 电路复杂度C. 计数方式D. 时钟信号的使用答案:D二、填空题(每题2分,共20分)1. 在数字电路中,一个3线-8线译码器可以产生________种不同的输出状态。
答案:82. 一个D触发器在时钟信号的上升沿到来时,其输出状态将________输入端的数据。
答案:复制3. 一个4位二进制计数器的计数范围是从________到________。
答案:0000到11114. 在数字电路中,一个与非门的输出状态与输入状态之间的关系是________。
答案:反相5. 一个JK触发器在J=1,K=0时的输出状态是________。
答案:置16. 在数字电路中,一个3线-8线译码器的输出线数是________。
《数字电子技术》模拟题一一、单项选择题 (2×10 分)1. 下列等式成立的是()A 、 A ⊕1=AB、 A ⊙0=A C、A+AB=AD 、 A+AB=B2. 函数 F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( )A 、F=∑ m(1,3,4,7,12)B 、 F=∑m(0,4,7,12)C 、F=∑ m(0,4,7,5,6,8,9,10,12,13,14,15)D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)3.属于时序逻辑电路的是()。
A 、寄存器B 、ROMC 、加法器D 、编码器4.同步时序电路和异步时序电路比较,其差异在于后者()A 、没有触发器B 、没有统一的时钟脉冲控制C 、没有稳定状态D 、输出只与内部状态有关,与输入无关5.将容量为 256× 4 的 RAM 扩展成 1K × 8 的 RAM ,需( )片 256× 4 的 RAM 。
A 、 16B 、 2C 、 4D 、 86.在下图所示电路中,能完成Q n 1逻辑功能的电路有()。
A 、B 、C 、D 、7.函数 F= A C+AB+B C,无冒险的组合为( )。
A 、 B=C=1B 、 A=0 , B=0C 、 A=1 ,C=0D 、 B=C=O 8.存储器 RAM 在运行时具有(A 、读功能B 、写功能 A=11A=0A=0A=1)。
C 、读 /写功能D 、 无读 /写功能9 .触发器的状态转换图如下,则它是:( )A 、T 触发器B 、RS 触发器C 、 JK 触发器D 、D 触发器10.将三角波变换为矩形波,需选用( )A 、多谐振荡器B 、施密特触发器C 、双稳态触发器D 、单稳态触发器二、判断题 ( 1×10 分)( ) 1、在二进制与十六进制的转换中,有下列关系:( 1001110111110001 ) B =( 9DF1 ) H( ) 2、 8421 码和 8421BCD 码都是四位二进制代码。
系、班 姓 名 座 号…………………密……………封……………线……………密……………封……………线…………………《数字电子技术》课程考试题(1答卷)( 年 月 日) 题 号一二 三 四 五总分复核人得 分 评卷人一、单项选择题(在每小题的备选答案中选出一个正确的答案,并将答案的号码填在括号内。
每小题2分,共20分)1、指出下列各种触发器中,哪些可以用来构成移位寄存器和计数器( 2 )。
(1)基本RS 触发器(2)边沿JK 触发器(3)同步RS 触发器(4)同步D 锁存器2、构成一个9进制加法计数器共需( 4 )个触发器。
(1)3 (2)10 (3)2 (4)43、基本RS-FF 由二个与非门或者由二个或非门交叉构成,由二个与非门构成的基本RS-FF 输入端触发信号是( 1 )。
(1) 低电平 (2)高电平 (3)脉冲前边沿 (4)脉冲后边沿4、用CMOS 门电路组成的单稳态电路,脉冲宽度Tw 由(1 )决定。
(1)R 、C (2)触发信号 (3)电源电压 (4)以上都是5、用若干RAM 实现位扩展而组成多位的RAM 时,其方法是将下列选项中的( 2 )以外的部件相应地并联在一起。
(1)地址线 (2)数据线(输出线) (3)片选信号线 (4)读/写线6、在一个N 位计数器中,时钟信号到达时,各触发器的翻转有先有后,这种触发器称为( 2 )。
(1)同步计数器 (2)异步计数器 (3)时空计数器 (4)移位寄存计数器7.下列函数式中,是最小项之和形式的为( B )8.和TTL 电路相比,CMOS 电路最突出的优势在于( D )A .可靠性高;B .抗干扰能力强;C .速度快;D .功耗低。
9.可以将输出端直接并联实现“线与”逻辑的门电路是(D )A .三态输出的门电路;B .推拉式输出结构的TTL 门电路;C .互补输出结构的CMOS 门电路;D .集电极开路输出的TTL 门电路。
10.在图1的TTL 门电路中,输出为高电平的是( D )图1二、填空题(每小题2分,共20分) 1、(11101001)2=( 35 )10=( 23 )163 2、对边沿JK 触发器,若现态为0时,若要次态为1有K= 0 ,J= 1和 K=1 ,J= 1 两种方法。
4 3、_触发_器是时序逻辑电路最基本的部件;_加法_器是最基本的算术运算部件。
1 4、 转换精度 和 转换速度 是A/D 、D/A 转换器的两个最重要的指标。
5、ROM 电路主要由 存储矩阵 、 地址译码器 、 输出缓冲器 三部分组成。
6、RS 触发器特性方程是: n n Q R S R S Q +=+1 )(0约束条件=RS 。
7、两个M 进制计数器,第一个高位接第二个的时钟端,第一个时钟端输入计数脉冲,此计数器组成_M 2_进制计数器。
8、若将D 触发器转换成T 触发器,则应令D= T Q n ⊕。
9、数值比较器的比较结果有:_大于__、_小于___、_等于_。
10、移位寄存器既能 _存贮__数据,又能完成_移位__功能。
三、简答题(每小题5分,共10分)1、比较简单门电路、TTL 集成逻辑门电路、CMOS 门电路的优缺点。
答:1)TTL 集成逻辑门电路的输入级采用多发射极三级管、输出级采用达林顿结构,这不仅提高了门电路的开关速度,也使电路有较强的驱动负载的能力。
2)CMOS 门电路。
与TTL 门电路相比,它的优点是功耗低,扇出数大,噪声容限大,开关速度与TTL 接近,已成为数字集成电路的发展方向。
2、多谐振荡器、单稳态触发器、双稳态触发器(普通触发器),各有几个暂稳态?各有几个能够自动保持的稳定状态?并说明每种电路的主要用途。
答:多谐振荡器:无稳态,有两个暂稳态;主要用于振荡信号的生产。
单稳态触发器:一个稳态,一个暂稳态;主要用于延时、定时、整形。
双稳态触发器:两个稳态;是时序电路的最基本单元电路,组成各种时序电路。
第一页系、班 姓 名 座 号…………………密……………封……………线……………密……………封……………线…………………四、分析、设计和计算题(共40分)1、组合电路如图2所示,写出图中所示逻辑图的逻辑函数表达式,并简要说明其逻辑功能。
(8分)图2 解:P=(ABC)' L=AP+BP+CP=(ABC)'(A +B +C ) (表达式3分),(真值表3分) 其逻辑功能是:当A 、B 、C 三个变量不一致时,电路输出为“1”,所以这个电路称为“不一致电路” (2分) 2、(8分)用卡诺图将下列两函数分别化简成为最简与或式。
(Σm 为最小项之和。
)(1)F1(A ,B ,C ,D )=Σm (0,1,2,5,6,8,9,10,12,14) (2)解:每小题4分(卡诺图3分,表达式1分)3、用74160构成的电路如图3所示,请指出该电路为几进制计数器?(74160是十进制计数器,具异步清零和同步置数功能。
)(4分)图3解:该电路为5进制计数器.4、如果要实现如下图4所示各TTL 门电路输出端所示的逻辑关系,请分析各电路输入端的连接是否正确?如果不正确,请予以改正。
(6分)图4解:a)不正确,改正图如下图. (判断1分,改图1分) b) 不正确,改正图如下图. (判断1分,改图1分) c) 不正确,改正图如下图. (判断1分,改图1分)第二页系、班 姓 名 座 号…………………密……………封……………线……………密……………封……………线…………………5、用一个集成译码器74L138和二个与非门(自行添加)实现下列二输出逻辑函数,并画连线图。
(S1、S2、S3是集成译码器74L138三个输入选通控制端)。
(8分)解:Y1=A'B'C+AB'C'+ABC+A'BC =m1+m3+m4+m7=((m1)’(m3)’(m4) ’(m7)’)’ Y2=A'B'C'+AB'C'+ABC' =m0+m4+m6=((m0)’(m4)’(m6)’)’ 画连线图如下图所示.6、(6分)画出图5中各JK 触发器在时钟信号作用下输出端Q 0、Q 1电压的波形。
设各触发器初态为0。
图5 解:五、设计题(10分)用与非门设计一个举重裁判表决电路。
要求写出整个设计过程,并画出你所设计的逻辑图。
设举重比赛有3个裁判,一个主裁判和两个副裁判,杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定,只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。
第三页解:A 、B 、C 是提供给裁判用的开关,A 专门提供给主裁用,B 、C 给副裁用。
设A 、B 、C 为1表示开关闭合(裁决为成功),0表示开关断开(裁决为失败); Y 为1表示灯亮(总裁决为成功),为0表示灯暗(总裁决为失败)。
(2分) 真值表: (2分)得到函数表示形式并化简为最简与或式:(2分) Y=((AB)'(AC)')'(与非-与非式)(1分)逻辑图: (3分)AC AB ABC C AB C B A Y +=+'+'=《数字电子技术》考试试卷(第一套)课程号2904025035 考试时间100 分钟适用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)(5E.8)H=(94.5 )D=(10010100.0101 )8421BCD。
2、(2分)逻辑函数L = + A+ B+ C +D = (1 )。
3、(2分)由传输门构成的电路如下图所示,当A=0时,输出L= B 。
4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。
5、(3分)A/D转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D转换器的转换速度主要取决于转换类型。
对双积分型A/D 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是_并行比较型A/D转换器__。
6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。
7、(3分)集成数据选择器74HC151构成的电路如下图所示,则其输出 Y= ABC BC A C B A ++⋅⋅ 。
(注:不需化简)018、(3分)某PLA 电路如下图所示,其输出逻辑函数表达式X=C B A C B A ABC +⋅+ 。
9、(2分)某单极性输出的8位D/A 转换器正常工作,当输入数字量为(10101010)B 时,其输出电压为3.4V ,当输入数字量为(10101100)B 时,其输出电压为3.44 V 。
10、(2分)一个存储容量为4K ×4的存储器有 214 个存储单元,若用该存储器构成32K ×8的存储系统,则需 16 片4K ×4的存储器。
11、(3分)对于JK 触发器,当1J K ==时,n+1Q = 1 ,当1J K ==时,n+1Q = n Q ,当0J K ==时,n+1Q = n Q 。
二、用公式法将下列逻辑函数化简为最简与或式(12分)=++++F A B C D ABCD ABD BC BCD ABC(,,,)F=AB(C+D)+B(C+D)+CA2分B=ABC+ABD+ B D+ B C+CA2分B= ABC+ABD+ B D+ B C2分=B(AC+C+AD+D) 2分=B(A+C+D) 2分=AB+B C+B D2分三、用卡诺图法将下列逻辑函数化简为最简与或式(10分)L(A,B,C,D)=∑m(0,1,3,5,7, 9)+∑d(10~15)解:6分L D ABC=+4分四、(16分)在举重比赛中有A、B、C三名裁判,A为主裁判,B、C为副裁判。
当两名或两名以上裁判(且必须包括A 在内)认为运动员上举杠铃合格时,按动电钮可发出裁决合格信号(即输出Z为1)。
请设计该三输入的组合逻辑电路。
要求:(1)列出真值表;(2)写出逻辑函数的最简与或式;(3)用与非门实现该电路,画出电路图;(4)用3线8线译码器74HC138实现该电路,画出电路图。
74HC138的符号解:(1)真值表见表1,设输入为A 、B 、C ,输出为F (2)逻辑函数的最简与或式;AC AB ABC C AB C B A F +=++=(3)用与非门实现AC AB AC AB F ⋅=+=用与非门实现该电路的逻辑图如图(a )所示。
(4)用74HC138实现A 、B 、C 从A 2、A 1、A 0输入,令0,1123===E E E765765765Y Y Y m m m m m m ABC C AB C B A F ⋅⋅=⋅⋅=++=++=用74HC138实现该电路的逻辑图如图(b )所示。