数电试题第三套
- 格式:doc
- 大小:132.00 KB
- 文档页数:7
第3次作业一、填空题(本大题共10分,共 5 小题,每小题 2 分)1. SRAM的存储单元是用 ______ 记忆0或1的静态存储单元。
2. 多谐振荡器没有 ______ ,有2个 ______ 。
利用电容的充放电控制______ 的停留时间。
3. 4线-16线译码器可以实现变量数不超过 ______ 的任意逻辑函数。
4. 同步五进制计数器电路至少需要 ______ 个触发器。
5. [25]10=[ ______ ]2=[ ______ ]8。
二、计算题(本大题共20分,共 5 小题,每小题 4 分)1. 画出函数的卡诺图。
2. 下图是一个多功能逻辑函数发生器电路。
试写出当S0、S1、S2、S3为0000~1111共16种不同状态时输出Y的逻辑函数式。
3. 用卡诺图将函数化为最简与或式。
4. 图是一个由CH555定时器构成的防盗报警电路,a、b两端被一细铜丝接通,此铜丝置于认为盗窃者必经之处。
当盗窃者闯入室内将铜丝碰断后,扬声器即发出报警声(扬声器电压为1.2V,通过电流为40mA),问:(1)555定时器接成了何种电路;(2)说明本报警电路的工作原理。
5. 某设备由开关A、B、C控制,要求:只有开关A接通的条件下,开关B才能接通;开关C只有在开关B 接通的条件下才能接通。
违反这一规程,则发出报警信号。
设计一个用与非门组成的能实现这一功能的报警控制电路。
三、简答题(本大题共20分,共 5 小题,每小题 4 分)1. ROM有哪几种主要类型?它们之间有何异、同点?2. 简述组合逻辑电路的特点。
3. 简述中规模集成电路74148的编码标志输出信号的作用。
4. 能否用D触发器作RAM的存储单元电路?5. 将下列函数化简为最简的与或表达式。
四、分析题(本大题共30分,共 3 小题,每小题 10 分)1. 试画出图所示三态门和TG门的输出电压波形。
2. 电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。
数字电子技术题目第三章第三章组合逻辑电路一.填空题1.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=100时,输出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’应为。
2.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=101时,输出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’应为。
3.数字电路按照是否有记忆功能通常可分为两类:和。
4.16选1数据选择器,其地址输入端有个5.8选1数据选择器有____________条地址控制线。
二.选择题1.在下列逻辑电路中,不是组合逻辑电路的是A.译码器B.编码器C.全加器D.寄存器2.三十二路数据选择器,其地址输入端有个A.16B.2C.5D.83.数据选择器是具有通道的器件A.多输入单输出B.多输入多输出C.单输入单输出D.单输入多输出4.欲对全班54个同学以二进制代码编码表示,最少需要二进制的位数是()A.5B.6C.10D.535.已知A、B为逻辑门的输入端,F为输出端,其输入、输出波形如图1所示。
试判断这是哪种逻辑门的波形。
图1A.与非门B.与门C.或非门D.或门三.分析与设计1.将逻辑函数F=A’B’+A’C’+ABC转化为与非-与非表达式,并画出只由与非门实现的逻辑电路图。
2.将逻辑函数Y=AB+BC+CA化为与非-与非形式,并画出只由与非门实现的逻辑电路图。
3.用8选1数据选择器74HC151实现函数F=A’C’+A’B’C+AB’C’+ABC。
74HC1514.用8选1数据选择器74HC151实现逻辑函数F=A’C’+A’B’+ABC。
74HC1515.用8选1数据选择器实现函数F=AC+A’BC’+A’B’C。
74HC1516.用译码器74HC138实现函数F=AC+A’BC’+A’B’C。
要求写出设计过程。
7.译码器74HC138的逻辑符号如图8所示。
用译码器74HC138实现逻辑函数F=AC+A’BC+A’B’。
数字电子技术试题及参考答案数字电子技术试题及参考答案(第三版)《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( 93 )。
2.三态门电路的输出有高电平、低电平和(高阻态)3种状态。
3.TTL与非门多余的输入端应接(高)。
4.TTL 集成JK 触发器正常工作时,其Rd 和Sd 端应接(低)电平。
5. 已知某函数 ))((________________------+++=D C AB D C A B F ,该函数的反函数___F =()6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。
7 . 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为( 0.35 )V , CMOS 电路的电源电压为( 3 —— 18 ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出____________________________1234567YYYYYYYY应为()。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有(11 )根地址线,有(16 )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 8 )位。
11 .Y3 =( A < B )。
12 . 某计数器的输出波形如图1所示,该计数器是(八)进制计数器。
13 .驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
学院 班级 姓名 学号…………………密……………封……………线……………密……………封……………线…………………——学院电子信息工程学院《数字电路与数字逻辑》试题库试题3(含答案)(考试形式:闭卷,考试时间:120分钟)题号 一 二 三 四 五 六 七 总分 复核人得分评卷人一、 填空题(每空1分,共20分)1、数制转换: (11101.1)2=( 29.5 )10=( 1D.8 )16。
2、(-48)10的8位二进制原码为 10110000 , 补码为 11010000 。
3、若各门电路的输入均为A 和B ,且A=0,B=1。
则或门的输出为__1___,异或门的输出为 1 __,同或门的输出为 0 __。
4、如果对63个符号进行二进制编码,则至少要 6 位二进制数码。
5、TTL 与非门的多余输入端悬空时,相当于输入 高 电平。
6、一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。
7、将一个包含有32768个基本存储单元的存储电路设计8位为一个字的ROM 。
该ROM 有 12 根地址线,有 8 根数据读出线。
8、RS 触发器的特性方程为 Q *=S+R ′Q ,约束条件为 SR=0 。
9、用四位移位寄存器构成环行计数器时,有效状态共有 4 个, 无效状态有 12 个。
10、常用逻辑门电路的真值表如表1所示,则 Y 1 、 Y 2 、Y 3 分别属于何种常用逻辑门。
Y 1 为 同或门 ;Y 2 为 与非门 ;Y 3 为 或门 。
A B Y 1 Y 2 Y 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 111二、 单项选择题(每小题2分,共20分)(答案填在答题框中)题号 1 2 3 4 5 6 7 8 9 10 选项A B D C D BCDCA1、某逻辑函数C B A Y +'=,它的反函数为( )。
(A) C B C A '+'' (B) BC C A +'' (C) C B A ''+)( (D) C B A '+' 2、某逻辑函数D C AB Y '+=,它的对偶式为( )。
数字电子技术试题及答案(题库)预览说明:预览图片所展示的格式为文档的源格式展示,下载源文件没有水印,内容可编辑和复制《数字电子技术》试卷:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD 码时,它相当于十进制数()。
2.三态门电路的输出有高电平、低电平和()3种状态。
3.TTL 与非门多余的输入端应接()。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接()电平。
5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =()。
6. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为()V ,其输出高电平为()V ,输出低电平为()V , CMOS 电路的电源电压为() V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为()。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有()根地址线,有()根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
11. );Y 3 =()。
12. 某计数器的输出波形如图1所示,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4)B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4)D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是()。
数字电子技术第三次作业一、单项选择题(3分,共 3 题,每小题 1 分)1. 闪存在运行时具有()功能。
A. 读/无写 B. 无读/写 C. 读/写 D. 无读/无写2. 一片64k×8存储容量的只读存储器(ROM),有()。
A. 64条地址线和8条数据线 B. 64条地址线和16条数据线 C. 16条地址线和8条数据线 D. 16条地址线和16条数据线3. 某模拟信号的上限截止频率为10MHz,则A/D转换器的采样频率应为()。
A. 大于10MHz B. 小于20 MHz C. 10~20MHz D. 大于20 MHz二、填空题(12分,共 12 题,每小题 1 分)1. 闪存具有较强的在系统 ______ 和 ______ 能力,掉电时数据 ______ 。
2. 动态随机存储器具有 ______ 、 ______ 和 ______ 操作,掉电时数据______ 。
3. 随机存取存储器(RAM)分为 ______ 和 ______ 。
按所用元件的不同,分为 ______ 和 ______ 型。
4. 掩模ROM的存储单元用半导体元件的 ______ 存储1或0,掉电后,数据不丢失,是非易失型存储器。
5. 可编程只读存储器是利用叠栅MOS管的浮栅 ______ 存储0或1的。
6. 为了保证控制系统的准确性和快速性,DAC和ADC必须有足够的 ______ 和足够快的 ______ 。
7. 数模转换器(DAC)的输入是 ______ 数字量,其输出是与输入数字量成比例的电压或电流(zd)。
DAC由 ______ 、 ______ 、 ______ 、 ______ 组成。
8. 逐次比较模数转换器输出数字量的 ______ 越多,转换时间 ______ 。
转换器的输入是取样保持电路输出的取样电压,保持时间 ______ 逐次比较模数转换器的转换时间。
9. 存储器芯片容量为64K*8位,则该芯片的地址线有 ______ 条。
数字电子技术基础试题三及答案
一、填空题
1、 根据逻辑功能的不同,数字电路可以分为 和 两大类。
2、有一数码101001001,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
3、74HC138是3线—8线译码器,译码为输出低电平有效,若输出
1234567Y Y Y Y Y Y Y Y 为10111111时,。
输入应为A 2A 1A 0= 。
二、判断下列说法是否正确,正确画√,错误画×。
1、TTL 与非门输入端接10k Ω电阻到地相当于此端接逻辑0。
( )
2、停电时会丢失存储数据的存储器是ROM 。
( )
三、试列出图示逻辑器件的真值表,并写出F 的表达式。
A
B C
四、试写出图中所示逻辑电路的输出表达式,并将它改用八选一数据选择器74HC151来实现。
∙
∙
∙1A
&&&&
B C
ο
ο
ο
ο
五、图示为某时序电路的状态转换图及输出波形图Q 1、Q 2及Z ,试画出该电路应加入的输入信号X 的波形,设初态Q 1Q 2=00,输入信号与CP 上升沿同步变化。
Z Q 1Q 2X
试题三答案
一、填空题:
1、组合逻辑电路、时序逻辑电路
2、329、149
3、110
三、解:真值表为
表达式:C B A C B A C B A F ++=
四、解:
五、解:设初态Q 1Q 2=00,按Q 1、Q 2的波形及Z 值,可求得X=01011100,图如下:
Z
Q1 Q2。
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电检测题1及答案一、填空题(20分)1.数字信号只有 和 两种取值。
2.十进制123的二进制数是 ;八进制数是 ;十六进制数是 。
3.设同或门的输入信号为A 和B ,输出函数为F 。
若令B=0,则F= 若令B=1,则F=4.三态门的输出有 、 、 三种状态。
5.设JK 触发器的起始状态Q=1 若令J=1,K=0,则=+1n Q 。
若令J=1,K=1,则=-1n Q 。
6.BCD 七段翻译码器输入的是 位 码,输出有 个。
7.一个N 进制计数器也可以称为 分频器。
8.有一个6位D/A 转换器,设满度输出为6.3V ,输入数字量为110111,则输出模拟电压为 。
9.设ROM 容量为256字×8位,则它应设置地址线 条,输出线 条。
10.用256字×4位RAM ,扩展容量为1024字×8位RAM ,则需要 片。
二 、选择题(20分)1. 离散的,不连续的信号,称为( ) A 、模拟信号 B 、数字信号2. 组合逻辑电路通常由( )组合而成。
A 、门电路 B 、触发器 C 、计数器3. 十六路数据选择器的地址输入(选择控制)端有( )个 A 、16 B 、2 C 、4 D 、84. 一位8421BCD 码译码器的数据输入线与译码输出线的组合是( ) A 、4:6 B 、1:10 C 、4:10 D 、2:4 5. 能实现脉冲延时的电路是( )A 、多谐振荡器B 、单稳态触发器C 、施密特触发器 6.8线—3线优先编码器的输入为70I I - ,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是( )A 、111B 、010C 、000D 、1017.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 、J=K=0 B 、J=K=1 C 、J=O ,K=18.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )A 、1011—0110—1100—1000—0000B 、1011—0101—0010—0001—0000 9.有一位二进制数码需要暂时存放起来,应选用( )A、触发器B、2选1数据选择器C、全加器10.EPROM是指()A、随机读写存储器B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器三、判断题(10分)1、n个变量的逻辑函数,其全部最小项共有n个。
(第三套)
一、填空(每题1分,共10分)
1. TTL门电路输出高电平为 V,阈值电压为 V;
2. 触发器按动作特点可分为基本型、、和边沿型;
3. 组合逻辑电路产生竞争冒险的内因是;
4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;
5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;
6. RAM的扩展可分为、扩展两种;
7. PAL是可编程,EPROM是可编程;
8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;
9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;
10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量
化阶距为V。
二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;
(G1、G2为OC门,TG1、TG2为CMOS传输门) (10分)
三、由四位并行进位全加器74LS283构成图2所示:(15分)
1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?
2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?
3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功
能.
四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。
(设触发器的初态为0,画6个完整的CP脉冲的波形) (15分)
五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。
1. 计算EPROM2716的存储容量;
2.当ABCD=0110时,数码管显示什么数字;
3.写出Z的最小项表达式,并化为最简与或式;(15分)
六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:(20分)
1.画出74LS160的状态转换图;
2.画出整个数字系统的时序图;
3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采用置数法);
4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。
七、时序PLA电路如图所示:(16分)
1. 求该时序电路的驱动方程、状态方程、输出方程;
2. 画该电路的状态转换表和状态转换图;
3. 试对应X的波形(如图所示),画Q1、Q2和Z的波形;
4. 说明该电路的功能。
《数字电子技术基础》 试题(第三套)参考答案
一、填空题:
1. 3.4 V 、1.4 V ;
2. 同步型 、主从 ;
3. 逻辑器件的传输延时 ;
4. 001 ;
5. 积分型单稳态 ;
6. 字扩展 、位扩展 ;
7. 与阵列 、或阵列 ;
8. 组合输出 ;
9. 5/3 V ; 10. 2/15 V ; 二、
(1) C B B A C B AB Y +=⋅= (2) B A Z =
三、
(1)A =0时: Z =X +Y =0111; W =Co =0;
(2)A =1时:1++=Y X Z =0100; 0==Co W ; (3)电路功能为:四位二进制加/减运算电路:
当A =0时,Z =X +Y ; 当A =1时,Z =X -Y ; 四、
五、
(1) 存储容量为:2K ×8; (2)
数码管显示“6”;
(3) BCD A m Z ==7;
六、
1.状态转换图
2.
4.
七、
(1)驱动方程和状态方程相同:
⎪⎩⎪⎨⎧⋅⋅==⋅⋅==++1211112212Q Q X D Q Q Q X D Q n n
输出方程:2121
Z X
Q Q X Q Q =⋅⋅+⋅⋅
(2)状态转换表:
状态转换图:
(3)
(4)电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”。