北京交通大学数字电子技术第章习题答案
- 格式:doc
- 大小:270.00 KB
- 文档页数:7
第1章习题解答1.1把下列二进制数转换成十进制数①10010110;②11010100;③0101001;④10110.111;⑤101101.101;⑥0.01101。
[解] 直接用多项式法转换成十进制数① (10010110)B = (1⨯2 7+1⨯24 + 1⨯22 +1⨯21)D = (150)D=150② (11010100)B = 212③ (0101001)B = 41④ (10110.111)B = 22.875⑤ (101101.101)B = 45.625⑥ (0.01101)B = 0.406251.2把下列十进制数转换为二进制数①19;② 64;③ 105;④ 1989;⑤ 89.125;⑥ 0.625。
[解] 直接用基数乘除法① 19= (10011)B② 64= (1000000)B③ 105 = (1101001)B④ 1989 = (11111000101)B⑤ 89.125 = (1011001.001)B⑥ 0.625= (0.101)B1.3把下列十进制数转换为十六进制数① 125;② 625;③ 145.6875;④0.5625。
[解]直接用基数乘除法① 125 = (7D)H② 625 = (271)H③ 145.6875= (91.B)H④ 0.56255=(0.9003)H1.4把下列十六进制数转换为二进制数① 4F;② AB;③ 8D0;④ 9CE。
[解]每位十六进制数直接用4位二进制数展开① (4F)H= (1001111)B② (AB)H= (10101011)B 2 19 余数2 9 …… 1 ……d02 4 …… 1 ……d12 2 ……0 ……d22 1 ……0 ……d32 0 …… 1 ……d4图题1.2 ①基数除法过程图12③ (8D0)H = (100011010000)B ④ (9CE)H = (100111001110)B 1.5 写出下列十进制数的8421BCD 码 ① 9;② 24;③ 89;④ 365。
《数字电子技术》部分习题解答第1 章数字逻辑基础1.3 将下列十进制数转换成等值的二进制数、八进制数、十六进制数。
要求二进制数保留小数点后4位有效数字。
(1)(19)D ;(2)(37.656)D ;(3)(0.3569)D解:(19)D=(10011)B=(23)O=(13)H(37.656)D=(100101.1010)B=(45.5176)O=(25.A7E)H(0.3569)D=(0.01011)B=(0.266)O=(0.5B)H1.4 将下列八进制数转换成等值的二进制数。
(1)(137)O ;(2)(36.452)O ;(3)(0.1436)O解:(137)O=(1 011 111)B(36.452)O=(11110. 10010101)B(0.1436)O=(0.001 100 011 11)B1.5 将下列十六进制数转换成等值的二进制数。
(1)(1E7.2C)H ;(2)(36A.45D)H ;(3)(0.B4F6)H解:(1E7.2C)H=(1 1110 0111.0010 11)B(36A.45D)H=(11 0110 1010. 0100 0101 1101)B(0.B4F6)H=(0.1011 0100 1111 011)B1.6 求下列BCD码代表的十进制数。
(1)(1000011000110101.10010111)8421BCD ;(2)(1011011011000101.10010111)余3 BCD ;(3)(1110110101000011.11011011)2421BCD;(4)(1010101110001011.10010011)5421BCD ;解:(1000 0110 0011 0101.1001 0111)8421BCD=(8635.97)D(1011 0110 1100 0101.1001 0111)余3 BCD =(839.24)D(1110 1101 0100 0011.1101 1011)2421BCD=(8743.75)D(1010 1011 1000 1011.1001 0011)5421BCD=(7858.63)D1.7 试完成下列代码转换。
第一章数字逻辑概论1.1 数字电路与数制信号1.1.1 试以表1.1.1所列的数字集成电路的分类为依据,指出下列IC器件属于何种集成度器件:(1)微处理器;(2)计数器;(3)加法器;(4)逻辑门;(5)4兆位存储器。
解:依照表1.1.1所示的分类,所列的五种器件:(1)、(5)属于大规模;(2)、(3)属于中规模;(4)属于小规模。
1.1.2一数字信号波形如图题1.1.2所示,试问该波形所代表的二进制数是什么?解:图题1.1.2所示的数字信号波形的左边为最高位(MSB),右边为最低位(LSB),低电平表示0,高电平表示1。
该波形所代表的二进制数为010110100。
1.1.3 试绘出下列二进制数的数字波形,设逻辑1的电压为5V,逻辑0的电压为0V。
(1)001100110011(2)0111010 (3)1111011101解:用低电平表示0,高电平表示1,左边为最高位,右边为最低位,题中所给的3个二进制数字的波形分别如图题1.1.3(a)、(b)、(c)所示,其中低电平为0V,高电平为5V。
1.1.4一周期性数字波形如图1.1.4所示,试计算:(1)周期;(2)频率;(3)占空比。
解:因为图题1.1.4所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms。
频率为周期的倒数,f=1/T=1/0.01s=100Hz。
占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms×100%=10%。
1.2 数制1.2.1 一数字波形如图1.2.1所示,时钟频率为4kHz,试确定:(1)它所表示的二进制数;(2)串行方式传送8位数据所需要的时间;(3)以8位并行方式传送的数据时需要的时间。
解:该波形所代表的二进制数为00101100。
时钟周期T=1/f=1/4kHz=0.25ms。
串行方式传送数据时,每个时钟周期传送1位数据,因此,传送8位数据所需要的时间t=0.25ms×8=2ms。
第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)=177(2)=170(3)=241(4)=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=()2(3)(B1)16=(1011 0001)2(4)(AF)16=()2【题1-5】将下列二进制数转换为十进制数。
(1);(2);(3);(4)解:(1)()2=(2)()2=(3)()2=【题1-6】将下列十进制数转换为二进制数。
(1);(2);(3);(4)解:(1)=()2(2)=()2(3)=()2(4)=()2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
(1)01101100;(2);(3);(4)解:(1)01101100是正数,所以其反码、补码与原码相同,为01101100(2)反码为,补码为(3)反码为,补码为(4)反码为,补码为【题1-8】将下列自然二进制码转换成格雷码。
000;001;010;011;100;101;110;111解:格雷码:000、001、011、010、110、111、101、100【题1-9】将下列十进制数转换成BCD码。
《数字电子技术基础教程》习题与参考答案(2010.1)第1章习题与参考答案【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。
(1)25;(2)43;(3)56;(4)78解:(1)25=(11001)2=(31)8=(19)16(2)43=(101011)2=(53)8=(2B)16(3)56=(111000)2=(70)8=(38)16(4)(1001110)2、(116)8、(4E)16【题1-2】将下列二进制数转换为十进制数。
(1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177(2)10101010=170(3)11110001=241(4)10001000=136【题1-3】将下列十六进制数转换为十进制数。
(1)FF;(2)3FF;(3)AB;(4)13FF解:(1)(FF)16=255(2)(3FF)16=1023(3)(AB)16=171(4)(13FF)16=5119【题1-4】将下列十六进制数转换为二进制数。
(1)11;(2)9C;(3)B1;(4)AF解:(1)(11)16=(00010001)2(2)(9C)16=(10011100)2(3)(B1)16=(1011 0001)2(4)(AF)16=(10101111)2【题1-5】将下列二进制数转换为十进制数。
(1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101 解:(1)(1110.01)2=14.25(2)(1010.11)2=10.75(3)(1001.0101)2=9.3125【题1-6】将下列十进制数转换为二进制数。
(1)20.7;(2)10.2;(3)5.8;(4)101.71解:(1)20.7=(10100.1011)2(2)10.2=(1010.0011)2(3)5.8=(101.1100)2(4)101.71=(1100101.1011)2【题1-7】写出下列二进制数的反码与补码(最高位为符号位)。
【最新整理,下载后即可编辑】数字电子技术基础答案第1章自测题 1.1填空题1. 100011.11 00110101.01110101 11110.01 1E.42. 43. n 24. 逻辑代数 卡诺图5.)(D C B A F )(D C B A F +='6.))((C B D C B A F7. 代数法 卡诺图8. 1 1.2判断题1. √2.√3. × 1.3选择题 1.B 2.C 3.C1.4 A F =1⊙B AB F 2 B A F +=3 1.51.6 C L =1.7 AB C B A BC Y 习题1.1 当000012 A A A ,7A 到3A 有1个不为0时,就可以被十进制8整除 1.2 (a)AC BC AB F ++=1 (b )B A AB F +=2(c)C B A S ⊕⊕= AC BC AB C 0 1.3略 1.4 (1))(B A D C F )(1))((1B A D C F ++=' (2))(B A B A F )(2))((2B A B A F ++='(3) E D C B A F 3 DE C AB F ='3 (4))()(4D A B A C E A F )())()((4D A C AB E A F +++='1.5 C B A F ⊕⊕=1.6 (1) B A C B C A L (2) D B C B D C A L (3) AD L (4) E ABCD L (5) 0 L 1.7 C B A BC A C AB ABC C B A L ),,(1.8(1) ABD D A C F 1 (2) BC AB AC F 2(3) C A B A B A F 3 (有多个答案) (4) C B D C AB C A CD F +++=4 (5) C B A ABD C B A D B A F 5 (6) 16 F 1.9 (1) AD D C B B A F 1 (2) B A AC F 2(3) D A D B C B F 3 (4) B C F 4 1.10 (1) C A B F 1 (2) B C F 2(3) D A B C F 3 (4) C B A D B D C F 4 1.11 C A B A D F1.12 (1) D B A D C A D C B F 1(多种答案) (2)C B BCD D C D B F 2(3) C B C A D C F 3 (4) A B F 4 (5) BD D B F 5(6) C B D A D C A F 6(多种答案) (7) C A D B F 7(多种答案)(8) BC D B F 8(多种答案) (9) B D C F 9 1.13 略第2章自测题 2.1 判断题1. √2. √3. ×4. √5. √6. √7. ×8. √9. × 10√ 2.2 选择题1.A B 2.C D 3.A 4.B 5.B 6.A B D 7.C 8.A C D 9.A C D 10.B 习题2.1解:ABC Y =1 2.2解:(a)mA234.0503.012=-=-=C CES CC BS R U V I βBS mA 1.0537.06I I B <=-=∴三极管处于放大状态,)V (711.05012=⨯⨯-=-=CB CC O R I V u β。
电子技术_北京交通大学中国大学mooc课后章节答案期末考试题库2023年1.在如图所示的JK触发器中,【图片】端的功能是异步()。
【图片】参考答案:置“0”2.整流滤波电路如图所示,变压器副边电压有效值U21= U22=30V,若输出电压UO= 36V,则说明此时电路出现的状况是( )。
【图片】参考答案:电路元件均正常3.整流电路如图所示,已知输出电压平均值UO=18V,则变压器副边电压有效值【图片】应为( )。
【图片】参考答案:20V4.4位左移移位寄存器要并行输出四位输入数码需要()个移位脉冲。
参考答案:45.请选择合适的与非门实现逻辑函数【图片】,试判断逻辑电路图的对错。
【图片】参考答案:正确6.已知逻辑图和输入A,B,C的波形如图所示,试判断输出F波形(图中红色波形)的对错。
【图片】【图片】参考答案:正确7.工作在反向击穿区的稳压二极管具有( )作用。
参考答案:稳定电压8.二极管电路如题图所示,设二极管为理想二极管,已知u1=-3V,u2=0V,则输出电压uo为( )。
【图片】参考答案:-3V9.整流电路如图所示,变压器副边电压有效值【图片】为10 V,则输出电压的平均值【图片】是()。
【图片】参考答案:4.5 V10.单相桥式整流电路如图1所示,变压器副边电压【图片】的波形如图2所示,设四个二极管均为理想元件,则二极管D1两端的电压【图片】的波形为图3中()。
【图片】参考答案:(d)11.如图所示共发射极放大电路中出现饱和失真,应采取以下()措施可消除失真。
【图片】参考答案:增大RB或减小UCC12.TTL三态门电路如图所示。
写出输出F与输入A、B的表达式为()。
【图片】参考答案:C=1,C=0,13.下列四个数中最大的数是()。
参考答案:(178)1014.对于如图所示的波形,A、B为输入,F为输出,其反映的逻辑关系是()。
【图片】参考答案:异或关系15.电路如图所示,D为硅二极管,根据所给出的电路参数判断该管为( )。
思考题:题9.1.1 8位D/A转换电路输入数字量全为高电平时,输出模拟电压为5V。
若输入数字量只有最高位为高电平,则输出电压为V。
(A)2.5 (B)2.8 (C)3(D)4答:A题9.1.2 要求一个D/A转换系统模拟输出电压的最大值为10V,基准电压U REF应选伏?(A)10.1 (B)20 (C)5(D)10答:D题9.1.3 D/A转换电路按半导体器件区分,有和。
(A)单级型CMOS (B)双极型TTL(C)单级型ECL(D)单级型NMOS答:A、B题9.1.4 权电阻D/A转换器中的解码网络所用的阻值范围很大, 会产生较大的误差。
(A)电流(B)速度(C)精度(D)建立时间答:A、C题9.1.5 倒T电阻网络D/A转换电路与权电阻网络D/A转换电路相比,克服的缺点,提高了。
(A)转换速度(B)阻值离散(C)输出电压(D)转换精度答:B 、D题9.1.6 权电流D/A转换电路中,恒流源的电流大小不变,克服了和的影响,因此可以提高电路的转换精度。
(A)开关导通电阻(B)开关导通电压(C)开关导通电流(D)电阻的离散性答:A、B题9.2.1 采样-保持电路的采样周期为T,采样时间为t w。
要求电容C上的采样电压u C维持时间为。
(A)T(B)t w(C)T - t w(C)越长越好答:C题9.2.2 下面A/D转换电路通常不需要在输入端引入采样—保持电路。
(A)并行比较(B)V-F(C)V-T (D)逐次比较答:A题9.2.3如果要将一个最大幅值为 5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低位(LSB)发生变化,那么应选用位的A/D转换器。
(A)4 (B)6 (C)8 (C)10答:C题9.2.4 速度最快的A/D转换电路是A/D转换电路。
(A)并行比较(B)串行比较(C)双积分(D)逐次比较答:A题9.2.5 衡量A/D转换电路的主要技术指标是和。
(A)偏移误差(B)转换精度(C)转换速度(D)分辨时间答:B、C题9.2.6 逐次比较型A/D转换电路加入固定负电压补偿电压电路的目的是。
北交《数字电子技术(含实验)》在线作业一-0001试卷总分:100 得分:0一、多选题(共10 道试题,共40 分)1.卡诺图化简画包围圈时应遵循的原则是()。
A.包围圈内的方格数必定是2的n次方个,n等于1、2、3、...B.相邻方格包括上下相邻、左右相邻和四角相邻C.同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余D.包围圈内的方格数要尽可能多,包围圈的数目尽可能少正确答案:ABCD2.TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
A.悬空B.通过电阻2.7kΩ接电源C.通过电阻2.7kΩ接地D.通过电阻510Ω接地正确答案:ABC3.下列那种是描述时序电路逻辑功能的方法()。
A.逻辑方程组B.状态图C.电路图D.时序图正确答案:ABD4.逻辑函数的化简方法有()。
A.并项法B.吸收法C.消去法D.配项法正确答案:ABCD5.TTL逻辑电路包括()。
A.非门B.与非门C.或非门D.与或非门正确答案:ABCD6.消除冒险竞争的方法()。
A.发现并消去互补相乘项B.增加乘积项避免互相项相加C.输出端并联电容器D.输入端并联电容器正确答案:ABC7.计数器按触发器动作分类,可分为()。
A.加法计数器B.减法计数器C.同步计数器D.异步计数器正确答案:ABCD8.与十进制相比二进制的优点是()。
A.数字装置简单可靠、所有元件少B.运算规则简单、运算操作方便C.运算速度快D.数值表达清晰、便于观察正确答案:AB9.逻辑函数的化简方法有()。
A.并项法B.吸收法C.消去法D.配项法正确答案:ABCD10.时序逻辑电路可分为()时序电路。
A.触发B.定时C.异步D.同步正确答案:CD二、单选题(共10 道试题,共30 分)1.数字系统中用来存储二进制数据的逻辑部件是()。
A.寄存器B.计数器C.触发器D.定时器正确答案:A2.()是一种对脉冲电平敏感的存储单元电路。
习题答案第一章数制和码制1.数字信号和模拟信号各有什么特点?答:模拟信号一一量值的大小随时间变化是连续的。
数字信号一一量值的大小随时间变化是离散的、突变的(存在一个最小数量单位△)。
2.在数字系统中为什么要采用二进制?它有何优点?答:简单、状态数少,可以用二极管、三极管的开关状态来对应二进制的两个数。
3.二进制:0、1;四进制:0、1、2、3 ;八进制:0、1、2、3、4、5、6、7;十六进制:0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F。
4.(30.25)10=( 11110.01)2=( 1E.4)16。
(3AB6)花=(0011101010110110)2=(35266)8。
(136.27)10=( 10001000.0100) 2=( 88.4) 16。
5. B E6.ABCD7.(432.B7) 16=( 010*********. 10110111) 2=(2062. 556) 8。
8.二进制数的1和0代表一个事物的两种不同逻辑状态。
9.在二进制数的前面增加一位符号位。
符号位为0表示正数;符号位为1表示负数。
这种表示法称为原码。
10.正数的反码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。
11.正数的补码与原码相同,负数的补码即为它的反码在最低位加1形成。
12.在二进制数的前面增加一位符号位。
符号位为0表示正数;符号位为1表示负数。
正数的反码、补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。
负数的补码即为它的反码在最低位加1形成。
补码再补是原码。
13.A :(+1011)2的反码、补码与原码均相同:01011;B: (-1101)2的原码为11101,反码为10010,补码为10011.14.A: (111011)2的符号位为1,该数为负数,反码为100100,补码为100101. B: (001010)2的符号位为0,该数为正,故反码、补码与原码均相同:001010.15.两个用补码表示的二进制数相加时,和的符号位是将两个加数的符号位和来自最高有效数字位的进位相加,舍弃产生的进位得到的结果就是和的符号。
数字电子技术基础教程》习题与参考答案(2010.1)第1 章习题与参考答案将下列十进制数转换为二进制数、八进制数、十六进制数。
FF;( 2)3FF;(3)AB;( 4)13FF1)(FF)16=255(2)(3)(4)1-4】将下列十六进制数转换为二进制数。
1)解:11;( 2) 9C;( 3) B1;( 4) AF 1)(11)16=(00010001)2(2)(3)(4)9C)16=(10011100) 2B1)16=(1011 0001)2AF)16=(10101111)21-5】1)解:将下列二进制数转换为十进制数。
1110.01 ;( 2) 1010.11;( 3) 1100.101;( 4)1001.0101 1)(1110.01)2=14.252)3)1010.11)2=10.751001.0101)2=9.31251-6】将下列十进制数转换为二进制数。
1)解:20.7;2)10.2;( 3) 5.8;( 4)101.711)20.7=(10100.1011)2(2)10.2=(1010.0011)21-1】1)解25;1)2)3)4)2)25=43=43;( 3)56;( 4)7811001)2=(31)8=(19)16101011)2=(53)8=(2B)16111000)2=(70)8=(38)16 56=1001110)2、(116)8、(4E)16 1-2】将下列二进制数转换为十进制数。
1)解10110001 ;( 2) 10101010 ;( 3) 11110001 ;( 4)100010001)10110001=177(2)(3)(4)10101010=17011110001=24110001000=1361-3】将下列十六进制数转换为十进制数。
1)解3FF)16=1023AB )16=17113FF)16=51191)解:5.8=(101.1100)2101.71=(1100101.1011)2写出下列二进制数的反码与补码(最高位为符号位)。
北京交通大学智慧树知到“电气工程及其自动化”《数字电子技术(含实验)》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共15题)1.电路的噪声容限越大,抗干扰能力愈强。
()A.错误B.正确2.逻辑函数的化简方法有()。
A.并项法B.吸收法C.消去法D.配项法3.为实现将JK触发器转换为D触发器,应使()。
A.J=D,K=B.K=D,J=C.J=K=DD.J=K=4.CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
A.微功耗B.高速度C.高抗干扰能力D.电源范围宽5.Verilog语言大概提供了约()个运算符。
A.20B.30C.40D.506.TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。
A.悬空B.通过电阻2.7kΩ接电源C.通过电阻2.7kΩ接地D.通过电阻510Ω接地7.门电路组成的多谐振荡器振荡周期与时间常数RC无关。
()A.错误B.正确8.竞争现象肯定会产生干扰脉冲。
()A.错误B.正确9.典型的集成PLA(82S100)有()输入变量。
A.8B.16C.24D.4810.二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。
A.4、2B.4、1C.2、1D.2、211.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
A.AB.BC.CD.D12.当A和B都是1位数时,它们只能取()和()两种值。
A.0、0B.0、1C.1、1D.1、213.十进制就是以阿拉伯数字为基数的计数体制。
()A.错误B.正确14.一个双稳态触发器可以保存1位二值信息。
()A.错误B.正确15.0FEH是数制中的十六进制。
()A.错误B.正确第2卷一.综合考核(共15题)1.设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为()。
A.60%B.47.5%C.37.5%D.30%2.0FEH是我们常用数制中的十六进制。
思考题:题9.1.1 8位D/A转换电路输入数字量全为高电平时,输出模拟电压为5V。
若输入数字量只有最高位为高电平,则输出电压为V。
(A)2.5 (B)2.8 (C)3(D)4答:A题9.1.2 要求一个D/A转换系统模拟输出电压的最大值为10V,基准电压U REF应选伏?(A)10.1 (B)20 (C)5(D)10答:D题9.1.3 D/A转换电路按半导体器件区分,有和。
(A)单级型CMOS (B)双极型TTL(C)单级型ECL(D)单级型NMOS答:A、B题9.1.4 权电阻D/A转换器中的解码网络所用的阻值范围很大, 会产生较大的误差。
(A)电流(B)速度(C)精度(D)建立时间答:A、C题9.1.5 倒T电阻网络D/A转换电路与权电阻网络D/A转换电路相比,克服的缺点,提高了。
(A)转换速度(B)阻值离散(C)输出电压(D)转换精度答:B 、D题9.1.6 权电流D/A转换电路中,恒流源的电流大小不变,克服了和的影响,因此可以提高电路的转换精度。
(A)开关导通电阻(B)开关导通电压(C)开关导通电流(D)电阻的离散性答:A、B题9.2.1 采样-保持电路的采样周期为T,采样时间为t w。
要求电容C上的采样电压u C维持时间为。
(A)T(B)t w(C)T - t w(C)越长越好答:C题9.2.2 下面A/D转换电路通常不需要在输入端引入采样—保持电路。
(A)并行比较(B)V-F(C)V-T (D)逐次比较答:A题9.2.3如果要将一个最大幅值为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低位(LSB)发生变化,那么应选用位的A/D转换器。
(A)4 (B)6 (C)8 (C)10答:C题9.2.4 速度最快的A/D转换电路是A/D转换电路。
(A)并行比较(B)串行比较(C)双积分(D)逐次比较答:A题9.2.5 衡量A/D转换电路的主要技术指标是和。
(A)偏移误差(B)转换精度(C)转换速度(D)分辨时间答:B、C题9.2.6 逐次比较型A/D转换电路加入固定负电压补偿电压电路的目的是。
(A)减小量化误差(B)减小偏移误差(C)提高精度(D)提高速度答:A、C题9.2.7 逐次比较A/D转换电路转换的时间主要与和转换后的有关。
(A)时钟频率(B)数字量的位数(C)采样时间(C)D/A的转换时间答:A、B题9.2.8 逐次比较A/D转换电路精度主要取决于其D/A转换电路的精度,主要原因是D/A转换电路和。
(A)开关导通压降(B)开关导通电流(C)开关导通电阻(C)开关导通时间答:A、C题9.2.9 双积分A/D转换电路对RC元件的稳定性要求。
产生的误差主要为。
(A)低(B)高(C)量化误差(C)非量化误差答:A、C题9.2.10 双积分A/D转换电路的缺点是。
(A)转换速度较慢(B)转换时间不固定(C)元件稳定性要求较高(D)抗干扰能力弱答:A题9.3.1 如果要求模拟输出电压的最大值10V,电压的最小变化量为50mV,应选的DAC芯片?(A)10位(B)8位(C)12位(D)4位答:B题9.3.2 在DAC0832的采样—保持电路中,采样频率应被采样模拟电压的频率。
(A)小于2倍(B)小于(C)大于2倍(D)大于答:C题9.3.3 A/D转换芯片输出的二进制代码位数越多,量化误差___ _,转换精度_ ___。
(A)越大,越高(B)越小,越低(C)越小,越高(D)越大,越低答:C题9.3.4 逐次比较型A/D转换器中DAC 输出电压u O与输入电压u I比较结果如思考图9.1所示,则输出二进制码是。
(B)01001101(D)01001111答:Au思考图9.1题9.3.5 DAC1032不能工作在 方式。
(A )单缓冲 (B )双缓冲 (C )隔离 (D )直通 答:C题9.3.6 ADC0809模拟到数字转换结束后,下一次转换就开始,应将START 与 相连。
(A )EOC (B )OE (C )ALE (D )U REF (+) 答:A 、C习题与自检题习题9.1题图9.1由移位寄存器195和4位D/A 转换电路组成,输出模拟电压最小值为1V 。
1. 分析电路的工作原理;2. 画出输出电压u o 的波形?9.10000→0001→→…。
换电压u O 值为:0V 答图所示。
习题15V 。
码二进制计数器,在脉冲的连续作用下,状态变化顺序为:0101→0110→0111→1000→1001→0000…。
74160输出经异或门取反后,状态变化顺序为:1111→1110→1101→1100→1011→1010→1001→1000→0111→0110→1111…。
异或门的高位输出接4位D/A 转换电路输入端的低位,低位接高位,即互换。
互换后的顺序为:1111→0111→1011→0011→1101→0101→1001→0001→1110→0110→1111…。
2. 因模拟量的最大值是15V ,即每个数字量表示1V 的模拟量。
数字量经D/A 转换电路之前的十进制数为:15、7、11、3、13、5、9、1、14、6、15…。
转换后对应的模拟输出电压u O 值为:15V →7V→11V→3V→13V→5V→9V→1V→14V→6V→15V…,模拟输出电压u O 波形如题图9.3答图所示。
习题DAC1210的参考电压U REF =-12V 。
直角波形如题图9.5所示。
u O 题图9.1答图 O 题图9.3答图解:1.-12V ,可认为是满量程。
因此可以将2. 若用题图9.5所示的74161将74161u O 如题图9.5所示,习题9.4 1. DAC12102. 叙述题图9.7乘法D/A 3. 如何接成除法D/A 解:1. 题图9.7电平、其余控制端CS 、WRI 行数/模转换,输出跟随数字输入变化而变化, 所以电路处于透明工作方式。
2. 当参考电压U REF 为正时,电流由U REF 经支路电阻流入I OUT1或I OUT2。
当参考电压U REF 为负时,则电流由I OUT1或I OUT2经支路电阻流入U REF ,从而在I OUT2接地情况下,输出电压当参考电压U REF 为正时,u o 为负。
当参考电压U REF 为负时,u o 为正。
参考电压U REF 既然可负可正,那么U REF 端可以加一个交流电压u i ,从而简写为 D Ku u i =o这里,K 是系数,D 是输入数字量。
上式表明,u O 正比于u i 与D 的乘积。
因此,题图9.7所示DAC 电路称为乘法DAC ,简写为MDAC 。
3. 如果将题图9.7的反馈电阻输出端加上交流输入信号u i , I OUT2接地并接到运算放大器 的同相输入端, I OUT1接到运算放大器的反相输入端, 参考电压U REF 同时接到运算放大器的 输出端, 则把倒T 电阻网络构成了运算放大器的反馈元件,用倒T 电阻网络和运算放大器 实现了模拟信号被数字D 相除的除法器。
即习题9.5 题图9.9所示电路为数字控制增益可调放大器(可编程放大器),求:1. 推出电路增益iu u A Ou =的表达式。
2. 当输入数字量为16进制数001和FFF 时,电压增益u A 分别为多少?解:1. 题图9.9 DAC1210是12 将U REF 代入u 2整理上式得 u o题图9.7 习题9.4图O 题图9.9 习题9.5图题图9.5答图D 0~D 4~D 8~CP2. 为输入数字量为16进制数001和FFF 时,电压增益u A 分别为:1)4096212012O u =⨯==i u u A2)409540962121212111012O u =⨯++⨯+⨯==Λi u u A ≈1 习题9.6 题图9.10是一个将0~5V 的模拟电压信号转换成8位数字信号,并且以先高位后低位串行输出的逻辑电路,试分析各部分电路的工作原理。
若改为先低位后高位串行输出的逻辑电路,如何修改电路?1)电源,U REF (-)接地。
20,设定地址码输入端3)ALE 并接,受74161的D 7~D 0并2. 1)ADC0809的D 0~D 7分别接74151的D 7~D 0端,使得先高位后低位顺序输出。
2)74151的地址信号A 2A 1A 0受74161的低3位Q 2Q 1Q 0控制,随着脉冲CL 的不断输出,74151将依次送出ADC0809输出的数字信号。
3. 将输出的并行数据转换为串行脉冲数据。
ADC0809从START 的下降沿,1MHz 脉冲的上升沿开始转换,10μs 内转换结束。
74151也从START 的下降沿进行选择输出,所以为防止10μs 转换期间内码位交错,将输出转换为脉冲码输出。
用74151的输出F 同CL (即CL 的后半周期)经过或非门获得脉冲码输出Z 。
4.若先低位后高位串行输出,将ADC0809的D 0~D 7接到的74151 D 7~D 0 端改为ADC0809的D 0~D 7分别接到74151 D 0~D 7 端。
习题9.7 分析题图9.11所示电路,右上角图为4位倒T 型电阻网络D/A 转换电路,参考电压为U REF = -8V 。
设可逆计数器74193的初始状态Q A Q B Q C Q D =0000。
回答下列问题:1. 画出输出波形u O ;2. 如果需要调节输出电压波形的周期和幅度,应当调节电路中的哪些参数? 3.需要将电路A 产生的波形整形成规则的矩形波,电路B 应为什么电路? u O 题图9.10 习题9.6图 串行脉冲 码输出解:1. 当4位倒T 型电阻网络的输入数据为加计数时,波形为最小值0V ,最大值7.5V 的16个台阶的向上斜波波形。
当4位倒T 型电阻网络的输入数据为减计数时,波形为最小值0V ,最大值7.5V 的16个台阶的向下斜波波形,可认为是一个三角波。
2. 电路A 中调电容C 、电阻R 和参考电压U REF 。
3. 施密特触发器。
习题9.8 某一程控增益放大电路如题图9.13所示, 图中计数器某位输出Q i =1时, 相应的模拟开关S i 在位置”1”,当Q i =0时, S i 在位置”0”。
A 为理想运算放大器。
1. 试求该放大电路的电压放大倍数iu u A ou =与数字量0123Q Q Q Q 之间的关系表达式。
2. 试求该放大电路的输入电阻iii i u R =与数字量0123Q Q Q Q 之间的关系表达式。
解:按1. 2. 其中,0i =习题9.9题图线译码器,当11=S ,032==S S 时,进行译码操作,即当A 2A 1A 0从000到111变化时,1F ~7F 依此被选中而输出低电平。
74153为4选1数据选择器。