60秒倒计时电路
- 格式:doc
- 大小:35.50 KB
- 文档页数:2
60秒计时器的数字电路设计
要设计一个60秒计时器的数字电路,可以使用数频分频器和
计数器来实现。
以下是一种可能的设计方案:
1. 使用一个数频分频器将输入的时钟信号分频为1Hz的信号。
数频分频器可以采用分频比为60的模块,将输入的时钟信号
分频为1Hz信号。
2. 使用一个4位计数器作为分钟计数器,用于计算经过的分钟数。
该计数器从0开始计数,当达到60时,将清零并输出溢
出信号。
3. 使用一个6位计数器作为秒计数器,用于计算经过的秒数。
该计数器从0开始计数,每次计数加1,当达到60时,将清
零并触发分钟计数器加1的操作。
4. 将计数器的输出和显示器连接,以显示当前的分钟和秒数。
通过以上设计,当输入的时钟信号为1Hz时,60秒计时器将
能够准确计时,并在经过60秒后清零重新开始计数。
课程设计报告____2010/2011 学年第一学期课程名称:电子工艺实习题目:60秒加计时电路院系:计算机与信息学院电子工程系专业班级:电子信息工程081801学号:姓名:指导教师:完成日期:2010-12-15目录目录 (2)前言 (3)内容 (3)一、实验目的 (3)二、实验要求 (3)三、实验器件 (3)四、实验原理 (4)五、调试及测试结果分析 (5)六、实验小结或体会 (6)附图1: (7)前言随着信息时代信息的到来,电子技术在社会生活中发挥着越来越重要的作用,运用模电和数电知识设计的电子产品成为社会生活中不可缺少的一部分,特别是各种竞技运动中,计数器器成为运动员成绩的一个重要工具。
一、实验目的1.根据原理图分析各单元电路的功能;2.熟悉电路中所用到的各集成块的管脚及其功能;3.进行电路的装接,调试,直到电路达到规定的设计要求;4写出完整,详细的设计报告。
二、实验要求1、具有显示60秒可加计时功能。
2、设置外部操作开关,控制计时器的直接清零、启动和暂停/连续功能。
3、计时器为60秒递增计时器。
三、实验器件四、实验原理1、方案总体设计60秒可加计时器的方案框图如下图所示。
它包括秒脉冲发生器、计数器、译码显示电路、控制电路等模块组成。
其中计数器和控制电路是系统的主要模块。
计数器完成60秒计时功能,而控制电路完成计数器饿直接清零,启动计数、暂停/连续计数,译码显示电路功能。
秒脉冲发生器产生的的信号是电路的时钟脉冲和定时标准,但本设计对信号要求不太高,故电路采用555集成电路构成。
译码显示电路由74LS48和共阴极七段LED显示器组成。
2、计时电路的组成设计中通过两片74LS192的级联来实现一个60进制的计数器。
当低位片从0跳到9时,高位片进位加一,直到实现60秒的计数功能。
计数电路的核心是置数部分。
因为本设计要求从0到60,所以本设计中预置数置为0000和0000即可,又由于到60要清零,所以在十位输出端加个与非门使其到60则自动预置0从而达到实验要求。
基础工程设计(论文)说明书题目:60秒计数器设计院(系):电子工程与自动化学院专业:测控技术与仪器学生姓名:学号:指导教师:2014年3月7日1.设计任务与设计要求 (3)2. 设计方案 (3)2.1设计原理 (3)2.2设计思路 (4)2.3集成电路及元件选择 (4)3. 实现电路功能方案 (4)3.1脉冲发生电路实现方案 (4)3.1.1基本原理 (4)3.1.2有关参数及计算 (5)3.2加/减计数器控制电路实现方案 (5)3.3可逆计数器实现方案 (7)3.4译码显示单元电路设计方案 (9)3.4.1译码电路设计 (9)3.4.2译码器74LS48 (9)3.4.3显示器CAI5101AH (11)3.4.4译码显示电路 (12)3.6清零功能实现方案 (13)3.7报警电路设计实现方案 (14)3.8总设计方案 (15)4. Proteus仿真 (15)5. 制板与调试 (16)5.1DXP注意事项 (16)5.2PCB板制作流程 (16)5.3注意事项 (17)5.4调试过程与分析 (17)附录一 (18)附录二 (19)1.设计任务与设计要求设计要求:1)用两位数码管显示计时时间,间隔为1S;2)具有按键或开关控制计时器清零、启动和暂停/连续功能;3)具有按键或开关控制计时器正计时与倒计时切换功能;4)计时器递减到零或最大值时,数码显示器不能灭灯,同时进行光电报警;选作:具有声音报警功能2.设计方案2.1设计原理1)环境:利用多功能虚拟软见ISIS 进行电路的制作﹑调试,并生成文件。
2)主要元器件:74LS192(2个)74LS48(2个)555(1个)74LS138(1个)3)设计原理:60秒计时器的总体方案框图如图1所示,它包括秒脉冲发生器、计数器、译码显示电路、控制电路四个模块组成。
其中计数器和控制电路是系统的主要模块。
计数器完成60秒计时功能,控制电路完成计数器的清零、启动、暂停、正逆转换、译码显示电路的显示功能。
单片机课程设计60秒倒计时前言在生活和生产的各领域中,凡是有自动控制要求的地方都会有单片机的身影出现;从简单到复杂,从空中、地面到地下,凡是能想像到的地方几乎都有使用单片的需求。
现在尽管单片机的应用已经很普遍了,但仍有许多可以用单片机控制而尚未实现的项目,因此,单片机的应用大有想像和拓展空间。
单片机的应用有利于产品的小型化、多功能化和智能化,有助于提高劳动效率,减轻劳动强度,提高产品质量,改善劳动环境,减少能源和材料消耗,保证安全等。
但是,单片机应用的意义绝不仅限于它的广阔范围以及所带来的经济效益上,更重要的意义还在于:单片机的应用正从根本上改变着传统的控制系统设计思想和设计方法。
从前必须有模拟电路或数字电路实现的大部分功能,现在已能使用单片机通过软件(编程序)方法实现了。
这种以软件取代硬件并提高系统性能的控制系统“软化”技术,称之为微控制技术。
微控制技术是一种全新的概念,是对传统控制技术的一次革命。
随着单片机应用的推广普及,微控制技术必将不断发展、日益完善和更加充实。
近年来随着计算机在社会领域的渗透, 单片机的应用正在不断地走向深入,同时带动传统控制检测日新月益更新。
在实时检测和自动控制的单片机应用系统中,单片机往往是作为一个核心部件来使用,仅单片机方面知识是不够的,还应根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。
模拟多通道压力系统是利用压力传感器采集当前压力并反映在显示器上,它可以分析压力过量程,并发出报警。
并采用电子秤原理可根据输入单价准确的计算出物体的金额。
本篇论文讨论了简单的倒计时器的设计与制作,对于倒计时器中的四位LED数码显示器来说,我为了简化线路、降低成本,采用以软件为主的接口方法,即不使用专门的硬件译码器,而采用软件程序进行译码。
第一章方案论证1.1课程设计的目的和要求1.目的课程设计是单片机课程教学的最后一个环节,是对学生进行全面的系统的训练。
进行课程设计可以让学生把学过的比较零碎的知识系统化,真正的能够把学过的知识落到实处,能够开发简单的系统,也进一步激发了学生再深一步学习的热情,因此课程设计是必不可少的,是非常必要的。
电子电工课程设计(60秒倒计时)学生姓名:XXXXX学号:XXXXXXXXXX 系别:信息与电子系专业:指导教师:完成日期:一.设计任务和要求二.方案原理框图根据设计任务要求,电子秒表的工作原理框图如图1所示。
主要包括三大部分:脉冲信号发生器倒计时器时间显示器。
由定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS192芯片级联成60进制倒计时器,计时器输出的数据通过译码器和数码管显示出来。
原理框图如图1图1三.各部分电路设计及元器件选择1、秒脉冲电路系统所需要的秒脉冲由定时器NE555所构成的多谐振荡器提供,多谐振荡器如图2所示。
其中1脚是电路地GND;8脚是正电源端Ucc,工作电压范围为5~18V;2脚是低触发端TR;3脚是输出端OUT;4脚是主复位端R;5脚是控制电压端Uc;6脚是高触发端TH;7脚放电端DISC。
R1、R2和C为定时电阻和电容,C1为电压控制端稳定电容。
在信号的输出端产生矩形脉冲,其振荡频率为f=1.44/( R1+2R2)C。
脉冲电路图如下图2所示。
图22.译码显示部分74LS48为有内部上拉电阻的BCD-七段译码器/驱动器, 输出端(Ya-Yg)为高电平有效,可驱动灯缓冲器或共阴极LED。
当要求输出0-15时,消隐输入(BI)应为高电平或开路,对于输出为0时还要求脉冲消隐输入(RBI)为高电平或者开路。
当BI为低电平时,不管其它输入端状态如何,QA-QG均为低电平。
当RBI和地址端(A-D)均为低电平,并且灯测试输入端(LT)为高电平时,QA-QG为低电平,脉冲消隐输出(RBO)也变为低电平。
当BI为高电平或开路时,LT为低电平可使Ya-Yg均为高电平。
本次设计采用共阴数码管,数码管管脚如图3,数码管驱动电路如图4。
图3 图43. 倒计时计数电路倒计时器由两位4位十进制可逆同步计数器74LS192、其组成如图5所示,其中74LS192是上升沿触发,CPU(UP)为加计数时钟输入端;CPD(DN)为减计数时钟输入端;PL为异步预置端,低有效;MR为异步清零端,高有效;CO为进位输出端,当1001后输出低电平;TCD(BO)为借位输出端,当0000后输出低电平;D3D2D1D0为数据预置端;Q3Q2Q1Q0为数据输出端。
微机原理与接口技术课程设计报告题目 60秒倒计时系统设计系别虞山学院年级 09 专业电子科学与技术班级 Y051091 学号 Y051091(07/10/20/29)学生姓名徐熙超、施祥祥、肖天宇、陆庆山指导教师周平职称讲师设计时刻目录第一章系统设计................................................................... 错误!未定义书签。
题目要求.................................................................................................. 错误!未定义书签。
方案论证.................................................................................................. 错误!未定义书签。
实施方案.................................................................................................. 错误!未定义书签。
第二章倒计时硬件设计....................................................... 错误!未定义书签。
倒计时的硬件框图.................................................................................. 错误!未定义书签。
8255A的大体资料................................................................................ 错误!未定义书签。
30秒60秒定时器电路制作报告(一)30秒60秒定时器电路制作报告概述本报告介绍了一种简单而有效的30秒60秒定时器电路的制作方法。
该电路可以用于各种需要准确计时的应用场景,如实验室实验、厨房烹饪等。
材料准备为了制作该定时器电路,你需要准备以下材料: - 555定时器芯片 - 电解电容 - 电阻 - 压电蜂鸣器 - 开关 - 连接线 - 面包板制作步骤1.在面包板上安装555定时器芯片。
确保芯片的引脚正确插入面包板的孔中。
2.连接电解电容到芯片的引脚2和6之间。
电容的正极连接到引脚2,负极连接到引脚6。
3.连接一个电阻到芯片的引脚7,另一端连接到底线上的负极列。
4.将一个电阻的一端连接到芯片的引脚6,另一端连接到底线上的负极列。
5.将压电蜂鸣器的一个引脚连接到芯片的引脚3,另一个引脚连接到底线上的负极列。
6.连接一个开关到芯片的引脚4,另一端连接到底线上的负极列。
7.连接一个连接线到芯片的引脚8,另一端连接到底线上的负极列。
8.连接一个连接线到芯片的引脚1,另一端连接到底线上的负极列。
电路原理该定时器电路的原理如下所述: 1. 555定时器芯片的引脚2和6构成一个比较器,用于产生稳定的参考电压。
2. 当芯片的电源被打开时,电容开始充电。
当电压达到比较器所需的电压时,芯片的引脚6变为高电平,启动计时。
3. 引脚3连接的压电蜂鸣器会发出声音,提醒时间结束。
4. 芯片的引脚2和6之间的电容充电时间决定了定时器的时间长度。
使用方法制作完成后,你可以按下开关启动定时器。
蜂鸣器会在设定的时间结束时发出声音。
你可以根据需要调整电容的大小来改变定时器的时间长度。
小结通过按照以上步骤制作30秒60秒定时器电路,你可以得到一个简单而实用的定时器。
这个电路可以广泛用于各种需要计时的场景,为你提供准确的时间控制。
希望本报告对你有所帮助!扩展应用1. 实验室研究该定时器电路可以在实验室研究中得到广泛应用。
研究人员可以使用它来精确控制实验的时间长度,例如反应的时间、生物实验的培养时间等。
摘要电子式秒表从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
本设计中数字秒表的最大计时是59秒,最后计数结果用数码管显示,需要实现启动计时、暂停计时、继续计时等功能。
采用两片74LS161芯片级联构成60进制计数器来实现秒表的计数功能。
利用555定时器构成的多谐振荡器为电路提供脉冲源以驱动电路工作。
关键字:数字秒表;振荡器;74LS161;数码管ABSTRACTElectronic stopwatch principle is a typical digital circuits, including combinational logic circuits and sequential circuits. This design, digital stopwatch timing is 59 seconds, the final count results with digital display, and need to start the timer, pause time, continue to timing and other functions. Two 74LS161 chips cascaded 60 binary counter stopwatch count. Multivibrator circuit constituted by the 555 timer pulse source to drive the circuit.Keywords:Digital stopwatch; oscillator; 74LS161; digital tube目录摘要 (I)目录 ............................................................................................................................. I I 1 设计要求及方案选择.. (1)1.1 设计要求 (1)1.2 方案选择 (1)2 理论设计与分析 (2)2.1 电子时钟电路的分析及设计 (2)2.2 电路主要芯片功能 (4)3 电路设计 (5)3.1 整体电路图 (6)3.2 PCB图 (7)4 系统测试 (8)4.1 调试所用的基本仪器 (8)4.2 测试结果 (8)4.3 测试结果分析 (8)5 设计中的收获与体会 (10)参考文献 (11)1 设计要求及方案选择1.1 设计要求(1)设计秒计时(六十进制计数)电路。
单片机控制的60s倒计时一.实验目的1.用单片机AT89C51的定时/计数器实现60s倒计时。
两位数码管静态显示倒计时秒值。
2.用PROTEUS设计、仿真基于AT89C51单片机的60s倒计时。
二.PROTEUS电路设计(1)AT89C51.BUS:总线式单片机(2)RES:电阻;(3)7SEG-COM-AN-GRN:带公共端共阳七段绿色数码管(4)BUTTON:按钮(5)CAP、CAP-ELEC:电容、电解电容(6)CRYSTAL:晶振2. 放置元器件、放置电源和地、连线、元器件属性设置、电气检测图中与P1口相接的数码管(左)显示十位数,与P2口相接的数码管(右)显示个位数,两个共阳数码管为静态显示,其中个位数数码管为总线接法。
总线标注:由P2口的总线引脚引出总线,并标注为P2[0..7]。
单击电线标注按钮Label,单击该总线,在弹出的编辑对话框“Edit Wire Label”中的“String”一栏中输入标注名P2[0..7],如图所示PAT快速线标注:单击属性分配工具按钮或直接由键盘敲入快捷键“A ”,弹出如图所示的对话框,并按此图进行设置,设置完成后单击“OK”按钮退出。
其中“String”初值“Count”为0,增量“Increment”为1,即首次对电线单击,标注自动以P20开始,对电线每单击一次,便以P21、P22、…递增式自动标注。
在编辑区一次单击个位数数码管的限流电阻与总线P2[0...7]间的电线,由上向下,即数码管的a~g的限流电阻与总线的连接电线,便在各电线上自动标注为P20、P21……P26如图所示。
下图为60s倒计时的电路原理图三.源程序设计、生成目标代码文件1.流程图2.源程序设计3.生成目标代码四.PROTEUS仿真1.加载目标代码文件打开元器件单片机属性窗口,在“Program File”栏中添加上面编译好的目标代码文件,在“Clock Frequency”栏中输入晶振频率为12MHZ。
60秒倒计时电路设计
设计任务及要求:
一、基本要求
(1)显示60秒计时功能。
(2)计时器为60秒递减计时器。
二、设计任务
(1)根据原理图分析各单元电路的功能。
(2)熟悉电路中所用到的各集成块的管脚及功能。
(3)进行电路的装接、调试,直到电路能达到规定的设计要求。
三、设计环境或器材、原理与方案:
1、环境:利用多功能虚拟软件Multism8进行电路的制作﹑调试,并生成文件。
2、器材:74LS192(2个)74LS48(2个)555(1个)电阻(2个)电容(2个)
3、设计原理:60秒倒计时计时器的总体方案框图如图1所示,它包括秒脉冲发生器、计数器、译码显示电路、控制电路四个模块组成。
其中计数器和控制电路是系统的主要模块。
计数器完成60秒计时功能,控制电路完成计数器的直接清零、启动计数、译码显示电路的显示功能。
60秒倒计时计时器系统设计框图
4、设计方案
分析设计任务,计数器和控制电路是系统的主要部分。
计数器完成60S计时功能,而控制电路具有直接控制计数器的启动计数、译码显示电路的显示功能。
为了满足系统的设计要求,在设计控制电路时,应正确处理各个信号之间的时序关系。
当接通信号源时,控制电路应封锁时钟信号CP,同时计数器完成置数功能,译码显示电路显示“59”字样,计数器开始计数;知道数码管显示“00”为一个周期循环计数。
60秒倒计时计时器电路仿真如图所示:。