北航数字电路期末试题与答案
- 格式:doc
- 大小:7.96 MB
- 文档页数:43
数字电路-期末考试复习题及答案题目1题目描述请简要解释什么是布尔代数。
答案布尔代数是一种数学结构和符号系统,用来分析和操作逻辑表达式和逻辑函数。
题目2题目描述请说明什么是逻辑门。
答案逻辑门是用来实现布尔代数运算的电子元件,根据输入信号的不同组合产生不同的输出信号。
题目3题目描述请列举并解释四种常见的逻辑门。
答案1. 与门 (AND Gate):输出为真仅当所有输入都为真。
2. 或门 (OR Gate):输出为真当至少有一个输入为真。
3. 非门 (NOT Gate):输出为真当输入为假,反之亦然。
4. 异或门 (XOR Gate):输出为真当输入中只有一个为真。
题目4题目描述请简述卡诺图的作用。
答案卡诺图是一种通过绘制格子状图表来简化逻辑函数的工具。
它可以帮助找到最简约的逻辑表达式,并减少数字电路的复杂性。
题目5题目描述请解释什么是时序逻辑和组合逻辑。
答案时序逻辑是一种根据输入信号的不同时间顺序产生不同输出的逻辑电路。
组合逻辑是仅根据输入信号的当前状态产生输出的逻辑电路。
题目6题目描述请说明同步电路和异步电路的区别。
答案同步电路中的各个部件在时钟信号的控制下按照一定的顺序工作。
异步电路中的各个部件则不受时钟信号的控制,可以独立工作。
题目7题目描述请列举至少三个常见的数字电路应用。
答案1. 计算机内存2. 数字时钟3. 数据传输和存储系统以上是数字电路期末考试复习题的部分内容,希望能帮助你进行复习。
数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
数电期末考试试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是以下哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 与、同或、非答案:A2. 下列哪个不是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 结构简单D. 响应速度快答案:A3. 触发器的主要用途是什么?A. 存储信息B. 放大信号C. 转换信号D. 滤波答案:A4. 以下哪个不是数字电路的优点?A. 抗干扰能力强B. 可靠性高C. 集成度高D. 功耗大答案:D5. 一个4位二进制计数器的最大计数范围是多少?A. 8B. 16C. 32D. 64答案:B6. 以下哪个是同步时序逻辑电路的特点?A. 电路中存在多个时钟信号B. 电路中的触发器是异步的C. 电路中的触发器是同步的D. 电路中的触发器是无关紧要的答案:C7. 一个D触发器的输出Q与输入D的关系是?A. Q = DB. Q = ¬ DC. Q = D + ¬ DD. Q = D * ¬ D答案:A8. 以下哪个是数字电路设计中常用的优化方法?A. 增加冗余B. 减少冗余C. 增加噪声D. 减少噪声答案:B9. 布尔代数的基本运算有哪些?A. 与、或、非B. 加、减、乘C. 同或、异或、非D. 乘、除、模答案:A10. 以下哪个是数字电路中常用的存储元件?A. 电容B. 电感C. 电阻D. 二极管答案:A二、简答题(每题10分,共30分)1. 简述数字电路与模拟电路的区别。
答案:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
数字电路具有更高的抗干扰能力,可靠性高,易于集成,功耗相对较低。
模拟电路则在信号处理方面更为灵活,但容易受到噪声干扰,集成度相对较低。
2. 解释什么是时序逻辑电路,并给出一个例子。
答案:时序逻辑电路是一种具有存储功能的数字电路,其输出不仅取决于当前的输入,还取决于电路的历史状态。
北京航空航天大学2011 ~2012 学年第一学期《数字电路与系统》期末考试试卷(A卷)答案及参考评分标准一、(10分,每小题2分)判断各题正误,正确的在括号内记“√”,错误的在括号内记“×”。
(1) 对于十进制纯小数,求它的二进制表示可以采用“除2取余”法。
………(×)(2) TTL门电路在高电平输入时,其输入电流很小(74系列每个输入端的输入电流约为40μA)。
…………………………………………………………(√)(3) 三态门输出为高阻时,其输出线上的电压为高电平。
…………………(×)(4) 单稳态触发器的暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。
…………………………………………………………………………(×)(5) 当时序逻辑电路存在无效循环时,该电路不能自启动。
………………(√)第 1 页共11 页三、(15分)如图3-1(1) (2) (3) 化简后的结果Y 2(解:(1) Y (A ,B ,C ,D )=B A ⋅⋅(2) Y 1(A ,B ,C ,D )=C B ⋅说明:(3) Y 2(A ,B ,C ,D )= Y 1(A ,说明:四、(15分)已知电路原理图如图4-1所示,CP1、CP2的波形如图4-2所示,设触发器的初始状态均为“0”,请在图4-2中画出输出端B和C的波形。
图4-1图4-2解:评分标准:①只要画对任意一次B、C和CP1/CP2的配合关系,即可得7分,其余二次,B和C的波形每对1次,2分;②如果三次配合关系都不对,则B和C 的波形每对1次,2分;③如果画得配合关系无法识别,则能够正确识别上升沿触发,每对1次,1分;④如果画出了异步清零的门传输延迟,则是更加精确的答案,同样可以得分,且可以在出现其它失误的时候可以酌情加1~2分。
第 4 页共11 页⎩⎨⎧R K Jn Y Q +⎩⎨⎧R K J图7-1第10 页共11 页解:(1) (2) (3)。
数字电子电路 模拟试题-2一、填空题(共30分)1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。
2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。
一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为________。
3. 四位二进制编码器有____个输入端;____个输出端。
4. 将十进制数287转换成二进制数是________;十六进制数是_______。
5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、____触发器和____触发器。
6. 下图所示电路中,Y 1 =______; 7. Y 2 =______;Y 3 =______。
二、选择题(共 20分)1. 当晶体三极管____时处于饱和状态。
A. 发射结和集电结均处于反向偏置B.发射结正向偏置,集电结反向偏置 C. 发射结和集电结均处于正向偏置2. 在下列三个逻辑函数表达式中,____是最小项表达式。
A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++=C. C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=3.用8421码表示的十进制数45,可以写成__________A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题5.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为___A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. BC A C B A C B B A Y 1+⋅++= 2. Y 2=Σm (0,1,8,9,10,11)3. Y 3见如下卡诺图1.四选一数据选择器的功能见下表,要实现Y (A ,B ,C )=Σm (1,4,6,7)功能,芯片应如何连接,画出电路连接图(需写出必要的解题步骤)(20分)2.触发器电路如下图所示,试根据CP 及输入波形画出输出端Q 1 、Q 2 的波形。
北京航空航天大学数字电路与计算机组成原理试题(2002年)一、填空题(2’x5)1.数字信号有__________和__________两种形式。
2.逻辑代数有__________、__________和__________三种基本运算。
3.TTL三态门的三种可能输出状态是_________、_________和_________。
4.设计多输出组合电路时,只有充分考虑________,才能使电路达到最简。
5.Mealy型时序逻辑电路的输出是__________的函数,Moore形式需逻辑电路的输出是__________的函数。
二、判断改错题(2’x3)判断下列各题的正误,正确的在括号内记“”,错误的在括号内记“”并改正。
1.基本R-S触发器的次态方程是Q(n+1)=S+RQ,约束方程是R+S=1。
( )2.同步逻辑电路设计中,状态编码采用相邻编码是为了消除电路中的竞争。
( )3.电平异步时序电路不允许两个或两个以上的输入同时为1。
( )三、(8’)分析并化简题三图所示电路,说明该电路功能,并改用D触发器作为存储元件,实现其功能。
题三图四、(6’)分析题四图所示时序电路,说明该逻辑电路的功能(本电路未连接的输入端均按输入逻辑“1”理解)。
y题四图五、选择题(1’x10,四选一)1. CPU中决定指令执行顺序的是__________。
(A)标志寄存器(B)指令寄存器(C)程序计数器(D)数据缓冲器2. 条件转移指令执行时所依据的条件来自__________。
(A)指令寄存器(B)标志寄存器(C)程序计数器(D)地址寄存器3. PCI是一种可以配置成__________的总线。
(A)16位(B)32位(C)64位(D)32位或64位4. 子程序调用指令执行时,要把当前程序计数器PC的内容存到_______。
(A)通用寄存器(B)堆栈(C)指令寄存器(D)数据缓冲器5. [A B]补=__________。
北航数字电路期末试题及答案数字电子技术基础(A卷)解答下列问题(共40分,每小题5分)1. 十进制数X = 117,其ASCII码表示为: _________________ 。
在8位机器中,[X]补= _______________ ,[-X]补= ________________ 。
2. 已知逻辑函数:F A C B C A(B CD),直接用反演规则写出其反函数和对偶函数。
3. 用卡诺图化简逻辑函数F m4(0,6,7,12,14)d4(1,2,8,101315)4. 用OC门驱动发光二极管电路如图,若V F=2V, |F=20mA试完善电路并计算电阻R=?5. 画出图示电路的输出波形A AB ----------- & 0——■ YE nC6.主-从JK 触发器,已知CP J 、K 信号波形如图示,画出输出波形(初始状态为 0)分析函数F AB ABC 所组成的电路存在何种险象。
8.图示电路中触发器:建立时间t su = 20ns , 保持时间t h = 5ns ,传输迟延时间t pdcp-Q,/Q = 30ns , 门 G 迟延 t pd G = 10ns , 时钟脉冲F max = ?逻辑函数F (A,B,C ) ABC BC AC (本题共CPKQJ 7.14分,每小题7分)1. 用3-8译码器及适当门电路实现。
2.用“四选一”数据选择器及适当门电路实现三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分)1.由2-5-10进制异步计数器构成的电路。
CP2.由74LS163构成计数器电路四.某同步时序系统的原始状态表如图示(本题 15分)1. 用隐含表法化简;2. 自然序编码;3. 用JK 触发器及适当门设计电路;4. 检查是否可以自启动。
数字电子技术基础(A 卷)、填空题(本大题共 22 分)3、(本小题4分)逻辑函数F(A D)(A B)AD BD 的反演式为A oA 1八选一数据选择器 A 2D 0D 1D 2 D 3 D 4D 5D 6 D 7— -------------------- 1 ”3分)由集成异步计数器 74LS290构成图示电路,该电路实现的是1、(本小题 3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制2、(本小题2分)二进制负整数 -011011,补码表示为;反码表示为为 __4、(本小题2分)三输入端TTL 与非门如图所示,图中 A 点的电位为F 点的电位为5、(本小题F3分)八选一数据选择器电路如图,该电路实现的逻辑函数是 F=1 A B/0 A/1 B C/0 A/0 C C/0 B/0 DE/0 D/1 EC/0D/0& (本小题进制计数器。
数字电路多选092 数字电路的分类在以下选项中选出为数字电路的:A.运算放大器B.计数器C.译码器D.加法器答案:B|C|D093 逻辑代数在以下选项中选出逻辑表达式的组成部分:A.逻辑变量B.逻辑常数0与1C.逻辑运算符D.括号答案:A|B|C|D094 与逻辑运算已知输入A,B为与逻辑关系,当输出为0时,AB可能的值是:A.A=1,B=0B.A=1,B=1C.A=0,B=0D.A=0,B=1答案:A|C|D095 二极管与门电路下列选项中属于二极管与门电路的缺点是:A.结构简单B.成本低C.作输出时发生电平漂移D.负载电阻的改变会影响输出电平的高低答案:C|D096 二极管或门电路下列选项中属于二极管或门电路的特点是:A.二极管或门存在电平漂移问题B.这种电路结构只用于集成电路内部的逻辑单元C.结构简单D.以上说法都不对答案:A|B097 三极管非门电路(反相器)当输入为高电平时,下列选项正确的是:A.三极管工作在深饱和状态B.三极管的基极电流大于深饱和时候的基极电流C.三极管的基极电流小于深饱和时候的基极电流D.输出电平接近于零答案:A|B|D098 TTL集成门电路下列选项中属于TTL反向器的动态特性传输延迟时间原因的是:A.管电阻B.连线的寄生电容C.响应时间D.以上说法都对答案:A|B099 TTL集成门电路下列选项属于TTL集成门电路交流噪声容限大的原因的是:A.三极管的开关时间B.分布电容的充放电过程C.传输延迟时间D.输入电流的大小答案:A|B100 组合逻辑电路的结构以下哪种元件是组合逻辑电路可能的组成部分:A.与门B.异或门C.存储单元D.反馈连接答案:A|B101 组合逻辑电路的分类下列信号属于全加器的输出的是:A.被加数B.加数C.低位进位答案:A|B|C102 组合逻辑电路的分类以下电路属于组合逻辑电路的是:A.数据选择器B.只读存储器C.编码器D.比较器答案:A|B|C|D103 竞争的概念按竞争的结果分类,下列选项正确的是:A.非临界竞争B.临界竞争C.竟争D.以上说法都对答案:A|B104 冒险的概念按冒险的险象分类,下列选项正确的是:A.静态险象B.动态险象C.函数险象D.以上说法都正确答案:A|B105 触发器的功能选出触发器的触发方式:A.电平B.脉冲C.边沿D.以上选项都正确答案:A|B|C|D106 触发器的功能下列哪些触发器()无论其原处何态,只要次态相同,则所需激励相同。
北京航空航天大学2009 ~2010 学年第1 学期数字电路与系统期末考试试卷答案一、判断各题正误,正确的在括号内记“√”,错误的在括号内记“×”。
(10 分,每小题2分)解答:(1)原码和补码均可实现将减法运算转化为加法运算。
……………………………(× )(2)只有与-或形式的组合逻辑函数式才能化成最小项之和的形式。
………………(× )(3)时序逻辑电路的结构当中一定含有存储电路。
…………………………………(√ )(4)并行加法器采用先行进位(并行进位)的目的是简化电路结构。
………………(× )(5)用具有3 位地址输入的数据选择器,可以产生任何形式输入变量数为4 的组合逻辑函数。
………………………………………………………………………………(√ )二、逻辑函数式与化简(15 分,第1 小题5 分,第2 小题10 分)(1) 根据图2-1 所示的电路原理图,写出Y 关于逻辑变量A, B, C 的函数式。
图 2-1解答:Y =AB ⋅AC ⋅BC =AB +AC +BC = A ⋅B +B ⋅C说明:本题不要求化简,得到上述三种表达式中的任意一种,或等价的逻辑表达式,均算正确。
(2)已知F ( A, B, C, D) =∑m(2,3,9,11,12) ;约束条件:∑m(5,6,7,8,10,13) ≡ 0 。
试用卡诺图化简法求F 的最简“与—或”表达式和最简“或—与”表达式。
解答:绘制F 的卡诺图:则:最简“与——或”表达式对应卡诺圈——F =AC +BC最简“或——与”表达式对应反变量的卡诺图化简——F =A ⋅C +BC ,则 F = ( A +C)(B +C)三、触发器电路如图3-1 所示,已知CLK 和A 端的波形如图3-2,设触发器的初始状态为0,请绘出R D 和Q 端波形。
(15 分)图 3-1解答:图 3-2 (含解答)附注:(采用EB9 的仿真波型输出结果)仿真配置:仿真波型(注:R D 的毛刺脉冲只有在很高采样率下才能测得):提高采样率后对局部的观测:说明:本题中,只要能够将Q 的波形画正确,R D 为高,也算解答正确。
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。