2008-2009(2)重庆大学数字电子技术II答案
- 格式:pdf
- 大小:153.52 KB
- 文档页数:3
数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。
2、逻辑代数中三个基本运算规则 , , 。
3、逻辑函数的化简有 , 两种方法。
4、A+B+C= 。
5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。
6、组合逻辑电路没有 功能。
7、竞争冒险的判断方法 , 。
8、触发器它有 稳态。
主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。
二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。
6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。
C 、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。
《数字电子技术》部分习题解答第1 章数字逻辑基础1.3 将下列十进制数转换成等值的二进制数、八进制数、十六进制数。
要求二进制数保留小数点后4位有效数字。
(1)(19)D ;(2)(37.656)D ;(3)(0.3569)D解:(19)D=(10011)B=(23)O=(13)H(37.656)D=(100101.1010)B=(45.5176)O=(25.A7E)H(0.3569)D=(0.01011)B=(0.266)O=(0.5B)H1.4 将下列八进制数转换成等值的二进制数。
(1)(137)O ;(2)(36.452)O ;(3)(0.1436)O解:(137)O=(1 011 111)B(36.452)O=(11110. 10010101)B(0.1436)O=(0.001 100 011 11)B1.5 将下列十六进制数转换成等值的二进制数。
(1)(1E7.2C)H ;(2)(36A.45D)H ;(3)(0.B4F6)H解:(1E7.2C)H=(1 1110 0111.0010 11)B(36A.45D)H=(11 0110 1010. 0100 0101 1101)B(0.B4F6)H=(0.1011 0100 1111 011)B1.6 求下列BCD码代表的十进制数。
(1)(1000011000110101.10010111)8421BCD ;(2)(1011011011000101.10010111)余3 BCD ;(3)(1110110101000011.11011011)2421BCD;(4)(1010101110001011.10010011)5421BCD ;解:(1000 0110 0011 0101.1001 0111)8421BCD=(8635.97)D(1011 0110 1100 0101.1001 0111)余3 BCD =(839.24)D(1110 1101 0100 0011.1101 1011)2421BCD=(8743.75)D(1010 1011 1000 1011.1001 0011)5421BCD=(7858.63)D1.7 试完成下列代码转换。
数字电子技术试卷(1)参考答案一.填空1. 1111011,7B2. 8613. 与,或,非 4. 0,1,高阻5. 真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图) 6. 波形的整形 7. 20伏8. 并行A/D ,串并行A/D ,逐次比较A/D ,双积分A/D (写出三种) 二.判断题1.× 2.√ 3.× 4.√ 5.√三.化简逻辑函数1.D B A Y +=-2.--+=D B A Y四.C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.AQ Q Qn +=-+1,A Q n =+1六.采用D 触发器,-=122Q Q D ,--=231Q Q D ,1230Q Q Q D -+=电路图略。
将非工作状态101,110,111带入方程得次态,101→001,110→101→001, 111→001,电路可以自启动。
七.f =65Hz数字电子技术(2)参考答案 一.填空题(16)1. 100011.110,23.C 2. 0,13. 当前输入,原状态4. 0,1,高阻;任何时候,只能有1个三态门被选通。
5. 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6. 延时 7. 5.5v 8. 13二.判断题(10)1.√ 2.× 3.×4.√ 5.√三.化简题(14)1. B Y =2. -++=D A C B Y 四.(15)CD A B A Y --+= 五.(15)--+=B A Qn 11, Q B Q A Qn ---++=21六.(15)驱动方程:1,121=⊕=-K Q X J ,1,212=⊕=K Q X J逻辑功能:X=0时,同步三进制计数器;X =1时,同步三进制减法计数器。
该电路为同步三进制可逆计数器,并且能自启动。
七.(15)数字电子答案3 一.填空题(16)1. 1010110,100001102. 7 3. 16,64. 状态转换表,状态转换图,特性方程5. 06. 256×4bit 7. 5.275伏8. 转换精度,转换速度二.回答问题(10)1. 不正确。
数字电子技术课后题答案 Revised by BETTY on December 25,2020第1单元能力训练检测题(共100分,120分钟)一、填空题:(每空分,共20分)1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题(每小题1分,共10分)1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
6章习题题解6.1 集成施密特触发器及输入波形如图题6.1所示,试画出输出u O的波形图。
施密特触发器的阈值电平U T+和U T-如下图。
图题6.1 [解]集成施密特触发器输出u O的波形如图解所示。
图解6.1图题所示为数字系统中常用的上电复位电路。
试说明其工作原理,并定性画出u I与u O 波形图。
假设系统为高电平复位,如何改接电路?图题图解[解] 工作原理分析如下(1) 当V CC刚加上时,由于电容C上的电压不能突变,u I为低电平,输出u O为低电平;随着电容充电,u I按指数规律上升,当u I≥U T时,输出u O变为高电平,完成了低电平复位功能。
波形如图解所示。
(2) 假设系统为高电平复位,仅将图中R,C互换位置即可。
图题是用TTL与非门、反相器和RC积分电路组成的积分型单稳态触发器。
该电路用图题所示正脉冲触发,R R off。
试分析电路工作原理,画出u O1、u I2和u O的波形图。
[解]工作原理分析如下9899触发信号未到来时,u I 为低电平,输出u O 为高电平;正触发脉冲到来时,u O1翻为低电平,此时由于u I2仍为高电平,输出u O 为高电平不变,电容通过R 放电,当u I2下降到U T 时〔u I 仍为高电平〕,输出u O 翻为高电平,暂稳态过程结束。
u O1、u I2和u O 的波形见图解。
6.4 集成单稳态触发器74121组成的延时电路如图题6.4所示,要求 (1)计算输出脉宽的调节范围; (2)电位器旁所串电阻有何作用?[解] (1) 输出脉宽:W ext ext W 0.70.7()t R C R R ==+,分别代入R W =0和22k Ω计算,可得t W的调节范围为:W 3.6mS 19mS t ≤≤。
(2) 电阻R 起保护作用。
假设无R ,当电位器调到零时,假设输出由低变高,那么电容C 瞬间相当于短路,V CC 将直接加于内部门电路输出而导致电路损坏。
6.5 集成单稳态触发器74121组成电路如图题6.5所示,要求(1)计算u O1、u O2的输出脉冲宽度;(2)假设u I 如图中所示,试画出输出u O1、u O2的波形图。
重庆大学《数字电子技术(Ⅱ)》课程试卷2012 ~2013 学年第 2 学期开课学院:电气工程学院课程号:考试日期: 2013-6考试方式:考试时间: 120 分钟一、设计题(20分):采用同步置数的方式,利用74LS160设计365进制的计数器,各位之间为十进制关系。
解:二、分析题(20分):下图为16×4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
在CLK信号作用下,输出波形如图所示。
计算ROM中的数据表。
解:三、设计题(10分):用D触发器设计一个同步串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。
例如:输入A 101100111011110输出Y 000000001000110解:1)画出原始状态图2)状态化简3)状态编码原始状态图化简以后的状态图1/0A/Y0/01/00/0由状态图可得到复合卡诺图图:n AQ Y 1=nn n n n n Q Q A Q AQ AQ Q 01101011⋅=+=++D 触发器的特性方程为1,01==+i D Q in i得:n n n n QQ A D AQ AQ D 010101⋅=+=5) 检查自启动:可以自启动。
6)画逻辑图四、分析题(10分): 试分析下图时序电路的功能。
解:1))()()(2101201110210↓=↓=↓⋅=+++CP Q Q Q Q Q Q Q CP Q Q Q nn n n n n n nn2) 画出波形图:(略) 3) 画出状态图异步五进制加法计数器1Q的卡诺图 nn Q Q 01 00 01 11 10 A 0 1nn Q Q 01 00 01 11 10 A 0 110+n Q的卡诺图1/00/0nn Q Q 01 00 01 11 10 A 01nn Q Q 01 00 01 11 10 A 0 1输出Y 的卡诺图五、分析题(10分)利用计算公式解释超前进位加法器的基本思想。
数字电子技术II学习通课后章节答案期末考试题库2023年1.用ROM实现两个3位二进制数相乘的乘法器时,所需的容量为( )。
参考答案:26×6位2.一个存储矩阵有64行、64列,则存储阵列的存储容量为( )个存储单元。
参考答案:4K3.能实现线与逻辑功能的门电路是( )。
参考答案:CMOS漏极开路门4.模数转换器的转换精度与输出数字量的位数关系是( )。
参考答案:输出的数字量位数越多转换精度越高5.二进制译码器的作用是将输入的代码译成特定的信号输出。
参考答案:对6.如果要构成模52计数器,需要74LVC161( )片。
参考答案:27.关于时序电路与组合电路,下列说法错误的是( )。
参考答案:时序电路由触发器构成,不含组合电路8.下列电路,触发器在时钟信号CLK作用下,输出保持不变的是( )。
参考答案:图d9.常用的模数转换器中转换速度最快的是( )。
参考答案:并行比较型10.如下图所示的计数器在M=0时,为( )计数器。
参考答案:八进制11.如下图所示的计数器在M=1时,为( )计数器。
参考答案:七进制12.确定如下图所示计数器的模,它是( )。
参考答案:十进制计数器13.当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象,称为竞争。
由竞争而可能产生输出干扰毛刺的现象称为冒险。
参考答案:对14.米利(Mealy)型时序逻辑电路的输出( )参考答案:与外部输入和内部状态都有关15.串行进位加法器的缺点是运算速度慢,优点是电路结构简单。
超前进位加法器的优点是运算速度快,缺点是电路结构复杂。
参考答案:对16.某触发器状态图如下,则该触发器为参考答案:T触发器17.当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。
参考答案:对18.三个D 触发器构成模8的同步二进制加法计数器的初态为101,经2016个时钟后,计数器状态为( )。
参考答案:10119.如图所示的数字逻辑部件。
第2次作业一、单项选择题(本大题共40分,共20小题,每小题2分)1.4LS138译码器有(),74LS148编码器有()。
A.三个输入端,三个输出端B.八个输入端,八个输出端C.三个输入端,八个输出端D.八个输入端,三个输出端2.接通电源电压就能输岀矩形脉冲的电路是()。
A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器3.如图所示的电路,输出F的状态是()。
A. AB. FC. 1D.04.函数F(A, B, C)二AB+BC+AC的最小项表达式为()。
A.F(A, B, C) = Lm (0, 2, 4)B.(A, B, C) = Sm (3, 5, 6, 7)C.F(A, B, C) = Zm (0, 2, 3, 4)D.F(A,B,C)二工m (2, 4, 6, 7)5.在下列逻辑电路屮,不是组合逻辑电路的是()。
A.译码器B.编码器C.全加器D.寄存器6.N个触发器可以构成最大计数长度(进制数)为()的计数器。
A. N B. 2N C. N2D. 2、7.0八(:输出范围为0〜1(^,当输入数字量为0110 (4位DAC),其输岀为()。
A.IVB.2VC.3VD.4V&十六路数据选择器的地址输入(选择控制)端有()个。
A.16B. 2C. 4D.89.电路和波形如下图,正确输出的波形是()。
A.①B・②C・③D・④10.对于钟控RS触发器,若要求其输出“0 “状态不变,则输入的RS信号应为()o A. RS=X0 B. RS=0X C. RS=X1 D. RS=1X11・已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是()Og—J"! JA.与门B.与非门C.或非门D.异或门12.为了把串行输入的数据转换为并行输出的数据,可以使用()。
A.寄存器B.移位寄存器C.计数器D.存储器13.存储8位二进制信息要()个触发器。
A. 2B. 3C・4D. 8 _14.欲使JK触发器按= Q n工作,可使JK触发器的输入端(J=K=1 B. J=0, K=1 C. J=0, K=0 D. J=l, K=015.在图1所示电路中,使Y二A一的电路是()。
《数字电子技术》作业(二)参考答案本课程作业由两部分组成。
第一部分为“填空题”,由9个选择题组成,每题1分,共9分。
第二部分为“分析题”,由简答题和论述题组成,共21分。
作业总分30分,将作为平时成绩记入课程总成绩。
一、填空题(每题1分,共9分)1、饱和,截止时间,幅值27,1BA,0BCD,8421BCD加法,减法同步,异步1024,4,8与阵列,或阵列与,或,非二、分析题(共21分)1、(5分)解:CF++AB+C+(=)++=BACBAAABBACAB+F==ABABCB2、(5分)解:八选一数据选择器的出入关系为:21021202001121031010242052162107Y A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D =+++++++需实现的逻函表达式为:C B A C B A AC Z ++= 若令210,,,,iA A AB ACD D Y Z =====,则比较以上两表达式易知:125703461,0D D D D D D D D ========。
据此可画出逻辑电路如下:3、(5分)解:由于将进位信号经反相后作为预置数控制端(同步预置数方式)信号,且预置数为0100所以可画出状态转换图如下:可见它为模12计数器。
4、(6分)解:○1状态转换图:驱动方程:0201n J Q K ⎧=⎪⎨=⎪⎩;1210121;11n nJ J Q Q K K ⎧=⎧=⎪⎨⎨==⎪⎩⎩ 特性方程:1n n n Q JQ KQ +=+于是可得状态方程和时钟方程为:020*******210;n n nn n n n n nQ Q Q CP CP Q Q CP Q CP CP Q Q Q Q ⎧==⎧⎪⎪⎪==⎨⎨⎪⎪==⎩⎪⎩。
据此可算得状态转换图如下:时序图:由状态转换图可以看出该电路共有5个有循环状态,所以为模5计数器且可以自启动。