计算机组成原理a卷
- 格式:doc
- 大小:915.50 KB
- 文档页数:5
装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 1 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写《计算机组成原理》期末试卷(A 卷)班级名称:学号:姓名:题号 一 二 三 四 五 总分 分数得 分一、填空题(每空1分,共10分)1. 计算机硬件的主要技术指标包括( )、( )、运算速度。
2. 总线的判优控制可分为( )式和( )式两种。
3.( )、( )和( )组成三级存储系统,分级的目的是提高防存速度、扩大存储容量。
4. 设形式地址为Y ,则间接寻址方式中,操作数的有效地址为( )。
5.设24位长的浮点数,其中阶符1位,介码5位,数符1位,尾数17位,阶参与和尾数均用补码表示,且尾数采用规格化形式,则它能表示的最小正数真值是( ),绝对值最小的负数真值是( )。
得 分二、单项选择题(每小题2分,共12分)C 、堆栈操作D 、存储器按内容选择地址2.系统总线中的数据线、地址线和控制线是根据( )来划分的。
A 、总线所处的位置 B 、总线的传输方向C 、总线的传输的内容D 、总线的宽度3.下述说法中( )是正确的A 、EPROM 是可改写的,因而也是随机存储器的一种。
B 、EPROM 是可改写的,但它不能作为随机存储器C 、EPROM 只能改写一次,故不能作为随机存储器D 、以上说法都不对4. 某计算机字长16位,它的存储容量是64KB ,按字编址,它的寻址范围是( )。
A 、64KB 、32KBC 、32KD 、64KB5. 指令系统中采用不同寻址方式的目的主要是( )。
A 、可降低指令译码难度B 、缩短指令字长,扩大寻址空间,提高编程灵活性C 、实现程序控制D 、以上都不对装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 2 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写C 、主存的存取时间D 、以上都不对得 分三、分析解答题(每小题5分,共20分)1.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现在要求优先级顺序改为L0,L2,L1,L3,L4,写出各中断源的屏蔽字。
华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。
A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。
A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。
A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。
设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。
若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。
A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。
A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。
A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。
A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。
① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。
2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若数据在存储器中采用以低字节地址为字地址的存放方式(小端存储),则十六进制数12345678H按自己地址由小到大依次存为()。
A.12345678B.87654321C.78563412D.341278562、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。
A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数4、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ5、在浮点机中,()是隐藏的。
A.阶码B.数符C.尾数D.基数6、在下面描述的PCI总线的基本概念中,不正确的表述是()。
A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备7、下列关于同步总线的说法中,正确的有()。
I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV8、下列关于计算机操作的单位时间的关系中,正确的是()。
A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。
2022年中国人民大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。
A.80K,2B.96K,2C.160K,5 C.192K,52、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%3、计算机硬件能够直接执行的是()。
1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ4、()可区分存储单元中在放的是指令还是数据。
A.存储器B.运算C.用户D.控制器5、只有当程序要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为()。
A.目标程序B.编译程序C.解释程序D.汇编程序6、关于总线的叙述,下列说法正确的是()。
I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序是:链式查询、独立请求方式、计数器查询A.仅I、IIIB.仅II,IIIC.仅IIID.仅II7、在异步通信方式中,一个总线传输周期的过程是()。
A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定8、下列关于超标量流水线特性的叙述中,正确的是()。
I.能缩短流水线功能段的处理时间II.能在一个时钟周期内同时发射多条指令III.能结合动态调度技术提高指令执行并行性A.仅IIB.仅I、IIIC.仅I、IID. I、II、III9、下列不属于微指令结构设计所追求的目标是()。
《计算机组成与系统结构》课程考试试卷( A 卷) 本试卷适用专业 :计科、网络、物联、软工 年级 : 考试时间:110分钟 考试方式: 闭卷 一、 单项选择题(每小题1分,共10分) 1.用于直接给出内存地址寻找内存中操作数的寻址方式称为______寻址。
A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接 2.______可区分存储单元中存放的是指令还是数据。
A .用户 B .运算器 C .存储器 D .控制器 3.系统总线中地址线的功用是 。
A. 用于指定主存单元和I/O 设备接口电路的地址 B. 用于传送主存物理地址和逻辑地址 C. 用于选择进行信息传输的设备 D. 用于选择主存单元 4.某计算机字长是16位,它的存储容量是512KB ,按字编址,它的寻址范围是______。
A .128K ;B .256K ;C .256KB ;D .128KB 。
5.在小数定点机中,下述第______种说法是正确的。
A .原码和反码不能表示 -1,补码可以表示 -1 B .三种机器数均可表示 -1 C .三种机器数均可表示 -1,且三种机器数的表示范围相同 D .三种机器数均不可表示 -1 6.相对寻址方式中,操作数的有效地址是______。
A .基址寄存器内容加上形式地址(位移量) B .程序计数器内容加上形式地址 C .变址寄存器内容加上形式地址 D .以上都不对 7.一个节拍信号的宽度是指______。
A .存储周期 B .时钟周期 C .机器周期 D .指令周期 8.将微程序存储在EPROM 中的控制器是______控制器。
A .硬布线 B .毫微程序 C .静态微程序 D .动态微程序 9.地址总线的宽度由总线的 定义。
A. 功能特性B. 电气特性C. 物理特性D. 时间特性10.三种集中式总线控制中,______方式对电路故障最敏感。
A .以下都不对B .计数器定时查询C .独立请求D .链式查询二 填空题(每小题3分,共15分)1.存储器和CPU 连接时,要完成______的连接、______的连接和______的连接,方能正常工作。
2022年云南大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,82、某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()。
A.19B.22C.30D.363、完整的计算机系统应该包括()。
A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。
A.外存、主存、Cache、寄存器B.外存、主存、寄存器、CacheC.外存、Cache、寄存器、主存D.主存、Cache、寄存器、外存5、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。
现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。
那么,机器B的时钟频率至少应为()能运到所希望的要求。
A.800MHzB.1.2 GHzC.1.5GHzD.1.8GHz6、一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据。
这种总线事务方式称为()。
A.并行传输B.串行传输C.突发传输D.同步传输7、假设某存储器总线采用同步通信方式,时钟频率为50MHz,每个总线事务以突发方式传输8个字,以支持块长为8个字的Cache行读和Cache行写,每字4B.对于读操作,方式顺序是1个时钟周期接收地址,3个时钟周期等待存储器读数,8个时钟周期用于传输8个字。
请问若全部访问都为读操作,该存储器的数据传输速率为()。
山东大学试卷(A)课程:《计算机组成原理》学号:姓名得分一、选择题:(每小题2分,共30分)1. 信息只用一条传输线,且采用脉冲传输的方式称为______。
A.串行传输B.并行传输C.并串行传输D.分时传输2. 常用的虚拟存储系统由______两级存储器组成。
A.主存—辅存B.快存—主存C.快存—辅存D.通用寄存器—主存3. 相联存储器是按______ 进行寻址的存储器。
A.地址指定方式B.堆栈存取方式C.内容指定方式D.地址指定与堆栈存取方式结合4 计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。
A.巴贝奇B.冯. 诺依曼C.帕斯卡D.贝尔5. ______表示法主要用于表示浮点数中的阶码。
A. 原码B. 补码C. 反码D. 移码6. 下列有关运算器的描述中,______是正确的。
A.只做算术运算,不做逻辑运算B. 只做加法C.能暂时存放运算结果D. 既做算术运算,又做逻辑运算7. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。
A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意8. 没有外存储器的计算机监控程序可以放在______ 。
A.RAM B.ROM C.RAM和ROM D.CPU9. 在机器数______ 中,零的表示形式是唯一的。
A.原码 B.补码 C.移码 D.反码10.在主存和CPU之间增加cache存储器的目的是______。
A. 增加内存容量B. 提高内存可靠性C. 解决CPU和主存之间的速度匹配问题D. 增加内存容量,同时加快存取速度11.双端口存储器在______情况下会发生读/写冲突。
A. 左端口与右端口的地址码不同B. 左端口与右端口的地址码相同C. 左端口与右端口的数据码不同D. 左端口与右端口的数据码相同12.在CPU中,跟踪后继指令地指的寄存器是______。
2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。
在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。
【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。
局部性通常有两种不同的形式:时间局部性和空间局部性。
程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。
对于下面这个函数,说法正确的是()。
int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错4、某机器字长为8位,采用原码表示法(其中一位为符号位),则机器数所能表示的范围是()。
A.-127~+127B.-127~+128C.-128~+127D.-128~+1285、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、下列关于同步总线的说法中,正确的有()。
\东华理工大学2008 —2009 学年第一学期计算机组成原理期末考试试题(A1 )卷9、CRT的颜色为256色,则刷新存储器每个单元的字长是()。
A 256位B 16位C 8位D 7位10、直接映射cache的主要优点是实现简单。
这种方式的主要缺点是()。
A 它比其他cache映射方式价格更贵B 如果使用中的2个或多个块映射到cache同一行,命中率则下降C 它的存取时间大于其它cache映射方式D cache中的块数随着主存容量增大而线性增加11、运算器的核心功能部件是()。
A 数据总线B ALUC 状态条件寄存器D 通用寄存器12、某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W,该芯片的管脚引出线数目是()。
A 20B 28C 30D 3213、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用()。
A 堆栈寻址方式B 立即寻址方式C 隐含寻址方式D 间接寻址方式14、微程序控制器中,机器指令与微指令的关系是()。
A 每一条机器指令由一条微指令来执行B 每一条机器指令由一段用微指令编成的微程序来解释执行C 一段机器指令组成的程序可由一条微指令来执行D 一条微指令由若干条机器指令组成15、双端口存储器所以能进行高速读/写操作,是因为采用了()。
A 高速芯片B 新型器件C 流水技术D 两套相互独立的读写电路二、填空题(每空1分,共16分)1、根据小数点位置不同,定点数分为____________和___________两种表示方法。
2、主存与cache的地址映射有____________、____________、_____________三种方式。
3、一台计算机所有机器指令的集合称为这台计算机的____________。
4、CPU具有_________控制、__________控制、__________控制和__________加工等四项基本功能。
厦门理工学院2005—2006学年第一学期期末考试03级计算机专业《计算机组成原理》试卷A参考答案学号姓名成绩一、填空题(每个空格1分,40分)1、计算机系统由_硬件_系统和_软件_系统构成,主机由_运算器_与_控制器_、存储器、输入输出接口和系统总线构成。
2、计算机系统中的主存储器是用来存放_程序和数据_。
计算机系统中的存储器可分为_主存_和_外存_,必须将指令放在_主存_。
3、1MB等于1024KB,或者等于220字节。
4、将11010.10010112转换成八进制数的结果是32.454 ,转换成十六进制的结果是1a.96H 。
5、二进制数-1011的原码是11011 ,反码是10100 ,补码是10101 。
6、浮点数加法运算的过程分为零检查、对阶、尾数相加、规格化和舍入处理和溢出检查。
7、按存储器的读写功能分,可以把存储器分为ROM 和RAM 两种类型。
8、一片容量为32k×8的SRAM存储器芯片,地址线有15条,数据线有8条,地址范围从000016到7fffH 。
9、存储器的传输速率是_每个存储周期传输的字节数_。
如果t M表示存储周期,W表示存储器字长,则传输率定义为_W/t M__。
10、层次化的存储器系统一般分为三级:cache 、主存、辅存。
11、层次化存储器结构的设计是依据程序局部性原理。
12、虚拟存储器主要用于解决计算机中主存储器的容量问题。
13、cache 是一种_高速存储器,是为了解决CPU和主存之间_速度不匹配而采用的一项重要技术。
它与主存的替换算法有LRU_、_LFU_、_FIFO_。
14、指令操作码字段表征指令的_操作性质_,而地址码字段指示_操作数的位置。
15、程序控制方式包括_程序查询_方式和_程序中断_方式。
16、微指令的格式大体分成两类:垂直型微指令和水平型微指令。
二、选择题(每题1分,共15分,请将答案写在下表中)三、应用题(共45分)1、用已知x=0.101001, y=0.111 采用不恢复余数除法求x÷y。
一、填空题(每空1分,共25分)1.计算机硬件系统由输入设备、输出设备、运算器、和存储器五大部件组成。
2.在总线判优控制中,常见的集中控制优先权仲裁方式有三种,分别为、和独立请求方式。
3.动态随机存储器DRAM芯片是将电信号存储于中,因此需要进行。
4. 主机和I/O进行信息通信的控制方式有:方式方式和DMA方式。
5.CPU响应中断及中断服务程序中需要保护现场,保护现场主要是指对和的保护。
6.DMA用于高速数据块的传送,直接在主存和之间进行数据传送。
DMA的数据块传送可分为预处理、数据传送和三个阶段。
7.若机器字长为8位,采用补码形式,若数据为A7H,则对应的十进制整的数值为。
8. 一个浮点数,其尾数右移2位,欲使其值不变,阶码必须;尾数左移1位,欲使其值不变,阶码必须。
9. 一条机器指令是由操作码和两部分组成。
10.如果指令的地址字段直接指出操作数的内存地址,则该寻址方式称为寻址。
11.指令寻址是一种较简单的寻址方式中,它可分为顺序寻址和两种。
12.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+ 1→ pc。
设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为。
13.CPU从存储器取出一条指令并执行这条指令的时间和称为。
14.微指令的编码方式分为、和字段间接编码方式三种。
15.控制器由于设计与实现的方法的不同,可分为控制器、控制器。
16.间接寻址的指令周期包括取址周期、周期和周期三个阶段。
二、单项选择题(每小题1分,共25分)1.以下选项中属于冯·诺依曼计算机特点的是______。
A.多指令流单数据流;B.指令和数据以同等地位存放于存储器内,并可按地址访问;C.堆栈操作;D.存贮器按内容选择地址2.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。
A.数值计算; B.辅助设计; C.数据处理; D.实时控制。
2022年长沙理工大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下述说法中正确的是()。
I.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的IV.半导体RAM是非易失性的RAMA.I、ⅢB.只有ⅢC.Ⅱ、IVD.全错2、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。
局部性通常有两种不同的形式:时间局部性和空间局部性。
程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。
对于下面这个函数,说法正确的是()。
int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、计算机硬件能够直接执行的是()。
1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ4、在计算机系统中,表明系统运行状态的部件是()。
A.程序计数器B.指令寄存器C.程序状态字D.累加寄存器5、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。
若CPU速度提高50%,V/O速度不变,则运行基准程序A所耗费的时间是()。
A.55sB.60sC.65 sD.70s6、在下列各种情况中,最应采用异步传输方式的是().A.I/O接口与打印机交换信息B.CPU与主存交换信息C.CPU和PCI总线交换信息D.由统一时序信号控制方式下的设备7、总线的半同步通信方式是()。
2022年河南工程学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。
A.A15,A14B.A0,AlC.A14,A13D.A1,A22、对36位虚拟地址的页式虚拟存储系统,每页8KB,每个页表项为32位,页表的总容量为()。
A.1MBB.4MBC.8MBD.32MB3、计算机硬件能够直接执行的是()。
1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ4、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ5、指令寄存器的位数取决()。
A.存储器的容量B.指令字长C.机器字长人D.存储字长6、下列关于总线仲裁方式的说法中,正确的有()。
I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV7、在下面描述的PCI总线的基本概念中,不正确的表述是()。
A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备8、指令从流水线开始建立时执行,设指令由取指、分析、执行3个子部件完成,并且,每个子部件的时间均为At,若采用常规标量单流水线处理器(即处理器的度为1),连续执行12条指令,共需()。
最新版计算机组成原理试题及答案a《计算机组成原理》期末试卷A⼀、填空题:1、原码⼀位乘法中,符号位与数值位()。
2、设X= —0.1011,则[X]补为()。
3、在存储系统的Cache与主存层次结构中,常会发⽣数据替换问题,此时我们较常使⽤的替换算法有()和()等。
4、在多级存储体系中,Cache存储器的主要功能是()。
5、在下列常⽤术语后⾯,写出相应的中⽂名称:PC( ), RISC( ), DMA( ), DRAM( )、EPROM()。
6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括()、()、()。
7、从计算机系统结构的发展和演变看,近代计算机是以()为中⼼的系统结构。
9、⼀条指令实际上包括两种信息即()和()。
10、在主存和CPU之间增加cache存储器的⽬的是()。
⼆、单项选择题:1、在下列机器数中,零的表⽰形式是唯⼀的。
A、原码B、补码C、反码D、原码和反码2、下列数中最⼤的数是。
A、(10011001)2B、(227)8C、(98)16D、(152)103、有关Cache的说法正确的是()。
A、只能在CPU以外B、CPU内外都可以设置CacheC、只能在CPU以内D、若存在Cache,CPU就不能再访问主存4、在浮点数编码表⽰中,()在机器数中不出现,是隐含的。
A、基数B、尾数C、符号D、阶码B、从主存取出⼀条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产⽣有关的操作控制信号,以解释执⾏该指令。
6、计算机系统的层次结构从内到外依次为()。
A、硬件系统、系统软件、应⽤软件B、系统软件、硬件系统、应⽤软件C、系统软件、应⽤软件、硬件系统D、应⽤软件、硬件系统、系统软件7、32个汉字的机内码需要()。
A、8字节B、64字节C、32字节D、16字节8、相联存储器是按()进⾏寻址的存储器。
A、地址指定⽅式B、堆栈指定⽅式C、内容指定⽅式D、地址指定⽅式与堆栈存储⽅式结合9、状态寄存器⽤来存放()。
《计算机组成原理与汇编语言》课程试题A卷一、填空题(每空格1 分共 28 分)1.8位二进制补码所能表示的十进制整数范围是()至(),前者的二进制补码表示为(),后者的二进制补码表示为()。
2.每条指令由两部分组成,即()部分和()部分。
3.微程序顺序控制常用的两种方式是()方式和()方式。
4.8086CPU从结构上可以分为()单元和()单元。
5.半导体动态RAM靠()原理存贮信息,而半导体静态RAM靠()原理存贮息。
6.已知字符A的ASCII码为(),则字符B的ASCII码为(),字符D的ASCII码为()。
7.8086CPU具有()根地址线,直接寻址能力可达()。
8.运算器的主要功能是进行()。
9.通常I/O控制方式可分为5种,即()方式、()方式、和()方式、()方式、()方式。
10.一个源程序中可以包含代码段、()段及()段。
其中代码段是源程序中必不可少的,其它两个段可有可无。
11.标号和变量所具有的三种属性分别为()、()和()属性。
二、判断题(每小题3分共24)12.()在数字计算机中所以采用二进制是因为二进制的运算最简单。
13.()计算机表示的数发生溢出的根本原因是计算机的字长有限。
14.()表示定点数时,若要求数值0在计算机中唯一地表示为全0,应采用补码。
15.()CRC校验码的生成和检验大多采用软件实现。
16.()外(辅)存比主存的存储容量大、存取速度快。
17.()动态RAM和静态RAM都是易失性半导体存储器。
18.()Cache的功能全部由硬件实现。
19.()LCD显示器没有背景光源也能工作。
三、单项选择题:(每小题 3分,共 30 分)20.主机、外设不能并行工作的方式()。
A.程序查询方式 B.中断方式 C.通道方式21.在单独(独立)编址下,下面的说法是()是对的。
A.一个具体地址只能对应输入输出设备B.一个具体地址只能对应内存单元C.一个具体地址既可对应输入输出设备,也可对应内存单元D.只对应内存单元或只对应I/O设备22.在关中断状态,不可响应的中断是()。
《计算机组成原理》试卷A1.(单选题)完整的计算机系统应包括______。
(本题3.0分)A. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统答案:D.2.(单选题)冯·诺依曼机工作方式的基本特点是______。
(本题3.0分)A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址答案:B.3.(单选题)在下列数中最小的数为______。
(本题3.0分)A. (101001)2B. (52)8C. (101001)BCDD. (233)16答案:C.4.(单选题)在机器中,______的零的表示形式是唯一的。
(本题3.0分)A. 原码B. 补码C. 反码D. 原码和反码答案:B.5.(单选题)一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
(本题3.0分)A. –127B. –32C. –125D. –3答案:B.6.(单选题)若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
(本题3.0分)A. 原B. 补C. 反D. 移7.(单选题)某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为____,最小负小数为_____。
(本题3.0分)A. +(231–1)B. –(1–2-32)C. +(1–2-31)≈+1D. –(1–2-31)≈–1答案:D.8.(单选题)在定点二进制运算器中,减法运算一般通过______来实现。
(本题3.0分)A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器答案:D.9.(单选题)下列说法中正确的是______。
(本题3.0分)A. 采用变形补码进行加减运算可以避免溢出B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出C. 只有带符号数的运算才有可能产生溢出D. 将两个正数相加有可能产生溢出答案:D.10.(单选题)下溢指的是______。
试卷A
一.选择题(每小题1分,共10分)
1.用于科学计算的计算机中,标志系统性能的主要参数是__________。
A 主时钟频率
B 主存容量
C MFLOPS
D MIPS
2.在规格化浮点数表示中,保持其它方面不变,将阶码部分的移码表示改为
补码表示,将会使数的表示范围__________。
A 增大B减少 C 不变 D 以上三种都不对
3.两补码数相加,采用1位符号位,当__________时,表示结果溢出。
A 符号位有进位
B 符号位进位和最高数位进位异或结果为0
C 符号位为1
D 符号位进位和最高数位进位异或结果为1
4.若动态RAM每毫秒必须刷新100次,每次刷新需100ns,一个存储周期
需要200ns,则刷新占存储器总操作时间的百分比是____________.
A 0.5%
B 1.5%
C 1%
D 2%
5.在计算机系统中,表征系统运行状态的部件是____________.
A 程序计数器
B 累加寄存器
C 中断寄存器
D 程序状态字
6.具有自同步能力的记录方式是___。
A NRZ
B NRZ1
C FM
D RZ
7.冯〃诺依曼(V on Neumann)机工作方式的基本特点是。
A 多指令流单数据流
B 按地址访问并顺序执行指令
C 堆栈操作
D 存储器按内容选择地址
8.磁盘是一种以方式存取数据的存储设备。
A 随机存取
B 顺序存取
C 直接存取
D 只读存取
9.掉电后所存信息不会丢失的是。
A SRAM
B DRAM
C VRAM
D EPROM
10.加法器采用先行进位的目的是。
A 提高加法器速度
B 简化加法器设计
C 优化加法器结构
D 增强加法器功能
二、填空题(每空1分,共20分)
1.在可变长度的指令系统的设计中,到底用何种扩展方法有一个重要的原则,就是的指令应分配短的操作码。
2.计算机中的数据可分为和两大类。
3. RISC指令系统的最大的特点是:固定,
种类少,种类少,
数量多。
的地方,转移4.一条相对转移指令长1个字,存储在存储器中字地址为(150)
16。
指令读取后PC的值为,指令的相对地址字目标字地址为(50)
16
段的值为。
5.主存和Cache的地址映像方法很多,常采用的是、
和。
6.补码定点小数所能表示的绝对值最大的负数的值是。
7.机器周期时间应大于或等于执行时间最长的时间。
8.实现机器指令的微程序一般是存放在中的。
9.信息码为1010时,偶校验码为(校验码在后)。
10.在控制打入脉冲的机器中,总是尽量将CP信号送到控制门的。
11.在存储管理上常用的替换算法是和。
12.将编写的源程序全部语句翻译成机器语言程序后再执行,称为。
三、简答题(每小题5分,共20分)
1、请列出主存和磁盘的速度指标并分别加以说明。
2、在Cache和主存构成的两级存储体系中,Cache的存取时间是100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时间的15%,则Cache的命中率至少为多少?
3、比较DRAM与SRAM的优缺点。
4、需要一个16M字×8位的存储器,现有存储芯片为1M字×8位。
问:
(1)计算需要多少个存储芯片。
(2)存储器芯片和主存储器的地址长度各需要多少位?
四、问答题(前3小题每题12分,第4小题14分,共50分)
1、已知X=-0.10010,Y=0.10101,用补码一位乘法计算[X]补×[Y]补,要写出详细的运算
过程。
2、某计算机指令长度固定为n位,具有双操作数、单操作数和无操作数三类指令,每个操作数的地址码长为m位。
问:
(1)若操作码长度固定,则三类指令最多可以有多少条?
(2)在双操作数指令条数取最大值的条件下,单操作数条数也取最大值时,这三类指令最多可以有多少条?
3、某机有8条微指令I1-I8,每条微指令所包含的微命令控制信号如表所示。
a-j分别对应10种不同性质的微命令信号。
假设一条微指令的控制字段为8位,请安排微指令的控制字段格式。
4、某程序对页面要求的序列为P3P4P2P6P4P3P7P4P3P6P3P4P3P6P3。
设主存
容量为2个页面,求使用FIFO和LRU替换算法时各自的命中率(假设开始时
主存为空)。
1.使用频度高
2.数值数据、非数值数据
3.指令长度,指令格式,寻址方式,通用寄存器
4.(151)16,(-100)16
5.直接映像、全相联映像、组相联映像
6.-1
7.微操作
8.ROM
9.10100
10.最后一级
11. FIFO、LRU
12. 编译
三、简答题(每小题5分,共20分)
1、存取时间:又称存储访问时间,是指从启动一次存储器操作到完成该操作,将数据读入缓冲寄存器为止所历经的时间。
(3分)
存储周期:连续两次读操作所需间隔的最小时间。
存储器带宽:单位时间里存储器所存取的信息量。
(2分)
2、98%。
设Cache的命中率为x,则100×x+1000×(1-x)≤100×(1+15%),解得,x≥0.98(5分)
3、DRAM有很多优点。
首先,由于它使用简单的单管单元作为存储单元,因此,每片存储容量较大,约是SRAM的4倍;由于DRAM的地址是分批进入的,所以它的引脚数比SRAM 要少很多,它的封装尺寸也可以比较小。
这些特点使得在同一块电路板上,使用DRAM的存储容量要比用SRAM大4倍以上。
其次,DRAM的价格比较便宜,大约只有SRAM的1/4。
第三,由于使用动态元件,DRAM所需功率大约只有SRAM的1/6。
(2分)
由于上述优点,DRAM作为计算机主存储器的主要元件得到了广泛的应用,DRAM的存取速度以及存储容量正在不断改进提高,目前,每片容量为64M位的DRAM已经上市,更大容量的RAM也已研制出来。
DRAM存在不少缺点。
首先,也是由于使用动态元件,它的速度比SRAM要低。
其次,DRAM 需要再生,这不仅浪费了宝贵的时间,还需要有配套的再生电路,它也要用去一部分功率。
SRAM一般用作容量不大的高速存储器。
(2分)
4、(1) 需要存储芯片的数量为[16M/1M][8/8]=16片(2分)
(2)存储芯片的地址长度为log21M=20位,主存储器的长度为log216M=24位(3分)
四、问答题(前3小题每题12分,第4小题14分,共50分)
1、1.1010000110(12分)
2、(1)若操作码长度固定,则要满足:操作码长度≤n-2m,即要求允许双操作数指令的存在。
最多可有指令条数为2n-2m。
(6分)
(2) 若操作码长度可变,则使用扩展操作码技术。
双操作数指令条数最多(2n-2m-1)的条件下,单操作数指令条数也取最大,即2m-1条,此时无操作数指令条数最多为2m,所以三类指令
条数最多为:2n-2m+2m +2m-2条。
(6分)
3、允许出现其他格式,但不能发生冲突的情况
g
d
c a。
(12分)
其中译码信号同时受1
控制
4、采用LRU算法的命中率为3/15=20%,(7分)采用FIFO算法的命中率为2/15=13.3%。
(7分)。