12小时数字钟电路设计.pptx
- 格式:pptx
- 大小:134.90 KB
- 文档页数:16
沈阳航空航天大学课程设计报告课程设计名称:计算机组成原理课程设计课程设计题目:12小时数字钟电路设计与实现院(系):计算机学院专业:计算机科学与技术班级:34010104学号:2013040101164姓名:指导教师:胡光元完成日期:2016 年 1月 13 日目录第1章总体设计方案 (1)1.1设计原理 (1)1.2设计思路 (1)1.3设计环境 (1)第2章详细设计方案 (1)2.1算法与程序的设计与实现 (2)2.2流程图的设计与实现 (3)第3章程序调试与结果测试 (6)3.1程序调试 (6)列举出调试过程中存在的问题 (7)3.2程序测试及结果分析 (6)参考文献 (8)附录(源代码) (9)第1章总体设计方案1.1设计原理通过Verilog语言,编写12小时数字钟电路设计与实现的Verilog程序,一般的做法是底层文件用verilog写代码表示,顶层用写的代码生成的原理图文件链接组成,最后在加上输入输出端口。
采用自上而下的方法,顶层设计采用原理图设计输入的方式。
1.2设计思路1.实时数字钟显示功能,即时、分、秒的正常显示模式,并且在此基础上增加上,下午显示。
2.手动校准。
按动方式键,将电路置于校时状态,则计时电路可用手动方式校准,每按一下校时键,时计数器加1;按动方式键,将电路置于校分状态,以同样方式手动校分。
1.3设计环境(1)硬件环境•伟福COP2000型计算机组成原理实验仪COP2000计算机组成原理实验系统由………•COP2000集成调试软件COP2000集成开发环境是为………….(2)EDA环境•Xilinx foundation f3.1设计软件Xilinx foundation f3.1是Xilinx公司的可编程期间………….第2章详细设计方案2.1 算法与程序的设计与实现(1)秒钟计时器由于秒计数器为60进制计数器,所以以秒计数器作为示例说明其编程思想。
其中秒计数器模块在程序中为always @(posedge clk)的程序段,由上面分析得秒计数器由一个十进制计数器与一个六进制计数器组成,程序中有second0表示秒计数器低位即10进制计数器,second1表示秒计数器的高位为一个六进制计数器。
二〇一七年六月原始资料设计题目:12时制数字显示电子钟设计任务书:设计一个数字显示电子时钟,同时设计一与电路相配合的稳压电源电路。
要求:1、时钟的“时”要求用两位显示(1~12);2、时钟的“分”、“秒”要求各用两位显示;3、整个系统要有校时部分(可以手动,也可以自动),校时时不能产生进位;4、能显示上午、下午标志。
5、5V电源模块的设计。
提示:1、由石英晶体多谐振荡器和分频器产生1HZ标准秒脉冲。
2、“分”、“秒”是60进制,可用两片74160构成;3、“时”是12进制计数器,高位可用T触发器构成,低位可用74160构成。
如果高位为1,低位为2,则再有进位时将置为01;4、标志灯,如果是上午则上面的灯亮;如果是下午则下面的灯亮。
可用一个T 触发器构成。
注意:对于课题相同的同学可以互相讨论,但图纸、课程设计报告内容不允许雷同,否则以0分计论文撰写注意事项:1.论文必须采用黑色钢笔或中性笔书写,不能用蓝色钢笔或圆珠笔书写,论文中的电路图也必须用黑色钢笔或中性笔画出(可用铅笔画出然后用黑色钢笔或中性笔描出)。
2.论文应包括以下基本内容:封面;任务书(签名);题目、摘要(在同一页);目录;(每项都从新一页开始)。
引言;正文(分章节写,每章都从新一页开始,第1章(一级标题),1.1(二级标题))方案比较、论证和选择,方案的总系统框图,各部分单元电路电路图,详述工作原理;单元电路设计计算,元器件的选择,结论,致谢和参考文献;3.论文格式必须规范。
4.论文上交时必须装订成册。
附录部分:设计图纸(A3图纸)。
摘要数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械转动装置等优点,因而得到了广泛的应用,例如人们日常生活中的电子手表,以及车站、码头、机场等公共场所的大型数显电子钟等。
数字钟是一个对标准频率(1HZ)进行计数的计数电路。
由于计数的起始时间可能不与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。