数电复习题精简版(2016年整理)
- 格式:doc
- 大小:86.50 KB
- 文档页数:7
数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。
(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。
(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。
(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。
(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。
(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。
(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。
数字电路期末复习题及答案一、填空题1数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 _ 和_0 ___ 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A BCD +A+B+C+ __________ 。
6、逻辑函数F=A B A B A B AB = ________ 0 _______ 。
7、OC门称为集电极开路门,多个OC门输出端并联到一起可实现丄与功能。
8、TTL与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2 个稳态,存储8位二进制信息要__8 ________________________个触发器。
1 0、一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S = 0且R= 0的信号。
11、一个基本RS触发器在正常工作时,不允许输入R=S= 1的信号,因此它的约束条件是RS=0 。
1 2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
、选择题1 一位十六进制数可以用 C 位一进制数来表示。
A 1B . 2 C.4D162、十进制数25用8421BCD码表示为 B 。
A 10 101B . 0010 0101 C.100101 D .101013、以下表达式中符合逻辑运算法则的是D。
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。
数电复习题(含答案)数电复习题选择题:1.下列四个数中,与⼗进制数(163)10不相等的是( D ) A 、(A3)16 B 、()2 C 、(0001)8421BCD D 、(203)8 2.N 个变量可以构成多少个最⼩项( C ) A 、N B 、2N C 、2N D 、2N -1 3.下列功能不是⼆极管的常⽤功能的是( C )A 、检波 B 、开关 C 、放⼤ D 、整流4..将⼗进制数10)18(转换成⼋进制数是( B ) A 、20 B 、22 C 、21 D 、235.译码器的输⼊地址线为4根,那么输出线为多少根( C ) A 、8 B 、12 C 、16 D 、206.能把正弦信号转换成矩形脉冲信号的电路是(D ) A 、多谐振荡器 B 、D/A 转换器 C 、JK 触发器 D 、施密特触发器7.三变量函数()BC A C B A F +=,,的最⼩项表⽰中不含下列哪项( A ) A 、m2 B 、 m5 C 、m3 D 、 m78.⽤PROM 来实现组合逻辑电路,他的可编程阵列是( B ) A 、与阵列 B 、或阵列C 、与阵列和或阵列都可以D 、以上说法都不对 9.A/D 转换器中,转换速度最⾼的为( A )转换A、并联⽐较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是( A )A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11. 当三态门输出⾼阻状态时,输出电阻为( A )A、⽆穷⼤B、约100欧姆C、⽆穷⼩D、约10欧姆12为使采样输出信号不失真地代表输⼊模拟信号,采样频率f s和输⼊模拟信号的最⾼频率f axIm的关系是(C)A、f s≥f axIm B、f s≤f axImIm13. 下列说法不正确的是( C)A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(⾼阻态、⾼电平、低电平)C.OC门输出端直接连接可以实现正逻辑的线或运算D.利⽤三态门电路可实现双向传输14. 以下错误的是( B )A.数字⽐较器可以⽐较数字⼤⼩B.实现两个⼀位⼆进制数相加的电路叫全加器C.实现两个⼀位⼆进制数和来⾃低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15. 下列描述不正确的是(A )A.触发器具有两种状态,当Q=1时触发器处于1态B.时序电路必然存在状态循环C.异步时序电路的响应速度要⽐同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种⽅式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为( B )。
《数字电子技术》复习题一、填空题1.(127)10= ( )2=( )8=( )16= ( )8421BCD2. n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为3. 计算机键盘上101个键用二进制代码进行编码,至少应为___位二进制代码。
4. 1个变量可构成 个最小项,每种变量的取值可使 个最小项的值为1。
5. 当A=1,B=1,C=0时,A ⊕B ⊕C= ,A+B ⊕C= 。
6. 函数 的反函数 = 。
7. OC 门的典型应用 , 和 。
8. 除去有高、低电平两种输出状态外,三态门的第三态输出是____状态。
9. 优先编码器74LS148输入为```,输出为、、。
当使能输入,,时,输出应为________________________。
10. n 位二进制代码的线译码器,必然有_____个输出端,且译码器工作时,只有_____个呈现有效电平。
11. 一个十六选一的数据选择器,其选择控制信号端有________个。
12. J-K 触发器在直接复位时应使D R =________ ,D S =________。
13. JK 触发器的特性方程为 。
14. 可控R-S 触发器、J-K 触发器在直接复位时应使D R =_____ ,D S =______。
15. 将D 触发器的D 端连在 端上,假设Q (t )=0,则经过100个脉冲作用后,它的次态Q(t+100)为_________________________。
16. 构造一个模6计数器需要 个状态, 个触发器。
17. 用四个触发器组成的计数器最多应有 个有效状态,若要构成十二进制计数器,最少用. 个触发器,它有 个无效状态。
18. 由于R-S 触发器有_________个稳态,因此它可记录_________________位二进制码。
若存储一字节二进制信息,需要_____________个触发器。
19. 若要制成一个60分频器,至少需要 片74LS161。
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
(完整版)数字电⼦技术-复习选择填空题汇总(精简)⼀、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因⽽(C)多个输⼊端同时为1。
A、有B、⽆C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所⽰,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、⼗进制数6在8421BCD码中表⽰为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所⽰电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. ⼀个稳态C. 没有稳态D. 不能确定11、已知输⼊A、B和输出Y的波形如下图所⽰,则对应的逻辑门电路是-------( D )A. 与门B. 与⾮门C. 或⾮门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产⽣了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放⼤14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
数字电子技术复习题及答案一、填空题1、(238)10=( )2 =( EE )16。
2=( )16=( )10。
2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。
3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。
4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。
5、组成逻辑函数的基本单元是( 最小项 )。
6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。
7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。
复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。
8、9、10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。
11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。
在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。
12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。
(填写“能”或“不能”)13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。
14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。
15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。
16、T TL 与非门的多余输入端不能接( 低 )电平。
17、18、真值表是将输入逻辑变量的(所有可能取值)与相应的(输出变量函数值)排列在一起而组成的表格。
19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。
20、用文字、符号或者数码表示特定对象的过程叫做(编码)。
数字电子技术基本题目复习参考第一章一、选择题3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B. 0010 0101C.100101D.10101二、判断题(正确打√,错误的打×)2. 8421码1001比0001大。
(×)3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
(√)三、填空题1、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
(时间、幅值、1、0 )2、分析数字电路的主要工具是,数字电路又称作。
(逻辑代数、逻辑电路)3、常用的BCD码有、、、等。
(8421BCD码、2421BCD码、5421BCD码、余三码、格雷码、奇偶校验码)4、( 0111 1000)8421BCD =()2=( )8=( )10=( )16(1001110 116 78 4E)第二章(选择、判断共20题)一、选择题1.以下表达式中符合逻辑运算法则的是。
A.C·C=C2B.1+1=10C.0<1D.A+1=12. 逻辑变量的取值1和0可以表示:。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无4. 逻辑函数的表示方法中具有唯一性的是。
A .真值表 B.表达式 C.逻辑图 D.卡诺图8.A+BC= 。
A .A+B B.A+C C.(A+B)(A+C) D.B+C参考:1.D 2. ABCD 4. AD 8. C二、判断题(正确打√,错误的打×)1.逻辑变量的取值,1比0大。
(×)。
2.异或函数与同或函数在逻辑上互为反函数。
(√)。
3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。
(√)。
5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
(√)6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
(×)7.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。
(√)三、填空题1. 逻辑代数又称为代数。
最基本的逻辑关系有、、三种。
常用的几种导出的逻辑运算为、、、、。
2. 逻辑函数的常用表示方法有、、。
4. 逻辑代数的三个重要规则是、、。
参考:1.布尔与或非与非或非与或非同或异或3.交换律分配律结合律反演定律4.代入规则对偶规则反演规则第三章(选择、判断共20题)一、选择题6.对于T T L与非门闲置输入端的处理,可以。
A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联二、判断题(正确打√,错误的打×)1.TTL与非门的多余输入端可以接固定高电平。
()2.当TTL与非门的输入端悬空时相当于输入为逻辑1。
()6.三态门的三种状态分别为:高电平、低电平、不高不低的电压。
()7.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。
()1.√2.√6.×7.√三、填空题1.集电极开路门的英文缩写为门,工作时必须外加和。
2.O C门称为门,多个O C门输出端并联到一起可实现功能。
参考答案:1.OC 电源负载2.集电极开路门线与第四章(选择、判断共25题)一、选择题1.N个触发器可以构成能寄存位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N4.存储8位二进制信息要D个触发器。
A.2B.3C.4D.85.对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A.0B.1C.QD.Q7.对于D触发器,欲使Q n+1=Q n,应使输入D=。
A.0B.1C.QD.Q8.对于J K触发器,若J=K,则可完成触发器的逻辑功能。
A.R SB.DC.TD.Tˊ9.欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端A.J=K=0B.J=Q,K=QC.J=Q,K=QD.J=Q,K=0E.J=0,K=Q10.欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端。
A.J=K=1B.J=Q,K=QC.J=Q,K=QD.J=Q,K=1E.J=1,K=Q12.欲使J K触发器按Q n+1=1工作,可使J K触发器的输入端。
A.J=K=1B.J=1,K=0C.J=K=QD.J=K=0E.J=Q,K=013.欲使D触发器按Q n+1=Q n工作,应使输入D=。
A.0B.1C.QD.Q14.下列触发器中,克服了空翻现象的有。
A.边沿D触发器B.主从R S触发器C.同步R S触发器D.主从J K 触发器15.下列触发器中,没有约束条件的是。
A.基本R S触发器B.主从R S触发器C.同步R S触发器D.边沿D触发器二、判断题(正确打√,错误的打×)1、D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。
()2、R S触发器的约束条件R S=0表示不允许出现R=S=1的输入。
()3、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()4、主从J K触发器、边沿J K触发器和同步J K触发器的逻辑功能完全相同。
()5、若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。
()6、对边沿J K触发器,在C P为高电平期间,当J=K=1时,状态会翻转一次。
()1.×2.√3.√4.√5.×6.×三、填空题1.触发器有个稳态,存储8位二进制信息要个触发器。
2.一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=且R=的信号。
3.触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。
4.一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是。
1.2 82.0 03.Q=1、Q=0Q=0、Q=1Q4.R S=0第五章一、选择题1.脉冲整形电路有。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.555定时器5.555定时器可以组成。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器二、判断题(正确打√,错误的打×)1.施密特触发器可用于将三角波变换成正弦波。
()2、施密特触发器有两个稳态。
()3、单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
()4、单稳态触发器的暂稳态维持时间用t W表示,与电路中R C成正比。
()5、施密特触发器的正向阈值电压一定大于负向阈值电压。
()1.×2.√5.× 6.√ 8.√三、填空题1.555定时器的最后数码为555的是产品,为7555的是产品。
2.施密特触发器具有现象,又称特性;单稳触发器最重要的参数为。
3.常见的脉冲产生电路有,常见的脉冲整形电路有、。
4.为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态。
TTL CMOS回差电压滞后脉宽多谐振荡器单稳态触发器施密特触发器石英晶体暂稳态第六章一、选择题2.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.507.一个8选一数据选择器的数据输入端有个。
A.1B.2C.3D.4E.88.在下列逻辑电路中,不是组合逻辑电路的有。
A.译码器B.编码器C.全加器D.寄存器13.以下电路中,加以适当辅助门电路,适于实现单输出组合逻辑电路。
A.二进制译码器B.数据选择器C.数值比较器D.七段显示译码器二、判断题(正确打√,错误的打×)优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
()编码与译码是互逆的过程。
()二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
()液晶显示器的优点是功耗极小、工作电压低。
()半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。
()共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
()1.×2.√ 3.√ 4.√ 6.√ 7.√三、填空题1.半导体数码显示器的内部接法有两种形式:共接法和共接法。
2.对于共阳接法的发光二极管数码显示器,应采用电平驱动的七段显示译码器。
参考:1.阴阳2.低电平第七章(选择、判断共30题)一、选择题2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。
A.4B.5C.9D.203.下列逻辑电路中为时序逻辑电路的是。
A.变量译码器B.加法器C.数码寄存器D.数据选择器5.N个触发器可以构成能寄存位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N7.同步时序电路和异步时序电路比较,其差异在于后者。
A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8.一位8421B C D码计数器至少需要个触发器。
A.3B.4C.5D.1011.用二进制异步计数器从0做加法,计到十进制数178,则最少需要几个触发器。
A.2B.6C.7D.8E.10二、判断题(正确打√,错误的打×)1.同步时序电路由组合电路和存储器两部分组成。
()2.组合电路不含有记忆功能的器件。
()3.时序电路不含有记忆功能的器件。
()4.同步时序电路具有统一的时钟CP控制。
()5.异步时序电路的各级触发器类型不同。
()9.计数器的模是指对输入的计数脉冲的个数。
()12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
()13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。
()1.√2.√3.√4.√5.×6.×7.√8.×9.× 10.×11.√ 12.× 13.× 14.√三、填空题1.寄存器按照功能不同可分为两类:寄存器和寄存器。
2.数字电路按照是否有记忆功能通常可分为两类:、。
4.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。
参考答案:1.移位数码2.组合逻辑电路时序逻辑电路3.44.同步异步。