组成原理试卷五
- 格式:doc
- 大小:346.00 KB
- 文档页数:12
第五章指令系统测试1、以下四种类型指令中,执行时间最长的是()(单选)A、RR型指令B、RS型指令C、SS型指令D、程序控制类指令2、程序控制类指令的功能是()(单选)A、进行算术运算和逻辑运算B、进行主存与CPU之间的数据传送C、进行CPU和I/O设备之间的数据传送D、改变程序执行的顺序3、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用的寻址方式是( )(单选)A、立即数寻址B、寄存器寻址C、隐含寻址D、直接寻址4、下列属于指令系统中采用不同寻址方式的目的主要是()(单选)A、为了实现软件的兼容和移植B、缩短指令长度,扩大寻址空间,提高编程灵活性C、为程序设计者提供更多、更灵活、更强大的指令D、丰富指令功能并降低指令译码难度5、寄存器间接寻址方式中,操作数存放在()中(单选)A、通用寄存器B、主存C、数据缓冲寄存器MDRD、指令寄存器6、指令采用跳跃寻址方式的主要作用是() (单选)A、访问更大主存空间B、实现程序的有条件、无条件转移C、实现程序浮动D、实现程序调用7、下列寻址方式中,有利于缩短指令地址码长度的是()(单选)A、寄存器寻址B、隐含寻址C、直接寻址D、间接寻址8、假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H.则该操作数的有效地址为( ) (单选)A、1200HB、12FCHC、3888HD、88F9H9、假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H.则该操作数为( ) (单选)A、1200HB、12FCHC、3888HD、88F9H10、某计算机按字节编址,采用大端方式存储信息。
标记题目信息文本一、选择题题目1正确获得20.00分中的20.00分标记题目题干控制器的功能是()选择一项:a. 执行语言翻译b. 向计算机各部件提供控制信号恭喜您回答正确!c. 支持汇编程序d. 完成数据运算反馈Your answer is correct.正确答案是:向计算机各部件提供控制信号题目2正确获得20.00分中的20.00分标记题目题干硬连线控制器是由以下部件组成()选择一项:a. 程计数器PC、指令寄存器IR、控制信号产生部件,步骤标记b. 程序计数器PC、指令寄存器IR、控制信号产生部件,节拍发生器恭喜您回答正确!c. 指令寄存器IR、控制信号产生部件,节拍发生器d. 程序计数器PC、指令寄存器IR、控制信号产生部件反馈Your answer is correct.正确答案是:程序计数器PC、指令寄存器IR、控制信号产生部件,节拍发生器题目3正确获得20.00分中的20.00分标记题目题干微程序控制器中,机器指令与微指令的关系是()选择一项:a. 每一条机器指令由一条微指令来执行b. 一段机器指令组成的程序可由一条微指令来执行c. 一条微指令由若干条机器指令组成d. 每一条机器指令由一段用微指令编成的微程序来解释执行恭喜您回答正确!反馈Your answer is correct.正确答案是:每一条机器指令由一段用微指令编成的微程序来解释执行题目4正确获得20.00分中的20.00分标记题目题干微指令执行的顺序控制问题,实际上是如何确定下一条微指令的地址问题。
通常采用的一种方法是断定方式,其基本思想是()。
选择一项:a. 用程序计数器PC来产生后继微指令地址b. 用微程序计数器uPC来产生后继微指令地址c. 通过微指令顺序控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址恭喜您回答正确!d. 通过指令中指定一个专门字段来控制产生后继微指令地址反馈Your answer is correct.正确答案是:通过微指令顺序控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址题目5正确获得20.00分中的20.00分标记题目题干利用时间重叠途径实现并行处理的是()选择一项:a. 并行处理机b. 流水线处理机恭喜您回答正确!c. 相联处理机d. 多处理机反馈Your answer is correct.正确答案是:流水线处理机。
计算机组成原理姓名:[填空题]*1.指令系统中采用不同寻址方式的目的主要是()。
[单选题]A.实现存储程序和程序控制B.缩短指令长度,扩大寻址空间,提高编程灵活性(正确答案)C.可以直接访问外存D.提供扩展操作码的可能并降低指令译码难度2、立即寻址是指()o [单选题I*A.指令中直接给出操作数地址B.指令中直接给出操作数(正确答案)C.指令中间接给出操作数D.指令中间接给出操作数地址3、直接寻址是指()o [单选题]*A.指令中直接给出操作数地址(正确答案)B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址4、间接寻址是指()o [单选题]*A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址 15、变址寻址方式中,操作数的有效地址等于()o [单选题]*A.基址寄存器内容加上形式地址(位移量)B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址(正确答案)D.程序计数器内容加上形式地址6、基址寻址方式中,操作数的有效地址等于()o [单选题]*A.基址寄存器内容加上形式地址(偏移量)(正确答案)B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址D.程序计数器内容加上形式地址7、定点数补码加法具有两个特点:一是符号位();二是相加后最高位上的进位要舍去。
[单选题]*A.与数值位分别进行运算B.与数值位一起参与运算1正确答案)C.要舍去D.表示溢出8、长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为()o [单选题]*A.两者可表示的数的范围和精度相同B.前者可表示的数的范围大但精度低(正确答案)C.后者可表示的数的范围大且精度高D.前者可表示的数的范围大且精度高9、在定点二进制运算器中,减法运算一般通过()来实现。
[单选题]*A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器(正确答案)10、在机器数()中,零的表示形式是唯一的。
组成原理试题名词解释题:1.主机:由CPU、存储器与I/O接口合在一起构成的处理系统称为主机。
2.CPU:中央处理器,是计算机的核心部件,由运算器和控制器构成。
3.运算器:计算机中完成运算功能的部件,由ALU和寄存器构成。
4.ALU:算术逻辑运算单元,负责执行各种算术运算和逻辑运算。
14.存储器:计算机中存储程序和数据的部件,分为内存和外存。
15.总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线.地址总线和控制总线。
23.主存:一般采用半导体存储器件实现,速度较高.成本高且当电源断开时存储器的内容会丢失。
24.辅存:一般通过输入输出部件连接到主存储器的外围设备,成本低,存储时间长。
1.RAM:随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。
2.ROM:只读存储器,一种只能读取数据不能写入数据的存储器。
3.SRAM:静态随机访问存储器,采用双稳态电路存储信息。
4.DRAM:动态随机访问存储器,利用电容电荷存储信息。
6.PROM:可编程的ROM,可以被用户编程一次。
7.EPROM:可擦写可编程的ROM,可以被用户编程多次。
靠紫外线激发浮置栅上的电荷以达到擦除的目的。
8.EEPROM:电可擦写可编程的ROM,能够用电子的方法擦除其中的内容。
9.SDRAM:同步型动态随机访问存储器,在系统时钟控制下进行数据的读写。
10.快闪存储器:一种非挥发性存储器,与EEPROM类似,能够用电子的方法擦除其中的内容。
21.RISC:精简指令系统计算机,即指令系统中的指令数量少,且指令功能相对简单。
22.CISC:复杂指令系统计算机,即指令系统中的指令数量多,且指令功能相对较强。
23.堆栈:数据的写入写出不需要地址,按先进后出的顺序读取数据的存储区。
1.指令周期:从一条指令的启动到下一条指令的启动的间隔时间。
2.机器周期:指令执行中每一步操作所需的时间。
8.微操作:在微程序控制器中,执行部件接受微指令后所进行的操作。
《计算机组成原理》复习试卷一、填空题1、冯·诺依曼模型中,存储器是由定长存储单元组成的、按访问的、空间;其存储程序原理是以等同地位存放在同一存储器中;其程序流控制思想为下条指令地址由产生、程序执行过程为循环的指令执行过程。
2、现代计算机结构中常以为中心、通过实现各功能部件互连;CPU中PC寄存器主要用来存放、IR寄存器主要用来存放。
3、机器中8位定点表示的无符号整数可表示的数值范围是至,8位定点补码形式表示的有符号纯整数可表示的数值范围是至 .4、数据编码1010010的偶检验码是;若采用海明校验码,则需位检验位。
5、定点加减法运算方法中,[X-Y]补=[X]补+ ;定点乘法运算方法中,设[X]补、[Y]补均为n位的数据表示,则[X×Y]原为位的数据表示。
6、存储器的容量—速度、速度—价格存在矛盾,根据可采用层次结构存储系统满足用户需求,现代计算机的“Cache-主存-辅存”层次结构中,Cache主要解决问题、而辅存则主要解决问题。
7、某SRAM芯片容量为4Kbit、数据引脚为4根(双向),则地址引脚为根;若用该芯片构成8K×8bit 容量的存储器,则需该芯片个,构成的存储器地址引脚为根.8、若CPU的数据引脚为8根、地址引脚为16根(A15~A0),主存按字节进行编址,则主存最大容量为 B;若系统仅配置16KB主存(由1个SRAM芯片构成),则主存的片选信号CS#与地址有关的逻辑表达式为。
9、某Cache容量为256KB、块大小为16B、采用4路组相联映像,则Cache共有个组,按字节编址的24位的主存地址020345H可映射到Cache的第组(组号从零开始编号),地址变换时块标记中参与比较的信息至少有位(注意硬件表特征)。
10、页式虚拟存储器的存储管理中,与主存信息交换单位为页(其大小比Cache块)、均采用地址映像方法,常在中设置快表(TLB)以提高地址变换速度。
计算机组成原理试题及答案一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。
)1.若十进制数据为137.5则其八进制数为(B )。
A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=(A )。
A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若采用双符号位,则发生正溢的特征是:双符号位为( B)。
A、00B、01C、10D、114.原码乘法是(A )。
A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。
A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址6.下列数中,最小的数是( A )。
A.(101001)2 B.(52)8 C.(2B)16 D.457.下列数中,最大的数是( D )。
A.(101001)2 B.(52)8 C.(2B)16 D.458.下列数中,最小的数是( D )。
A.(111111)2 B.(72)8 C.(2F)16 D.50 9.已知:X=-0.0011,Y= -0.0101。
(X+Y)补= ( A )。
A.1.1100 B.1.1010 C.1.0101 D.1.100010.一个512KB的存储器,地址线和数据线的总和是(C )。
A.17 B.19 C.27 D.3611.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。
A.64K B.32KB C.32K D.16KB12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。
A. 21B. 17C. 19D.2012.计算机内存储器可以采用( A )。
计算机组成原理试题及答案导语:计算机组成原理主要是学习计算机的基本组成原理和内部工作机制,下面是小编收集整理的计算机组成原理试题及答案,欢迎参考!一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的。
A.原码和反码不能表示-1,补码可以表示-1;B.三种机器数均可表示 ;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指______。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
2019—2020学年第二学期《计算机组成原理》试卷(参考【答案及评分标准】)专业班级姓名学号开课系室物联网工程系考试日期2020.05.10一、选择题(每题1分,共25分)1. CPU 的组成中不包含()。
A.存储器B.寄存器C.控制器D.运算器 【答案】A【解析】CPU 的组成包括运算器、控制器和寄存器,不包含存储器。
2. 用海明码对长度为8的数据进行检错/纠错时,若能纠正1位错误,则校验位数至少为()位。
A.2B.3C.4D.5 【答案】C【解析】假设校验位是k 位,数据位是n 位,则n 与k 应满足关系21n n k ≥++,当8n =时,若3k =显然不成立,若4k =,42841≥++成立,所以校验位k 至少应该是4位。
3. 8421BCD 码0111 1100 0001可转换成十进制的()。
A.701B.839C.7C1D.有错误发生 【答案】D【解析】BCD 码只能表示一次只能表示十进制的0—9,题目中1100已经超出了这个范围,因此会有错误发生。
4. 计算机中表示地址时用()。
A.无符号数B.原码C.反码D.移码 【答案】A【解析】计算机中的地址用无符号数表示。
5. 字长12位,用定点补码规格化小数表示,所表示的正数范围是()。
A.12122~(12)−−−B.11112~(12)−−−C.111/2~(12)−−D.1111(1/22)~(12)−−+−【答案】C【解析】字长12位,定点补码规格化小数表示时,所能表示的最小正数是0.10000000000,即1/2,所能表示的最大正数是0.11111111111,即11(12)−−。
6. 浮点数表示范围和精度取决于()A.阶码位数和尾数的位数B.尾数的位数和阶码的位数C.阶码编码方式和尾数的编码方式D.尾数的编码方式和阶码的编码方式 【答案】A【解析】阶码位数确定浮点数范围,尾数位数决定浮点数精度 7. 十进制数5的单精度浮点数IEEE754代码为()。
计算机专业基础综合(计算机组成原理)模拟试卷5(总分:84.00,做题时间:90分钟)一、单项选择题(总题数:33,分数:66.00)1.单项选择题1-40小题。
下列每题给出的四个选项中,只有一个选项是最符合题目要求的。
__________________________________________________________________________________________2.在计算机系统层次结构中,处于硬件和软件交界面的是( )。
A.汇编语言B.指令系统√C.操作系统D.编译系统指令系统是计算机层次结构中软件与硬件的交界面。
3.指令系统采用不同寻址方式的目的是( )。
A.增加内存容量B.缩短指令长度、扩大寻址空间√C.提高访问内存的速度D.简化指令译码电路为了扩大寻址空间,计算机指令系统采用了很多不同方式的寻址方式。
4.下列指令中,对软件设计者完全透明的指令是( )。
A.机器指令B.汇编指令C.特权指令D.微指令√微指令仅有硬件设计者才能看到。
5.已知地址为3600H的内存单元中的内容为OOFCH,地址为OOFCH的内存单元的内容为3200H,而地址为3200H单元的内容为FCOOH,某指令操作数寻址方式为变址寻址,执行该指令时变址寄存器的内容为0400H,指令中给出的形式地址为3200H,则该指令操作数为( )。
A.OOFC H √B.3200 HC.3600 HD.FC00 H6.根据计算机指令的格式,可知指令执行过程中的操作数可能存放在( )。
I.寄存器Ⅱ.指令本身Ⅲ.主存中Ⅳ.控制存储器A.只有I、ⅢB.只有Ⅱ、ⅢC.只有Ⅲ、ⅣD.只有I、Ⅱ、Ⅲ√指令执行过程中的操作数可能来自寄存器、指令本身地址码、主存,不会来自控制存储器。
7.下列关于机器指令的叙述中不正确的是( )。
A.机器指令系统是计算机所具有的全部指令的集合B.机器指令通常包括操作码、地址码两部分,按地址个数分为零地址指令、一地址指令、二地址指令、三地址指令C.机器指令的长度取决于操作码长度、操作数地址长度、操作数个数D.系列计算机是指指令系统完全相同、基本体系结构相同的一系列计算机√8.数据寻址计算的是指令操作数的地址。
一、选择题(共20 分,每题1 分)1.用户与计算机通信的界面是___B___。
A.CPU;B.外围设备;C.应用程序;D.系统程序。
2.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自__C____。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.程序计数器自动加+1。
3.水平型微指令的特点是__A____。
A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长。
4.有些计算机将一部分软件永恒地存于只读存储器中,称之为___C___。
A.硬件;B.软件;C.固件;D.辅助存储器。
5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA 方式;D.通道。
6.计算机中有关ALU 的描述,__D____是正确的。
A.只做算术运算,不做逻辑运算;B.只做加法;C.能存放运算结果;D.以上答案都不对。
7.所谓三总线结构的计算机是指___B___。
A.地址线、数据线和控制线三组传输线。
B.I/O 总线、主存总统和DMA 总线三组传输线;C.I/O 总线、主存总线和系统总线三组传输线;D.以上都不对。
8.集中式总线控制中,__A____方式对电路故障最敏感。
A.链式查询;B.计数器定时查询;C.独立请求;D.总线式。
9.某一RAM 芯片,其容量为512 ×8 位,除电源和接地端外,该芯片引出线的最少数目是__C____。
A.21;B.17;C.19;D.20。
10.活动头磁盘存储中,信息写入或读出磁盘是___B___进行的。
A.并行方式;B.串行方式;C.串并方式;D.并串方式。
11.以下叙述___C___是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU 的响应;B.外部设备一旦发出中断请求,CPU 应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断。
本科生期末试卷(一)一、选择题(每小题1分,共15分)1 从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于(冯.诺依曼)计算机。
2 某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(-(231-1) )。
3 以下有关运算器的描述,(算术运算与逻辑运算)是正确的。
4 EEPROM是指(电擦除可编程只读存储器)。
5 常用的虚拟存储系统由(主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。
6 RISC访内指令中,操作数的物理位置一般安排在(两个通用寄存器)。
7 当前的CPU由(控制器、运算器、cache)组成。
8 流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(具备同等水平)。
9 在集中式总线仲裁中,(独立请求)方式响应时间最快。
10 CPU中跟踪指令后继地址的寄存器是(程序计数器)。
11 从信息流的传输速度来看,(单总线)系统工作效率最低。
12 单级中断系统中,CPU一旦响应中断,立即关闭(中断屏蔽)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
13 安腾处理机的典型指令格式为(41位)位。
14 下面操作中应该由特权指令完成的是(从用户模式切换到管理员模式)。
15 下列各项中,不属于安腾体系结构基本特征的是(超线程)。
二、填空题(每小题2分,共20分)1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(IRA )码。
2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。
其中阶码E的值等于指数的真值( e )加上一个固定的偏移值(127 )。
3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。
4 虚拟存储器分为页式、(段)式、(段页)式三种。
计算机组成原理作业题5第五次作业单选题:1、以下有关指令系统的说法中,错误的是(D)A、指令系统是计算机硬件设计的重要依据B、指令系统是表征一台计算机功能的重要因素C、指令系统是计算机软件、硬件的界面D、指令系统和机器语言无关2、以下有关指令系统的说法中错误的是(C)A、指令系统是一台机器硬件能执行的指令全体B、任何程序运行前都要先转化为机器语言程序C、指令系统只和软件设计有关,而与机器硬件设计无关D、指令系统在某种意义上,反映一台计算机硬件的功能3、有关一地址运算类指令的叙述中,正确的是(B)A、仅有一个操作数,其地址由指令的地址码提供B、可能有一个操作数,也可能有两个操作数C、一定有两个操作数,另一个是隐含的D、指令的地址码字段存放的一定是操作码4、单地址指令中为了完成两个数的算术运算,除地址码指明一个操作数外,另一个数采用(B)方式A、立即寻址B、隐含寻址C、间接寻址D、基址寻址5、程序控制类指令的功能是(B)A、进行主存和CPU之间的数据传送B、改变程序执行的顺序C、进行CPU和外设之间的数据传送D、控制进、出栈操作6、一个计算机系统采用32位单字长指令,地址码为12位,如果定义了250条二地址指令,那么还可以有(D)条单地址指令A、4KB、8KC、16KD、24K7、采用可变操作码的重要原则是(B)A、操作码长度可变B、使用频率高的指令采用短操作码C、使用频率低的指令采用短操作码D、满足整数边界原则8、某指令系统指令长为8位,每一个地址码3位,用扩展操作码技术。
若指令系统具有2条二地址指令,10条零地址指令,则最多有(B)条一地址指令A、20B、14C、10D、69、以下说法中正确的是(D)A、寻址方式是指令如何给出操作数或操作数地址B、所有指令的寻址方式都相同C、所有指令都有操作码和地址码D、指令的功能与寻址方式无关10、假定指令中地址码所给出的是操作数的有效地址,则该指令采用(B)寻址方式A、立即B、直接C、基址D、相对11、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。
计算机组成原理试卷一、选择题(共20分,每题1分)1.CPU响应中断的时间是_ C _____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
2.下列说法中___c___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是___c___。
A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由____A__两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含___D___。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是__A____。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是_C_____。
A.指令寄存器;B.数据计数器;C.程序计数器;pc D.累加器。
10.下列描述中____B__是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是__B____。
计算机组成原理考试试卷一、选择题(每题2分,共20分)1. 在计算机系统中,CPU指的是什么?A. 中央处理器B. 存储器C. 输入设备D. 输出设备2. 计算机的存储器分为哪两大类?A. 内部存储器和外部存储器B. 只读存储器和随机存取存储器C. 静态存储器和动态存储器D. 硬盘存储器和固态存储器3. 以下哪个是计算机的输入设备?A. 打印机B. 鼠标C. 显示器D. 键盘4. 计算机的指令执行过程通常包括哪几个步骤?A. 取指令、分析指令、执行指令B. 存储指令、分析指令、执行指令C. 取指令、存储指令、执行指令D. 分析指令、存储指令、执行指令5. 以下哪个是计算机的输出设备?A. 硬盘B. 打印机C. 扫描仪D. 键盘6. 计算机的总线分为哪几种类型?A. 数据总线、地址总线、控制总线B. 内部总线、外部总线C. 串行总线、并行总线D. 逻辑总线、物理总线7. 计算机的存储器的容量通常用哪个单位来表示?A. 位B. 字节C. 赫兹D. 毫秒8. 计算机的内存条通常指的是什么类型的存储器?A. 只读存储器B. 随机存取存储器C. 缓存存储器D. 辅助存储器9. 在计算机系统中,操作系统的主要作用是什么?A. 管理计算机硬件资源B. 执行用户程序C. 提供用户界面D. 存储数据10. 计算机的CPU中,ALU指的是什么?A. 算术逻辑单元B. 地址逻辑单元C. 应用逻辑单元D. 辅助逻辑单元二、填空题(每空1分,共10分)11. 计算机的五大基本部件包括________、________、存储器、输入设备和输出设备。
12. 计算机的指令系统包括指令格式和________。
13. 在计算机系统中,________是用于存储程序和数据的部件。
14. 计算机的CPU由________和控制单元组成。
15. 计算机的存储器的存储单元地址从________开始。
三、简答题(每题5分,共20分)16. 简述计算机指令的执行过程。
计算机组成原理第五章单元测试(含答案) 第五章指令系统测试1.在以下四种类型指令中,哪种指令的执行时间最长?(单选)A。
RR型指令B。
RS型指令C。
SS型指令D。
程序控制类指令2.程序控制类指令的功能是什么?(单选)A。
进行算术运算和逻辑运算B。
进行主存与CPU之间的数据传送C。
进行CPU和I/O设备之间的数据传送D。
改变程序执行的顺序3.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用的寻址方式是什么?(单选)A。
立即数寻址B。
寄存器寻址C。
隐含寻址D。
直接寻址4.以下哪个选项属于指令系统中采用不同寻址方式的目的?(单选)A。
为了实现软件的兼容和移植B。
缩短指令长度,扩大寻址空间,提高编程灵活性C。
为程序设计者提供更多、更灵活、更强大的指令D。
丰富指令功能并降低指令译码难度5.在寄存器间接寻址方式中,操作数存放在哪里?(单选)A。
通用寄存器B。
主存C。
数据缓冲寄存器MDRD。
指令寄存器6.指令采用跳跃寻址方式的主要作用是什么?(单选)A。
访问更大主存空间B。
实现程序的有条件、无条件转移C。
实现程序浮动D。
实现程序调用7.以下哪种寻址方式有利于缩短指令地址码长度?(单选)A。
寄存器寻址B。
隐含寻址C。
直接寻址D。
间接寻址8.假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H,则该操作数的有效地址是什么?(单选)A。
1200HB。
12FCHC。
3888HD。
88F9H9.假设某条指令的一个操作数采用寄存器间接寻址方式,假定指令中给出的寄存器编号为8,8号寄存器的内容为1200H,地址1200H中的内容为12FCH,地址12FCH中的内容为3888H,地址3888H中的内容为88F9H,则该操作数的值是什么?(单选)A。
一、单项选择题1. Pentium属于___B____位结构的微处理器;A 64B 32C 16D 82. 冯诺依曼机的基本工作方式的特点是_C_____;A 多指令流多数据流B 堆栈操作C 按地址访问并顺序执行指令D 存贮器按内容选择地址3. 根据国标规定,每个汉字在计算机内占用____B__个字节存储;A 1B 2C 3D 44. 计算机系统多级层次中,从下层到上层,各级相对顺序正确的应当是_C_____;A 汇编语言机器级→操作系统机器级→高级语言机器级B 传统机器语言机器级→高级机器语言机器级→汇编语言机器级C 微程序机器级→传统机器语言机器→汇编语言机器级D 汇编语言机器级→应用语言机器级→高级语言机器级5. 采用2的补码形式表示时,定点16位字长的字能表示的整数范围是___A___;A -215 ~+215-1B -215-1~+215-1C -215+1~+215D -215~+2156. 浮点数据格式中的阶码常用_____D__A____;A B C D8. 某SRAM芯片的存储容量为64K×16位,该芯片的地址线和数据线数目为___D___;A 64,16B 16,64C 64,8D 16,169. 主存储器和CPU之间增加Cache的目的是___A___;A 解决CPU和主存之间的速度匹配问题B 扩大主存贮器的容量C 扩大CPU中通用寄存器的数量D 既扩大主存的容量,又扩大CPU通用寄存器的数量10. 某单片机的系统程序,不允许用户改变,则可以选用__B____作为存储芯片;A SRAMB 闪速存储器C cacheD 辅助存储器11. 指令周期是指___C___;A CPU从主存取出一条指令的时间B CPU执行一条指令的时间C CPU从主存取出一条指令加上CPU执行这条指令的时间D 时钟周期时间12. 程序控制类指令的功能是__D____;A 进行算术运算和逻辑运算B 进行主存与CPU之间的数据传送C 进行CPU和I/O设备之间的数据传送D 改变程序执行的顺序13. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是___DA___是不正确的;A 一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求B CPU响应中断时暂停运行当前程序,自动转移到中断服务程序C 中断方式一般适用于随机出现的服务D 为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作15. 在下面描述的RISC指令系统中不正确的表述是_C__;A 选取使用频率高的一些简单指令,指令条数少B 指令长度固定C 指令格式种类多D 只有取数/存数指令访问存储器16. 运算器虽有许多部件组成,但核心部分是_____B_;A 数据总线B 算术逻辑运算单元C 多路开关D 累加寄存器17. 在数据传送过程中,数据由串行变并行或由并行变串行,其转换是通过___A___;A 移位寄存器B 数据寄存器C 锁存器D 指令寄存器18. “与非”门中的某一个输入值为“0”,那么它的输出值___B___;A 为“0”B 为“1”C 取决于正逻辑还是负逻辑D 取决于其他输入端的值19. 由与非门构成的基本RS触发器两个输入端1R,0S==时,触发器的状态为___A___;A 0Q,1Q==B 1Q,1Q==C 1Q,0Q==D 0Q,0Q==20. CPI中文含义是____C____;A CPU执行时间B 指令条数C 每条指令需要的时钟周期数D 每秒百万条指令二、对错判断题1. 存储系统中,引入虚拟存储器主要是为了提高主存访问速度; 错2. 微程序设计技术是利用软件方法设计操作控制的一门技术,它具有规整性、可维护性、灵活性等一系列优点; 对3. DMA技术的出现使得外围设备可通过DMA控制器直接访问内存; 对4. CPU访问存储器的时间是由存储器的容量决定的,存储容量与越大,访问存储器所需的时间越长; 错5. 大多数微型机的总线由地址总线,数据总线和控制总线组成,所以被称为三总线结构计算机; 错6. 堆栈是先进后出原则存取数据的存储器; 对7. 同模拟相比,数字信号的特点是它的离散性;一个数字信号只有两种取值,分别表示为“0”和“1”;在逻辑代数中,有三种基本逻辑运算:与、或、非; 对8. “只有当一件事的几个条件全部具备之后,这件事才发生”,这种关系称为或逻辑;错9. 组合电路的特点是电路任意时刻输出状态只取决于该时刻的输入状态,而与该时刻前的电路状态无关; 对10. 为了检测数据传输中出现的错误,常用奇偶校验方法;可以使用奇校验,也可以使用偶校验; 对三、简答题1. 计算机如何区分指令还是数据答:时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周期”;从空间上讲,从内存读出的指令流流向控制器指令寄存器;从内存读出的数据流流向运算器通用寄存器;2. 何谓“异或”门,写出其逻辑表达式、画出其电路符号、列出其真值表;答: BABABAF⊕=+=3. 什么是存储保护通常采用什么方法答:当多个用户共享主存时,为使系统能正常工作,应防止由于一个用户程序出错而破坏其它用户的程序和系统软件,还要防止一个用户程序不合法的访问不是分给它的主存区域;为此,系统提供存储保护;通常采用的方法是:存储区域保护和访问方式保护;4. 什么是计算机体系结构中的并行性有哪些提高并行性的基本技术方法答:并行性:在同一时刻或是同一时间间隔内完成两种或两种以上性质相同或不相同的工作;提高并行性的三种技术途径:时间重叠、资源重复、资源共享;5. 以可屏蔽中断为例,说明一次完整的中断过程主要包括哪些环节答:1 设备提出中断请求2 当一条指令执行结束时CPU响应中断3 CPU设置“中断屏蔽”标志,禁止中断4 保存程序断点PC5 识别中断源6 用软件方法保存CPU现场7 为设备服务中断服务、中断处理8 恢复CPU现场9 “中断屏蔽”标志复位,开放中断10 返回主程序6. 请说明指令周期、机器周期、时钟周期之间的关系答:指令周期是指取出并执行一条指令的时间,指令周期常常用若干个CPU周期数来表示,CPU周期也称为机器周期,而一个CPU周期又包含若干个时钟周期也称为节拍脉冲或T 周期;7. 何谓CRT的显示分辨率、灰度级答:分辨率是指显示器所能表示的像素个数;像素越密,分辨率越高,图像越清晰;分辨率取决于显像管荧光粉的粒度、荧光屏的尺寸和CRT电子束的聚焦能力;同时刷新存储器要有与显示像素数相对应的存储空间,用来存储每个像素的信息;灰度级是指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的不同;灰度级越多,图像层次越清楚逼真;四、应用题1. 已知时钟频率5MHz的8086微处理器能够用4个时钟周期传送16位数据,请计算其处理器总线带宽;答:16÷4××10-6bps=20×106 bps= MB/S2. 异步通信方式传送ASCII码,数据位8位,奇校验1位,停止位1位;计算当波特率比特率为4800时,每秒传送的字符数是多少每个数据位的时间长度是多少答:每个字符格式包含10个位,因此字符传送速率4800波特/10=480字符/秒每个数据位时间长度T=1/4800=3. 化简如下逻辑表达式:CBCBBCAABCA++++答:A+C4. 一个十六进制表达的代码BE580000是采用单精度格式保存的浮点数,求其真值可以用二进制表达;答:转换为二进制数形式:BE580000=1011 1110 0101 1000 0000 0000 0000 0000则:S=1,表示负数E=01111100=7CH=124,e=124-127=-3M=101 1000 0000 0000 0000 0000二进制表达的真值数据:-1. 1011×2-3=-=-2-3+2-4+2-6+2-7=-5. CPU执行一段程序时,cache完成存取的次数为3800次,主存完成存取的次数为200次,已知cache存取周期为50ns,主存为210ns,求cache 的命中率和平均访问时间;答:解:命中率 H = Nc /Nc + Nm=3800/ 3800+200 =平均访问时间Ta=H×Tc+1-H×Tm=×50ns+×210=。
微机组成原理练习试题带答案五:分析判断题(判断对错,并指出错误原因)1.下面哪些指令是非法的?(假设OPl,OP2是已经用DB定义的变量)(1)CMP l5,BX(2)CMP OPl,25(3)CMP OPl,OP2(4)CMP AX,OPl答:(1) CMP 15,BX非法,两个操作数不能一个为字,一个为字节(2)CMP OP1,25 正确(3)CMP OP1,OP2 正确(4)CMP AX,OP1非法,两操作数不能一个为字,一个为字节2.假设下列指令中的所有标识符均为类型属性为字的变量,请指出下列指令中哪些是非法的?它们的错误是什么?(1)MOV BP,AL(2)MOV WORD_OP[BX+4*3][DI],SP(3)MOV WORD_OPl,WORD_OP2(4)MOV AX,WORD_OPl[DX](5)MOV SAVE_WORD,DS(6)MOV SP,SS:DATA_WORD[BX][SI](7)MOV [BX][SI],2(8)MOV AX,WORD_ OPl+WORD_OP2(9)MOV AX,WORD_ OPl-WORD_OP2+100(10)MOV WORD_ OPl,WORD_ OPl-WORD_OP2答:(1)MOV BP,AL非法,BP为16位 AL为八位(2)MOV WORD_OP[BX+4*3][DI] ,SP正确(3)MOV WORD_OP1 ,WORD_OP2非法,两个操作数不能都是变量(4)MOV AX , WORD_OP1[DX]非法,[DX]应改为[BX],[BP],[SI]或[DI],则为寄存器相对寻址。
(5)MOV SAVE_WORD ,DS非法,未指明数据段地址DS的偏移量(6)MOV SP,SS:DATA_WORD[BX][SI]非法,SS与[BX],[SI]不匹配,SS的偏移量用SP(7)MOV [BX][SI] ,2正确(8) MOV AX,WORD_OP1+WORD_OP2 正确(9) MOV AX, WORD_OP1—WORD_OP2+100 正确(10)MOV WORD_OP1,WORD_OP1—WORD_OP2非法3.假设VAR1和VAR2为字变量,LAB为标号,试指出下列指令的错误之处:(1)ADD VAR1,VAR2(2)SUB AL,VAR1(3)JMP LAB[SI](4)JNZ VARl(5)JMP NEAR LAB答:(1) ADD VAR1,VAR2ADD指令中,目的操作数必须是寄存器或存储单元。
计算机组成原理题库计算机组成原理试卷1一、填空题(共 20 分,每空 1 分)1.在 DMA 方式中,CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是、和。
2.设 n = 8 (不包括符号位),则原码一位乘需做次移位和最多次加法,补码 Booth 算法需做次移位和最多次加法。
3.设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。
4.一个总线传输周期包括、、和四个阶段。
5.CPU 采用同步控制方式时,控制器使用和组成的多极时序系统。
6.在组合逻辑控制器中,微操作控制信号由、和决定。
二、名词解释(共 10 分,每题 2 分)1.机器周期答:机器周期:基准,存取周期。
2.周期挪用答:周期挪用:DMA 方式中由 DMA 接口向 CPU 申请占用总线,占用一个存取周期。
3.双重分组跳跃进位答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。
4.水平型微指令答:水平型微指令的特点是一次能定义并执行多个并行操作的微命令。
从编码方式看,直接编码、字段直接编码、字段间接编码以及直接编码和字段直接和间接混合编码都属水平型微指令。
其中直接编码速度最快,字段编码要经过译码,故速度受影响。
5.超标量答:超标量(Super scalar)技术是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上指令编译并执行,在一个时钟周期内需要多个功能部件。
三、计算题(5 分)四、简答题(15 分)1.某机主存容量为4M×16 位,且存储字长等于指令字长,若该机的指令系统具备 97 种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址五种寻址方式。
(5 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。
计算机组成原理试题5一、选择题(共5分,每题1分)1.设寄存器内容为80H,若它对应的真值是– 127,则该机器数是A.原码;B.补码;C.反码;D.移码。
2.下列叙述中是正确的。
A.程序中断方式中有中断请求,DMA方式中没有中断请求;B.程序中断方式和DMA方式中实现数据传送都需中断请求;C.程序中断方式和DMA方式中都有中断请求,但目的不同;D.DMA要等到指令周期结束时才进行周期窃取。
3.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。
A.224;B.223;C.222;D.221。
4.在中断接口电路中,向量地址可通过送至CPU。
A.地址线;B.数据线;C.控制线;D.状态线。
5.在程序的执行过程中,Cache与主存的地址映象是由。
A.程序员调度的;B.操作系统管理的;C.由程序员和操作系统共同协调完成的;D.硬件自动完成的。
6.总线复用方式可以______。
A.提高总线的传输带宽;B.增加总线的功能;C.减少总线中信号线的数量;D.提高CUP利用率。
7.下列说法中正确的是。
A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;B.主存储器只由易失性的随机读写存储器构成;C.单体多字存储器主要解决访存速度的问题;D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。
8.在采用增量计数器法的微指令中,下一条微指令的地址______。
A.在当前的微指令中;B.在微指令地址计数器中;C.在程序计数器;D.在CPU中。
9.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。
A.指令周期;B.存取周期;C.间址周期;D.执行周期。
10.RISC机器______。
A.不一定采用流水技术;B.一定采用流水技术;C.CPU配备很少的通用寄存器;D.CPU配备很多的通用寄存器。
11.在下列寻址方式中,寻址方式需要先计算,再访问主存。
计算机学科专业基础综合组成原理-5(总分:100.00,做题时间:90分钟)一、综合应用题(总题数:12,分数:100.00)1.设存储器容量为32字,字长64(即W)位,模块数m=4,分别用顺序方式和交叉方式进行组织。
若存储周期T=200ns,数据总线宽度为64位,总线传送周期τ=50ns,求顺序存储器(即高位地址交叉)和交叉存储器带宽各是多少?(分数:4.00)__________________________________________________________________________________________ 正确答案:()解析:因为信息是顺序访问的,所以它用低位地址顺序选择各存储单元,用高位地址选择不同的存储体。
因为顺序存储器和交叉存储器连续读出m=4个字的信息总量都是:W=64b×4=256b又因为它们连续读出4个字所需的时间分别是:T 1=mT=4×200ns=800ns=8×10 -7 sT 2 =T+(m-1)τ=200ns+3×50ns=350ns=3.5×10 -7 s所以顺序存储器带宽:Bm 1 =W/t 1=256/(8×10 -7)=32×10 7 (b/s)交叉存储器带宽:Bm 2 =W/t 2=256/(3.5×10 -7)=73×10 7 (b/s)显然后者的吞吐量要大得多。
显示适配器中,用于存放显示信息的存储器称刷新存储器,它的重要性能指标是带宽。
具体工作中,显示适配器的多个功能部分要争用刷新存储器的带宽。
假设总带宽50%用于刷新屏幕,保留50%带宽用于其他非刷新功能,且设显示采用分辨率为1024×768,颜色深度为3B,刷新频率为72Hz的工作方式。
(分数:8.00)(1).试计算刷新存储器总带宽。
(分数:4.00)__________________________________________________________________________________________ 正确答案:()解析:因为刷新带宽W 1 =分辨率×像素点颜色深度×刷新速率=1024×768×72/s=165888KBps=162MBps所以刷新总带宽W 0 =W 1·(W 0 /W 1 ) (W 0 /W 1即倍数)W 0=162MBps×100/50=324MBps(2).为达到这样高的刷新存储器带宽,应采取何种技术措施?(分数:4.00)__________________________________________________________________________________________ 正确答案:()解析:为了提高刷新存储器带宽,可采取如下技术措施:采用高速DRAM芯片组成刷新存储器;采用多体交叉结构;刷新存储器至显示控制器的内部总线宽度由32位提高到64位,甚至128位;采用双端口存储器,将刷新端口与更新端口分开。
一、选择题(共5 分,每题1 分)1.设寄存器内容为80H,若它对应的真值是–127,则该机器数是______A.原码;B.补码;C.反码;D.移码。
2.下列叙述中______ 是正确的。
A.程序中断方式中有中断请求,DMA 方式中没有中断请求;B.程序中断方式和DMA 方式中实现数据传送都需中断请求;C.程序中断方式和DMA 方式中都有中断请求,但目的不同;D.DMA 要等到指令周期结束时才进行周期窃取。
3.设机器数字长为32 位,一个容量为16MB 的存储器,CPU按半字寻址,其寻址范围是______ 。
A.2的24次方;B.2的23次方;C.2的22次方;D.2的21次方。
4.在中断接口电路中,向量地址可通过______ 送至CPU。
A.地址线;B.数据线;C.控制线;D.状态线。
5.在程序的执行过程中,Cache 与主存的地址映象是由______ 。
A.程序员调度的;B.操作系统管理的;C.由程序员和操作系统共同协调完成的;D.硬件自动完成的。
6.总线复用方式可以______ 。
A.提高总线的传输带宽;B.增加总线的功能;C.减少总线中信号线的数量;D.提高CUP 利用率。
7.下列说法中正确的是______ 。
A.Cache 与主存统一编址,Cache 的地址空间是主存地址空间的一部分;B.主存储器只由易失性的随机读写存储器构成;C.单体多字存储器主要解决访存速度的问题;D.Cache 不与主存统一编址,Cache 的地址空间不是主存地址空间的一部分。
8.在采用增量计数器法的微指令中,下一条微指令的地址______。
A.在当前的微指令中;B.在微指令地址计数器中;C.在程序计数器;D.在CPU中。
9.由于CPU 内部操作的速度较快,而CPU 访问一次存储器的时间较长,因此机器周期通常由______来确定。
A.指令周期;B.存取周期;C.间址周期;D.执行周期。
10.RISC 机器______ 。
A.不一定采用流水技术;B.一定采用流水技术;C.CPU 配备很少的通用寄存器;D.CPU 配备很多的通用寄存器。
11.在下列寻址方式中,______ 寻址方式需要先计算,再访问主存。
A.立即;B.变址;C.间接;D.直接。
12.在浮点机中,判断补码规格化形式的原则是______。
A.尾数的第一数位为1,数符任意;B.尾数的符号位与第一数位相同;C.尾数的符号位与第一数位不同;D.阶符与数符不同。
13.I/O 采用统一编址时,进行输入输出操作的指令是______。
A.控制指令;B.访存指令;C.输入输出指令;D.程序指令。
14.设机器字长为32 位,存储容量为16MB,若按双字编址,其寻址范围是______ 。
A.8MB;B.2M;C.4M;D.16M。
15. ______ 寻址对于实现程序浮动提供了较好的支持。
A.间接寻址;B.变址寻址;C.相对寻址;D.直接寻址。
16.超流水线技术是______ 。
A.缩短原来流水线的处理器周期;B.在每个时钟周期内同时并发多条指令;C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令;D.以上都不对。
17.以下叙述中错误的是______。
A.指令周期的第一个操作是取指令;B.为了进行取指令操作,控制器需要得到相应的指令;C.取指令操作是控制器自动进行的;D.指令周期的第一个操作是取数据。
18.I/O 与主主机交换信息的方式中,DMA 方式的特点是______。
A.CPU与设备串行工作,传送与主程序串行工作;B.CPU 与设备并行工作,传送与主程序串行工作;C.CPU 与设备并行工作,传送与主程序并行工作;D.CPU 与设备串行工作,传送与主程序并行工作。
19.若9BH 表示移码(含1 位符号位).其对应的十进制数是______ 。
A.27;B.-27;C.-101;D.101。
20.在二地址指令中______ 是正确的。
A.指令的地址码字段存放的一定是操作数;B.指令的地址码字段存放的一定是操作数地址;C.运算结果通常存放在其中一个地址码所提供的地址中;D.指令的地址码字段存放的一定是操作码。
二、填空题(共20 分,每空1 分)1.32 位字长的浮点数,其中阶码8 位(含1 位阶符),基值为2,尾数24 位(含1 位数符),则其对应的最大正数是A ______ ,最小的绝对值是B______ ;若机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是C______ ,最小负数是D______ 。
(均用十进制表示)2.CPU从主存取出一条指令并执行该指令的时间叫 A ______ ,它通常包含若干个 B ______ ,而后者又包含若干个C ______ 。
D______ 和E______ 组成多级时序系统。
3.假设微指令的操作控制字段共18 位,若采用直接控制,则一条微指令最多可同时启动A______ 个微操作命令。
若采用字段直接编码控制,并要求一条微指令能同时启动3个微操作,则微指令的操作控制字段应分B______ 段,若每个字段的微操作数相同,这样的微指令格式最多可包含C______ 个微操作命令。
4.一个8 体低位交叉的存储器,假设存取周期为T,CPU 每隔(T = 8)时间启动一个存储体,则依次从存储器中取出16 个字共需A______ 存取周期。
5.I/O 与主机交换信息的控制方式中,A______ 方式CPU 和设备是串行工作的。
B______ 和C______ 方式CPU 和设备是并行工作的,前者传送与主程序是并行的,后者传送和主机是串行的。
6.设n =16 位(不包括符号位在内),原码两位乘需做A______ 次移位,最多做B______ 次加法;补码Booth 算法需做C______ 次移位,最多做D ______ 次加法。
三、名词解释(共10 分,每题2 分)1.同步控制方式2.周期窃取3.双重分组跳跃进位4.直接编码5.硬件向量法四、计算题(5 分)五、简答题(15 分)1.某机主存容量为4M×32 位,且存储字长等于指令字长,若该机的指令系统具备129种操作。
操作码位数固定,且具有直接、间接、立即、相对、基址、变址六种寻址方式。
(5 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4 )相对寻址的位移量(十进制表示)。
2.能不能说机器的主频越快,机器的速度就越快,为什么?3.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L1,L0,写出各中断源的屏蔽字。
(5 分)六、问答题(20 分)(1)画出主机框图(要求画到寄存器级);(2)若存储器容量为64K×32 位,指出图中各寄存器的位数;(3)写出组合逻辑控制器完成LDA X (X 为主存地址)指令发出的全部微操作命令及节拍安排。
(4 )若采用微程序控制,还需增加哪些微操作?七、设计题(10 分)设CPU 共有16 根地址线,8 根数据线,并用作访存控制信号(低电平有效),用作读写控制信号(高电平为读,低电平为写)。
现有下列芯片及各种门电路(门电路自定),如图所示。
画出CPU 与存储器的连接图,要求:(1)存储芯片地址空间分配为:最小4K 地址空间为系统程序区,相邻的4K 地址空间为系统程序工作区,与系统程序工作区相邻的是24K 用户程序区;(2)指出选用的存储芯片类型及数量;(3)详细画出片选逻辑。
一、选择题(共20 分,每题1 分)1.C2.C3.B4.B5.D6.C7.C8.B 9.B 10.B 11.B 12.C 13.B 14.B15.C 16.A 17.B 18.C 19.A 20.C二、填空题(共20 分,每空1 分)1.2.A.指令周期B.机器周期C.节拍D.机器周期E.节拍3.A.18 B.3 C.1924.5.A.程序查询B.DMA C.程序中断6.A.8 B.9 C.16 D.17三、名词解释(共10 每题2 分)1.同步控制方式答:任何一条指令或指令中的任何一个微操作的执行,都由事先确定且有统一基准时标的时序信号所控制的方式,叫做同步控制方式。
2.周期窃取答:周期窃取:DMA 方式中由DMA 接口向CPU申请占用总线,占用一个存取周期。
3.双重分组跳跃进位答:n 位全加器分成若干大组,大组内又分成若干小组,大组中小组的最高进位同时产生,大组与大组间的进位串行传送。
4.直接编码答:在微指令的操作控制字段中,每一位代表一个微命令,这种编码方式即为直接编码方式。
5.硬件向量法答:硬件向量法就是利用硬件产生向量地址,再由向量地址找到中断服务程序的入口地址。
四、计算题(共5 分)此时,符号位为“01”,表示溢出,又因第一位符号位为“0”,表示结果的真正符号,故“01”表示正溢出。
(2 分)五、简答题(共15 分)1.(5 分)答:(1)一地址指令格式为(1 分)OP 操作码字段,共9 位,可反映129 种操作;M 寻址方式特征字段,共3 位,可反映6 种寻址方式;A 形式地址字段,共32 –9 –3 = 20 位(1 分)(2)直接寻址的最大范围为2的20次方= 2048 (1 分)(3)由于存储字长为32 位,故一次间址的寻址范围为2的32次方(1 分)(4 )相对寻址的位移量为–1024~ + 1023 (1 分)2.(5 分)答:不能说机器的主频越快,机器的速度就越快。
因为机器的速度不仅与主频有关,还与机器周期中所含的时钟周期数以及指令周期中所含的机器周期数有关。
同样主频的机器,由于机器周期所含时钟周期数不同,机器的速度也不同。
机器周期中所含时钟周期数少的机器,速度更快。
此外,机器的速度还和其他很多因素有关,如主存的速度、机器是否配有Cache、总线的数据传输率、硬盘的速度、以及机器是否采用流水技术等等。
机器速度还可以用MIPS (每秒执行百万条指令数)和CPI (执行一条指令所需的时钟周期数来衡量)。
3.(5 分)答:(每写对一个屏蔽字1 分)设屏蔽位为“1”时表示对应的中断源被屏蔽,屏蔽字排列如下:六、问答题(共20 分)(1)(5 分)(2)(5 分)(3)(5 分)T0 PC→MAR 1→RT1 M(MAR)→MDR (PC)+1→PCT2 MDR→IR OP(IR)→IDT0 Ad(IR)→MAR 1→RT1 M(MAR)→MDRT2 MDR→AC(4) (5 分)取指Ad(CMDR)→CMAROP(IR)→微地址形成部件→CMAR执行Ad(CMDR)→CMAR七、设计题(共10 分)(1)根据主存地址空间分配为:(2 分)(2)选出所用芯片类型及数量最小4K 地址空间为系统程序区,选用1 片4K ×8 位ROM 芯片;(1 分)相邻的4K 地址空间为系统程序工作区,选用2 片4K ×4 位RAM 芯片;(1 分)与系统程序工作区相邻的24K 为用户程序区,选用3 片8K×8 位RAM 芯片。