第六章时序逻辑电路
- 格式:doc
- 大小:255.00 KB
- 文档页数:6
6 时序逻辑电路6.1.1 已知一时序电路的状态表如表题6.1.1所示,A为输入信号,试作出相应的状态图。
解:由状态图的概念及已知的状态表,可画出对应的状态图,如图题解6.1.1所示。
6.1.2已知状态表如表题6.1.2所示,输入为X1X0,试作出相应的状态图。
解:根据表题6.1.2所示的状态表,作出对应的状态图如图题解6.1.2所示。
6.1.3已知状态图如图题6.1.3所示,试列出它的状态表。
解:按图题6.1.3列出的状态表如表题解6.1.3所示。
6.1.5 图题6.1.5所示是某时序电路的状态图,设电路的初始状态为01,当序列A=100110(自左至右输入)时,求该电路输出Z的序列。
解:由图题6.1.5所示的状态图可知,当初态为01,输入信号的序列A=100110时,该时序电路将按图题解6.1.5所示的顺序改变状态,因而对应的输出序列为Z=011010。
6.1.6已知某时序电路的状态表如表题6.1.6所示,输入A,试画出它的状态图。
如果电路的初始状态在b,输入信号A一次是0、1、0、1、1、1、1,试求出其相应的输出。
解:根据表题6.1.6所示的状态表,可直接画出与其对应的状态图,如图题解6.1.6(a)当从初态b开始,依次输入0、1、0、1、1、1、1信号时,该时序电路将按图题解6.1.6(b)所示的顺序改变状态,因而其对应的输出为1、0、1、0、1、0、1。
6.2 同步时序逻辑电路的分析6.2.1 试分析图题6.2.1(a)所示时序电路,画出其状态表和状态图。
设电路的初始状态为0,试画出6.2.1(b)所示波形作用下,Q和Z的波形图。
解:由所给电路图可写出该电路的状态方程和输出方程,分别为1n nQ A QZAQ+=⊕=其状态表如表题解6.2.1所示,状态图如图题解6.2.1(a)所示,Q和Z的波形图如图题解6.2.1(b)所示。
6.2.2 试分析图题6.2.2(a)所示时序电路,画出其状态表和状态图。
第六章时序逻辑电路
一、选择题
1.同步计数器和异步计数器比较,同步计数器的显著优点是。
A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟CP控制。
2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。
A.4
B.5
C.9
D.20
3.下列逻辑电路中为时序逻辑电路的是。
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
4.N个触发器可以构成最大计数长度(进制数)为的计数器。
A.N
B.2N
C.N2
D.2N
5.N个触发器可以构成能寄存位二进制数码的寄存器。
A.N-1
B.N
C.N+1
D.2N
6.五个D触发器构成环形计数器,其计数长度为。
A.5
B.10
C.25
D.32
7.同步时序电路和异步时序电路比较,其差异在于后者。
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
8.一位8421BCD码计数器至少需要个触发器。
A.3
B.4
C.5
D.10
9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少
应使用级触发器。
A.2
B.3
C.4
D.8
10.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。
A.2
B.6
C.7
D.8
E.10
12.某电视机水平-垂直扫描发生器需要一个分频器将31500H Z的脉冲转换为60H Z的脉冲,欲构成此分频器至少需要个触发器。
A.10
B.60
C.525
D.31500
13.某移位寄存器的时钟脉冲频率为100KH Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要
时间。
A.10μS
B.80μS
C.100μS
D.800ms
14.若用JK 触发器来实现特性方程为AB Q A Q n 1n +=+,则JK 端的方程为 。
A.J=AB ,K=B A +
B.J=AB ,K=B A
C.J=B A +,K=AB
D.J=B A ,K=AB
15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要 片。
A.3
B.4
C.5
D.10
16.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。
A.2
B.3
C.4
D.10
二、判断题(正确打√,错误的打×)
1.同步时序电路由组合电路和存储器两部分组成。
()
2.组合电路不含有记忆功能的器件。
()
3.时序电路不含有记忆功能的器件。
()
4.同步时序电路具有统一的时钟CP 控制。
()
5.异步时序电路的各级触发器类型不同。
()
6.环形计数器在每个时钟脉冲CP 作用时,仅有一位触发器发生状态更新。
()
7.环形计数器如果不作自启动修改,则总有孤立状态存在。
()
8.计数器的模是指构成计数器的触发器的个数。
()
9.计数器的模是指对输入的计数脉冲的个数。
()
10.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。
()
11.在同步时序电路的设计中,若最简状态表中的状态数为2N ,而又是用N 级触发器来实现其电路,
则不需检查电路的自启动性。
()
12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
()
13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。
()
14.利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态SN 只是短暂的过渡状态,不能
稳定而是立刻变为0状态。
()
三、填空题
1.寄存器按照功能不同可分为两类: 寄存器和 寄存器。
2.数字电路按照是否有记忆功能通常可分为两类: 、 。
3.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。
4.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和
时序电路。
四、试分析图题四所示的时序电路(步骤要齐全)。
图题四
五、试分析图题五所示的时序电路(步骤要齐全)
图题五
六、试用74LS90构成28进制计数器(要求用8421BCD码)。
七、试分析图题七所示(a)、(b)两个电路,画出状态转换图,并说明是几进制计数器。
图题七
八、 试分别采用“反馈归零法”和“预置法”,用74LS163构成8进制计数器,要求:输出8421BCD
码。
第六章答案
一、选择题
1. A
2. D
3. C
4. D
5. B
6. A
7. B
8. B
9. B
10. D
11. D
12. A
13. B
14. AB
15. A
16. C
二、判断题
1.√
2.√
3.√
4.√
5.×
6.×
7.√
8.×
9.×10.×
11.√12.×13.×14.√
三、填空题
1. 移位数码
2. 组合逻辑电路时序逻辑电路
3. 4
4. 同步异步
四、驱动方程:J 0=n 1Q ,K 0=1;状态方程:Q 0n+1=n 1Q n 0Q J 1=Q 0n ,K 1=1;Q 1n+1=n 1Q Q 0n
状态转换表:
0 1 1 0
1 0 0 0
1 1 0 0
状态转换图:
110001
10
逻辑功能:能自启动的同步三进制加法计数器
五、逻辑功能:异步八进制加法计数器
六、电路如图所示:
七、(a)8进制
(b)5进制
八、反馈归零法:
预置法:
声明:此资源由本人收集整理于网络,只用于交流学习,请勿用作它途。
如有侵权,请联系,删除处理。