当前位置:文档之家› 武汉大学-数字电路—实验报告材料

武汉大学-数字电路—实验报告材料

武汉大学-数字电路—实验报告材料
武汉大学-数字电路—实验报告材料

数字电路实验报告

学号:姓名:班级:% % %

目录

实验一组合逻辑电路分析 (1)

一、实验目的 (1)

二、实验原理 (1)

三、实验内容 (1)

实验二组合逻辑实验(一)——半加器和全加器 (3)

一、实验目的 (3)

二、实验原理 (3)

三、实验内容 (4)

实验三组合逻辑实验(二)数据选择器和译码器的应用 (6)

一、实验目的 (6)

二、实验原理 (6)

三、实验内容 (7)

实验四触发器和计数器 (9)

一、实验目的 (9)

二、实验原理 (9)

三、实验内容 (10)

实验五数字电路实验综合实验 (12)

一、实验目的 (12)

二、实验原理 (12)

三、实验内容: (13)

实验六555集成定时器 (15)

一、实验目的 (15)

二、实验原理 (15)

三、实验内容 (16)

实验七数字秒表 (19)

一、实验目的 (19)

二、实验原理 (19)

三、实验内容 (21)

实验一组合逻辑电路分析

一、实验目的

掌握逻辑电路的特点;

学会根据逻辑电路图分析电路的功能。

二、实验原理

74LS00集成片有四块二输入与非门构成,逻辑表达式为。

74LS20由两块四输入与非门构成。逻辑表达式为。

三、实验内容

实验一、根据下列实验电路进行实验:

实验二、分析下图电路的密码

密码锁开锁的条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为”1”,将锁打开。否则,报警信号为”1”,接通警铃。

得出真指标如下:

由真值表可知此密码锁的密码是“1001”。

实验二组合逻辑实验(一)——半加器和全加器

一、实验目的

熟悉用门电路设计组合电路的原理和方法步骤。 预习内容

复习用门电路设计组合逻辑电路的原理和方法。 复习二进制的运算。

利用下列元器件完成:74LS283、74LS00、74LS51、74LS136; 完成用“异或”门、“与或非”门、“与非”门设计全加器的逻辑图; 完成用“异或”门设计的3变量判奇电路的原理图。

二、实验原理

1、半加器

半加器是算术运算电路中的基本单元,是完成1位二进制数相加的一种组合逻辑电路。

如果只考虑了两个加数本身,而没有考虑低位进位的加法运算,称为半加器。实现

说明:其中,A 、B 是两个加数,S 表示和数,C 表示进位数。 有真值表可得逻辑表达式:

??

?=+=AB C B A B A S

2、全加器

全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。

说明:其中A 和B 分别是被加数及加数,Ci 为低位进位数,S 为本位和数(称为全加和),Co 为向高位的进位数。得出全加器逻辑表达式:

?????⊕+=++=⊕⊕=+++=i

i i o i i i i i C B A AB BC A C B A AB C C B A ABC C B A C B A C B A S )(

3、集成4位超前进位加法器74HC283

由于串行进位加法器的速度受到进位信号的限制,人们又设计了一种多位数超前进位加法逻辑电路,使每位的进位只由加数和被加数决定,而与低位的进位无关。

三、实验内容

1、用异或门、与或非门、与非门组成全加器,电路图如下图所示:

2、用异或门设计3变量判奇电路,要求变量中1的个数为奇数时,输出为1。否则为0。实验电路图如下图所示。

实验结果填入下表中:

3、用异或门、与或非门、与非门组成全加器,电路实验图如下。

4、“74LS283”全加器逻辑功能测试 测试结果填入下表:

2.5 V

实验三组合逻辑实验(二)数据选择器和译码器的应用

一、实验目的

熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法。

二、实验原理

数据选择器74LS151工作原理:数据选择器又称多路转换器或称多路开关,其功能是从多个输入数据中选择一个送往唯一通道输出。74LS151互补输出的8选1数据选择器,其引脚图如下图74LS151D 所示:

使能端

S=1-

时,不论210A A A 、、状态如何,均无输出,多路开关被禁止。

使能端S=0-

时,多路开关正常工作,据地址码

210A A A 、、的状态选择07D ~D 中

某一个通道的数据输送到输出端Q 。

数据分配器3-8线译码器74LS138工作原理

在译码器是能段输入数据信息,器件就成为一个数据分配器,如图所示为74LS138的引脚图。

该译码器共有3位二进制输入A 、B 、C ,共8种状态的组合,即可译出8个输出信号

07

Y ~Y -

-

,输出为低电平有效。另外三个是使能端,当

1

G 端接高电平,

2

~G 、

3

~G 接地电平时,译码器处于工作状态。

三、实验内容

1、数据选择器的使用

当使能端EN=0时,Y 是

2

A 、

1

A 、

o

A 和输入数据

7

~O D D 的与或函数,其表达式为:

7

i

i Y m D ==∑g (表达式1)

式中

i

m 是

2

A 、

1

A 、

o A 构成的最小项,显然当

1

i D =时,其对应的最小项

i

m 在与或表

达式中出现,当

i D =时,其对应的最小项就不出现,利用这一点,不难实现组合电路。

将数据选择器的地址信号

2

A 、

1

A 、

o

A 作为函数的输入变量,数据输入

7

~O D D 作为控制

信号,各最小项在输出逻辑函数中是否出现,是能段EN 始终保持低电平,这样,八选一数据选择器就成为一个三变量的函数产生器。 ① 用八选一数据选择器74LS151产生逻辑函数

11336677

L ABC ABC A BC A BC m D m D m D m D ----

=+++=+++

该式符合表达式1的标准,显然1

D 、

3

D 、

6

D 、

7

D 都应该等于1,而式中没有出现的最小

m 、

2

m 、

4

m 、

5

m ,它们的控制信号

D 、

2

D 、

4

D 、

5

D 都应该等于0。由此可以画出

该逻辑函数产生器的逻辑图。

② 用八一数据选择器74LS151产生逻辑函数

11224477

L=A B C=A BC ABC+A BC A BC =m D m D m D m D ------

⊕⊕+++++

即74LS151输入端1、2、4、7接高电平,其余接低电平。 2、3线-8线译码器的应用

用3线-8线译码器74LS138和与非门构成一个全加器。

i 1247

m S A B C Y Y Y Y =⊕⊕=∑(1,2,4,7)=

0i i i 3567

+(A B)C +m(3,5,6,7)=C AB AB ABC ABC Y Y Y Y =⊕=+=∑

实验四触发器和计数器

一、实验目的

熟悉JK 触发器的基本逻辑功能和原理。 了解二进制计数器工作原理。

设计并验证十进制、六进制计数器。

二、实验原理

1、触发器

在时钟边沿脉冲作用下的状态刷新称为触发,具有这种特性的存储单元称为触发器。不同电路结构对时钟脉冲的敏感边沿可能不同。触发器在每次时钟脉冲触发沿到来之前的状态成为现态,而在此之后的状态称为次态。

触发器的逻辑功能是指次态与现态、输入信号之间的逻辑关系,这种关系可以用状态图、特性表、特性方程来描述。按照逻辑功能的不同,通常可以分为D 触发器、JK 触发器、T 触发器、SR 触发器。 2、JK 触发器

JK 触发器是数字电路触发器中的一种电路单元。JK 触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK 触发器的功能最为齐全。可用简单的附加电路转化为其他功能的触发器。由JK 触发器可以构成D 触发器和T 触发器。JK 触发器如下图:

特性方程:n+1Q n

n

J Q K Q -

-

=+

当J=1,K=0,触发器的下一状态将置1;当J=0,K=1,将置0;当J=K=0,触发器状态保持不

变;当J=K=1,触发器翻转。 3、SR 触发器

把两个与非门G1、G2的输入、输出端交叉连接,即可构成基本RS 触发器。仅有复位和置位功能的触发器成为SR 触发器。当S=R=1,触发器状态不确定。SR 触发器必须遵循SR=0的约束条件。逻辑符号如下:

U 1

JK_FF

J Q

~Q

K

RESET

CLK SET

J CP K

Q Q'

特性方程:1

Q S ?SR 0(n n R -

+??=+?

=??

Q 约束条件)

实际上,另J=S,K=R ,便可用JK 触发器实现SR 触发器所有逻辑功能。 4、D 触发器

逻辑符号如下:

特性方程:

1Q D n += 常用的D 触发器有主从触发器和维持阻塞触发器。D 触发器的功能也较为完善。可以转化为

JK 、SR 、T 、'T 触发器等。

三、实验内容

RS 触发器逻辑功能测试:

用一块74LS00与非门构成RS 触发器,连接CP 端,然后从CP 输入单脉冲,实验原理图如下:

U 3

SR _FF_N EGSR S Q

~Q

R

RESET

CLK SET

S CP R

Q Q'

U 4

D_FF_NEGSR D Q ~Q

RESET

CLK

SET

D CP

Q Q'

Q及Q的电位,记录与下表:

用万用表测试

连接CP端,然后从CP输入单脉冲。按下表进行测试并记录于表格。

实验结果及分析:

1、当R端无效,S端有效时,则Q=0,Q=1,触发器置1。

2、当R端有效、S端无效时,则Q=1,Q=0,触发器置0。当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q’有两种互补的稳定状态。S=0,R=1使触发器置1,或称置位。因置位的决定条件是S=0。若触发器原来为1态,欲使之变为0态,必须令R 端的电平由1变0,S端的电平由0变1。

3、当RS端均无效时,触发器状态保持不变。

4、当RS端均有效时,触发器状态不确定。在此条件下,两个与非门的输出端Q和Q全为1,在两个输入信号都同时撤去(回到1)后,由于两个与非门的延迟时间无法确定,触发器的状态不能确定是1还是0,因此称这种情况为不定状态,这种情况应当避免。

实验五数字电路实验综合实验

一、实验目的

学会计数器,译码器,寄存器,显示器的内容。

熟悉有关元件器件的脚管排列。

设计十进制计数译码显示电路。画出电路图。

二、实验原理

计数器分为同步计数器和异步计数器;按计数数值增减分类可分为加计数器,减计数器和可逆计数器;计数器的容量来区分。例如五进制,六十进制计数器等,计数器的容量也成为模,一个计数器的状态等于其模数。

异步计数器是一个四位异步二进制计数器,它由4个T’触发器组成。计数脉冲CP通过输入缓冲器加至触发器FF0的始终脉冲输入端,每输入一个计数脉冲,FF0翻转一次。FF1,FF2和FF3都以前级触发器的Q端输出作为触发信号,当Q0由1变为0时,FF1翻转,区域类推。从出台0000(由CR输入高电平脉冲使4个触发器全部置零)开始,每输入一个计数脉冲,计数器的状态就按二进制编码递增1,输入第16个计数脉冲开始,每输入一个计数脉冲,计数器的状态就按二进制编码值递增1,输入第16个脉冲构成一个计数周期,是模16(M=16)加数器。其中Q0的频率是CP的1/2,即实现了二分频,Q1得到CP的四分频,以此类推,Q2,Q3分别对CP进行了8分频和16分频,因而,计数器也可作为分频器使用。

异步计数器的原理,结构简单,因而触发器不是同时翻转,而是逐级脉动翻转实现的,故亦称为波纹计数器。当计数器从0111加1时,先后要经过0110,0100,0000几个状态,才最终翻转为1000。如果对0110,0100,0000译码时,这时译码输出端则会出现毛刺状波形。

同步二进制计数器,Q0在每个计数脉冲到来时都要翻转一次;Q1需要在Q0-=Q1=1时需要准备好翻转条件,更多的位数。于是,同步二进制计数器可用T触发器来实现,根据每个触发器状态翻转的条件确定其T输入端的逻辑值,以控制它是否翻转。

时钟脉冲CP 是计数脉冲输入端,也是芯片内4个触发器的公共时钟输入端。

异步清零CR 当它为低电平时,无论其它输入端是何种状态(包括时钟信号CP),都使芯片内所有触发器状态置0,称为异步清零。CR有优先最高的控制权。下述各信号都是在CR=1时才起作用。

并行置数使能PE 置数控制端。只需在CP上升沿之前保持低电平,数据输入D3~D0的逻辑值便在CP上升沿到来后置入芯片4个相应的触发器中。

同步并行预置为保证数据正确输入,要求PE在CP上升沿之前建立稳定的低电平,其最短提前时间称为建立时间t,PE置数操作具有次高优先级,仅低于CR,计数和保持操作时间都要求PE=1。

数据输入端D (D3~D0)在上升沿到来后,D3~D0的数据便直入触发器。该市徐与D 触发器相似。CP 上升沿对D 的时序要求如图。

计数使能端CEP 只要在CP 上升沿到来前至少一个建立时间t 期间内保持高电平,且CET=1,CP 上升沿就能使计数器进行一次计数操作。它与CP 上升沿时序如图。CEP 主要控制本芯片的计数操作。

计数使能端CET 该信号和CEP 做与运算后实现对本芯片的技术控制,当CET,CEP=0,即有两个计数使能端中有0时,不管有无CP 脉冲作用,计数器都将停止计数,保持原有状态;当CR=PE=CEP=CET=1时处于计数状态。与CEP 不同的是,CET 还直接控制着进位输出信号TC 。

进位信号TC 只有当

3210CET 1, Q Q Q Q 1111

==且时,TC 才为1。表明下一个CP 上

升沿到来时将会有进位发生。

三、实验内容:

按自行设计的电路图接线。 1、六进制

2、十进制

3、六十进制

合上电源,当计数器预置初始状态“0000”后,将“指数”改为“1”态,由CP输入1HZ的连续方波。检查输入脉冲数与显示器上显示的十进制数字是否相符。

实验六 555集成定时器

一、实验目的

熟悉与使用555集成定时器。

二、实验原理

555定时器如下图所示

器件说明:555集成定时器包括一个放电三极管T ,两个电压比较器,一个基本RS 触发器以及5K Ω电阻组成的分压器。比较器上的参考电压从分压器电阻上去的,分别为23E 和

3

E 。高电平触发端6和低电平触发端2作为阀值端和外触发输入端,用来启动电路电路。

RST 复位端为低电平时,电压输出为低电平,电压控制端CON 可以在一定范围内调节比较器的参考电压,不用是将它与地之间接0.01F μ的电容器,以防止干扰电压引入。电源电压范围 4.5~13V ++,输出电流可高达200m A 。利用这种定时器,只需外接RC 电路,就可以构成单稳电路,多谐振荡器,施密特触发器,接触开关等,应用广泛灵活。

555定时电路的几个特点:

VCC OUT

U1

555_TIMER_RATED

GND

DIS RST THR CON

TRI

555在电路结构上由模拟电路和数字电路组合而成,它将模拟功能和数字功能兼容一体,能够产生精确的时间延时和振荡。

它采用单电源,双极型555的电压范围为4.5~15V ,而CMOS 型的电源适应范围更宽,为2~18V 。这样,它就可以和模拟运算放大器和TTL 或CMOS 数字电路公用一个电源。

555可独立构成一个定时电路,且定时精度高。

555的最大输出电流达200mA ,带负载能力强,可直接驱动小电机、喇叭、继电器等。

三、实验内容

1、555单稳电路

按图连接,组成一个单稳触发器。

测量输出端、控制端的电位并与理论计算值比较。

用示波器观察输出波形以及输出电压的脉宽。

ln 3 1.1w t RC RC

==。

2、555多谐振荡器

按图接线,组成一个多谐振荡器。输出矩形波的频率为:121.43(2C R R f +=).

用示波器观察输出波形。

3、接触开关

按图接线,构成一个接触开关。摸一下触摸线,LED 亮一秒。

实验现象分析:

1、555单稳电路

没有触发信号时输入端处于高电平(3cc

V i v >),如果接通电源,电路处于一种稳定

状态

o v =。若触发输入端施加触发信号(3cc

V i v <),电路的输出状态由低电平跳变到

高电平,电路进入暂稳态。此后电容C 充电,当C 充电至cc

23

V c

v =,电路的输出电压

o

v 有高电平翻转为低电平,同时555定时器中的反放电三极管导通,于是电容C 放电,

电路返回到稳定状态。 2、555多谐振荡器

电路接通电源后,电容C 被充电,当c

v 上升到

23

cc V 时,使输出

o

v 为低电平,同时

放电三极管T 导通,此时电容C 通过

1

R 和三极管放电,

c

v 下降。当

c

v 下降到3

cc

V 时,

o

v 翻转为高电平。当放电结束时,T 截止,cc

V 将通过

1

R 、

2

R 向电容器C 充电,当

c

v 上

升到

23

cc V 时,电路又翻转为低电平。如此周而复始,于是在电路的输出端就得到一个周

期性的矩形波。 3、555接触开关

当触摸端悬空时相当于接高电平,最终输出o v 为低电平,灯灭。用手触摸2端瞬间相当于2端接地置的电平,输出端为高电平即灯亮,电容1C 被充电。当手拿开后,触摸端由恢复为悬空状态,电容1C 放电则灯亮持续到电容放电完毕。

接触过程相当于给输入端2一个下降沿的单脉冲(负脉冲),所以其工作原理与单稳电路相同。 实验总结:

555定时器中比较器因为没有反馈电路,所以比较器只能工作在饱和区和截止区,即比较器只能输出两个状态。当同相端电压>反相端电压时,输出为高电平,反之为低电平,由此控制基本RS 触发器的工作状态。

555控制电压端通常接一个电容防止干扰电压的引入,如果在此端施加一个外电压(0~cc V ),比较器的参考电压将发生变化,电路相应的阀值,触发电平也将随之变化,进而影响电路的工作状态。

武汉大学硕士论文格式要求

武汉大学关于硕士学位论文 印制规格的规定 国务院学位办有关文件规定:研究生学位论文撰写和编印必须符合国家标准局统一编制格式,并将博士学位论文提交北京图书馆和北京科技信息研究所收入国家级图书编目,以便及时向社会提供查阅,促进国内外学术交流。根据文件精神结合我校学位论文归档的要求,对我校硕士学位论文印制规格作出如下规定: 一、论文装订格式的排列顺序 (一)封面 (二)论文英文题目(专用一页纸,上方为题目用宋体2号字,下方为研究生姓名用宋体4号字、外文专业应有中文题目) (三)郑重声明(格式和要求见附页一) (四)中文摘要 (五)英文摘要 (六)目录 (七)引言 (八)正文 (九)中外文参考文献 (十)后记(也可不要此页) 二、论文印制规格及要求

(一)论文用A4纸(210×297mm)标准大小的白纸打印。 (二)论文在打印时,纸张四周留足空白边缘,即:每页上方(天头)、下方(地脚)、左侧(订口)、和右侧(切口)应分别留出25mm以上的空白边缘。 三、论文封面格式 (一)分类号。必须在封面左上角注明分类号,一般应注明《中国图书资料分类法》的类号,同时尽可能注明《国际十进分类法UDC》的类号。 (二)密级。论文必须按国家规定的保密条例在右上角注明密级(如系公开型论文则可不注明密级)。 (三)编号。武汉大学编号为10486,标注在封面右上角。 (四)论文题目。题目必须用楷体标准一号字标注于明显的位置。 (五)论文作者姓名。 (六)指导教师姓名、职称。指导教师姓名必须是填写当年被学校批准招收博士生、硕士生的教师。 (七)学科、专业名称。学科、专业名称必须是我校已有学位授予权的学科专业,并按国家颁布的学科专业目录中一级学科或二级学科名称印制。 (八)研究方向。 (九)论文封面统一用120克铜版纸,封面底色为白色。 (十)论文封面格式要求详见附页二。

数字钟设计报告——数字电路实验报告

. 数字钟设计实验报告 专业:通信工程 :王婧 班级:111041B 学号:111041226 .

数字钟的设计 目录 一、前言 (3) 二、设计目的 (3) 三、设计任务 (3) 四、设计方案 (3) 五、数字钟电路设计原理 (4) (一)设计步骤 (4) (二)数字钟的构成 (4) (三)数字钟的工作原理 (5) 六、总结 (9) 1

一、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对 EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。 2

二、设计目的 1.掌握数字钟的设计方法。 2熟悉集成电路的使用方法。 3通过实训学会数字系统的设计方法; 4通过实训学习元器件的选择及集成电路手册查询方法; 5通过实训掌握电子电路调试及故障排除方法; 6熟悉数字实验箱的使用方法。 三、设计任务 设计一个可以显示星期、时、分、秒的数字钟。 要求: 1、24小时为一个计数周期; 2、具有整点报时功能; 3、定时闹铃(未完成) 四、设计方案 一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、 3

武汉大学计算机学院 嵌入式实验报告

武汉大学计算机学院 课程实验(设计)报告 课程名称:嵌入式实验 专业、班: 08级 姓名: 学号: 学期:2010-2011第1学期 成绩(教师填写) 实 一二三四五六七八九总评验 分数 分数 (百分制)

实验一80C51单片机P1口演示实验 实验目的: (1)掌握P1口作为I/O口时的使用方法。 (2)理解读引脚和读锁存器的区别。 实验内容: 用P1.3脚的状态来控制P1.2的LED亮灭。 实验设备: (1)超想-3000TB综合实验仪 1 台 (2)超想3000仿真器 1 台 (3)连线若干根 (4)计算机1台 实验步骤: (1)编写程序实现当P1.3为低电平时,发光管亮;P1.3为高电平时,发光管灭。 (2)修改程序在执行读P1.3之前,先执行CLR P1.3,观察结果是否正确,分析在第二种情况下程序为什 么不能正确执行,理解读引脚和读锁存器区别。 实验结果: (1)当P1.3为低电平时,发光管亮;P1.3为高电平时,发光管灭。 (2)不正确。因为先执行CLR P1.3之后,当读P1.3的时候它的值就一直是0,所以发光管会一直亮而不 会灭。单片机在执行从端口的单个位输入数据的指令(例如MOV C,P1.0)时,它需要读取引脚上的数据。此时,端口锁存器必须置为‘1’,否则,输出场效应管导通,回拉低引脚上的高输出电平。 系统复位时,会把所有锁存器置‘1’,然后可以直接使用端口引脚作为输入而无需再明确设置端口锁存器。但是,如果端口锁存器被清零(如CLR P1.0),就不能再把该端口直接作为输入口使用,除非先把对应的锁存器置为‘1’(如 SETB P1.0)。 (3)而在引脚负载很大的情况(如驱动晶体管)下,在执行“读——改——写”一类的指令(如CPL P1.0) 时,需要从锁存器中读取数据,以免错误地判断引脚电平。 实验二 80C51单片机RAM存储器扩展实验 实验目的: 学习RAM6264的扩展 实验内容: 往RAM中写入一串数据,然后读出,进行比较 实验设备: (1)超想-3000TB综合实验仪 1 台 (2)超想3000仿真器 1 台

武汉大学本科生毕业论文(设计)书写印制规范

武汉大学本科生毕业论文(设计)书写印制规范 毕业论文写作是反映学生毕业论文工作成效的重要途经,是考核学生掌握和运用所学基础理论、基本知识、基本技能从事科学研究和解决实际问题能力的有效手段。掌握撰写毕业论文的基本能力是本科人才培养中的一个十分重要的环节。为了统一我校本科生毕业论文的书写格式,特制定本规范。 本规范约定的书写格式主要适用于用中文撰写的毕业论文。涉外专业用英文或其他外国语撰写毕业论文的书写规范可参照本规范执行。毕业论文由设计图纸和论文两部分组成的,其图纸部分的规范格式由各学院根据不同专业图纸的要求对图纸的版面尺寸大小、版式、数量、内容要求等制定详细的规范格式。 在遵照本规范的前提下,各学院(系)还可根据不同专业特点对相关专业的毕业论文撰写格式提出更具体的要求。 一内容要求 (一)论文题目 论文题目应以最恰当、最简明的词语准确概括整个论文的核心内容,避免使用不常见的缩略词、缩写字。中文题目一般不宜超过24个字,必要时可增加副标题。外文题目一般不宜超过12个实词, (二)摘要和关键词 1.中文摘要和中文关键词 摘要内容应概括地反映出本论文的主要内容,主要说明本论文的研究目的、内容、方法、成果和结论。要突出本论文的创造性成果或新见解,不要与引言相混淆。语言力求精练、准确。在本页的最下方另起一行,注明本文的关键词(3—5个)。 2.英文摘要和英文关键词 英文摘要内容与中文摘要相同。最下方一行为英文关键词(Keywords3-5个)。 (三)目录 论文目录是论文的提纲,也是论文各章节组成部分的小标题。目录应按照章、节、条三级标题编写,采用阿拉伯数字分级编号,要求标题层次清晰。目录中的标题要与正文中的标题一致。 1

数字逻辑电路实验报告

数字逻辑电路 实验报告 指导老师: 班级: 学号: 姓名: 时间: 第一次试验一、实验名称:组合逻辑电路设计

二、试验目的: 1、掌握组合逻辑电路的功能测试。 2、验证半加器和全加器的逻辑功能。 3、、学会二进制数的运算规律。 三、试验所用的器件和组件: 二输入四“与非”门组件3片,型号74LS00 四输入二“与非”门组件1片,型号74LS20 二输入四“异或”门组件1片,型号74LS86 四、实验设计方案及逻辑图: 1、设计一位全加/全减法器,如图所示: 电路做加法还是做减法是由M决定的,当M=0时做加法运算,当M=1时做减法运算。当作为全加法器时输入信号A、B和Cin分别为加数、被加数和低位来的进位,S 为和数,Co为向上的进位;当作为全减法时输入信号A、B和Cin分别为被减数,减数和低位来的借位,S为差,Co为向上位的借位。 (1)输入/输出观察表如下: (2)求逻辑函数的最简表达式 函数S的卡诺图如下:函数Co的卡诺如下: 化简后函数S的最简表达式为: Co的最简表达式为:

(3)逻辑电路图如下所示: 2、舍入与检测电路的设计: 用所给定的集成电路组件设计一个多输出逻辑电路,该电路的输入为8421码,F1为“四舍五入”输出信号,F2为奇偶检测输出信号。当电路检测到输入的代码大于或等于5是,电路的输出F1=1;其他情况F1=0。当输入代码中含1的个数为奇数时,电路的输出F2=1,其他情况F2=0。该电路的框图如图所示: (1)输入/输出观察表如下: B8 B4 B2 B1 F2 F1 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 1 0 0 0 1 1 0 0 0 1 0 0 1 0 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 1 1 1 0 0 0 1 1 1 0 0 1 0 1 1 0 1 0 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 0 1 1 1

武汉大学计算机网络实验报告 (2)

武汉大学教学实验报告 动力与机械学院能源动力系统及自动化专业2013 年11 月10 日

一、实验操作过程 1.在仿真软件packet tracer上按照实验的要求选择无线路由器,一般路由器和PC机构建一个无线局域网,局域网的网络拓扑图如下: 2.按照实验指导书上的表9.1(参数配置表)对路由器,DNS服务器,WWW服务器和PC机进行相关参数的配置: 服务器配置信息(子网掩码均为255.255.255.0) 主机名IP地址默认网关 DNS 202.2.2.1 202.2.2.2 WWW 202.3.3.1 202.3.3.3 路由器配置信息(子网掩码均为255.255.255.0) 主机名型号IP地址默认网关时钟频率ISP 2620XM e1/0:202.2.2.2 e1/1:202.3.3.3 s0/0:202.1.1.2 64000 Router2(Server) 2620XM f0/0:192.168.1.1 s0/0:202.1.1.1 Wireless Router Linksys WRT300N 192.168.1.2 192.168.1.1 202.2.2.1 备注:PC机的IP地址将通过无线路由器的设置自动分配 2.1 对router0(sever)断的配置: 将下列程序代码输到router0中的IOS命令行中并执行,对router0路由器进行设置。Router>en Router#conf t

2.3 WWW服务器的相关配置 对www服务器进行与DNS服务器相似的配置,包括它的IP地址,子网掩码,网关等,具体的相关配置图见下图: WWW服务器的相关配置图

数字电路实验报告——数据选择器

第八次实验报告 实验六 数据选择器 一、实验目的要求 1、 熟悉中规模集成电路数据选择器的工作原理与逻辑功能 2、 掌握数据选择器的应用 二、实验仪器、设备 直流稳压电源、电子电路调试器、T4153、CC4011 三、实验线路、原理框图 (一)数据选择器的基本原理 数据选择器是常用的组合逻辑部件之一,它有若干个输入端,若干个控制输入端及一个输出端。 数据选择器的地址变量一般的选择方式是: (1) 选用逻辑表达式各乘积项中出现次数最多的变量(包括原变量与反变量),以简 化数据输入端的附加电路。 (2) 选择一组具有一定物理意义的量。 (二)T4153的逻辑符号、逻辑功能及管脚排列图 (1)T4153是一个双4选1数据选择器,其逻辑符号如图1: 图1 (2) T4153的功能表如下表 其中D0、D1、D2、D3为4个数据输入端;Y 为输出端;S 是使能端,在S 是使能端,在 原SJ 符号

S =0时使能,在S =1时Y=0;A1、A0是器件中两个选择器公用的地址输入端。该器件的 逻辑表达式为: Y=S (1A 0A 0D +101D A A +201D A A +301A A A ) (3) T4153的管脚排列图如图2 图2 (三)利用T4153四选一数据选择器设计一个一位二进制全减器的实验原理和实验线路 (1)一位二进制全减器的逻辑功能表见下表: n D =n A n B 1-n C +n A n B 1-n C +n A n B 1-n C +n A n B 1-n C n C =n A n B 1-n C +n A n B 1-n C +n A n B 1-n C +n A n B 1-n C =n A n B 1-n C +n A n B +n A n B 1-n C (3)根据全减器的逻辑功能表设计出的实验线路图为图3: S 11D 3 1D 2 1D 1 1D 0 1Y

武汉大学毕业论文规范和要求

武汉大学毕业论文规范和要求 武汉大学本科毕业论文(设计)写作及印刷规范 毕业论文写作是反映学生毕业论文工作有效性的重要途径,也是评估学生掌握和运用所学基本理论、知识和技能从事科学研究和解决实际问题能力的有效手段。掌握写毕业论文的基本能力是培养本科人才的一个非常重要的环节。为了统一我校本科毕业论文的写作格式,特制定本规范。本规范中约定的写作格式主要适用于中文毕业论文涉外专业英语或其他外语毕业论文写作标准可参照本标准执行。毕业论文由设计图纸和论文两部分组成。图纸部分的规格格式由各学院根据不同专业图纸对图纸的布局尺寸、格式、数量、内容要求等详细规格格式的要求制定。在遵守本规范的前提下,各学院(系)也可以根据不同专业的特点,对相关专业的毕业论文写作格式提出更具体的要求。1.内容要求(1)论文标题论文标题应该用最恰当、最简洁的词语准确地概括整个论文的核心内容,避免使用不常见的缩写和首字母缩写一般来说,中文标题不能超过24个字,必要时可以加字幕。一般来说,外语话题不应超过12个单词(2)摘要和关键词1。中文摘要和中文关键词摘要的内容应大致反映本文的主要内容,主要说明本文的研究目的、内容、方法、结果和结论为了突出这篇论文的创造性成就或新见解,不要把它与引言混淆。语言力求简洁准确。在总结下面的另一行,指出关键词(3-5)摘要和关键词应该在同一页上 2.英文摘要和英文关

键词英文摘要与中文摘要相同底线是英文关键词(3-5个关键词)(3)目录论文目录是论文的提纲,也是论文每章的副标题目录按法规、章节、文章三级标题编制。分类和编号应使用阿拉伯数字,标题层次应清晰。目录中的标题应该与正文中的标题一致(4)正文是毕业论文的主体和核心部分。不同的科目、专业和主题可以用不同的方式书写。正文一般包括以下几个方面:1 .引言或背景介绍是论文的开头。引言应包括毕业论文选题的背景、目的和意义;国内外研究现状及相关领域现有研究成果综述;介绍本研究工作的研究思路、研究方法或实验设计、理论基础或实验基础;覆盖范围和预期结果等要求简洁全面,注意不要重复摘要或成为摘要的注释。2.论文的主体是毕业论文的主体部分。它必须是正当的,有可靠的论据,并严格遵循国际公认的学科学术规范。写作要注意结构合理、层次分明、重点突出。章节标题和公式、图表和符号必须标准化和统一。论文主体的内容根据不同学科有不同的特点,一般应包括以下几个方面:(1)毕业论文(设计)总体方案或选题的论证;(2)毕业论文(设计)各部分的设计与实现,包括实验数据的采集、数据的可行性和有效性的处理与分析、各部分的设计与计算等。(3)对研究内容和成果的客观阐述,包括理论基础、创新观点、创新成果及其改进和实际应用价值等。;(4)论文主体的所有数据必须真实可靠,自然科学论文应有正确的推理和明确的结论;人文社会科学论文应把握正确论点、充分论点和可靠论点,合理运用系统分析和比较研究方法设计模型或方案,注重实证研究和案例分析,并根据分析结果提出建议和改进措施。3.结论是毕业论文的结论,也是整个论

数字电路实验报告

数字电路实验报告 姓名:张珂 班级:10级8班 学号:2010302540224

实验一:组合逻辑电路分析一.实验用集成电路引脚图 1.74LS00集成电路 2.74LS20集成电路 二、实验内容 1、组合逻辑电路分析 逻辑原理图如下:

U1A 74LS00N U2B 74LS00N U3C 74LS00N X1 2.5 V J1 Key = Space J2 Key = Space J3 Key = Space J4 Key = Space VCC 5V GND 图1.1组合逻辑电路分析 电路图说明:ABCD 按逻辑开关“1”表示高电平,“0”表示低电平; 逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。 真值表如下: A B C D Y 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 表1.1 组合逻辑电路分析真值表 实验分析: 由实验逻辑电路图可知:输出X1=AB CD =AB+CD ,同样,由真值表也能推出此方程,说明此逻辑电路具有与或功能。 2、密码锁问题: 密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开;否则,报警信号为“1”,则接通警铃。

试分析下图中密码锁的密码ABCD 是什么? 密码锁逻辑原理图如下: U1A 74LS00N U2B 74LS00N U3C 74LS00N U4D 74LS00N U5D 74LS00N U6A 74LS00N U7A 74LS00N U8A 74LS20D GND VCC 5V J1 Key = Space J2 Key = Space J3 Key = Space J4 Key = Space VCC 5V X1 2.5 V X2 2.5 V 图 2 密码锁电路分析 实验真值表记录如下: 实验真值表 A B C D X1 X2 0 0 0 0 0 1 0 0 0 1 0 1 0 0 1 0 0 1 0 0 1 1 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 1 1 0 0 0 0 1 1 0 0 1 1 0 1 0 1 0 0 1 1 0 1 1 0 1 1 1 0 0 0 1 1 1 0 1 0 1 1 1 1 0 0 1 1 1 1 1 0 1 表1.2 密码锁电路分析真值表 实验分析: 由真值表(表1.2)可知:当ABCD 为1001时,灯X1亮,灯X2灭;其他情况下,灯X1灭,灯X2亮。由此可见,该密码锁的密码ABCD 为1001.因而,可以得到:X1=ABCD ,X2=1X 。

武汉大学电力系统分析实验报告

电气工程学院 《电力系统分析综合实验》2017年度PSASP实验报告 学号: 姓名: 班级:

实验目的: 通过电力系统分析的课程学习,我们都对简单电力系统的正常和故障运行状态有了大致的了解。但电力系统结构较为复杂,对电力系统极性分析计算量大,如果手工计算,将花费 大量的时间和精力,且容易发生错误。而通过使用电力系统分析程序PSASP,我们能对电 力系统潮流以及故障状态进行快速、准确的分析和计算。在实验过程中,我们能够加深对电力系统分析的了解,并学会了如何使用计算机软件等工具进行电力系统分析计算,这对我们以后的学习和工作都是有帮助的。 潮流计算部分: 本次实验潮流计算部分包括使用牛顿法对常规运行方式下的潮流进行计算,以及应用PQ分解法规划运行方式下的潮流计算。在规划潮流运行方式下,增加STNC-230母线负荷的有功至1.5.p.u,无功保持不变,计算潮流。潮流计算中,需要添加母线并输入所有母线 的数据,然后再添加发电机、负荷、交流线、变压器、支路,输入这些元件的数据。对运行方案和潮流计算作业进行定义,就可以定义的潮流计算作业进行潮流计算。 因为软件存在安装存在问题,无法使用图形支持模式,故只能使用文本支持模式,所以 无法使用PSASP绘制网络拓扑结构图,实验报告中的网络拓扑结构图均使用Visio绘制, 请见谅。 常规潮流计算: 下图是常规模式下的网络拓扑结构图,并在各节点标注电压大小以及相位。 下图为利用复数功率形式表示的各支路功率(参考方向选择数据表格中各支路的i侧母

线至j侧),因为无法使用图形支持模式,故只能通过文本支持环境计算出个交流线功率,下图为计算结果。

电路仿真实验报告

本科实验报告实验名称:电路仿真

实验1 叠加定理的验证 1.原理图编辑: 分别调出接地符、电阻R1、R2、R3、R4,直流电压源、直流电流源,电流表电压表(Group:Indicators, Family:VOLTMETER 或AMMETER)注意电流表和电压表的参考方向),并按上图连接; 2. 设置电路参数: 电阻R1=R2=R3=R4=1Ω,直流电压源V1为12V,直流电流源I1为10A。 3.实验步骤: 1)、点击运行按钮记录电压表电流表的值U1和I1; 2)、点击停止按钮记录,将直流电压源的电压值设置为0V,再次点击运行按钮记录电压表电流表的值U2和I2; 3)、点击停止按钮记录,将直流电压源的电压值设置为12V,

将直流电流源的电流值设置为0A,再次点击运行按钮记录电压表电流表的值U3和I3; 4.根据叠加电路分析原理,每一元件的电流或电压可以看成是每一个独立源单独作用于电路时,在该元件上产生的电流或电压的代数和。 所以,正常情况下应有U1=U2+U3,I1=I2+I3; 经实验仿真: 当电压源和电流源共同作用时,U1=-1.6V I1=6.8A. 当电压源短路即设为0V,电流源作用时,U2=-4V I2=2A 当电压源作用,电流源断路即设为0A时,U3=2.4V I3=4.8A

所以有U1=U2+U3=-4+2.4=-1.6V I1=I2+I3=2+4.8=6.8A 验证了原理 实验2 并联谐振电路仿真 2.原理图编辑: 分别调出接地符、电阻R1、R2,电容C1,电感L1,信号源V1,按上图连接并修改按照例如修改电路的网络标号; 3.设置电路参数: 电阻R1=10Ω,电阻R2=2KΩ,电感L1=2.5mH,电容C1=40uF。信号源V1设置为AC=5v,Voff=0,Freqence=500Hz。 4.分析参数设置: AC分析:频率范围1HZ—100MHZ,纵坐标为10倍频程,扫描

武汉大学单级放大电路实验报告

武汉大学计算机学院教学实验报告 课程名称电路与电子技术成绩教师签名 实验名称单级放大电路(多人合作实验)实验序号06 实验日期2011-12-12 姓名学号专业年级-班 小题分: 一、实验目的及实验内容 (本次实验所涉及并要求掌握的知识;实验内容;必要的原理分析) 实验目的: 1.掌握放大器静态工作点的调试方法及其对放大器性能的影响。 2.学习测量放大器的静态工作点Q,Av,ri,ro的方法啊,了解共射极电路特性。 3.学习放大器的动态性能。 实验内容: 测量放大器的动态和静态工作状态结果填入相应表格当中,记录相应的β值,A值和等效的输入电阻ri与输出电阻r0。 二、实验环境及实验步骤 小题分: (本次实验所使用的器件、仪器设备等的情况;具体的实验步骤) 实验环境: 1.示波器 2.信号发生器 3.数字万用电表 4.TRE-A3模拟电路实验箱 实验步骤: 1.?值测量 (1)按图2.1所示连接电路,将Rp的阻值调到最大值。 (2)连线完毕仔细检查,确定无误后再接通电源。改变Rp,记录Ic分别为0.8mA,1mA, 1.2mA时三极管V的?值。

Ib(mA)0.05 0.06 0.066 Ic(mA) 0.8 1 1.2 ? 16 16.67 18.18 ?=Ic/Ib代入各式即可 2.Q点测量 信号源频率f=500Hz时,逐渐加大ui幅度,观察uo不失真时的最大输入ui值和最大输出uo值,并测量Ib,Ic,和VCE填入表2.2 表2.2 实测法估算法误差 IB (uA)IC (mA) Vce (V) IB’ (uA) IC’ (mA) V’ce (V) IB-I’B IC-I’C Vce-V’ 47.2 1.4 4.86 47.2 1.56 3 0 0.16 1.86 估算法:Ib=V1/(R1+R2)=12/(51k+200K)=47.2uA Ic= ?Ib=1.56mA Vce=V1-R3*Ic=3V 3.Av值测量 (1)将信号发生器调到频率f=500Hz,幅值为5mA,接到放大器输入端ui,观察ui和uo 端的波形,用示波器进行测量,并将测得的ui,uo和实测计算的Av值及理论估算的Av’值填入表2.3 表2.3 实测法估算法误差 Ui(mV)Uo(V) Av=uo/ui Av’Av’-Av 5 -1.3 -260 -31 .7 -55.7 估算法:Vbe=V1-Ib(R1+R2) Vce=V1-Ic*R3 Av’=Vce/Vbe=-315.7 (2)保持Vi=5mV不变,放大器接入负载RL,在改变Rc的数值情况下测量,并将计算结果填表2.4 表2.4 给定参数实 实测计 估算 Rc RL Vi(mV) V o(V) Av Av 2k 5k 5 0.83 165 177.89 2k 2k2 5 0.60 119 129.7 5k1 5k1 5 1.30 260 315.76 5k1 2k2 5 0.90 180 190.3

电子线路基础数字电路实验4 数据选择器

实验四数据选择器 一、实验目的 1. 熟悉中规模集成数据选择器的逻辑功能及测试方法。 2. 学习用集成数据选择器进行逻辑设计。 二、实验原理 数据选择器是常用的组合逻辑部件之一。它由组合逻辑电路对数字信号进行控制来完成较复杂的逻辑功能。它有若干个数据输入端D0、D1、…,若干个控制输入端A0、A1、…和一个输出端Y0。在控制输入端加上适当的信号,即可从多个输入数据源中将所需的数据信号选择出来,送到输出端。使用时也可以在控制输入端上加上一组二进制编码程序的信号,使电路按要求输出一串信号,所以它也是一种可编程序的逻辑部件。 中规模集成芯片74LS153为双四选一数据选择器,引脚排列如图7—1所示,其中D0,D1,D2,D3为四个数据输入端,Y为输出端,A1,A2为控制输入端(或称地址端)同时控制两个四选一数据选择器的工作,G为工作状态选择端(或称使能端)。74LS153的逻辑功能如表7—1所示,当1 =G G时电路不工作,此 1= 2 ) ( 时无论A1、A0处于什么状态,输出Y总为零,即禁止所有数据输出,当( =G G时,电路正常工作,被选择的数据送到输出端,如A1A0=01,则选1= ) 2 中数据D1输出。 图7—1 图7—2 表7—1

当G =0时,74LS153的逻辑表达式为 中规模集成芯片74LS151为八选一数据选择器,引脚排列如图7—2所示。其中D 0—D 7为数据输入端,)(Y Y 为输出端,A 2、A 1、A 0为地址端,74LS151的逻辑功能如表7—2所示。逻辑表达式为 数据选择器是一种通用性很强的中规模集成电路,除了能传递数据外,还可用它设计成数码比较器,变并行码为串行及组成函数发生器。本实验内容为用数据选择器设计函数发生器。 用数据选择器可以产生任意组合的逻辑函数,因而用数据选择器构成函数发生器方法简便,线路简单。对于任何给定的三输入变量逻辑函数均可用四选一数据选择器来实现,同时对于四输入变量逻辑函数可以用八选一数据选择器来实现。应当指出,数据选择器实现逻辑函数时,要求逻辑函数式变换成最小项表达式,因此,对函数化简是没有意义的。 表7—2 例:用八选一数据选择器实现逻辑函数 CA BC AB F +== D A A D A A D A A D A A Y 3 1 2 1 1 1 1 +++= D A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y 7 2 6 1 2 5 1 2 4 1 2 3 1 2 2 1 2 1 1 2 1 2 +++ ++++=

数字电子技术实验报告汇总

《数字电子技术》实验报告 实验序号:01 实验项目名称:门电路逻辑功能及测试 学号姓名专业、班级 实验地点物联网实验室指导教师时间2016.9.19 一、实验目的 1. 熟悉门电路的逻辑功能、逻辑表达式、逻辑符号、等效逻辑图。 2. 掌握数字电路实验箱及示波器的使用方法。 3、学会检测基本门电路的方法。 二、实验仪器及材料 1、仪器设备:双踪示波器、数字万用表、数字电路实验箱 2. 器件: 74LS00 二输入端四与非门2片 74LS20 四输入端双与非门1片 74LS86 二输入端四异或门1片 三、预习要求 1. 预习门电路相应的逻辑表达式。 2. 熟悉所用集成电路的引脚排列及用途。 四、实验内容及步骤 实验前按数字电路实验箱使用说明书先检查电源是否正常,然后选择实验用的集成块芯片插入实验箱中对应的IC座,按自己设计的实验接线图接好连线。注意集成块芯片不能插反。线接好后经实验指导教师检查无误方可通电实验。实验中

1.与非门电路逻辑功能的测试 (1)选用双四输入与非门74LS20一片,插入数字电路实验箱中对应的IC座,按图1.1接线、输入端1、2、4、5、分别接到K1~K4的逻辑开关输出插口,输出端接电平显 图 1.1 示发光二极管D1~D4任意一个。 (2)将逻辑开关按表1.1的状态,分别测输出电压及逻辑状态。 表1.1 输入输出 1(k1) 2(k2) 4(k3) 5(k4) Y 电压值(v) H H H H 0 0 L H H H 1 1 L L H H 1 1 L L L H 1 1 L L L L 1 1 2. 异或门逻辑功能的测试

图 1.2 (1)选二输入四异或门电路74LS86,按图1.2接线,输入端1、2、4、5接逻辑开关(K1~K4),输出端A、B、Y接电平显示发光二极管。 (2)将逻辑开关按表1.2的状态,将结果填入表中。 表1.2 输入输出 1(K1) 2(K2) 4(K35(K4) A B Y 电压(V) L H H H H L L L H H H H L L L H H L L L L L H H 1 1 1 1 1 1 1 1

分析化学实验报告(武汉大学第五版)

分析化学实验报告 陈峻 (贵州大学矿业学院贵州花溪 550025) 摘要:熟悉电子天平得原理与使用规则,同时可以学习电子天平得基本操作与常用称量方法;学习利用HCl与NaOH相互滴定,便分别以甲基橙与酚酞为指示剂得 滴定终点;通过KHC 8H 4 O 4 标定NaOH溶液,以学习有机酸摩尔质量得测定方法、熟 悉常量法滴定操作并了解基准物质KHC 8H 4 O 4 得性质及应用;通过对食用醋总浓度 得测定,以了解强碱滴定弱酸过程中溶液pH得变化以及指示剂得选择。 关键词:定量分析;电子天平;滴定分析;摩尔质量;滴定;酸度,配制与标定 前言 实验就是联系理论与实际得桥梁,学好了各种实验,不仅能使学生掌握基本操作技能,提高动手能力,而且能培养学生实事求就是得科学态度与良好得实验习惯,促其形成严格得量得观念。天平就是大多数实验都必须用到得器材,学好天平得使用就是前提,滴定就是分析得基础方法,学好配制与滴定就是根本。 (一)、分析天平称量练习 一、实验目得: 1、熟悉电子分析天平得使用原理与使用规则。 2、学习分析天平得基本操作与常用称量法。 二、主要试剂与仪器 石英砂电子分析天平称量瓶烧杯小钥匙 三、实验步骤 1、国定质量称量(称取0、5000g 石英砂试样3份) 打开电子天平,待其显示数字后将洁净、干燥得小烧杯放在秤盘上,关好天平门。然后按自动清零键,等待天平显示0、0000 g。若显示其她数字,可再次按清零键,使其显示0、0000

g。 打开天平门,用小钥匙将试样慢慢加到小烧杯中央,直到天平显示0、5000 g。然后关好 天平门,瞧读数就是否仍然为0、5000g。若所称量小于该值,可继续加试样;若显示得量超过 该值,则需重新称量。每次称量数据应及时记录。 2、递减称量(称取 0、30~0、32 g石英砂试样 3 份) 按电子天平清零键,使其显示0、0000 g,然后打开天平门,将1个洁净、干燥得小烧杯 放在秤盘上,关好天平门,读取并记录其质量。 另取一只洁净、干燥得称量瓶,向其中加入约五分之一体积得石英砂,盖好盖。然后将 其置于天平秤盘上,关好天平门,按清零键,使其显示0、0000 g。取出称量瓶,将部分石英 砂轻敲至小烧杯中,再称量,瞧天平读数就是否在-0、30~-0、32 g 范围内。若敲出量不够, 则继续敲出,直至与从称量瓶中敲出得石英砂量,瞧其差别就是否合乎要求(一般应小于 0、4 mg)。若敲出量超过0、32 g,则需重新称量。重复上述操作,称取第二份与第三份试样。 四、实验数据记录表格 表1 固定质量称量 编号 1 2 3 m/g 0、504 0、500 0、503 表2 递减法称量 编号 1 2 3 m(空烧杯)/g 36、678 36、990 37、296 称量瓶倒出试样m1 -0、313 -0、303 -0、313 M(烧杯+试样)/g 36、990 37、296 37、607

数字电路实验Multisim仿真

实验一 逻辑门电路 一、与非门逻辑功能的测试 74LS20(双四输入与非门) 仿真结果 二、 或非门逻辑功能的测试 74LS02(四二输入或非门) 仿真结果: 三、与或非门逻辑功能的测试 74LS51(双二、三输入与或非门) 仿真结果: 四、异或门逻辑功能的测试 74LS86(四二输入异或 门)各一片 仿真结果: 二、思考题 1. 用一片74LS00实现Y = A+B 的逻辑功能 ; 2. 用一片74LS86设计 一个四位奇偶校验电路; 实验二 组合逻辑 电路 一、分析半加器的逻辑功能 二. 验证

的逻辑功能 4.思考题 (1)用两片74LS138 接成四线-十六线译码器 0000 0001 0111 1000 1111 (2)用一片74LS153接成两位四选一数据选择器; (3)用一片74LS153一片74LS00和接成一位全加器 (1)设计一个有A、B、C三位代码输入的密码锁(假设密码是011),当输入密码正确时,锁被打开(Y1=1),如果密码不符,电路发出报警信号(Y2=1)。 以上四个小设计任做一个,多做不限。 还可以用门电路搭建 实验三触发器及触发器之间的转换 1.D触发器逻辑功能的测试(上升沿) 仿真结果; 2.JK触发器功能测试(下降沿) Q=0 Q=0略

3.思考题: (1) (2) (3)略 实验四寄存器与计数器 1.右移寄存器(74ls74 为上升沿有效) 2.3位异步二进制加法,减法计数器(74LS112 下降沿有效) 也可以不加数码显示管 3.设计性试验 (1)74LS160设计7进制计数器(74LS160 是上升沿有效,且异步清零,同步置数)若采用异步清零: 若采用同步置数: (2)74LS160设计7进制计数器 略 (3)24进制 83进制 注意:用74LS160与74LS197、74LS191是完全不一样的 实验五555定时器及其应用 1.施密特触发器

数字电路实验

数字电路实验 实验要求: 1. 遵守实验室规则,注意人身和仪器设备的安全。 2. 预习并按规范写好预习报告,否则不能参加实验。 3. 进入实验室后保持安静,对号入座, 4. 将预习报告置于实验桌右上角,待指导教师检查。 5. 完成实验任务后,保持实验现场,报请老师验收。验收时需清楚简练地向老师介绍实验情况、证明自己已完成了实验任务。 6.实验成绩由预习报告、实验效果与实验纪律、独立动手能力、实验报告等综合决定。 实验报告内容要求 1. 实验名称、实验者姓名、实验时间地点和指导教师等。 2. 实验目的与要求。 3. 实验用仪器仪表的名称和型号。 4. 实验电路和测试电路。包括实验所用的器件品种、数目和参数。 5. 实验内容、步骤,在这部分内容中,应用简明的语言或提纲给出实验的具体内容,步骤、记录实验中的原始数据,绘制出根据观察到的波形整理出的图表、曲线,反映在实验中遇到的问题及处理的经过。如对原实验方案进行了调整,则应写出调整方案的理由和调整情况。 6. 实验结果及分析。实验结果是对实验所得的原始数据进行分析计算后得出的结论。可以用数值或曲线表达,实验结果应满足实验任务的要求。 7. 实验小结。总结实验完成的情况,对实验方案和实验结果进行讨论,对实验中遇到的问题进行分析,简单叙述实验的收获、体会等。 8. 参考资料。记录实验进行前、后阅读的有关资料,为今后查阅提供方便。

实验一TTL与非门参数测试及使用 一、实验目的 1、学习TTL和CMOS门电路的逻辑功能测试方法,加深认识TTL与CMOS门电路的 电平差异。 2、通过测试TTL与非门的电压传输特性,进一步理解门电路的重要参数及其意义(包 括U OL、U OH、U ON、U OFF、U TH、U NL、U NH)。 3、了解一般的集成门电路器件的常用封装形式和引脚排列规律,掌握使用方法。 4、熟悉数字实验箱的结构和使用方法。 二、预习要求 1、TTL与CMOS门电路的逻辑功能及闲置输入端的处置方法。 2、电压传输特性曲线及其所表征的主要参数的意义。 3、设计实验数据纪录表格 三、实验内容 1、测试TTL与非门74LS00和CM0S或非门CC4001逻辑功能。 (1)识别72LS00和CC4001的封装及引脚排列。 (2)正确连接测试电路,特别注意直流工作电压的大小和极性。 (3)测试它们的真值表,要求纪录输入高低电平(U IL、U IH)和输出高低电平(U OL、U OH)。 (4)实验TTL和CMOS门电路的输入端悬空对门电路输出的影响。 2、测试TTL与非门电压传输特性。 (1)正确连接测试电路,特别注意实心电位器的连接,连接错误易损坏电位器。 (2)注意在特性曲线的转折处应适当增加测量点。 (3)正确读取数据并纪录。 四、实验报告 1、书写格式要规范,书写认真、字迹清晰。 2、实验报告内容要齐全 3、测试的原始数据要真实,不能随意修改原始数据。 4、绘制TTL门的传输特性曲线,并根据曲线标出U ON、U OFF、U TH及U NL、U NH。 5、实验结果分析与小结 实验二组合逻辑电路设计 一、实验目的 1、学习用小规模集成电路设计组合逻辑电路的方法,进一步掌握组合逻辑电路的 分析和设计方法。 2、学习用中规模集成电路实现组合逻辑函数的方法 3、学习数字电路实验中查找电路故障的一般方法。 二、预习要求 1、组合逻辑电路分析、设计的一般方法。 2、用译码器和数据选择器实现组合逻辑函数的方法。 3、画出用译码器74LS138实现半加器的电路图。 三、实验内容 1、用与非门实现半加器。

武汉大学本科生毕业设计字体格式要求

3.字体和字号 论文题目黑体2号 各章标题黑体3号 各节的一级标题黑体4号 各节的二级标题黑体小4号 各节的三级标题黑体小4号 款项黑体小4号 正文宋体小4号 中文摘要、结论、参考文献标题黑体3号 中文摘要、结论、参考文献内容宋体小4号 英文摘要标题Time New Roman大写粗体3号 英文摘要内容Time New Roman体小4号 中文关键词标题黑体小4号 中文关键词宋体小4号 英文关键词标题Time New Roman粗体小4号 英文关键词Time New Roman小4号 目录标题黑体3号 目录内容中章的标题黑体4号 (含结论、参考文献、致谢、附录标题) 目录中其他内容宋体小4号 论文页码页面底端居中、阿拉伯数字(Times new roman 5号)连续编码 页眉与页脚宋体5号居中 4.封面及书脊 具体排版规范见附件1,字体与字号要求如下: 学号(黑体5号) 密级(黑体5号) 武汉大学本科生毕业论文(设计)(宋体1号居中) 论文题目(黑体2号居中) 院(系)名称(宋体小3号)

专业名称(宋体小3号) 学生姓名(宋体小3号) 指导教师(宋体小3号) 年月(宋体3号) 5.学术申明 郑重申明(宋体加粗2号居中) 申明内容(宋体4号) 6.中、英文扉页 中文扉页: “武汉大学本科生毕业论文(设计)”宋体2号居中 论文题目黑体2号居中 年月宋体3号居中 其余字体均为4号字体,具体格式见附件2。 英文扉页与中文扉页格式、字号对应,字体一律为times new roman,详见扉页示例。 7.页面设置 页眉奇数页为“武汉大学本科生毕业论文(设计)”,偶数页为论文题目。在页眉和页脚的版式中选择单细线边框线型,线条宽度为1.5磅。 页边距标准:上边距为45mm,下边距为40mm,左边距为25mm,右边距为45mm,页眉为38mm,页脚为33mm。 段前、段后及行间距:章标题的段前为0.8行,段后为0.5行;节标题段前为0.5行,段后0.5行;标题以外的文字行距为“固定值”23磅,字符间距为“标准”。 8.摘要 摘要正文下空一行顶格打印“关键词”款项,每个关键词之间用“;”分开,最后一个关键词不打标点符号,英文摘要应另起一页。具体示例见附件3. 9.目录 目录应包括章、节、条三级标题,统一按照“1……、1.1……、1.1.1……”的格式编写,目录中各章节题序中的阿拉伯数字用Time New Roman体。 目录的具体排版格式见附件5。 10.正文

武汉大学计算机学院教学实验报告

武汉大学计算机学院教学实验报告 课题名称:电工实验专业:计算机科学与技术2013 年11 月15 日 实验名称电路仿真实验实验台号实验时数3小时 姓名秦贤康学号2013301500100年级2013 班3班 一、实验目的及实验内容 (本次实验所涉及并要求掌握的知识点;实验内容;必要的原理分析) 实验目的: 熟悉multisim仿真软件的使用 用multisim进行电路仿真,并验证书上的理论知识的正确性 内容:用仿真软件进行实验 二、实验环境及实验步骤 (本次实验所使用的器件、仪器设备等的情况;具体的实验步骤) 实验环境: 一台微机 实验步骤: 用multisim先进行电路仿真,再记录下相关数据 三、实验过程与分析 (详细记录实验过程中发生的故障和问题,进行故障分析,说明故障排除的过程和方法。根据具体实验,记录、整理相应的数据表格、绘制曲线、波形图等)

实验内容及数据记录 1、简单直流电路 简单直流电路在有载状态下电源的电阻、电压和电路 简单直流电路在短路状态下电源的电阻、电压和电路 简单直流电 路在 开路状 态下电源的电阻、电压和电路 2、复杂直 流电路 复杂直流电路中各元件上的电压 复杂直流电路中各元件上的电流 复杂直流电路在E1作用下负载上的电压和电流 复杂直流电路在E2作用下的电压和电流 复杂直流电路在E1与E2作用下的电压和电流 复杂直 流电路 中的等效电阻 R (k Ω) 1 2 3 4 5 I (mA ) 24000 24000 24000 24000 24000 U (V ) 0.000024 0.000024 0.000024 0.000024 0.000024 R (k Ω) 1 2 3 4 5 I (mA ) 12 6.09 4.011 3.011 2.412 U (V ) 11.94 11.997 11.99 8 11.998 11.999 R (k Ω) 1 2 3 4 5 I (mA ) 0.000176 0.000176 0.000176 0.000176 0.000176 U (V ) 12 12 12 12 12 RL (k Ω) 1 2 3 4 5 URL (V ) 6.799 8.497 9.269 9.710 9.995 UR1(V ) 5.198 3.501 2.730 2.289 2.004 UR2(V ) -3.200 -1.502 -0.731 -0.290 -0.005286 UE1(V ) 11.997 11.998 11.999 11.999 11.999 UE2(V ) 9.999 10.000 10.000 10.000 10.000 RL (k Ω) 1 2 3 4 5 IRL (mA ) 6.807 4.258 3.100 2.437 2.209 IR1(mA ) 5.198 3.505 2.733 2.292 2.006 IR2(mA ) -1.603 2.499 --1.999 -1.666 -1.428 IE1(mA ) 5.198 3.505 2.733 2.292 2.006 IE2(mA ) -1.603 -2.501 -2.000 -1.666 -1.428 RL (k Ω) 1 2 3 4 5 UE1(V ) 4.798 5.996 6.540 6.851 7.053 IE1(mA ) 4.803 3.004 2.187 1.720 1.418 RL (k Ω) 1 2 3 4 5 UE2(V ) 2.002 2.501 2.729 2.858 2.942 IE2(mA ) 2.002 1.252 0.911 0.718 0.592 RL (k Ω) 1 2 3 4 5 URL (V ) 6.802 8.497 9.269 9.710 9.995 IRL (mA ) 6.807 4.258 3.100 2.437 2.209 R3(k Ω) 1 2 3 4 5 R6(k Ω) 2 3 4 5 6 R7(k Ω) 3 4 5 6 7 RL (k Ω) -1.603 2.499 --1.999 -1.666 -1.428 URL (V ) 5.198 3.505 2.733 2.292 2.006 IRL (A ) -1.603 -2.501 -2.000 -1.666 -1.428 R3(k Ω) 1 2 3 4 5

相关主题
文本预览
相关文档 最新文档