当前位置:文档之家› PCB叠层结构参考即多层板叠层建议

PCB叠层结构参考即多层板叠层建议

PCB叠层结构参考即多层板叠层建议
PCB叠层结构参考即多层板叠层建议

PCB叠层结构参考即多层板叠层建议

电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺陷,将最终影响到整机的EMC性能。

总的来说叠层设计主要要遵从两个规矩:

1. 每个走线层都必须有一个邻近的参考层(电源或地层);

2. 邻近的主电源层和地层要保持最小间距,以提供较大的耦合电容;

下面列出从两层板到十层板的叠层:

一、单面PCB板和双面PCB板的叠层

对于两层板来说,由于板层数量少,已经不存在叠层的问题。控制EMI辐射主要从布线和布局来考虑;

单层板和双层板的电磁兼容问题越来越突出。造成这种现象的主要原因就是因是信号回路面积过大,不仅产生了较强的电磁辐射,而且使电路对外界干扰敏感。要改善线路的电磁兼容性,最简单的方法是减小关键信号的回路面积。

关键信号:从电磁兼容的角度考虑,关键信号主要指产生较强辐射的信号和对外界敏感的信号。能够产生较强辐射的信号一般是周期性信号,如时钟或地址的低位信号。对干扰敏感的信号是指那些电平较低的模拟信号。

单、双层板通常使用在低于10KHz的低频模拟设计中:

1在同一层的电源走线以辐射状走线,并最小化线的长度总和;

2走电源、地线时,相互靠近;在关键信号线边上布一条地线,这条地线应尽量靠近信号线。这样就形成了较小的回路面积,减小差模辐射对外界干扰的敏感度。当信号线的旁边加一条地线后,就形成了一个面积最小的回路,信号电流肯定会取道这个回路,而不是其它地线路径。

3如果是双层线路板,可以在线路板的另一面,紧靠近信号线的下面,沿着信号线布一条地线,一线尽量宽些。这样形成的回路面积等于线路板的厚度乘以信号线的长度。

二、四层板的叠层;

推荐叠层方式:

1. SIG-GND(PWR)-PWR (GND)-SIG;

2. GND-SIG(PWR)-SIG(PWR)-GND;

对于以上两种叠层设计,潜在的问题是对于传统的1.6mm(62mil)板厚。层间距将会变得很大,不仅不利于控制阻抗,层间耦合及屏蔽;特别是电源地层之间间距很大,降低了板电容,不利于滤除噪声。

对于第一种方案,通常应用于板上芯片较多的情况。这种方案可得到较好的SI 性能,对于EMI性能来说并不是很好,主要要通过走线及其他细节来控制。主要注意:地层放在信号最密集的信号层的相连层,有利于吸收和抑制辐射;增大板面积,体现20H规则。

对于第二种方案,通常应用于板上芯片密度足够低和芯片周围有足够面积(放置所要求的电源覆铜层)的场合。此种方案PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低,也可通过外层地屏蔽内层信号辐射。从EMI控制的角度看,这是现有的最佳4层PCB结构。主要注意:中间两层信号、电源混合层间距要拉开,走线方向垂直,避免出现串扰;适当控制板面积,体现20H 规则;如果要控制走线阻抗,上述方案要非常小心地将走线布置在电源和接地铺铜岛的下边。另外,电源或地层上的铺铜之间应尽可能地互连在一起,以确保DC和低频的连接性。

三、六层板的叠层;

对于芯片密度较大、时钟频率较高的设计应考虑6层板的设计

推荐叠层方式:

1.SIG-GND-SIG-PWR-GND-SIG;

对于这种方案,这种叠层方案可得到较好的信号完整性,信号层与接地层相邻,电源层和接地层配对,每个走线层的阻抗都可较好控制,且两个地层都是能良好的吸收磁力线。并且在电源、地层完整的情况下能为每个信号层都提供较好的回流路径。

2.GND-SIG-GND-PWR-SIG -GND;

对于这种方案,该种方案只适用于器件密度不是很高的情况,这种叠层具有上面叠层的所有优点,并且这样顶层和底层的地平面比较完整,能作为一个较好的屏蔽层来使用。需要注意的是电源层要靠近非主元件面的那一层,因为底层的平面会更完整。因此,EMI性能要比第一种方案好。

小结:对于六层板的方案,电源层与地层之间的间距应尽量减小,以获得好的电源、地耦合。但62mil的板厚,层间距虽然得到减小,还是不容易把主电源与地层之间的间距控制得很小。对比第一种方案与第二种方案,第二种方案成本要

大大增加。因此,我们叠层时通常选择第一种方案。设计时,遵循20H规则和镜像层规则设计

四、八层板的叠层;

八层板通常使用下面三种叠层方式:

A:由于差的电磁吸收能力和大的电源阻抗导致这种不是一种好的叠层方式。它的结构如下:

1.Signal 1 元件面、微带走线层

2.Signal 2 内部微带走线层,较好的走线层(X方向)

3.Ground

4.Signal 3 带状线走线层,较好的走线层(Y方向)

5.Signal 4 带状线走线层

6.Power

7.Signal 5 内部微带走线层

8.Signal 6 微带走线层

B:是第三种叠层方式的变种,由于增加了参考层,具有较好的EMI性能,各信号层的特性阻抗可以很好的控制

1.Signal 1 元件面、微带走线层,好的走线层

2.Ground 地层,较好的电磁波吸收能力

3.Signal 2 带状线走线层,好的走线层

4.Power 电源层,与下面的地层构成优秀的电磁吸收

5.Ground 地层

6.Signal 3 带状线走线层,好的走线层

7.Power 地层,具有较大的电源阻抗

8.Signal 4 微带走线层,好的走线层

C:最佳叠层方式,由于多层地参考平面的使用具有非常好的地磁吸收能力。

1.Signal 1 元件面、微带走线层,好的走线层

2.Ground 地层,较好的电磁波吸收能力

3.Signal 2 带状线走线层,好的走线层

4.Power 电源层,与下面的地层构成优秀的电磁吸收

5.Ground 地层

6.Signal 3 带状线走线层,好的走线层

7.Ground 地层,较好的电磁波吸收能力

8.Signal 4 微带走线层,好的走线层

小结:

对于如何选择设计用几层板和用什么方式的叠层,要根据板上信号网络的数量,器件密度,PIN密度,信号的频率,板的大小等许多因素。对于这些因素我们要综合考虑。对于信号网络的数量越多,器件密度越大,PIN密度越大,信号的频率越高的设计应尽量采用多层板设计。为得到好的EMI性能最好保证每个信号层都有自己的参考层。

------本文来引自电子发烧友论坛

PCB常用阻抗设计及叠层

PCB阻抗设计及叠层 目录 前言 (4) 第一章阻抗计算工具及常用计算模型 (7) 1.0 阻抗计算工具 (7) 1.1 阻抗计算模型 (7) 1.11. 外层单端阻抗计算模型 (7) 1.12. 外层差分阻抗计算模型 (8) 1.13. 外层单端阻抗共面计算模型 (8) 1.14. 外层差分阻抗共面计算模型 (9) 1.15. 内层单端阻抗计算模型 (9) 1.16. 内层差分阻抗计算模型 (10) 1.17. 内层单端阻抗共面计算模型 (10) 1.18. 内层差分阻抗共面计算模型 (11) 1.19. 嵌入式单端阻抗计算模型 (11) 1.20. 嵌入式单端阻抗共面计算模型 (12) 1.21. 嵌入式差分阻抗计算模型 (12) 1.22. 嵌入式差分阻抗共面计算模型 (13) 第二章双面板设计 (14) 2.0 双面板常见阻抗设计与叠层结构 (14) 2.1. 50 100 || 0.5mm (14) 2.2. 50 || 100 || 0.6mm (14) 2.3. 50 || 100 || 0.8mm (15) 2.4. 50 || 100 || 1.6mm (15) 2.5. 50 70 || 1.6mm (15) 2.6. 50 || 0.9mm || Rogers Er=3.5 (16) 2.7. 50 || 0.9mm || Arlon Diclad 880 Er=2.2 (16) 第三章四层板设计 (17) 3.0. 四层板叠层设计方案 (17) 3.1. 四层板常见阻抗设计与叠层结构 (18) 3.10. SGGS || 50 55 60 || 90 100 || 0.8mm 1.0mm 1.2mm 1.6mm 2.0mm (18) 3.11. SGGS || 50 55 60 || 90 100 || 0.8mm 1.0mm 1.2mm 1.6mm 2.0mm (19) 3.12. SGGS || 50 55 60 || 90 95 100 || 1.6mm (20) 3.13. SGGS || 50 55 60 || 85 90 95 100 || 1.0mm 1.6mm (21) 3.14. SGGS || 50 55 75 || 100 || 1.0mm 2.0mm (22) 3.15. GSSG || 50 || 100 || 1.0mm (22)

PCB叠层结构知识

PCB叠层结构知识 PCB叠层结构知识 较多的PCB工程师,他们经常画电脑主板,对ALLEGRO等优秀的工具非常的熟练,但是,非常可惜的是,他们居然很少知道如何进行阻抗控制,如何使用工具进行信号完整性分析.如何使用IBIS模型。我觉得真正的PCB高手应该还是信号完整性专家,而不仅仅停留在连连线,过过孔的基础上。对布通一块板子容易,布好一块好难。 小资料 对于电源、地的层数以及信号层数确定后,它们之间的相对排布位置是每一个PCB工程师都不能回避的话题; 层的排布一般原则: 元件面下面(第二层)为地平面,提供器件屏蔽层以及为顶层布线提供参考平面; 所有信号层尽可能与地平面相邻; 尽量避免两信号层直接相邻; 主电源尽可能与其对应地相邻; 兼顾层压结构对称。 对于母板的层排布,现有母板很难控制平行长距离布线,对于板级工作频率在50MHZ 以上的(50MHZ以下的情况可参照,适当放宽),建议排布原则: 元件面、焊接面为完整的地平面(屏蔽); 无相邻平行布线层; 所有信号层尽可能与地平面相邻; 关键信号与地层相邻,不跨分割区。 注:具体PCB的层的设置时,要对以上原则进行灵活掌握,在领会以上原则的基础上,根据实际单板的需求,如:是否需要一关键布线层、电源、地平面的分割情况等,确定层的排布,切忌生搬硬套,或抠住一点不放。 以下为单板层的排布的具体探讨: *四层板,优选方案1,可用方案3 方案电源层数地层数信号层数 1 2 3 4 1 1 1 2 S G P S 2 1 2 2 G S S P 3 1 1 2 S P G S 方案1 此方案四层PCB的主选层设置方案,在元件面下有一地平面,关键信号优选布TOP 层;至于层厚设置,有以下建议: 满足阻抗控制芯板(GND到POWER)不宜过厚,以降低电源、地平面的分布阻抗;保证电源平面的去藕效果;为了达到一定的屏蔽效果,有人试图把电源、地平面放在TOP、BOTTOM层,即采用方案2: 此方案为了达到想要的屏蔽效果,至少存在以下缺陷: 电源、地相距过远,电源平面阻抗较大 电源、地平面由于元件焊盘等影响,极不完整 由于参考面不完整,信号阻抗不连续 实际上,由于大量采用表贴器件,对于器件越来越密的情况下,本方案的电源、地几乎无法作为完整的参考平面,预期的屏蔽效果很难实现;方案2使用范围有限。但在个别单板中,方案2不失为最佳层设置方案。

一到八层电路板的叠层设计方式

一到八层电路板的叠层设计方式 电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺陷,将最终影响到整机的EMC性能。总的来说叠层设计主要要遵从两个规矩: 1. 每个走线层都必须有一个邻近的参考层(电源或地层); 2. 邻近的主电源层和地层要保持最小间距,以提供较大的耦合电容; 下面列出从单层板到八层板的叠层: 一、单面板和双面板的叠层 对于两层板来说,由于板层数量少,已经不存在叠层的问题。控制EMI辐射主要从布线和布局来考虑; 单层板和双层板的电磁兼容问题越来越突出。造成这种现象的主要原因就是因是信号回路面积过大,不仅产生了较强的电磁辐射,而且使电路对外界干扰敏感。要改善线路的电磁兼容性,最简单的方法是减小关键信号的回路面积。 关键信号:从电磁兼容的角度考虑,关键信号主要指产生较强辐射的信号和对外界敏感的信号。能够产生较强辐射的信号一般是周期性信号,如时钟或地址的低位信号。对干扰敏感的信号是指那些电平较低的模拟信号。 单、双层板通常使用在低于10KHz的低频模拟设计中: 1 在同一层的电源走线以辐射状走线,并最小化线的长度总和;

2 走电源、地线时,相互靠近;在关键信号线边上布一条地线,这条地线应尽量靠近信号线。这样就形成了较小的回路面积,减小差模辐射对外界干扰的敏感度。当信号线的旁边加一条地线后,就形成了一个面积最小的回路,信号电流肯定会取道这个回路,而不是其它地线路径。 3 如果是双层线路板,可以在线路板的另一面,紧靠近信号线的下面,沿着信号线布一条地线,一线尽量宽些。这样形成的回路面积等于pcb线路板的厚度乘以信号线的长度。 二、四层板的叠层 推荐叠层方式: 2.1 SIG-GND(PWR)-PWR (GND)-SIG; 2.2 GND-SIG(PWR)-SIG(PWR)-GND; 对于以上两种叠层设计,潜在的问题是对于传统的1.6mm(62mil)板厚。层间距将会变得很大,不仅不利于控制阻抗,层间耦合及屏蔽;特别是电源地层之间间距很大,降低了板电容,不利于滤除噪声。 对于第一种方案,通常应用于板上芯片较多的情况。这种方案可得到较好的SI性能,对于EMI性能来说并不是很好,主要要通过走线及其他细节来控制。主要注意:地层放在信号最密集的信号层的相连层,有利于吸收和抑制辐射;增大板面积,体现20H规则。 对于第二种方案,通常应用于板上芯片密度足够低和芯片周围有足够面积(放置所要求的电源覆铜层)的场合。此种方案PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,

PCB常用阻抗设计及叠层

PCB 阻抗设计及叠 层 目 录 、八— 刖言 ............................... 第一章阻抗计算工具及常用计算模型 1.0阻抗计算工具 .............. 1.1阻抗计算模型 ............... 1.11. 1.1 2. 1.13. 1.14. 1.15. 1.16. 1.17. 1.18. 1.19. 1.20. 1.21. 1.2 2. 外层单端阻抗计算模型 ............ 外层差分阻抗计算模型 ............ 外层单端阻抗共面计算模型 ........ 外层差分阻抗共面计算模型 ........ 内层单端阻抗计算模型 ............ 内层差分阻抗计算模型 ............ 内层单端阻抗共面计算模型 ........ 内层差分阻抗共面计算模型 ........ 嵌入式单端阻抗计算模型 .......... 嵌入式单端阻抗共面计算模型 ..... 嵌入式差分阻抗计算模型 .......... 嵌入式差分阻抗共面计算模型 ..... 8 9 .9 10 10 11 11 第二章双面板设计 ................................. 2.0双面板常见阻抗设计与叠层结构 ............ 2.1.50 100 II 0.5mm ...................... 2.2. 50 II 100 II 0.6mm .................... 2.3. 50 II 100 II 0.8mm .................... 2.4. 50 II 100 II 1.6mm .................... 2.5. 50 70 II 1.6mm ....................... 2.6. 50 II 0.9mm II Rogers Er= 3.5 .......... 2.7. 50 II 0.9mm || Arlo n Diclad 880 Er=2.2 第三章四层板设计 ................................. 3.0.四层板叠层设计方案 ..................... 3.1.四层板常见阻抗设计与叠层结构 ........... 12 12 13 14 14 14 14 15 15 15 16 16 17 17 18 3.10. SGGS II 50 55 60 || 90 100 || 0.8mm 1.0mm 1.2mm 1.6mm 2.0mm 3.11. SGGS II 50 55 60 || 90 100 || 0.8mm 1.0mm 1.2mm 1.6mm 2.0mm 3.12. SGGS II 50 55 60 || 90 95 100 || 1.6mm ............................. 3.13. SGGS II 50 55 60 II 85 90 95 100 II 1.0mm 1.6mm .................... 3.1 4. SGGS II 50 55 75 II 100 II 1.0mm 2.0mm ............................. 3.1 5. GSSG II 50 II 100 II 1.0mm ......................................... 18 19 20 21 22 22

关于PCB叠层理解

关于PCB叠层的理解 设计者可能会设计奇数层印制电路板(PCB)。如果布线不需要额外的层,为什么还要用它呢?难道减少层不会让电路板更薄吗?如果电路板少一层,难道成本不是更低么?但是,在一些情况下,增加一层反而会降低费用。 电路板有两种不同的结构:核芯结构和敷箔结构。 在核芯结构中,电路板中的所有导电层敷在核芯材料上;而在敷箔结构中,只有电路板内部导电层才敷在核芯材料上,外导电层用敷箔介质板。所有的导电层通过介质利用多层层压工艺粘合在一起。 核材料就是工厂中的双面敷箔板。因为每个核有两个面,全面利用时,PCB的导电层数为偶数。为什么不在一边用敷箔而其余用核结构呢?其主要原因是:PCB的成本及PCB的弯曲度。 偶数层电路板的成本优势 因为少一层介质和敷箔,奇数PCB板原材料的成本略低于偶数层PCB。但是奇数层PCB的加工成本明显高于偶数层PCB。内层的加工成本相同;但敷箔/核结构明显的增加外层的处理成本。 奇数层PCB需要在核结构工艺的基础上增加非标准的层叠核层粘合工艺。与核结构相比,在核结构外添加敷箔的工厂生产效率将下降。在层压粘合以前,外面的核需要附加的工艺处理,这增加了外层被划伤和蚀刻错误的风险。 平衡结构避免弯曲 不用奇数层设计PCB的最好的理由是:奇数层电路板容易弯曲。

当PCB在多层电路粘合工艺后冷却时,核结构和敷箔结构冷却时不同的层压张力会引起PCB弯曲。随着电路板厚度的增加,具有两个不同结构的复合PCB弯曲的风险就越大。消除电路板弯曲的关键是采用平衡的层叠。尽管一定程度弯曲的PCB达到规范要求,但后续处理效率将降低,导致成本增加。因为装配时需要特别的设备和工艺,元器件放置准确度降低,故将损害质量。 使用偶数层PCB 当设计中出现奇数层PCB时,用以下几种方法可以达到平衡层叠、降低PCB制作成本、避免PCB弯曲。以下几种方法按优选级排列。 1.一层信号层并利用。如果设计PCB的电源层为偶数而信号层为奇数可采用这种方法。增加的层不增加成本,但却可以缩短交货时间、改善PCB质量。 2.增加一附加电源层。如果设计PCB的电源层为奇数而信号层为偶数可采用这种方法。一个简单的方法是在不改变其他设置的情况下在层叠中间加一地层。先按奇数层PCB种布线,再在中间复制地层,标记剩余的层。这和加厚地层的敷箔的电气特性一样。 3.在接近PCB层叠中央添加一空白信号层。这种方法最小化层叠不平衡性,改善PCB的质量。先按奇数层布线,再添加一层空白信号层,标记其余层。在微波电路和混合介质(介质有不同介电常数)电路种采用。 平衡层叠PCB优点:成本低、不易弯曲、缩短交货时间、保证质量。

pcb叠层参考

名词定义:SIG:信号层;GND:地层;PWR:电源层; 电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺 陷,将最终影响到整机的EMC性能。 总的来说叠层设计主要要遵从两个规矩: 1. 每个走线层都必须有一个邻近的参考层(电源或地层); 2. 邻近的主电源层和地层要保持最小间距,以提供较大的耦合电容; 下面列出从两层板到十层板的叠层: 2.1 单面板和双面板的叠层; 对于两层板来说,由于板层数量少,已经不存在叠层的问题。控制EMI辐射主要从布线和布局来考虑;单层板和双层板的电磁兼容问题越来越突出。造成这种现象的主要原因就是因是信号回路面积过大,不仅产生了较强的电磁辐射,而且使电路对外界干扰敏感。要改善线路的电磁兼容性,最简单的方法是减小关键信号的回路面积。 关键信号:从电磁兼容的角度考虑,关键信号主要指产生较强辐射的信号和对外界敏感的信号。能够产生较强辐射的信号一般是周期性信号,如时钟或地址的低位信号。对干扰敏感的信号是指那些电平较低 的模拟信号。

单、双层板通常使用在低于10KHz的低频模拟设计中: 1 在同一层的电源走线以辐射状走线,并最小化线的长度总和; 2 走电源、地线时,相互靠近;在关键信号线边上布一条地线,这条地线应尽量靠近信号线。这样就形成了较小的回路面积,减小差模辐射对外界干扰的敏感度。当信号线的旁边加一条地线后,就形成了一个面积最小的回路,信号电流肯定会取道这个回路,而不是其它地线 路径。 3 如果是双层线路板,可以在线路板的另一面,紧靠近信号线的下面,沿着信号线布一条地线,一线尽量宽些。这样形成的回路面积等于线 路板的厚度乘以信号线的长度。 2.2 四层板的叠层; 推荐叠层方式: 2.2.1 SIG-GND(PWR)-PWR (GND)-SIG; 2.2.2 GND-SIG(PWR)-SIG(PWR)-GND;

PCB叠层

PCB叠层 1 层叠的定义及添加 对高速多层板来说,默认的两层设计无法满足布线信号质量及走线密度要求,这个时候需要对PCB层叠进行添加,以满足设计的要求。 2 正片层与负片层 正片层就是平常用于走线的信号层(直观上看到的地方就是铜线),可以用“线”“铜皮”等进行大块铺铜与填充操作,如图8-32所示。 图8-32 正片层 负片层则正好相反,即默认铺铜,就是生成一个负片层之后整一层就已经被铺铜了,走线的地方是分割线,没有铜存在。要做的事情就是分割铺铜,再设置分割后的铺铜

的网络即可,如图8-33所示。 图8-33 负片层 3 内电层的分割实现 在Protel版本中,内电压是用“分裂”来分割的,而现在用的版本Altium Designer 19直接用“线条”、快捷键“PL”来分割。分割线不宜太细,可以选择15mil及以上。分割铺铜时,只要用“线条”画一个封闭的多边形框,再双击框内铺铜设置网络即可,如图8-34所示。

图8-34 双击给予网络 正、负片都可以用于内电层,正片通过走线和铺铜也可以实现。负片的好处在于默认大块铺铜填充,再进行添加过孔、改变铺铜大小等操作都不需要重新铺铜,这样省去了重新铺铜计算的时间。中间层用电源层和GND层(也称地层、地线层、接地层)时,层面上大多是大块铺铜,这样用负片的优势就很明显。 4 PCB层叠的认识 随着高速电路的不断涌现,PCB的复杂度也越来越高,为了避免电气因素的干扰,信号层和电源层必须分离,所以就牵涉到多层PCB的设计。在设计多层PCB之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构,也就是决定采用4层、6层,还是更多层数的电路板。这就是设计多层板的一个简单概念。 确定层数之后,再确定内电层的放置位置及如何在这些层上分布不同的信号。这就是多层PCB层叠结构的选择问题。层叠结构是影响PCB的EMC性能的一个重要因素,一个好的层叠设计方案将会大大减小电磁干扰(EMI)及串扰的影响。 板的层数不是越多越好,也不是越少越好,确定多层PCB的层叠结构需要考虑较多的因素。从布线方面来说,层数越多越利于布线,但是制板成本和难度也会随之增加。

PCB EMC设计中的PCB叠层结构

一、电源平面和地平面要满足20H规则 二、当电源层、底层数及信号的走线层数确定后,为使PCB具有良好的EMC性能它们之间的相对排布位置基本要求如下: 元器件层下面(第二层)为地平面,提供器件屏蔽层及为顶层布线提供参考平面。 所有信号层尽可能与地平面相邻 尽量避免两信号层走线相邻。如果无法避免,应加大相邻信号层的走线间距,是两层信号线走线在上下位置呈垂直走线状态 主电源尽可能与其对应地相邻,并尽可能减小电源和地平面之间的距离,以小于5mil为优,最好不要超过10mil 兼顾层压结构的对称叠层还要兼顾PCB制造工艺和控制PCB的翘曲度。通常民用产品采用IPC_II标准,要求PCB的翘曲度要小于0.75%。 采用偶数层结构。 三、常见的PCB叠层结构 1、四层板的叠层结构: TOP、GND02、PWR03、BOTTOM;(TOP层下面有完整的地平面为最优布线层,关键信号应该优先布置在该层。电源平面和地平面的距离不宜过厚最好不超过5mil) TOP、PWR02、GND03、BOTTOM;(此方案和方案a类似) GND01、S02、S03、GND04/PWR04(为达到一定的屏蔽效果,有时采用此方案) 2、六层板的叠层结构 TOP、GND02、S03、PWR04、GND05、BOTTOM(此方案是业界主推的6层PCB的叠层设计方案,有3个布线层,一个电源平面,2个地平面。第4、5层之间的厚度要尽可能小弟3层是最佳布线层,告诉信号和高风险信号优先布置在该层) TOP、GND02、S03、S04、PWR05、BOTTOM (当需要的布线层数多,对成本要求苛刻时可以采用此方案。该方案中S03是最优布线层)

PCB叠层及阻抗计算(精典)

关于PCB叠层及阻抗计算 为了很好地对PCB进行阻抗控制,首先要了解PCB的结构: 通常我们所说的多层板是由芯板和半固化片互相层叠压合而成的,芯板是一种硬质的、有特定厚度的、两面包铜的板材,是构成印制板的基础材料。而半固化片构成所谓的浸润层,起到粘合芯板的作用,虽然也有一定的初始厚度,但是在压制过程中其厚度会发生一些变化。 通常多层板最外面的两个介质层都是浸润层,在这两层的外面使用单独的铜箔层作为外层铜箔。外层铜箔和内层铜箔的原始厚度规格,一般有0.5OZ、1OZ、2OZ(1OZ约为35um或1.4mil)三种,但经过一系列表面处理后,外层铜箔的最终厚度一般会增加将近1OZ左右。内层铜箔即为芯板两面的包铜,其最终厚度与原始厚度相差很小,但由于蚀刻的原因,一般会减少几个um。 多层板的最外层是阻焊层,就是我们常说的“绿油”,当然它也可以是黄色或者其它颜色。阻焊层的厚度一般不太容易准确确定,在表面无铜箔的区域比有铜箔的区域要稍厚一些,但因为缺少了铜箔的厚度,所以铜箔还是显得更突出,当我们用手指触摸印制板表面时就能感觉到。 当制作某一特定厚度的印制板时,一方面要求合理地选择各种材料的参数,另一方面,半固化片最终成型厚度也会比初始厚度小一些。下面是一个典型的6层板叠层结构: PCB的参数: 不同的印制板厂,PCB的参数会有细微的差异。 表层铜箔: 可以使用的表层铜箔材料厚度有三种:12um、18um和35um。加工完成后的最终厚度大约是44um、50um和67um。 芯板:我们常用的板材是S1141A,标准的FR-4,两面包铜 半固化片: 规格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),实际压制完成后的厚度通常会比原始值小10-15um左右。同一个浸润层最多可以使用3个半固化片,而且3个半固化片的厚度不能都相同,最少可以只用一个半固化片,但有的厂家要求必须至少使用两个。如果半固化片的厚度不够,可以把芯板两面的铜箔蚀刻掉,再在两面用半固化片粘连,这样可以实现较厚的浸润层。 阻焊层: 铜箔上面的阻焊层厚度C2≈8-10um,表面无铜箔区域的阻焊层厚度C1根据表面铜厚的不同而不同,当表面铜厚为45um时C1≈13-15um,当表面铜厚为70um时C1≈17-18um。 导线横截面: 以前我一直以为导线的横截面是一个矩形,但实际上却是一个梯形。以TOP层为例,当铜箔厚度为1OZ时,梯形的上底边比下底边短1MIL。比如线宽5MIL,那么其上底边约4MIL,下底边5MIL。上下底边的差异和铜厚有关,下表是不同情况下梯形上下底的关系。 介电常数:半固化片的介电常数与厚度有关,下表为不同型号的半固化片厚度和介电常数参数: 板材的介电常数与其所用的树脂材料有关,FR4板材其介电常数为4.2—4.7,并且随着频率的增加会减小。 介质损耗因数:电介质材料在交变电场作用下,由于发热而消耗的能量称之谓介质损耗,通常以介质损耗因数tanδ表示。S1141A的典型值为0.015。 能确保加工的最小线宽和线距:4mil/4mil。 阻抗计算的工具简介: 当我们了解了多层板的结构并掌握了所需要的参数后,就可以通过EDA软件来计算阻抗。可以使用Allegro来计算,推荐另一个工具Polar SI9000,这是一个很好的计算特征阻抗的工具,现在很多印制板厂都在用这个软件。 无论是差分线还是单端线,当计算内层信号的特征阻抗时,你会发现Polar SI9000的计算结果与Allegro仅存在着微小的差距,这跟一些细节上的处理有关,比如说导线横截面的形状。但如果是计算表层信号的特征阻抗,我建议你选择Coated模型,而不是Surface模型,因为这类模型考虑了阻焊层的存在,所以结果会更准确。下图是用Polar SI9000计算在考虑阻焊层的情况下表层差分线阻抗的部分截图: 由于阻焊层的厚度不易控制,所以也可以根据板厂的建议,使用一个近似的办法:在Surface模型计算的结果上减去一个特定的值,我建议差分阻抗减去8欧姆,单端阻抗减去2欧姆

PCB板各层含义大全

solder mask 阻焊剂;焊锡掩膜;绿漆 PCB板各层含义在EDA软件的专门术语中,有很多不是有相同定义的。以下就字面上可能的意义来解释。 Mechnical:一般多指板型机械加工尺寸标注层。 Keepoutlayer:定义走线、打穿孔(via或摆零件的区域。这几个限制可以独立分开定义。 Topoverlay:顶丝印层。Bottomoverlay:底丝印层。 Toppaste:顶层需要露出铜皮上锡膏的部分。Bottompaste:底层需要露出铜皮上锡膏的部分。 Topsolder:应指顶层阻焊层,避免在制造过程中或将来维修时可能不小心的短路 Bottomsolder:应指底层阻焊层。Drillguide:可能是不同孔径大小,对应的符号,个数的一个表。 Drilldrawing:指孔位图,各个不同的孔径会有一个对应的符号。 Multilayer:应该没有单独这一层,能指多层板,针对单面板和双面板而言。 Gerber文件各层对照由Protel2004产生的Gerber文件各层扩展名与PCB原来各层对应关系表: Layer : File extension ------------------------- 顶层Top (copper Layer : .GTL 底层Bottom (copper Layer : .GBL 中间信号层Mid Layer 1, 2, ... , 30 : .G1, .G2, ... , .G30 内电层Internal Plane Layer 1, 2, ... , 16 : .GP1, .GP2, ... , .GP16 顶丝印层Top Overlay : .GTO 底丝印层Bottom Overlay : .GBO 顶掩膜层Top Paste Mask : .GTP 底掩膜层Bottom Paste Mask : .GBP Top Solder Mask : .GTS Bottom Solder Mask : .GBS Keep-Out Layer : .GKO Mechanical Layer 1, 2, ... , 16 : .GM1, .GM2, ... , .GM16 Top Pad Master : .GPT Bottom Pad Master : .GPB Drill Drawing, Top Layer - Bottom Layer (Through Hole : .GD1 Drill Drawing, other Drill (Layer Pairs : .GD2, .GD3, ... Drill Guide, Top Layer - Bottom Layer (Through Hole : .GG1 Drill Guide, other Drill (Layer Pairs : .GG2, .GG3, ... 层PCB板就是在多个板层完成后再采取压制工艺将其压制成一块电路板,而且为了减少成本和过孔干扰,多层PCB板往往并不比双层板和单层板厚多少,这就使得组成多层PCB板的板层相对于普通的双层板和单层板往往厚度更小,机械强度更低,导致对加工的要求更高。所以多层PCB板的制作费用相对于普通的双层板和单层板就要昂贵许多。但由于中间层的存在,多层板的布线变得更加容易,这也是选用多层板的主要目的。然而在实际应用中,多层PCB板对手工布线提出了更高的要求,使得设计人员需要更多地得到EDA软件的帮助;同时中间层的存在使得电源和信号可以在不同的板层中传输,信号的隔离和抗干扰性能会更好,而且大

PCB叠层设计规范 文档

层压设计规则 作者:刘军喜2010/10/20 1.0设计规则: 1.1非客户指定结构设计、非阻抗板压板结构设计 1.1.1底铜厚度≤1OZ板最外层介电层(L1-2,LN-LN-1层)厚度设计为 2.8-14.6MIL,其它层介电 层设计为 3-14.6MIL; 1.1.2无耐高压测试要求的板压板结构设计 a、3oz≥底铜厚度≥2OZ介电层厚度设计至少大于4.5MIL; b、4oz≥底铜厚度≥3OZ介电层厚度设计至少大于6.5MIL; c、底铜厚度≥5oz的板需工程出工程评估给工艺组评估后再确定。 1.1.3有耐高压测试板要求的板,根据客户高压要求设计具体的压合结构,通常高压测试在 2000V-2800V时,介电层设计至少大于6MIL,具体客户要求的板材TG、CTE、CTI、耐CAF 等详细情况需工程出工程评估给工艺组评估后再确定。 备注:介电层指PP层,含core介电层,介电层厚度及core厚度均指中值,不含公差, 当厚度>5MIL时公差按IPC4101三级公差进行控制;当厚度≤5MIL时,公差按±0.5MIL控 制;超IPC4101三级公差的MI备注要求特别控制及备料. 1.2 客户指定结构板、阻抗板压板结构设计 若客户指定结构,工程组在接单时尽量与客户沟通按以上要求设计,当不能满足以上要求时,出工程评估单给工艺评估. 1.3板边尺寸设计制作标准 1.3.1所有板MI设计开料尺寸需比压合后成型尺寸单边大0.1~0.2″,同时预留开料刀具损耗 每刀0.1″。 1.3.2四层板板边一般设计为≥0.5″,特殊情况下可以做到0.4″,但必须满足以下条件: A、非阻抗板; B、介电层厚<8.0MIL; C、内层铜厚<2OZ; 1.3.3六层及以上板按照板边≥0.75″控制,六层板特殊情况下可做0.6″(min),但需满足上 述a、b、c条件。 1.3.4两张及以上芯板压合的四层板板边设计要求同六层板。 1.3.5 OPE系统设计单元边到开料边一般为≥0.9″,最小可生产0.80″。按0.80″设计时需 优先保证OPE系统靶标完整,其他靶标可移位处理。 1.3.6对于内层铜厚≥2OZ底铜板,板边设计≥0.8″,以防止流胶过大导致板厚超公差及板边 白点。 1.3.7对于阻抗板及金手指板板边设计特别要求: a、阻抗TEST COUPON设计在板中,无法设计在板中的,TEST COUPON边距板边须满足≥ 0.4″,金手指位的方向尽量朝板中。 b、设计拼图时,加大板边尺寸,板边尺寸按≥0.8inch设计。 1.4高层板、内层厚铜板无铜区叠加及薄介电层板内层需添加辅助铜皮以避免压合起皱:

PCB叠层规定

Sub:多层板常规叠层规定 为节约成本,规范叠层,特对叠层规定如下:(客户对叠层有要求除外) 压板厚度=内层芯板厚度+内层半固化片厚度+内层所有铜厚+外层铜箔厚度 1、压板厚度=成品厚度+0.05/-0.075mm 2、内层半固化片厚度按阻抗规范要求计算(其取值随相邻两铜面情况不同而变化)。 3、对于铜面情况与规定不一致或非常规铜厚情况,需在该规定基础上调整。 18um 、35 um 、70 um 铜箔厚度 7628(0.185mm),2116(0.105mm)1080(0.075mm)3313(0.095mm) 半固化片厚度 一、 四层板(其中2、3层全部是GND层) (1)成品板厚要求:0.5+/-0.10MM ___________________ 18UM ___________2116*1 ___________________ 0.13mm 35/35um ___________2116*1 ____________________18um 理论压板厚:0.46mm (2)成品板厚要求:0.8mm+/-0.10mm ___________________ 18UM ___________1080*1 ____________2116*1 _______________0.25mm 35/35um ____________2116*1 ____________1080*1 _____________________18um 理论压板厚:0.71mm (3)成品板厚要求:1.0MM+/-0.10MM ____________________ 18UM ___________1080*2 ________________0.51mm 35/35um ____________1080*2 _____________________18um 理论压板厚:0.89mm (4)成品板厚要求:1.6+/-0.15MM _____________________ 18UM ___________1080*1 ____________7628*1 _______________1.0mm 35/35um ____________7628*1 ____________1080*1 _____________________18um 理论压板厚:1.54mm (5)成品板厚要求:2.0+/-0.20MM _____________________ 18UM ___________1080*2

PCB线路板常用阻抗设计及叠层结构

PCB阻抗设计及叠层结构 目录 前言 (4) 第一章阻抗计算工具及常用计算模型 (8) 1.0 阻抗计算工具 (8) 1.1 阻抗计算模型 (8) 1.11. 外层单端阻抗计算模型 (8) 1.12. 外层差分阻抗计算模型 (8) 1.13. 外层单端阻抗共面计算模型 (9) 1.14. 外层差分阻抗共面计算模型 (9) 1.15. 内层单端阻抗计算模型 (9) 1.16. 内层差分阻抗计算模型 (10) 1.17. 内层单端阻抗共面计算模型 (10) 1.18. 内层差分阻抗共面计算模型 (10) 1.19. 嵌入式单端阻抗计算模型 (11) 1.20. 嵌入式单端阻抗共面计算模型 (11) 1.21. 嵌入式差分阻抗计算模型 (11) 1.22. 嵌入式差分阻抗共面计算模型 (12) 第二章双面板设计 (12) 2.0 双面板常见阻抗设计及叠层结构 (12) 2.1. 50 100 || 0.5mm (12) 2.2. 50 || 100 || 0.6mm (13) 2.3. 50 || 100 || 0.8mm (13) 2.4. 50 || 100 || 1.6mm (14) 2.5. 50 70 || 1.6mm (14) 2.6. 50 || 0.9mm || Rogers Er=3.5 (15) 2.7. 50 || 0.9mm || Arlon Diclad 880 Er=2.2 (15) 第三章四层板设计 (16) 3.0. 四层板叠层设计方案 (16) 3.1. 四层板常见阻抗设计及叠层结构 (17) 3.10. SGGS || 50 55 60 || 90 100 || 0.8mm 1.0mm 1.2mm 1.6mm

PCB叠层及阻抗计算

PCB叠层及阻抗计算 多层板的结构: 为了很好地对PCB进行阻抗控制,首先要了解PCB的结构: 通常我们所说的多层板是由芯板和半固化片互相层叠压合而成的,芯板是一种硬质的、有特定厚度的、两面包铜的板材,是构成印制板的基础材料。而半固化片构成所谓的浸润层,起到粘合芯板的作用,虽然也有一定的初始厚度,但是在压制过程中其厚度会发生一些变化。 通常多层板最外面的两个介质层都是浸润层,在这两层的外面使用单独的铜箔层作为外层铜箔。外层铜箔和内层铜箔的原始厚度规格,一般有0.5OZ、1OZ、2OZ(1OZ约为35um 或1.4mil)三种,但经过一系列表面处理后,外层铜箔的最终厚度一般会增加将近1OZ左右。内层铜箔即为芯板两面的包铜,其最终厚度与原始厚度相差很小,但由于蚀刻的原因,一般会减少几个um。 多层板的最外层是阻焊层,就是我们常说的“绿油”,当然它也可以是黄色或者其它颜色。阻焊层的厚度一般不太容易准确确定,在表面无铜箔的区域比有铜箔的区域要稍厚一些,但因为缺少了铜箔的厚度,所以铜箔还是显得更突出,当我们用手指触摸印制板表面时就能感觉到。 当制作某一特定厚度的印制板时,一方面要求合理地选择各种材料的参数,另一方面,半固化片最终成型厚度也会比初始厚度小一些。下面是一个典型的6层板叠层结构: PCB的参数: 不同的印制板厂,PCB的参数会有细微的差异。 表层铜箔:

可以使用的表层铜箔材料厚度有三种:12um、18um和35um。加工完成后的最终厚度大约是44um、50um和67um。 芯板:我们常用的板材是S1141A,标准的FR-4,两面包铜 半固化片: 规格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0. 095mm ),实际压制完成后的厚度通常会比原始值小10-15um左右。同一个浸润层最多可以使用3个半固化片,而且3个半固化片的厚度不能都相同,最少可以只用一个半固化片,但有的厂家要求必须至少使用两个。如果半固化片的厚度不够,可以把芯板两面的铜箔蚀刻掉,再在两面用半固化片粘连,这样可以实现较厚的浸润层。 阻焊层: 铜箔上面的阻焊层厚度C2≈8-10um,表面无铜箔区域的阻焊层厚度C1根据表面铜厚的不同而不同,当表面铜厚为45um时C1≈13-15um,当表面铜厚为70um时C1≈17-18um。 导线横截面: 以前我一直以为导线的横截面是一个矩形,但实际上却是一个梯形。以TOP层为例,当铜箔厚度为1OZ时,梯形的上底边比下底边短1MIL。比如线宽5MIL,那么其上底边约4MIL,下底边5MIL。上下底边的差异和铜厚有关,下表是不同情况下梯形上下底的关系。 介电常数:半固化片的介电常数与厚度有关,下表为不同型号的半固化片厚度和介电常数参数:

PCB板层的基本知识(电子必备)

什么是单面板,双面板,多层板,铝基板,阻抗板,FPC软板 一、什么是单面板? 单面板就是在最基本的PCB上,零件集中在其中一面,导线则集中在另一面上。因为导线只出现在其中一面,所以我们就称这种PCB叫作单面板(Single-sided)。因为单面板在设计线路上有许多严格的限制(因为只有一面,布线间不能交叉而必须绕独自的路径),所以只有早期的电路才使用这类的板子; 单面板的布线图以网路印刷(Screen Printing)为主,亦即在铜表面印上阻剂,经蚀刻后再以防焊阻印上记号,最后再以冲孔加工方式完成零件导孔及外形。此外,部份少量多样生产的产品,则采用感光阻剂形成图样的照相法。 二、什么是双面板? 什么是双面板,怎么看一块板是双面板及双面板的定义,这些疑问相信对一些刚从事电路板行业的新手朋友来说是很模糊的,常常听说有单面板,双面板,多层板,铝基板,阻抗板,FPC软板等,却又不能区别开来,有时与客户谈起来也不够自信,不能确认说法是否正确,今天我们就带领这些新手朋友们学习一下怎么确认双面板! 严格意义上来说双面板是电路板中很重要的一种PCB板,他的用途是很大的,看一板PCB板是不是双面板也很简单,相信朋友们对单面板的认识是完全可以把握的了,双面板就是单面板的延伸,意思是单面板的线路不够用从而转到反面的,双面板还有重要的特征就是有导通孔。简单点说就是双面走线,正反两面都有线路! 一句慨括就是:双面走线的板就是双面板!有的朋友就要问了比如一块板双面走线,但是只有一面有电子零件,这样的板到底是双面板还是单面板呢?答案是明显的,这样的板就是双面板,只是在双面板的板材上装上了零件而已! 三、什么是多层板? 怎么看一块板是不是多层板,多层板有那些特点,什么是多层板,多层板的用处是那些?今天我们来解答朋友们心中对多层板模糊的概念,认识多层板的特征,从而清晰地辩别多层板! 多层板顾名思议就是两层以上的板,上面也给大家说过了什么是双面板,那么多层板也就是超过两层,比如说四层,六层,八层等等,大家一定要记得多层板是没有奇数的,全都是2的倍数,这些是基本常识,大家在以后的生活不要搞笑话!既然多层板是双面板的倍数,那么他应该也有双面板的特点:大于二层板的导电走线图,层与层之间有绝缘材料隔开,且层之间的导电走线图必须按电路要求相连经过钻压、黏台而成的印制板叫做多层电路板,多层电路板的优点有因为导电线是多层钻压的因些密度高,不用展开,体积就会比较小,重量也相对来说轻一点,因为密度高,减少了元器件的空间距离因此不是那么容易坏也就是说稳定性比较可靠,层数较多从而加大了设计的灵活性,从而起到阻抗一定的电路形成高速传输的目的,正因为有这些优点,相对也有一些不足比如说造价高,生产时间长,检测难等等,不过这些不足对多层板的用途一点也不影响,多层印制电路是电子技术向高速度、多功能、大容量、小体积方向发展的必然产物。随着电子技术的不断发展,尤其是大规模和超大规模集成电路的广泛深入应用,多层印制电路正迅速向高密度、高精度、高层数化方向发展提出现了微细线条、小孔径贯穿、盲孔埋孔、高板厚孔径比等技术以满足市场的需要。由于计算机和航空航天工业对高速电路的需要.要求进一步提高封装密度,加上分离元件尺寸的缩小和微电子学的迅速发展,电子设备正向体积缩小,质量减轻的方向发展;单、双面印制板由于可用空间的限制,已不可能实现装配密度的更进一步的提高。因此,就有必要考虑使用比双面板层数更多的印制电路。这就给多层电路板的出现创造了条件。 四、什么是PCB铝基板?

PCB叠层设计

总的来说叠层设计主要要遵从两个规矩: 1. 每个走线层都必须有一个邻近的参考层(电源或地层); 2. 邻近的主电源层和地层要保持最小间距,以提供较大的耦合电容;下面列出从两层板到八层板的叠层来进行示例讲解: 一、单面PCB板和双面PCB板的叠层 对于两层板来说,由于板层数量少,已经不存在叠层的问题。控制EMI辐射主要从布线和布局来考虑; 单层板和双层板的电磁兼容问题越来越突出。造成这种现象的主要原因就是因是信号回路面积过大,不仅产生了较强的电磁辐射,而且使电路对外界干扰敏感。要改善线路的电磁兼容性,最简单的方法是减小关键信号的回路面积。 关键信号:从电磁兼容的角度考虑,关键信号主要指产生较强辐射的信号和对外界敏感的信号。能够产生较强辐射的信号一般是周期性信号,如时钟或地址的低位信号。对干扰敏感的信号是指那些电平较低的模拟信号。 单、双层板通常使用在低于10KHz的低频模拟设计中: 1)在同一层的电源走线以辐射状走线,并最小化线的长度总和; 2)走电源、地线时,相互靠近;在关键信号线边上布一条地线,这条地线应尽量靠近信号线。这样就形成了较小的回路面积,减小差模辐射对外界干扰的敏感度。当信号线的旁边加一条地线后,就形成了一个面积最小的回路,信号电流肯定会取道这个回路,而不是其它地线路径。 3)如果是双层线路板,可以在线路板的另一面,紧靠近信号线的下面,沿着信号线布一条地线,一线尽量宽些。这样形成的回路面积等于线路板的厚度乘以信号线的长度。 二、四层板的叠层 1. SIG-GND(PWR)-PWR (GND)-SIG; 2. GND-SIG(PWR)-SIG(PWR)-GND; 对于以上两种叠层设计,潜在的问题是对于传统的1.6mm(62mil)板厚。层间距将会变得很大,不仅不利于控制阻抗,层间耦合及屏蔽;特别是电源地层之间间距很大,降低了板电容,不利于滤除噪声。 对于第一种方案,通常应用于板上芯片较多的情况。这种方案可得到较好的SI性能,对于EMI性能来说并不是很好,主要要通过走线及其他细节来控制。主要注意:地层放在信号最密集的信号层的相连层,有利于吸收和抑制辐射;增大板面积,体现20H规则。 对于第二种方案,通常应用于板上芯片密度足够低和芯片周围有足够面积(放置所要求的电源覆铜层)的场合。此种方案PCB的外层均为地层,中间两层均为信号 /电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低,也可通过外层地屏蔽内层信号辐射。从EMI控制的角度看,这是现有的最佳4层PCB结

PCB叠层设计层的排布原则和常用层叠结构

PCB叠层设计层的排布原则和常用层叠结构 在设计多层PCB电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构,也就是决定采用4层,6层,还是更多层数的电路板。确定层数之后,再确定内电层的放置位置以及如何在这些层上分布不同的信号。这就是多层PCB层叠结构的选择问题。 层叠结构是影响PCB板EMC性能的一个重要因素,也是抑制电磁干扰的一个重要手段。本文介绍多层PCB板层叠结构的相关内容。 对于电源、地的层数以及信号层数确定后,它们之间的相对排布位置是每一个PCB工程师都不能回避的话题; 层的排布一般原则: 1、确定多层PCB板的层叠结构需要考虑较多的因素。从布线方面来说,层数越多越利于布线,但是制板成本和难度也会随之增加。对于生产厂家来说,层叠结构对称与否是PCB 板制造时需要关注的焦点,所以层数的选择需要考虑各方面的需求,以达到最佳的平衡。对于有经验的设计人员来说,在完成元器件的预布局后,会对PCB的布线瓶颈处进行重点分析。结合其他EDA工具分析电路板的布线密度;再综合有特殊布线要求的信号线如差分线、敏感信号线等的数量和种类来确定信号层的层数;然后根据电源的种类、隔离和抗干扰的要求来确定内电层的数目。这样,整个电路板的板层数目就基本确定了。 2、元件面下面(第二层)为地平面,提供器件屏蔽层以及为顶层布线提供参考平面;敏感信号层应该与一个内电层相邻(内部电源/地层),利用内电层的大铜膜来为信号层提供屏蔽。电路中的高速信号传输层应该是信号中间层,并且夹在两个内电层之间。这样两个内电层的铜膜可以为高速信号传输提供电磁屏蔽,同时也能有效地将高速信号的辐射限制在两个内电层之间,不对外造成干扰。 3、所有信号层尽可能与地平面相邻; 4、尽量避免两信号层直接相邻;相邻的信号层之间容易引入串扰,从而导致电路功能失效。在两信号层之间加入地平面可以有效地避免串扰。

相关主题
文本预览
相关文档 最新文档