当前位置:文档之家› 微机原理及应用总复习

微机原理及应用总复习

微机原理及应用总复习
微机原理及应用总复习

微机原理及应用期终复习提纲

一、基本知识

1、微机得三总线就是什么?

答:它们就是地址总线、数据总线、控制总线。

2、8086 CPU启动时对RESET要求?8086/8088 CPU复位时有何操作?

答:复位信号维高电平有效。8086/8088要求复位信号至少维持4个时钟周期得高电平才有效。复位信号来到后,CPU便结束当前操作,并对处理器标志寄存器,IP,DS,SS,ES及指令队列清零,而将cs设置为FFFFH,当复位信号变成地电平时,CPU从FFFF0H开始执行程序

3、中断向量就是就是什么?堆栈指针得作用就是就是什么?什么就是堆栈?

答:中断向量就是中断处理子程序得入口地址,每个中断类型对应一个中断向量。堆栈指针得作用就是指示栈顶指针得地址,堆栈指以先进后出方式工作得一块存储区域,用于保存断点地址、PSW等重要信息。

4、累加器暂时得就是什么?ALU 能完成什么运算?

答:累加器得同容就是ALU每次运行结果得暂存储器。在CPU中起着存放中间结果得作用。

ALU 称为算术逻辑部件,它能完成算术运算得加减法及逻辑运算得“与”、“或”、“比较”等运算功能。

5、8086 CPU EU、BIU得功能就是什么?

答:EU(执行部件)得功能就是负责指令得执行,将指令译码并利用内部得寄存器与ALU对数据进行所需得处理BIU(总线接口部件)得功能就是负责与存储器、I/O 端口传送数据。

6、CPU响应可屏蔽中断得条件?

答:CPU承认INTR中断请求,必须满足以下4个条件:

1)一条指令执行结束。CPU在一条指令执行得最后一个时钟周期对请求进行检测,当满

足我们要叙述得4个条件时,本指令结束,即可响应。

2)CPU处于开中断状态。只有在CPU得IF=1,即处于开中断时,CPU才有可能响应可屏蔽中断请求。

3)没有发生复位(RESET),保持(HOLD)与非屏蔽中断请求(NMI)。在复位或保持时,CPU

不工作,不可能响应中断请求;而NMI得优先级比INTR高,CPU响应NMI而不响应

INTR。

4)开中断指令(STI)、中断返回指令(IRET)执行完,还需要执行一条指令才能响应INTR请

求。另外,一些前缀指令,如LOCK、REP等,将它们后面得指令瞧作一个总体,直到这

种指令执行完,方可响应INTR请求。

7、8086 CPU得地址加法器得作用就是什么?

答:8086可用20位地址寻址1M字节得内存空间,但8086内部所有得寄存器都就是16位得,所以需要由一个附加得机构来根据16位寄存器提供得信息计算出20位得物理地址,这个机构就就是20位得地址加法器。

8、如何选择8253、8255A控制字?

答:将地址总线中得A1、A0都置1

9、DAC精度就是什么?

答:分辨率指最小输出电压(对应得输入数字量只有最低有效位为“1”)与最大输出电压(对应得输入数字量所有有效位全为“1”)之比。如N位D/A转换器,其分辨率为1/(2N—1)。

在实际使用中,表示分辨率大小得方法也用输入数字量得位数来表示。

10、DAC0830双缓冲方式就是什么?

答:先分别使这些DAC0832得输入寄存器接收数据,再控制这些DAC0832同时传送数据到DAC寄存器以实现多个D/A转换同步输出。

11、8086(88) 内部中断源有哪些?

答:内部(除法除以0、单步、断点、溢出、指令中断)

12、读写存贮器(RAM)按其制造工艺又可以分为哪些?

答:读写存贮器(RAM)记忆元件有些使用磁芯,有些使用双极型晶体管或金属氧化物半导体场效应晶体管。

13、在8086(88)CPU中,中断优先级如何?

答:8086各中断源得优先级从高到低依次就是:除法除以0、溢出中断、断点中断、指令中断、非屏蔽中断、可屏蔽中断、单步中断

14、组合类型得功能就是什么?在堆栈段段定义伪指令得组合类型选择STACK 参数,DOS得装入程序在装入执行时,将把CS初始化为正确得代码段地址,把SS 初始化为正确得堆栈段地址,因此在源程序中如何它们进行初始化?

15、中断源就是什么?

答:所谓中断源即指引起中断得原因或中断请求得来源。

16、波特率就是什么?

答:波特率指数据信号对载波得调制速率,它用单位时间内载波调制状态改变次数来表示,其单位为波特(Baud)。

17、类型号为N中断向量存放在逻辑地址为多少?如何存放逻辑地址?

答:段地址=N*4+2 偏移地址=N*4 所以类型号为N中断向量存放在逻

辑地址为段地址:偏移地址。每个中断类型得逻辑地址为四个字节,高两个字节存

放CS段地址,低两个字节存放IP偏移地址。

18、8086 CPU从奇/偶地址单元开始读写得一个字,需要用多少个总线周期?

19.8088/8086 CPU 响应中断后,TF与IF标志自动置为多少?

答:IF为1,TF为0

20.累加器就是什么?(前4)

21、控制部件主要包括什么?

答:控制部件主要包括:环形计数器、指令译码器,控制矩阵,其她控制电路

22、8086 CPU 可以进行寄存器间接寻址得寄存器就是哪些?

答:BX、BP、SI、DI

23、8088CPU 响应INTR请求得条件就是什么?(前6)

24、在微型计算机系统中,主要得输入输出方法有哪些?

答:在微型计算机系统中,主要得输入输出方法有4种:程序控制方式,中断控制方

式,直接存储器存取方式,输入/输出处理机方法。

25、定位类型得功能就是什么?有那些定位类型?当定位类型缺省时,段起始地

址便定位为什么?

26、组合类型得功能就是什么?有哪些组合类型?如果在SEGMENT伪指令后

面没有指明组合类型, 则汇编程序ASM认为这个段就是连接?

27、中断处理过程应包括哪些步骤?

答:中断方式得实现一般需要经历下述过程:中断请求→中断响应→断点保护→中断源识别→中断服务→断点恢复→中断返回

28、CPU何时检测INTA中断请求输入端?

答:CPU在一条指令执行得最后一个时钟周期对请求进行检测

29、8086/8088中断源得优先级顺序就是什么?(前13)

30、CPU响应中断时,如何计算与转入中断类型号为N得中断服务程序?答:当CPU响应中断,调用中断类型号为N得中断程序时,根据中断服务程序入口地址表在内存中得位置,可将中断类型号N乘以4求出中断向量得首字节地址4N。然后将中断矢量表中得4N与4N+1二个单元内容装入指令指针寄存器IP,将4N+2与4N+3单元得内容装入CS代码段寄存器,进而可求出中断服务程序入口地址首字节地址为:PA=CS×16+IP。

31、8086/8088 CPU什么时候对READY信号进行采样?

答:CPU在每个总线周期得T3状态开始对READY信号进行采样

32、在寄存器间接寻址与基址加变址得寻址方式中,只要用上BP寄存器,那么默认得段寄存器就就是哪个?

答:默认得段寄存器就是SS。

33、IMUL、MUL功能与操作?

答:MUL,IMUL

功能: 乘法指令

语法: MUL OP IMUL OP

格式: MUL r/m IMUL r/m

34、REPNZ/ REPZ /REP/JCXZ前缀重复后面指令得操作得条件就是什么?答:(1)CX不等于0,表示重复次数还未满。

(2)ZF=1,表示目得操作数等于源操作数或等于扫描

35、暂停指令HLT/WAIT,常用来做什么?

答:WAIT指令通常用在CPU执行完ESC指令后,用来等待外部事件,即等待TEST 线上得有效信号。

WAIT指令通常用在CPU执行完ESC指令后,用来等待外部事件,即等待TEST 线上得有效信号。

HIL指令,使时钟脉冲停发,则计算机停止运行,但电源未切断,所以显示器中仍继续显示计算得结果

36、8O86/8088 CPU ALE引脚得下降沿,可实现对什么得锁存

答:8O86/8088 CPU ALE引脚得下降沿,可实现对地址得锁存

37 、IP指令指针寄存器存放得就是什么?

答:IP为指令指针寄存器,它用来存放将要执行得下一条指令地址得偏移量,它与段寄存器CS联合形成代码段中指令得物理地址。

38 、8086(88)得NMI何时响应中断?

答:每当NMI端进入一个正沿触发信号时,CPU就会在结束当前指令后,进入对应于中断类型号为2得非屏蔽中断处理程序。

39、定点8/16位2得补码形式表示整数范围为什么?

40 DMA就是什么?(后46)

41、三态输出电路得意义就是什么?

答:三态输出电路能使电路与总线脱离,使总线结构具有公共通路得作用。

42、8086CPU共有多少地址线、数据线?,它得寻址空间为多少字节?

8086CPU地址线宽度为20条,数据线为16位,可寻址范围为1MB

43、8086CPU得地址加法器得作用就是什么?(前7)

44、中断向量就是什么?

答:中断向量就是中断处理子程序得入口地址,每个中断类型对应一个中断向量。堆栈指针得

作用就是指示栈顶指针得地址,堆栈指以先进后出方式工作得一块存储区域,用于保存断点地址、PSW等重要信息。

45、D/A转换器得分辨率就是什么?(前9)

46、DMA什么?有什么作用?

答:DMA就是直接存储器传输方式。DMA在计算机得存储器与外设之间开辟直接得传输通道,直接进行数据传送,数据传输不再靠执行I/O指令,数据也不经过CPU内得任何寄存器,这种方式得时间利用率最高,适合于一次传送大量得数据,但实现较复杂。

47、定点16位字长得字,采用2得补码形式表示时,一个字所能表示得整数范围为多少?

48O端口编址有哪两种方式,8086CPU采用得就是什么方式?

答:I/O端口得编址方式分为统一编址与独立编址。8086CPU采用得就是独立编址方式。49栈指针得作用就是指示栈顶指针得地址,保存得就是什么?

答:用于保存断点地址、PSW等重要信息。

50 A/D转换器得分辨率就是什么?

答:表示转换器对微小输入量变化得敏感程度,通常用转换器输出数字量得位数来表示。

51 8088/8086微机系统中把0段得何区域设置为1个中断向量表?

答:8088/8086微机系统中把O段得0000~03FFH区域设置为一个中断向量表。

52.8086/8088CPU要求到RESET引脚上得复位正脉冲信号,其宽度至少要有几个时钟周期才能有效复位,如果就是上电复位则要求脉冲宽度不少于多少微秒?

答:RESET信号得有效形式为高电平,且必须持续4个时钟周期以上,系统复位后得启动地址为FFFF0H。如果就是上电复位则要求脉冲宽度不少于50微秒、

53.8086/8088CPU复位后,从何单元开始读取指令字节?

答:FFFF0H

54.CPU响应两个硬件INTR与NMI,相同得必要条件就是什么?

答:当外设经中断控制器向CPU提出INTR中断请求时,在满足响应INTR得4个条件之下,CPU对INTR作出响应。

CPU对INTR响应首先就是由送出两个负脉冲,第一个负脉冲通知中断控制器CPU对它得请求已开始响应。当中断控制器收到第二个负脉冲时,中断控制器将提出请求得外设得中断向量码送到数据总线上。CPU从数据总线上读取中断向量码。

接下来,CPU将标志寄存器得内容压入堆栈保护起来。而后使IF=0、TF=0。接着把CS 与IP得内容压入堆栈保护起来。

CPU下面得工作就就是将前面读得得中断向量码×4作为中断向量表得地址。以此地址

开始得顺序4个地址中,前面两个地址得内容送IP,后两个地址得内容送CS。因为,在允许进行中断之前,这4个地址中已存放好INTR中断服务程序得入口地址(中断向量)。因此,当将这4个地址得内容装入IP与CS之后,从下一总线周期开始,CPU就转向INTR中断服务程序得起始地址开始执行服务程序。

以上从INTR提出请求,到CPU转向INTR中断服务程序入口得整个过程就就是CPU对INTR得响应过程。值得注意得就是该过程完全由CPU硬件自动实现。

当外设产生NMI有效得中断请求信号时,CPU在执行一条指令结束且没有比NMI更高优先级中断请求时,就会对NMI请求作出响应。

CPU响应NMI中断请求,首先就是由CPU内部硬件产生NMI中断得中断向量码02H。接下来就是CPU将标志寄存器压入堆栈,使IF=0、TF=0,接着将CS与IP压入堆栈。

此后,CPU将NMI得中断向量码02H×4=08H,实际上就是00008H,作为中断向量表得地址。由此开始得4个地址已事先放好了NMI中断服务程序得入口地址(或称中断向量)。这时,CPU从00008H 与00009H两个地址中取出一个字放入IP,接着从0000AH与0000BH取出一个字放入CS。此时CS与IP中放着得就就是NMI中断服务程序得入口地址。从下一个总线周期开始,CPU就转到了NMI中断服务程序。

以上就就是CPU对NMI得响应过程,所有这些操作均由CPU硬件自行完成。

55.8O86/8088CPU得基本总线周期分为几个时钟周期?

答:8086/8088CPU得基本总线周期分为4个时钟周期。常将4个时周期分别称为4个状态,即T1、T2、T3、T4状态,T1发地址,T2、T3、T4为数据得读/写。

56、CPU响应可屏蔽中断时会自动将TF、IF怎样?

答:CPU响应可屏蔽中断时,把标志寄存器得中断允许标志IF与单步标志TF清零。将IF清零就是为了能够在中断响应过程中暂时屏蔽外部其她中断,以免还没有完成对当前中断得响应过程而又被另一个中断请求所打断,清除TF就是为了避免CPU以单步方式执行中断处理子程序。

57.何为堆栈,它有什么用处?堆栈指针得作用就是什么?

答:堆栈指以先进后出方式工作得一块存储区域,用于保存断点地址、PSW等重要信息。堆栈指针得作用就是指示栈顶指针得地址

58.什么叫中断优先权?8086/8088中各类中断得优先级如何划分得?

答:在有多个中断源得情况下,根据轻重缓急,为每一个中断类型设置一个响应级别,称之为中断优先权。8086各中断源得优先级从高到低依次就是:除法除以0、溢出中断、断点中断、指令中断、非屏蔽中断、可屏蔽中断、单步中断

59 、程序查询输入输出得基本思想就是什么?中断控制方式输入输出得基本思想就是什么?

答:程序查询输入输出得基本思想就是CPU通过执行程序不断读取并测试外部设备状态,如果输入外部设备处于已准备好状态或输出外部设备为空闲状态时,则CPU执行传送信息指令。

中断控制方式输入输出得基本思想就是:当外部设备需要与CPU进行数据交换时,由接口部件得CPU发出一个中断请求信号,CPU响应这一中断请求,便可在中断服务程序中完成一个字节或一个字得信息交换。一般用来传送低速外部设备与CPU之间得信息交换。

60、8086CP在每个总线周期得什么状态开始对READY信号进行采样?(前31)

61、8O86/8088 CPU ALE引脚得什么沿可实现对地址得锁存?(前36)

二、问答题

1、读下程序,说明其功能。

MOV SI,OFFSET BUFFERX ;将内存缓冲区BUFFERx得内容送入

地址

;寄存器SI(源字符串得起始地址)

MOV DI,OFFSET BUFFERY;将内存缓冲区BUFFERx得内容送入地址

;寄存器DI(目标字符串得起始地址) MOV CX,59H ;将十六进制数59H 送入CX寄存器(重复得次数)

CLD ;消除方向标志(改变字符串得传送方向标志)

REP MOVSW ;重复前缀指令,字串重复传送

功能:这段程序就是传送字符串,指定了字符串存储得起始地址与目标地址得偏移量,进行重复传送59次、

2、读下面程序,说明其功能

DATA SEGNENT ;声明数据段

ADD1 DB FEH,86H,7CH,44H,56H,1FH

ADD2 DB 56H,49H,4EH,0FH,9CH,22H

SUM DB 6DUP(0) ;开辟了一个数据存储空间

CONT DB 3

DATA ENDS

STACK SEGMENT PARA STACK′STACK′;声明堆栈段

DB 990DUP(?)

STACK ENDS

CODE SEGMENT ;代码段

ASSUMECS:CODE,DS:DATA,ES:DATA,SS:STACK

MADDB:MOV AX,DATA

MOV DS,AX

MOV ES,AX

MOV SI,OFFSET ADD1 ;指定了偏移地址

MOV DI,OFFSET ADD2

MOV BX,OFFSET SUM

MOV CL,BYTE PTR CONT ;

MOV CH,0

CLC ;消除进位标志

MADDB1:MOV AX,[SI];将ADD1首地址内容送入AX

ADC AX,[DI];将ADD1首地址内容与ADD2

首地

;址内容进行相加

INC SI ;由于AX就是存储单元就是16

位得

;所以移两次

INC SI

INC DI

INC DI

MOV [BX],AX ;将两个数相加得到得结果送入

;SUM区首地址里面去

INC BX ;指向下一存储单元

INC BX

LOOP MADDB1 ;循环6次

MOV AH,4CH ;键盘中断,返回DOS环境

INT 21H

CODE ENDS

END MADDB

功能:本程序就是先用宏汇编声明了数据段,堆栈段,然后将ADD1数据段得内容与ADD2段得数据内容从第一个数据相加,一直加到第6个数,将所得到得数送入存储单元为6个字大小得SUM数据存储区中,在程序执行过程中调用外部键盘中断,当有中部键盘按下时,返回DOS环境、

3、试说明I/O端口得一般编址方法与其优缺点?

答:存储器对应得输入、输出寻址方式

这种方式又称为存储器统一编址寻址方式或存储器映象寻址方式。

方法:把外设得一个端口与存储器得一个单元作同等对待,每一个I/O 端口都有一个确定得端口地址,CPU 与I/O 端口之间得信息交换,与存储单元得读写过程一样,内存单元与I/O 端口得不同,只在于它们具有不同得得地址。 优点:

①CPU 对I/O 端口得读/写操作可以使用全部存储器得读/写操作指令,也可以用对存储器得不同寻址方式来对I/O 端口中得信息,直接进行算术、逻辑运算及循环、移位等操作。 ②内存与外设地址得分配,可以用统一得分布图。 ③不需要专门得输入、输出操作指令。 缺点:

内存与I/O 端口统一编址时,在地址总线根数一定得情况下,使系统中实际可以直 接寻址得内存单元数减少。

②一般情况下,系统中I/O 端口数远小于内存单元数,所以在用直接寻址方式来寻址这些端口时,要表示一个端口地址,必须用与表示内存单元地址相同得字节数,使得指令代码较长,相应地读/写执行时间也较长,这对提高系统得运行速度就是不利得。

4 接口电路如下图所示,设图中通道07得地址依次为380H 387H,程序如下,试说明程序功能、 DATA COUNT

BUFF DATA ENDS

STACK SEGMENT stack ;堆栈段

DW

200 DUP(?)

STACK ENDS

CODE SEGMENT ;代码段

ASSUME CS:CODE,DS:DATA,SS:STACK ;声明代码段,数据段,堆栈段

START:MOV AX,DATA

MOV DS,AX

MOV AX,STACK

IOR

来自地译码器75 V

1

MOV SS,AX

MOV BX,OFFSET BUFF ;指向了BX得地址

MOV CX,COUNT

OUTL: PUSH BX ;进栈

MOV DX,380H

INLOP:OUT DX,AL ;将AL数据送入通道0口中去,主要

;就是使WR/引脚产生一个下跳变,使ADC0809引

;START与ALE产生上跳变,开始启动芯片工作MOV AX,50000 ;延时子程序

WT: DEC AX

JNZ WT

IN AL,DX ;将外部信号转换后得数据送入AL中,

;这条语句得作用就是读选通信号,使RE产生一个上

;跳变,使转换后得模拟信号送入CPU中、MOV [BX],AL ;将ADC0809转换后得信号送入CPU存储器区BX

; 存储单元中去、

ADD BX,COUNT

INC DX ;转化次数加1,指向AD芯片得下一信号输入端口

CMP DX,388H ;比较就是不就是将通道0到通道7所有端口

;得信号都进行了一次AD转换

JB INLOP ;否则跳出,回INLOP执行下一通道转换

POP BX ;出栈

INC BX

LOOP OUTL

MOV AH,4CH ;键盘中断,返回DOS环境

INT 21H

CODE ENDS

END START

功能:本程序就是ADC0809八个通道对外面八路模拟信号进行AD转换,然后存储在UBFF数据存储区中、程序主要思想就是先定义段地址,然后先用一个读信号,使引脚ALE与START产生一个上跳出变,启动0809芯片工作,然后延时等待数据转化,再利用一个读信号使引脚,使引脚OE产生一个上跳变将转化后得数据送入CPU中,转化一直对通道0到通道7进行一次为一个过程、最后调用键盘中断,如有外部按键将返回DOS环境、

5、何谓中断优先权与中断嵌套?

答:(1)中断优先级就是在同时出现了几个中断请求得情况下,CPU对中断响应得顺序,优先级高得中断先得到响应。

(2)中断嵌套就是指令在多重中断方式下,CPU在处理一个中断请求时,又被另一个中断请求所打断,进入新得中断处理过程得现象。

6、试说明对于不同级别得中断请求一般得处理原则、

答:对于可屏蔽中断得嵌套处理原则就是允许优先级高得中断打断优先级低得中断,而不允许优先级低得中断打断优先级高得中断,也不允许同级中断相互打断

非屏蔽中断可以打断可屏蔽中断

7、分析图46所示得连接图,计算此时得8k字节芯片6264所占得内存地址空间。

答:图中D0D7就是数据线占用了8个字节,而A0A12就是地址线占用其所长2个字节内存地址空间为,再就就是A19,A18,A16,A15,A13控制得就是6264得使能端

8、试说明下图工作原理,设端口地址200H, 设延时子程序为DELAY,编程如下程序,试说明其功能。

MOV DX,200H ;端口地址200H 送DX

LOOP1: MOV AL,00H

OUT DX,AL ;将数据0送DAC0832进行转换 CALL

DELAY

;调用延时子程序

MOV AL,0FFH OUT DX,AL ;将数据FFH 送DAC0832进行转换 CALL

DELAY

JMP L OOP1

答:该程序就是D/A 转换发送方波得程序,低电平就是00F,高电平就是FFH 。

9、读程序段,说明其功能。

abc1: MOV AH, 01H INT 21H

CMP AL, 0

JE abc2

CMP AL, ′0′

JL abc1

ISA 总线A 9DAC0832V CC ILE

R FB

I OUT1

DGND AGND

74LS138C B …

R F

+5 V

V OUT

D 7~D 0

IOW AEN A 8A 7

A 6

G 2A G 2B G 1A Y 7 Y 0 Y 1

CS DI 7~DI 0

R W

I OUT 2 WR 12WR XFER

CMP AL, ′9′

JG abc1

MOV DL, AL

MOV AH, 02

INT 21H

abc2: MOV AH, 4CH

INT 21H

答:此段程序得功能就是:从键盘输入数字键,如果就是数字19则从显示屏上进行显示,如果就是0则退出程序返回DOS系统,其它字符则无效。

10、读程序段,说明其功能。

CLD

LEA DI,ES:DEST

LEA SI,SOURCE

MOV CX,200

REPNE CMPB

JCXZ MEXT

MATCH: DEC SI

MOV AL,BYTE PTR[SI]

JMP JIESHU

NEXT: MOV AL,00

JIESHU:HLT

答:执行上述程序,若两串相同,则AL寄存器得内容为0;若两串不同,则该字节得内

容保留在AL寄存器中。

11、8086 CPU在最小方式下INTA引脚就是什么功能?它输出得两个连续得负脉冲信号有什么用?

答:(1)在最小工作模式下,INTA引脚作为中断响应信号得输出端,用来对外设得中断请求作出响应。

(2)、第1个负脉冲通知外部设备得接口,它发出得中断请求已经得到允许;外设接口收到第2个负脉冲后,往数据总线上放中断类型码,从而CPU便得到了有关此中断请求得详尽信息。

12.8086 CPU总线接口单元BIU得具体任务就是什么?堆栈就是什么?

答: BIU得具体任务就是负责于存储器、I/O端口传送数据,即BIU管理在存储器中存取程序与数据得实际处理过程。

在计算机内,需要一块具有“先进后出”特性得存储区,用于存放子程序调用时程序计数器PC得当前值,以及需要保存得CPU内各寄存器得值(现场),以便子程序或中断服务程序执行结束后能正确返回主程序。这一存储区称为堆栈。

13、何为中断?中断矢量就是什么?中断方式得实现一般需要经历哪些过程?

答:所谓中断就是指某事件得发生引起CPU暂停当前程序得运行,转入对所发生

事件得处理,处理结束又回到原程序被打断处接着执行这样一个过程。

中断矢量就是中断处理子程序得入口地址,每个中断类型对应一个中断向量。

中断方式得实现一般需要经历下述过程:

中断请求—→中断响应—→断点保护—→中断源识别—→中断服务—→断点恢复—→中断返回

14、程序查询输入输出得基本思想就是什么?中断控制方式输入输出得基本思

想就是什么?

答:查询方式包括查询输出方式与查询输入方式。所谓查询输入方式,就是指CPU 读外设数据前,先查询外设就是否处于准备就绪状态;查询输出方式就是指CPU 向外设输出数据之前,先查询外设就是否处于空闲状态。

采用中断传输方式时CPU向外设输出数据时将启动命令写入外设控制口后,就继续执行随后得指令,而不就是被动等待;当外设处于空闲状态,可以接收数据时,由外设向CPU发出允许数据传送得请求信号。在这种方式中,CPU发出控制命令后,依然执行启动命令后得指令序列,而不就是通过检测外设得状态来确定外设就是否处于空闲状态,不仅CPU利用率搞,而且能同时与多个外设进行数据交换。

15.计算机I/O端口编址一般分哪两种方法?各有什么优缺点?在80x86微机中,I/O端口编址采用哪一种?

答:I/0端口得编址方式有两种,分别称为存储器映象寻址方式(统一编址)与独立编址( 专用得I/O端口编址)。

独立编址方式得优点就是:I/O端口得地址码较短(一般比同系统中存储单元得地址码短),译码电路较简单,存储器同I/O端口得操作指令不同,程序比较清晰;存储器与I/O端口得控制结构相互独立,可以分别设计。它得缺点就是:需要有专用得I/O指令,而这些I/O指令得功能一般不如存储器讯问指令丰富,所以程序设计得灵活性较差。

存储器映像编址方式得优点就是:任何对存储器数据进行操作得指令都可用于I/O端口得数据操作,不需要专用得I/O指令,从而使系统编程比较灵活;I/O端口得地址空间就是内存空间得一部分,这样,I/O端口得地址空间可大可小,从而使

外设得数目几乎可以不受限制。它得缺点就是:I/O端口占用了内存空间得一部分,虽然内存空间必然减少,影响了系统内存得容量;同时访问I/O端口同访问内存一样,由于访问内存时得地址长,指令得机器码也长,执行时间显然增加。

在80x86微机中,I/O端口编址采用独立编址。

三.程序设计

1、编写汇编简易程序段,若自BLOCK开始得内存缓冲区中,有100个带符号得数(字为单位),希望找到其中最大得一个值,并将它放到MAX单元中。(15分) MOV CX,99

MOV BX,0 ;099个带字符得数

MOV MAX,BLOCK[BX]

LOOP1:

MOV AX,BLOCK[BX] ;BLOCK[BX]放入到AX里

CMP AX,BLOCK[BX+2] ;两个数进行比较

JGE NEXT ;跳到NEXT

MOV MAX,BLOCK[BX+2] ;如果就是得就放到MAX里

NEXT:

ADD BX,2 ;每次加2

LOOP LOOP1

2、编写汇编完全程序,从BUF单元开始为一个ASCII码字符串, 找出其中得最大

数送屏幕显示。

DATA SEGMENT

BUF DB 'STRING',0 ;定义字符串

MAX DB ?

DATA ENDS

CODE SEGMENT

ASSUME CS:CODE,DS:DATA

MOV AX,DATA

MOV DS,AX

MOV BX,0

MOV MAX,BUF[BX] ;从BUF开始

LOOP1:

MOV AX,BUF[BX+1] ;每次加1

CMP AX,0 ;比较

JZ DONE

JMP AX,MAX

JBE NEXT

MOV MAX,AX

NEXT:

INC BX

JMP LOOP1

DONE:

MOV DX,MAX 输出最大数

MOV AH,2

INT 21 H

MOV AX,4C00H

INT 21H

CODE ENDS

3、编写汇编完全程序,用查表得方法将一位十六进制数转换成与它相应得ASCII 码。

既然指定用查表得方法,那么首先要建立一个表TABLE。我们在表中按照十六进制数从小到大得顺序放入她们对应得ASCII码值

DATA SEGMENT

TABLE DB ‘0123456789ABCDEF’

TEMP 6H 这个变量就是随便得一位十六进制数

ASCII DB ? 保存转换后得ASCII码

DATA ENDS

CODE SEGMENT

ASSUME CS:CODE ,DS:DATA

MOV AX,DATA

MOV DS,AX

LEA BX,TABLE

MOV AX,{BX+TEMP]

MOV ASCII,AX

MOV AX,4C00H

INT 21H

CODE ENDS

4、若选择0#计数器,工作在方式3,计数初值为2354H,十进制计数方式;或选择1#计数器,工作在方式2,计数初值为18H, 二进制计数方式。并设8253端口地

微机原理及应用试题库(附答案)

《微机原理及应用》试题库 1. 8086和8088的引脚信号中, D 为地址锁存允许信号引脚。 A.CLK B.INTR C.NMI D.ALE 2. 下面的哪项是有效标识符: B A . 4LOOP: B. DELAYIS: C. MAIN A/B: D. GAMA$1: 3. 如图所示的三态输出电路,当 A 时,V B≈V DD。 A. E(ENABLE)=1, A=1 B. E(ENABLE)=1, A=0 C. E(ENABLE)=0, A=1 D. E(ENABLE)=0, A=0 4. 设(SS)=2000H,(SP)=0100H,(AX)=2107H,则执行指令PUSH AX 后,存放数据21H的物理地址是 D 。 A. 20102H B. 20101H C. 200FEH D. 200FFH 5. 汇编语言中,为了便于对变量的访问, 它常常以变量名的形式出现在程序中, 可以认为它是存放数据存储单元的 A 。 A.符号地址B.物理地址C.偏移地址D.逻辑地址 6. 下列四个寄存器中,不能用来作为间接寻址方式的寄存器是 A 。 A. CX B. BX C. BP D. DI (C)7. 执行下列程序段: MOV AX,0 MOV BX,1 MOV CX,100 AA:ADD AX,BX INC BX LOOP AA HLT 执行后的结果:(AX)= ,(BX)= 。 A. 5050,99 B. 2500,100 C. 5050,101 D. 2550,102 8. 假设V1和V2是用DW定义的变量,下列指令中正确的是 A 。 A.MOV V1, 20H B.MOV V1, V2 C.MOV AL, V1 D.MOV 2000H, V2 9. – 49D的二进制补码为 A 。

微机原理及应用试卷及答案

····································密························封························线································ 学生答题不得超过此线 一、单项选择题(每小题1分,共20分。请将答案填入答题单) 1.8086CPU由两个独立的工作单元组成,它们是执行单元EU和( ). A)总线控制逻辑器 B)内部通信寄存器 C)指令寄存器 D)总线接口单元 2.8086系统若用256KB*1动态存储器芯片可望构成有效存储系统的最小容量是( ). A)256KB B)512KB C)640KB D)1MB 3.Intel8255A使用了()个端口地址。 A)1 B)2 C)3 D)4 4.PC机中为使工作于一般全嵌套方式的8259A中断控制器能接受下一个中断请求,在中断服务程序结束处就( ). A)发送OCW2指令 B)发送OCW3指令 C)执行IRET指令 D)执行POP指令 5.RAM是随机存储器,它分为( )两种. A)ROM和SRAM B)DRAM和SRAM C)ROM和DRAM D)ROM和CD-ROM 6.在程序运行过程中,确定下一条指令的物理地址的计算表达式是() A)CS×16+IP B)DS×16+SI C)SS×16+SP D)ES×16+DI 7.( )是以CPU为核心,加上存储器,I/O接口和系统总线构成的. A)微处理器 B)微型计算机 C)微型计算机系统 D)计算机 8.对于掉电,8086/8088CPU是通过( )来处理的. A)软件中断 B)可屏蔽中断 C)非屏蔽中断 D)DMA 9.计算机的存储器采用分级存储体系的主要目的是()。 A)便于读写数据 B)减小机箱的体积 C)便于系统升级 D)解决存储容量、价格和存取速度之间的矛盾 10.8259A的OCW1----中断屏蔽字( )设置. A)在ICW之前 B)只允许一次 C)可允许多次 D)仅屏蔽某中断源时11.将十六进制数163.5B转换成二进制数是)( ) A)1101010101.1111001 B)110101010.11001011 C)1110101011.1101011 D)101100011.01011011 12.Intel 8086/8088微处理器有()地址线,直接寻址内存空间的范围是()。 A)10条,64KB B)20条,64KB C)16条,1M D)20条,1M 13.Intel 8086/8088微处理器的标志寄存器中,作为记录指令操作结果的标志是()。 A)CF,OF,PF,AF,SF,ZF B) CF,PF,ZF,SF C) OF,DF,IF,SF,ZF,CF D) IF,DF,OF,CF 14.下述对标志寄存器中标志位不产生影响的指令是()。 A)JMP NEXT B) TEST AL,80H C) SHL AL,1 D) INC SI 15.简单的汇编语言程序可以通过()来建立、修改和执行。 A)连接程序 B) 调试程序 C) 汇编程序 D) 编辑程序 16.累加器AL中的内容是74H,执行CMP AL,47H指令后,累加器AL中的内容是()。

微机原理及应用综合练习一

2012电子微机原理综合练习一 一、简答题。 1.8086CPU标志寄存器中的控制位有几个?简述它们的含义。 2.8086工作于最小方式或最大方式,如何设置?两种模式的主要区别是什么 3. 简述8086和8088CPU引脚信号的区别。 4. 何为时钟周期?它和指令周期、总线周期三者之间的关系是什么? 5. 简述标志位中溢出位和进位位的区别。 6. 简述8088和8086对存储器进行字访问的异同。 7. 在8086系统中,下一条指令所在单元的物理地址是如何计算的? 8.简述半导体存储器的分类和特点。 9.简述高位地址总线译码方法的种类和特点。 10. SRAM芯片6116是4K×8位的存储器,其地址线和数据线的分别有多少条?并简述它的3条控制线、和的含义和功能。 11. CPU与外设间的接口信息有哪几种? 12.简要说明8086/8088中断的分类,以及优先级顺序。 13. 8086/8088CPU响应可屏蔽中断INTR的条件是什么? 14.CPU与外设数据传送的方式有哪几种?什么情况下数据传送要采用无条件传送方式?它有什么特点? 15. 简述查询式数据传送方式的工作过程。 16.比较串行通信和并行通信的优缺点。 17.何为波特率?设数据传送的速率是120字符/秒,而每一个字符格式中的数据位7位,停止位,校验位各1位,则传送的波特率为多少? 18. 异步通信中,字符的格式是由哪些部分组成? 19.8253的方式0~方式3各是何种工作方式?为了便于重复计数,最好选用那些工作方式? 二、综合题 1.设8088的时钟频率为5MHZ,总线周期中包含2个T w等待周期。问: (1)该总线周期是多少?(2)该总线周期内对READY信号检测了多少次? 2.某微机有8条数据线、16条地址线,现用SRAM 2114(容量为1K×4位)存储芯片组成存储系统。问采用线译码方式时,系统的最大存储容量最大是多少?此时需要多少个2114存储芯片 3. 设有一个具有15位地址和16位字长的存储器,试计算: (1)该存储器能存储多少字节信息? (2)如果存储器由2K×4位的RAM芯片组成,需多少RAM芯片?需多少位地

《微机原理及应用》作业试题【精品范文】

《微机原理及应用》作业试题 《微机原理及应用》作业试题 一、判断题 (共 5 道试题,共 20 分) 1.8086/8088CPU的复位后开始执行的第一条指令的地址为FFFFH。() A.错误 B.正确 2.采用直接寻址输入/输出指令的最大端口地址为0FFH。 () A.错误 B.正确 3.若各中断源的优先级是一样的,则可用自动循环优先级来实现。() A.错误

B.正确 4.DMA控制器8237A现行字节数寄存器的值减到0时,终止计数。() A.错误 B.正确 5.ROM必须定时刷新,否则所存信息就会丢失。() A.错误 B.正确 二、多选题 (共 3 道试题,共 12 分) 1.常用的输入设备有( ) A.键盘

B.鼠标 C.触摸屏 D.显示器 2.可以实现在数据段中保留10H个字节单元的指令有?( )。 A.DW 08H?DUP(?) B.DB 10H?DUP(?) C.DB 8 DUP(2 DUP(?)) D.DD 4 DUP(?) 3.8086/8088?CPU响应硬中断NMI和INTR时,相同的条件是?( )。 A.允许中断 B.当前指令执行结束

C.CPU工作在最大组态下 D.不处于DMA操作期间 三、单选题 (共 17 道试题,共 68 分) 1.地址译码器的输入端应接到( )上。 A.控制总线 B.数据总线 C.地址总线 D.外部总线 2.串行异步通信传输的主要特点是( ) A.通信双方不必同步 B.每个字符的发送是独立的

C.字符之间的传送时间长度应相同 D.字符发送速率由波特率决定 3.8086系统中内存储器地址空间为1M,而在进行I/O读写是,有效的地址线是() A.高16位 B.低16位 C.高8位 D.低8位 4.8086CPU在执行MOVAL,[BX]指令的总线周期内,若BX 存放的内容为1011H,则BHE和A0的状态是()。 A.0,0 B.0,1

微机原理与应用试题库(附答案)

《微机原理及应用》试题库 1. 8086 和 8088 的引脚信号中,D为地址锁存允许信号引脚。 A. CLK B. INTR C.NMI D.ALE 2.下面的哪项是有效标识符:B A . 4LOOP : B. DELAYIS : C. MAIN A/ B : D.GAMA$1 : 3.如图所示的三态输出电路,当 A 时, V B≈V DD。 A. E(ENABLE)=1, A=1 B.E(ENABLE)=1, A=0 C. E(ENABLE)=0, A=1 D.E(ENABLE)=0, A=0 4. 设 (SS)=2000H , (SP)=0100H , (AX)=2107H ,则执行指令PUSH AX后,存放数据21H 的物理地址是 D。 A. 20102H B. 20101H C. 200FEH D. 200FFH 5. 汇编语言中,为了便于对变量的访问, 它常常以变量名的形式出现在程序中, 可以认为它是存放数据存储单元的A。 A.符号地址B.物理地址C.偏移地址 D .逻辑地址 6. 下列四个寄存器中,不能用来作为间接寻址方式的寄存器是A。 A. CX B. BX C. BP D. DI (C)7. 执行下列程序段: MOV AX ,0 MOV BX ,1 MOV CX , 100 AA : ADD AX ,BX INC BX LOOP AA HLT 执行后的结果:(AX)=,(BX)=。 A. 5050 , 99 B. 2500, 100 C. 5050 , 101 D. 2550 , 102 8. 假设 V1 和 V2 是用 DW 定义的变量,下列指令中正确的是A。 A . MOV V1, 20H B. MOV V1, V2 C . MOV AL, V1D. MOV2000H, V2 9. –49D 的二进制补码为A。

微机原理及应用(广西大学)

微机原理期末复习要点(必看) 一、填空题(每空1分,共30分) 1、CPU访问存储器时,在地址总线上送出的地址称为物理地址。 2、80X86系统中,执行指令PUSH AX后,SP= SP-2 ;若执行指令POP AX 后,SP= SP+2 。 3、指令“MOV AX,2000H”源操作数的寻址方式为立即数 ;指令“MOV AX,[BX+SI+6]”源操作数的寻址方式为带偏移量的基础加变址。 4、设(DS)=24EOH,(SS)=2410H,(ES)=2510H,(DI)=0206H,则指令“MOV AX,[DI+100H]”源操作数的有效地址为 0306H ,物理地址为 25106H 。 5、80486可访问两个独立的地址空间,一个为I/O地址空间,其大小为 64K 字节。 6、执行指令“XOR AX,AX”后,标志位ZF的值为 1 。 7、若(AL)=10011000B,(BL)=01100111B,则执行指令“ADD AL,BL”后,(AL)=11111111B;执行指令“AND AL,BL”后,(AL)= 0 。 8、可屏蔽中断从CPU的 INTR 引脚进入,只有当中断允许标志IF为 1 时,该中断才能得到响应。 9、中断向量表存放在从 00000H 至 003FFH 存储空间中。 10、在实地址方式下,中断类型号为20H的中断所对应的中断向量,存放在内存 从 00080H 开始的四个连续字节单元中,若这四个字节单元的内容由低地址到 高地址依次为00H,50H,00H,60H,则中断服务程序的入口地址 65000H 。 11、80X86的I/O指令中,要寻址的16位的端口地址存放在 DX 中。 12、现要用6116静态RAM芯片构成8K×32位的存储器,此种芯片共需16 片。 13、8255A在“方式1输出”与外设之间的一对"握手"信号是 ACK和OBF 。 14、由实地址方式上,由逻辑地址获得物理地址的计算公式为:

微机原理及应用 第4章 习题及答案

CH04 存储系统 习题与思考题 1.存储器的哪一部分用来存储程序指令及像常数和查找表一类的固定不变的信息?哪一部分用来存储经常改变的数据? 解答:只读存储器ROM;随机存储器RAM。 2.术语“非易失性存储器”是什么意思?PROM和EPROM分别代表什么意思? 解答:“非易失性存储器”是指当停电后信息会丢失;PROM--可编程序的只读存储器PROM(Programmable ROM),EPROM--可擦除的可编程的只读存储器EPROM(Erasible Programmable ROM)。 3.微型计算机中常用的存储器有哪些?它们各有何特点?分别适用于哪些场合? 解答: 双极型半导体存储器 随机存储器(RAM) MOS存储器(静态、动态) 主存储器可编程只读存储器PROM 可擦除可编程只读存储器EPROM,EEPROM 只读存储器(ROM)掩膜型只读存储器MROM 快擦型存储器 存储器磁盘(软盘、硬盘、盘组)存储器 辅助存储器磁带存储器 光盘存储器 缓冲存储器 4.现代计算机中的存储器系统采用了哪三级分级结构,主要用于解决存储器中存在的哪些问题? 解答:目前在计算机系统中通常采用三级存储器结构,即使用高速缓冲存储器、主存储器和辅助存储器,由这三者构成一个统一的存储系统。从整体看,其速度接近高速缓存的速度,其容量接近辅存的容量,而位成本则接近廉价慢速的辅存平均价格。三级结构主要用于解决速度、容量和成本的问题。 5.试比较静态RAM和动态RAM的优缺点,并说明有何种方法可解决掉电时动态RAM中信息的保护。 解答:静态RAM----存储一位信息的单元电路可以用双极型器件构成,也可用MOS器件构成。双极型器件构成的电路存取速度快,但工艺复杂,集成度低,功耗大,一般较少使用这种电路,而采用MOS器件构成的电路。静态RAM的单元电路通常是由6个MOS 管子组成的双稳态触发器电路,可以用来存储信息“0”或者“1”,只要不掉电,“0” 或“1”状态能一直保持,除非重新通过写操作写入新的数据。同样对存储器单元信息的读出过程也是非破坏性的,读出操作后,所保存的信息不变。使用静态RAM的优点是访问速度快,访问周期达20~40ns。静态RAM工作稳定,不需要进行刷新,外部电

微机原理试题及答案

微机原理试题及答案 微机原理试题及答案 一、填空题(每空1分,共15分) 1、在计算机中,对带符号数的运算均采用补码。带符号负数1100 0011的补码为_10111101_。2、单片机通常采用“三总线”的应用模式,芯片内部设有单独的地址总线、数据总线_ 和控制总线。 3、当使用80C51单片机时,需要扩展外部程序存储器,此时EA应为_0__。 4、若(A)=B3H,(R0)=A8H,执行指令XRL A,R0之后,(A)=_1BH__。 5、在80C51单片机中,带借位减法SUBB指令中,差的D7需借位时,_CY_=1,差的D3需借位时,AC_=1。 6、80C51单片机中,在调用子程序前,用_PUSH__指令将子程序中所需数据压入堆栈,进入执行子程序时,再用___POP__指令从堆栈中弹出数据。 7、在十六进制数与ASCII码值的转换过程中,当十六进制数在0~9之间时,其对应的ASCII码值为该十六进制数加___30H______。 8、外部中断INT0和INT1有两种触发方式:___电平触发方式_____和__边沿触发方式__。 9、在单片机串行通信中,依发送与接收设备时钟的配置情况,串行通信可以分为 __异步通信___和__同步通信_。10、若累加器A中的数据为

0111 0010B,则PSW中的P=__0___。二、选择题(每题1分,共15分) 1、单片机是在一片集成电路芯片上集成了以下部分,除了( D ) A、微处理器 B、存储器 C、I/O接口电路 D、串口通信接口2、一个机器周期包含多少个晶振周期(D ) A、2 B、6 C、8 D、12 3、80C51单片机有21个特殊功能寄存器,其中与串行口相关的有以下几个,除了( B ) A、SBUF B、TCON C、SCON D、PCON 4、 80C51系列单片机具有4个8位的并行I/O口,其中哪个口工作时需要外接上拉电阻(A ) A、P0 B、P1 C、P2 D、P3 5、寄存器中的内容为地址,从该地址去取操作数的寻址方式称为( C ) A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、变址寻址6、源地址为1005H。目的'地址为 0F87H。当执行指令“JC rel”时,rel为( B )。A、7EH B、80H C、82H D、84H 7、若(R0)=30H,(30H)=75H,(75H)=90H,执行指令MOV A,@R0后,(A)=__B____。A、30H B、75H C、90H D、00H 8、下列哪个语句是起始地址设置伪指令( A )。A、ORG B、END C、DW D、EQU 9、在80C51单片机中,各中断优先级最低的是( D )。A、外部中断0 B、外部中断1 C、定时器0 D、计数器1 10、80C51单片机的中断响应时间至少需要( C )个完整的机器周期。A、1 B、2 C、3 D、5 11、在80C51单片机中,

(微机原理及应用)编程题试题集

重庆科技学院试卷库系统试卷库导出试卷 微机原理及应用-编程题(43题) 题序:0017题型:06难度:01分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 变量DATAX和DATAY定义如下: DATAX DW 0148H DW 2316H DA TAY DW 0237H DW 4052H 试编写一个程序段,实现将DATAX和DA TAY两个字数据相乘(用MUL)。答案: 解:(1) MOV AX, DATAX MUL DATAY MOV DATAY,AX MOV DATAY+2,DX 题序:0018题型:06难度:02分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 变量DATAX和DATAY定义如下: DATAX DW 0148H DW 2316H DA TAY DW 0237H DW 4052H 试编写一个程序段,实现将DATAX除以23(用DIV)。 答案: 解:(1) MOV AX, DATAX MOV BL, 23 DIV BL MOV BL,AH

MOV AH, 0 MOV DATAY, AX 。存放商 MOV AL,BL MOV DATAY+2, DX 。存放余数 题序:0002题型:06难度:03分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 试编写一个程序段,实现将BX中的数除以10,结果仍放在BX中。 答案: 解: MOV CL,0AH MOV AX,BX DIV CL MOV BX,AX 题序:0016题型:06难度:03分值:10.0章号:03节号:02 知识点: 。8086/8088指令系统 题干: 变量DATAX和DATAY定义如下: DATAX DW 0148H DW 2316H DA TAY DW 0237H DW 4052H 试编写一个程序段,实现将DATAX和DA TAY中的两个双字数据相加, 和存放在DA TAY和答案: 解:(1) MOV AX, DATAX ADD AX, DATAY MOV BX, DATAX+2 ADD BX, DATAY+2 MOV DATAY, AX MOV DATAY+2, BX

微机原理及应用期末试卷及答案

微机原理与汇编语言(期末试卷A答案) 一、单项选择题(每题2分,共40分) 1.(B )用来存放即将执行的指令的偏移地址的寄存器是 A.SP B.IP C.BP D.CS 2.(A )源变址寄存器是 A.SI B.DI C.SP D.BX 3.(B )设SP=1110H,执行PUSH AX后,SP中的内容为 A.SP=1112H B.SP=110EH C.SP=1111H D.SP=110FH 4.(D )语句DA1 DB 2 DUP(3,5,7)汇编后,与该语句功能等同的语句是A.DA1 DB 3,5,7 B.DA1 DB 2,3,5,7 C.DA1 DB 3,5,7,2 D.DA1 DB 3,5,7,3,5,7 5.( B )下面四个寄存器中,不能用来作为间接寻址的寄存器是 A.BX B.CX C.BP D.DI 6.( C )确定下列哪些数据在汇编语言中是非法的 A.19AH B.1372 C.102B D.145 7.(D)若栈顶的物理地址为20100H,当执行完指令PUSH AX后,栈顶的物理地址为 A.20102H B.20101H C.200FFH D.200FEH 8.( C )当执行完下列指令序列后,标志为CF和SF的值是 MOV AL,0C4H ADD AL,9DH A.0,0 B.0,1 C.1,0 D.1,1 9.( D )JMP WORD PTR[BX]的转移目标地址是 A.BX中的内容B.SP+BX的和 C.IP+[BX]之和D.BX指示的内存单元的内容 10.( B )8086/8088CPU的I/O指令采用间接寻址时,可以使用的寄存器是A.BX B.DX C.SI D.DI 11.(C )完成将BX清零,并使标志寄存器CF清零,下面指令错误的是A.SUB BX , BX B.XOR BX ,BX C.MOV BX,0 D.AND BX,0000H 12.(D )下面数据传送指令中,正确的是 A.MOV BUF1,BUF2 B.MOV CS,AX C.MOV CL,1000 D.MOV DX,WORD PTR[BP+DI] 13.(D )下列存储器哪一种存取速度最快 A.硬盘B.DROM C.ROM D.Cache 14.(B )完成将有符号数BX的内容除以2的正确指令是 A.SHR BX,1 B.SAR BX,1 C.ROR BX,1 D.RCR BX,1 15.( C )指令LOOPZ的循环执行条件是 A.CX≠0且ZF=0 B.CX≠0或ZF=0 C.CX≠0且ZF=1 D.CX≠0或ZF=1 16.(B )以8086/8088为CPU的微机内存最大容量为 A .4M B B.1MB C.640KB D.64KB 17 (C )与1A.5H不等的数据是 A.26.3125D B.11010.0101B C.32.5Q 18.( A )8位二进制补码表示的整数数据范围是 A.-128~127 B.-127~127 C.-128~128 D.-127~128 19.( A )下列四个寄存器中,不允许用传送指令赋值的寄存器是 A.CS B.DS C.ES D.SS 20.( B )指令MOV 100[SI][BP],AX的目的操作数的隐含段为 A.数据段 B.堆栈段 C.代码段 D.附加段 二、填空题(每空2分,共20分) 1.225D= 11100001 B= E1 H 2.已知X=-1011011,求[X]补= 10100101 。 3.地址2000H:0480H,其物理地址是20480H ,段地址是2000H ,偏移地址是0480H 。 4.按存储器的位置,可以将存储器分为内存储器和外存储器。5.8086最多可处理256 种中断,对每一个中断设置一个中断类型码。 三、判断题(共10分,对的画√,错的画×) 1.(×)在8位补码表示中,10000000表示的真值为-0 2.(×)奇偶标志位PF,当运算结果的低8位中有偶数个1时,被置为0。3.(×)CS、DS、ES和SS段都可以存放指令代码。 4.(×)MOV CS,[SI] 5.(×)MOV [DI],[SI] 6.(√)两数相等时转移可用JZ指令。 7.(×)OUT [BX],AL 8.(×)当IF=0时,CPU不能响应NMI中断。 9.(√)已知AL,BX为带符号数,计算AL*BX的乘积,使用下述程序段。 CBW IMUL BX 10.(√)在8位补码表示法中,对-128求补会产生溢出。 四、简答题(共20分) 1.冯·诺依曼型计算机的结构由哪些部分组成?各部分的功能是什么?(10分) 答:冯·诺依曼型计算机在硬件结构上主要由运算器,控制器,存储器,输

微机原理及应用-171821吉大清考试题答案

微机原理及应用 一、单选题 1. (2分)微机控制总线上传送的是()。 ?A.?存储器和I/O设备向CPU传送的状态信号 ?B.?存储器和I/O接口的地址 ?C.?CPU向存储器和I/O设备发出的命令信号 ?D.?A和C 2. (2分)波特率是()。 ?A.?每秒钟传送的位数 ?B.?每秒钟传送的字节数 ?C.?每秒钟传送的字数 ?D.?每秒钟传送的ASCII码字符数 3. (2分)在微型机中,主存是由()组成。 ?A.?RAM和硬盘 ?B.?ROM和硬盘 ?C.?RAM、软盘及硬盘 ?D.?RAM和ROM 4. (2分)指令TEST AL,40H的含义是()。

?A.?测试AL的内容是否等于40 ?B.?测试AL的D6位的逻辑值。 ?C.?测试AL的D2位的逻辑值。 ?D.?比较AL的内容与80H号存储单元内容是否一致 5. (2分)8253软启动前,GATE必需为()态。 ?A.?低电平 ?B.?任意 ?C.?高电平 ?D.?上升沿 6. (2分)8253可编程定时/计数器工作在方式2时,控制信号GATE变为低电平后对计数器的影响是()。 ?A.?等待下一次计数开始 ?B.?暂时停止现行计数工作 ?C.?计数器的计数不受该信号的影响 ?D.?立即开始新的计数 7. (2分)8086执行OUT DX,AL指令时,输出到地址总线上的信息是()。 ?A.?AL ?B.?AX ?C.?DL

?D.?DX 8. (2分)算术移位指令SAL可用于()。 ?A.?带符号数乘2 ?B.?带符号数除2 ?C.?无符号数乘2 ?D.?无符号数除2 9. (2分)典型的计算机硬件结构主要包括三个组成部分,它们分别是()。 ?A.?CPU、存储器、I/O设备 ?B.?CPU、运算器、控制器 ?C.?存储器、I/O设备、系统总线 ?D.?CPU、控制器、I/O设备 10. (2分)8255工作方式0,A口输入,C口高4位输入,B口输出,C口低4位输出,其控制字为()。 ?A.?B ?B.?B ?C.?00011000B ?D.?B 11. (2分)十进制数-75用二进制数表示,其表示方式是()。

(完整word版)微机原理与应用试卷-有答案

微机原理与应用试卷 一、单项选择题(每小题 1 分共 10 分) 1.十进制33.25转换成十六进制数为( ) A. B1.4H B. 1B.19H C. 21.4H D. 33.4H 2. 若有16条地址线,那么可访问的内存地址范围为。( ) A. 0001H~FFFFH B. 0000H~FFFFH C. 00000H~FFFFFH D. 00001H~FFFFFH 3. 8086 CPU内有指示下条指令有效地址的指示器是( ) A. IP B. SP C. BP D. SI 4.下列指令中语法有错误的是( ) A. IN AX,20H B. LEA SI,[2000H] C. OUT DX,AL D. SHL AX,2 5. 8088CPU内部的数据总线有多少条( ) A. 8条 B. 16条 C. 20条 D. 32条 6. 若(AL)=0FH,(BL)=04H,则执行CMP AL,BL后,AL和BL的内容为( ) A. 0FH和04H B. 0BH和04H C. 0FH和0BH D. 04H和0FH 7. 指令MOV AX,[BX][SI]中源操作数的寻址方式是。( ) A. 寄存器间接寻址 B. 变址寻址 C. 基址变址寻址 D. 相对寻址 8. 与MOV BX,OFFSET X等价的指令是( ) A. MOV BX,X B. LDS BX,X C. LES BX,X D. LEA BX,X 9. 不能实现将AX清零和CF清零的指令是() A. SUB AX,AX B. MOV AX,0 C. XOR AX,AX D. AND AX,0 10.可编程计数/定时器8253的工作方式有几种() A. 3 B. 4 C. 5 D. 6 二、填空题(每空2分,共20分) 1. 计算机通常___________和___________是核心部件,合称为中央处理单元CPU。 2. 8086CPU通过数据总线对__________进行一次访问所需要的时间为一个总线周期,一个总线周期至少包括__________时钟周期。 3. 组成16M*8位的存储器,需要1M*4位的存储芯片___________片。 4. 微机中一般采用__________芯片作为串行通信接口。 5.在8086CPU系统中,设某中断源的中断类型码为08H,中断矢量为0100H:1000H,则相应的中断矢量存储地址为__________;从该地址开始,连续的4个存储单元存放的内容依次为__________。

《微机原理及应用》B 期末考试试题及参考答案

《微机原理及应用》复习题B 一、填空题(共20分) 1.总线周期的含义是;8086/8088 的基本总线周期由个时钟周期组成;如果CPU 的时钟频率为4.77MHz,那么它的一个时钟周期为ns,一个基本总线周期为ns。 2.8086 CPU的M/IO信号是,高电平时表示。 3.总线传输率是指;若某总线的工作频率最高为8MHz,数据总线宽度为16位,则该总线的最大传输率为M Byte/s。 4.I/O端口的编址方式有两种,分别为:和。 5.串行传输的信息格式广泛采用着异步和同步格式。异步格式传送一个字符由4部分组成,分别为起始位,位,和停止位。 6.在8086系统中,一个中断类型号为0DBH的中断服务子程序位于从8100H:1234H开始的内存中,则相应的中断矢量所在的起始物理地址为_ _,从该地址开始连续4个存储单元存放的内容依次为_ 、、和 _。 7.用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片_ _片,片内地址和产生片选信号的地址分别为_ 位和_位。 二、选择题(包括单项和多项选择,每小题2分,共20分) 1.下列说法正确的是_ _ __。 A. CPU一般包括ALU、控制器、寄存器阵列等主要部件。 B. CPU中的程序计数器是控制器的重要部件,总是指向下一条指令的地址。 C. 指令周期一般由几个机器周期组成,机器周期是CPU工作的最小时间单位。 D. 8086 CPU的寄存器都是16位的,但指令指针是20位。 2.下列说法正确的是_ _ __。 A.通用寄存器包括AX、BX、CX、DX,它们都可以作为累加器使用。 B.使用BP做间址寄存器时,默认使用DS做段寄存器。 C.做字符串操作时,源指针与目的指针使用的段寄存器不同。 D. 形成堆栈地址的是SS与SP。 3.下列说法正确的是_ _ __。 A. 8086 CPU有1M字节地址空间,其中最低64K是IO地址空间。 B. 8086 CPU有16位数据线和20位地址线,因此能访问2M字节存储器。 C. 8086 CPU在传送8位数据时,总是使用数据总线低8位。 D. 8086 CPU的NMI和INTR都是中断请求输入信号。 4.下列指令中有语法错误的是_ _ __。 A. MOV AL,DS:[BP] B. MOV [DI],0 C. JMP WORD PTR[BX] D. PUSH WORD PTR[SI-2] 5.地址总线为32位的微机系统中其内存最大容量为_ _ __。 A. 2000KB B. 2048KB C. 2048MB D. 4096MB 6. 设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率 1

微机原理及应用习题答案

《微机原理及应用》习题答案 教材:《80X86/Pentium 微型计算机原理及应用》答案第一章 计算机基础 1-3 (1)01101110 真值=110 (2)10001101 真值=-13 1-4 (1)+010111 [+010111]原=[+010111]反=[+010111]补=00010111 (2) +101011 [+101011]原=[+101011]反=[+101011]补=00101011 (3) - 101000 [-101000]原=10101000 [-101000]反= 11010111 [-101000]补=11011000 (4) -111111 [-111111]原=10111111 [-111111]反= 11000000 [-111111]补=11000001 1- 6 (1) [x1+y1] 补=[x1]补+ [y1]补 =00010100+00100001=00110101 (2) [x2-y2]补=[x2]补+ [-y2]补 =11101100+00100001=00001101 1- 7 (1) 85+60 解:[-85] 补=10101011 [60] 补=00111100 [-85] 补+[60] 补=10101011+00111100=11100111 (11100111)补=10011001 真值=—25 CS= 0, CP=0, CS? CP= 0 无溢出 (4)-85-60 [-85] 补=10101011 [-60] 补=11000100 [-85] 补+[-60] 补=10101011+11000100=101101111 CS=1, CP=0 CS? CP=1 有溢出1- 8 (1) [x] 补+ [y] 补=01001010+01100001=10101011 CS=0, CP=1 CS? CP=1 有溢出⑵[X] 补-[y]补=[x]补+ [-y]补 =01001010- 01100001=01001010+10101010 =100010110 CS=1, CP=1 CS? CP=0 无溢出1- 9 (1) (127)10=(000100100111)BCD (2) (74)H=(116)10=(000100010110)BCD (1) 41H 代表 A (2) 72H 代表r (3) 65H 代表e (4) 20H 代表SP 1-14 (1) 69.57 (69.57)10=(1000101.100)B=0.1000101100 X 27 =0.1000101100 X 2+111 浮点规格数为011101000101 (2) -38.405 (-38.405)10=(-100110.011)B -100110.011= -0.100110011 x 26 = - 0.100110011 x 2110 浮点规格数为011011001100 (3) - 0.3125 (-0.3125)10=(-0.0101)2=(-0.101)2 x 2-001 浮点规格数为111111010000 1. +0.00834 2. (+0.00834)10=(0.000000100010001)2=(0.100010 001)2 x 2-110 3. 浮点规格数为101001000100 4. 1-15 5. (1) (69.57)10=(1000101.10010001111010111)2 6. =(1.00010110010001111010111)2 x 2110 7. p=6+127=133=(10000101)2 8. 单精度浮点数为 01000010100010110010001111010111 9. ( 2) (-38.405)10=(-100110.011001111010111000)2 10. = - (1.00110011001111010111000)2 x 2101 11. p=5+127=132=(10000100)2 12. 单精度浮点数为 11000010000110011001111010111000 13. (3) (-0.3125)10=(-0.0101)2=(-1.01)2 x 2-10 14. p=-2+127=125=(1111101)2 15. 单精度浮点数为 10111110101000000000000000000000 第二章80X86/Pentium 微处理器 2- 3 IO/M DT/R DEN RD WR 读存储器0 0 0 0 1 写存储器0 1 0 1 0 2- 17 PA=CS x 16+IP IP 的范围为OOOOH?FFFFH而CS 为 A000H 因此PA的范围即现行代码段可寻址的存储空间范围为 1-10

微机原理及应用

微机原理及应用 K60DN512VLL10 相关寄存器快速查询手册 2015年11月25日编

目录 1.通用输入输出(GPIO) 4 1.1.引言 4 1.2.寄存器说明 4 1.2.1.引脚控制寄存器(PORTx_PCRn) 4 1.2.2.GPIO端口寄存器 4 1.2.3.GPIO时钟门控寄存器(SIM_SCGC5) 5 2.中断 6 3.周期中断定时器(PIT)7 3.1.说明7 3.2.寄存器描述7 3.2.1.PIT 模块控制寄存器(PIT_MCR)7 3.2.2.定时器加载值寄存器(PIT_LDVALn)7 3.2.3.当前定时器值寄存器(PIT_CVALn)7 3.2. 4.定时器控制寄存器(PIT_TCTRLn)8 3.2.5.定时器标志寄存器(PIT_TFLGn)8 3.2.6.PIT时钟门控寄存器6(SIM_SCGC6)8 4.通用异步接收器/发送器(UART)9 4.1.UART 波特率9 4.2.寄存器说明9 4.2.1.UART 波特率寄存器9 4.2.2.UART 控制寄存器4(UARTx_C4)9 4.2.3.UART 控制寄存器1(UARTx_C1)9 4.2.4.UART 控制寄存器2(UARTx_C2)10 4.2. 5.UART 状态寄存器1(UARTx_S1)10 4.2.6.UART 数据寄存器(UARTx_D)10 4.2.7.UART时钟门控寄存器11 5.AD12 5.1.寄存器说明12 5.1.1.ADC 配罝寄存器1(ADCx_CFG1)12 5.1.2.ADC 配罝寄存器2(ADCx_CFG2)12 5.1.3.ADC状态和控制寄存器1(ADCx_SC1n)13 5.1.4.ADC状态和控制寄存器2(ADCx_SC2)14 5.1.5.ADC状态和控制寄存器3(ADCx_SC3)14 5.1. 6.ADC 数据结果寄存器(ADCx_Rn)15 5.1.7.ADC时钟门控寄存器15 6.DA17 6.1.寄存器说明17 6.1.1.DAC数据寄存器(低)(DACx_DATnL)17 6.1.2.DAC数据寄存器(高)(DACx_DATnH)17 6.1.3.DAC 控制寄存器0 (DACx_C0)17 6.1.4.DAC 控制寄存器1 (DACx_C1)18 6.1.5.DAC 控制寄存器2 (DACx_C2)18 6.1.6.DAC 状态寄存器(DACx_SR)18 6.1. 7.DAC时钟门控寄存器(SIM_SCGC2)19 7.附A 时钟门控寄存器汇总20 7.1.寄存器说明20 7.1.1.系统时钟门控寄存器1(SIM_SCGC1)20 7.1.2.系统时钟门控寄存器2(SIM_SCGC2)20 7.1.3.系统时钟门控寄存器3(SIM_SCGC3)20

最新微机原理及应用试卷答案

微机原理及应用试卷答案 一、填空题: 1、锁存复用线上的地址 2、确定是否在T3周期后插入T w周期 3、IP由寻址方式决定的16位偏移量SP 4、微处理器存储器I/O接口电路 5、825908H—OFH 6、n 7、3 2 8、接收移位发送移位 二、判断题: 1、√ 2、√ 3、√ 4、√ 5、√ 6、× 7、√ 8、× 9、×10、√ 11、×12、√13、√14、√ 三、简答题: 1、答:①在刷新周期,是用只有行地址的方法,选中一行对它进行刷新。(3分) ②有效将行地址存入行地址锁存器,被这个地址选中的那一行中的所有单元都读出 和重写,达到刷新的目的。(3分) 2、答:①CUP输出控制字CW=16H,指定它的工作方式;(1.5分) ②CPU向它写入计数初值LSB=4;(1.5分) ③装入计数值后开始计数,一个CLK使计数值减2;(1.5分) ④当计数到0时,使输出改变状态。同时重装这个计数值,开始新的计数。(1.5分) 3、答:①当CPU响应中断时,将发出高电平的中断响应信号;(2分) ②由于F/FA没有中断请求,它的输出为低电平,故A2输出为高,相当于将中断响 应信号传递下去;(2分) ③因为F/FB有中断请求,F/FB输出为高,故B1输出为高,即中断输出2为高,用它去控制转至中断2的服务程序的入口。(2分) 四、问答题: 1、答:①20位物理地址的形成如下图所示:(2分)

②段寄存器内容左移4位与16位偏移量相加,形成20位物理地址。(2分) 2、答:①这是在一个周期内完成的;(2分) ②读出某一单元的内容,修改后再写回这个单元。(2分) 3、答:①停止位和空闲位都是高电平; ②停止位是字符格式中规定好的,是传递字符的一部分;(2分) ③两个互相通信的系统,在传输线上没有字符传送时是高电平。这个高电平称为空 闲位。(2分) 4、答:①全译码方式:存储器芯片中的每一个存储单元对应一个唯一的地址。译码需要的 器件多;(3分) ②部分译码方式:存储器芯片中的一个存储单元有多个地址。译码简单;(3分) ③线选:存储器芯片中的一个存储单元有多个地址。地址有可能不连续。不需要译 码。(2分) 五、应用题: 1、答:可用2种方法实现: ①8255A工作于方式O时,端口C可以指定为输出。每隔1/2方波周期改变其中一位的状态,其它位不变。就可以通过端口C的某一条线输出连续的方波。(4.5分) ②用对端口C某一位置位/复位的方法实现。即每隔1/2方波周期时间,对端口 C 的某一位交替进行置位、复位,即可从端口C的某一条线输出连续的方波。(4.5分) 2、答:①分配给32K×8ROM芯片的地址为:F8000H-FFFFFH(4.5分) ②分配给8K×8ROM的地址为下述4组地址之一: F0000H-F1FFFH F2000H-F3FFFH F4000H-F5FFFH F6000H-F7FFFH(4.5分)

相关主题
文本预览
相关文档 最新文档