当前位置:文档之家› 电路实验报告材料3

电路实验报告材料3

电路实验报告材料3
电路实验报告材料3

附件2

本科实验报告

课程名称:电路与电子技术

实验项目:组合逻辑电路的分析与设计

实验地点:软件学院楼机房208

专业班级:软件1408 学号:2014005741

学生:宇琛

指导教师:黄家海兰媛

2015年10月26日

一、实验目的

1、 掌握组合逻辑电路的分析方法。

2、 熟悉译码器74LS138和数据选择器74LS151的逻辑功能

3、 能用74LS138和74LS151进行组合逻辑设计。 二、实验仪器与器件

1、 计算机

2、 仿真软件Multisim 2001 三、实验容及步骤

1、 组合逻辑电路的分析

①启动Multisim 2011仿真系统,单击“TTL ”快捷图标,选择三个74LS00D 和一个74LS10D 与非门元件,确定后在设计窗口中单击,按照教材235页例题9.2设计的电路图搭接测试电路,参考连线如图3.1所示。

图3.1 三人表决器电路测试图

②启动仿真开关,改变三个开关的位置,将测试结果记录于表3.1中。

③关闭仿真开关,在设计窗口中添加逻辑转换仪XLC1,按照图3.2所示连接电路的输入和输出,双击逻辑转换仪打开转换界面,单击“电路→真值表”转

表3.1 三人表决器功能测试表

输 入

输出

A B C F 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1

换按钮,得到该电路的真值表,与步骤②的测试结果进行对比。单击“真值表→简化表达式”转换按钮

,得到该电路的最简与或式,与例题9.2化简的结果进行对比。

图3.2 运用逻辑转换仪分析组合逻辑电路

2、运用74LS138D进行组合逻辑电路设计

①根据真值表3.1,写出最小项表达式。

②运用74LS138D译码器和四输入与非门74LS20D实现该逻辑功能。参考测试线路如图3.3所示。关闭仿真开关,接入逻辑转换仪XLC1,打开转换界面,

单击“电路→真值表”转换按钮,观察转换后的真值表是否符合设计要求。

图3.3 用74LS138和与非门实现三人表决器的测试线路

3、运用74LS151N进行组合逻辑电路设计

①根据真值表3.1,写出最小项表达式。

②运用74LS151D数据选择器实现该逻辑功能。参考测试线路如图3.4所示。关闭仿真开关,接入逻辑转换仪XLC1,打开转换界面,单击“电路→真值表”

转换按钮,观察转换后的真值表是否符合设计要求。

图3.4 用74LS151实现三人表决器的测试线路

4、选作容:用74LS138和与非门实现全加器。

四、实验报告要求

1、将实验电路截图并标出电路名称。

2、列出实验步骤,观察测试现象,记录、整理实验

例8.1:

例8.2:

例8.3:

简易位数字密码锁控制电路设计实验报告

目录 一、前言 (2) 二、课设任务 (2) 三、方案设计、原理分析 (2) 四、译码电路设计 (8) 五、报警信号产生器 (10) 六、调试及结果 (12) 七、体会 (13)

一、前言 本次课程设计的基本任务是着重提高学生在EDA知识学习与应用方面的实践技能。学生通过电路设计安装、调试、整理资料等环节,初步掌握工程设计方法和组织实践的基本技能,逐步熟悉开展科学实践的程序和方法。 EDA技术是电子信息类专业的一门新兴学科,是现代电子产品设计的核心,其任务是掌握在系统可编程逻辑器件及其应用设计技术,为电子产品开发研制打下坚实基础。 本课程设计对学生有如下要求:根据设计任务和指标,初步电路;通过调查研究,设计计算,确定电路方案;选择元器件,在计算机上连好线路,独立进行试验,并通过调试、仿真、改进方案;分析实验结果,写出设计总结报告:学会自己分析,找出解决问题方法;对设计中遇到的问题,能独立思考、查阅资料,寻找答案。 二、课设任务 1、14位数字密码分成高7位(DH6…DH0)和低7位(DL6…DL0), 用数字逻辑开关预置,输出信号out为1表示开锁,否则关闭。 2、14位数字密码分时操作,先预置高7位,然后再置入低7位。 3、要求电路工作可靠,保密性强,开锁出错立即报警。 4、利用MAX plus2 软件进行设计、编译,并在FPGA芯片上实现。 5、简易14位数字密码锁模块的框图如下: 三、方案设计、原理分析 首先我是一班的三号,所以我的密码时0100010 0000011。我所做的设计是先把高七位输入锁存,然后在输入低七位,

最后判断密码是否正确,密码正确就开锁,密码错误就报警。数字密码锁控制电路的组成部分:YMQ模块, 1、IC9A的设计 设计要求14位数字密码分时操作,先预置高七位0100010,而后置低七位0000011,首先可以使用寄存器将高七位存起来,而后与低七位一起进行译码,如果密码正确,输出OUT2为1,否则为0. 2、数字密码锁控制电路原理图:

材料压缩实验报告

实验三 压缩实验 一、实验目的 1.测定压缩时低碳钢的屈服极限s σ和铸铁的强度极限b σ。 2.观察低碳钢和铸铁压缩时的变形和破坏现象,并进行比较和分析原因。 二、设备和量具 1.手动数显材料试验机sscs-100; 2.游标卡尺。 三、实验原理及步骤 低碳钢和铸铁等金属材料的压缩试样一般制成圆柱形,高h o 与直径d o 之比在1~3 的范围内。目前常用的压缩试验方法是两端平压法。这种压缩试验方法,试样的上下两端与试验机承垫之间会产生很大的摩擦力,它们阻碍着试样上部及下部的横向变形,导致测得的抗压强度较实际偏高。当试样的高度相对增加时,摩擦力对试样中部的影响就变得小了,因此抗压强度与比值h o /d o 有关。由此可见,压缩试验是与试验条件有关的。为了在相同的试验条件下,对不同材料的抗压性能进行比较,应对h o /d o 的值作出规定。实践表明,此值取在1~3的范围内为宜。若小于l ,则摩擦力的影响太大;若大于3,虽然摩擦力的影响减小,但稳定性的影响却突出起来。 低碳钢试样压缩时同样存在弹性极限、比例极限、屈服极限而且数值和拉伸所得的相应数值差不多,但是在屈服时却不象拉伸那样明显。从进入屈服开始,试样塑性变形就有较大的增长,试样截面面积随之增大。由于截面面积的增大,要维持屈服时的应力,载荷也就要相应增大。因此,在整个屈服阶段,载荷也是上升的,在测力盘上看不到指针倒退现象,这样,判定压缩时的P S 要特别小心地注意观察。在缓慢均匀加载下,测力指针是等速转动的,当材料发生屈服时,测力指针的转动将出现减慢,这时所对应的载荷即为屈服载荷

P S。由于指针转动速度的减慢不十分明显,故还要结合自动绘图装置上绘出的压缩曲线中的的拐点来判断和确定P S。 低碳钢的压缩图(即P一△1曲线)如图3—1所示,超过屈服之后,低碳钢试样由原来的圆柱形逐渐被压成鼓形,即如图3—3。继续不断加压,试样将愈压愈扁,但总不破坏。所以,低碳钢不具有抗压强度极限(也可将它的抗压强度极限理解为无限大),低碳钢的压缩曲线也可证实这一点。 图3-1 低碳钢压缩图图3-2 铸铁压缩图 灰铸铁在拉伸时是属于塑性很差的一种脆性材料,但在受压时,试件在达到最大载荷P b前将会产生较大的塑性变形,最后被压成鼓形而断裂。铸铁的压缩图(P一△1曲线)如图3—2所示,灰铸铁试样的断裂有两特点:一是断口为斜断口,如图3—4所示。 图3-3 压缩时低碳钢变形示意图图3-4 压缩时铸铁破坏断口 二是按P b/A0求得的 远比拉伸时为高,大致是拉伸时的 3—4倍。为什 b

三相交流电路实验报告1

中国石油大学(华东)现代远程教育 实验报告 课程名称:电工电子学 实验名称:三相交流电路 实验形式:在线模拟 +现场实践 提交形式:在线提交实验报告 学生姓名:赵军学号: 年级专业层次:14 春石油开采技术高起专 学习中心:江苏油田学习中心 提交时间:2014 年 6 月8 日

一、实验目的 1 . 练习三相交流电路中负载的星形接法。 2 . 了解三相四线制中线的作用。 二、实验原理 1 . 对称三相电路中线、相电压和线、相电流的关系,三相电路中,负载的连接分为星形连接和三角形连接两种。一般认为电源提供的是对称三相电压。 ( 1 )星形连接的负载如图1 所示: 图1 星形连接的三相电路 A、B、C表示电源端,N为电源的中性点(简称中点),N'为负载的中性点。无论是三线制或四线制,流过每一相负载的相电流恒等于与之相连的端线中的线电流: (下标I 表示线的变量,下标p 表示相的变量) 在四线制情况下,中线电流等于三个线电流的相量之和,即 端线之间的电位差(即线电压)和每一相负载的相电压之间有下列关系:

当三相电路对称时,线、相电压和线、相电流都对称,中线电流等于零,而线、相电压满足: ( 2 )三角形连接的负载如图2 所示: 其特点是相电压等于线电压: 线电流和相电流之间的关系如下: 当三相电路对称时,线、相电压和线、相电流都对称,此时线、相电流满足: 2 . 不对称三相电路 在三相三线制星形连接的电路中,若负载不对称,电源中点和负载中点的电位不再相等,称为中点位移,此时负载端各相电压将不对称,电流和线电压也不对称。 在三相四线制星形连接的电路中,如果中线的阻抗足够小,那么负载端各相电压基本对称,线电压也基本对称,从而可看出中线在负载不对称时起到了很重要的作用。但由于负载不对称,因此电流是不对称的三相电流,这时的中线电流将不再为零。 在三角形连接的电路中,如果负载不对称,负载的线、相电压仍然对称,但线、相电流不再 对称。 如果三相电路其中一相或两相开路也属于不对称情况。

集成门电路功能测试(三态门)

集成门电路功能测试实验报告 一实验内容 1 三态门的静态逻辑功能测试。 2 动态测试三台门。并画出三态门的输出特性曲线。输入为CP矩形波。 3 测试三态门的传输延迟时间。 4 动态测试三态门的电压传输特性曲线。输入为三角波。 二实验条件 硬件基础实验箱,函数信号发生器,双踪示波器,数字万用表,74LS125。 三实验原理 1 首先测试实验箱上提供的频率电源参数是否正确。 打开实验箱电源,把分别把5MHz的脉冲接入红表笔上,黑表笔接地。观察示波器显示波形的频率是否为5MHz,经过观察计算,波形频率接近5M。误差很小,从下图可以看出,ch1为输入波形一个周期占四个格子,可计算得到f=5MHz。 2 三态门的静态逻辑功能测试。(后面四个实验都是通过示波器在同一时刻测试 3动态测试三台门。并画出三态门的输出特性曲线。输入为CP矩形波。 使能端无效是波形:

使能端有效时输出波形 4 测试三态门的传输延迟时间。 通过测量同一时刻的输入输出波形,可以观察到三态门的输出延迟。得到波形图为

CH1,CH2分别为输入输出波形,可以看出在上升沿的输出延迟为10ns 然而下降沿的时候的截图已经丢失了,依稀记得在实验时候,测得是数据下降沿的输出延迟与上升沿的不一致,并且比上升沿的短。为9.6ns,其传输延迟为两个延迟的平均值9.8ns。 5 测试三态门的电压传输特性曲线。输入为三角波。 得到输入输出波形为:CH1为输入,CH2为输出。

得到阀值电压为0.92V。 四总结 这次实验基本上和上次实验的方法一样,没遇到什么大的问题。就是还是粗心。五评价 实验效果挺好。巩固了对逻辑器件的功能测试的方法和操作。

东南大学门电路和组合逻辑电路实验报告材料实用模板.

东南大学电工电子实验中心 实验报告 课程名称: 第次实验 实验名称: 院 (系 :专业: 姓名:学号: 实验室 : 实验组别: 同组人员:实验时间:年月日评定成绩:审阅教师: 一、实验目的 二、实验原理 三、预习思考题 1、下图中的两个电路在实际工程中经常用到,其中反相器为 74LS04,电路中的电阻起到了保证输出电平的作用。分析电路原理,并根据器件的直流特性计算电阻值的取值范围。

N 个 N 个 (a (b 答:①电路 (a使用条件是驱动门电路固定输出为低电平 ②电路 (b使用条件是驱动门电路固定输出为高电平 2、下图中的电阻起到了限制前一级输出电流的作用,根据器件的直流特性计算电阻值的取值范围。 N 个 答: 3、图 2.4.1 用上拉电阻抬高输出电平中, R 的取值必须根据器件的静态直流特性来计

算,试计算 R 的取值范围。 5 V 图 2.4.1 用上拉电阻抬高输出电平 答: 4、图 2.4.3(a中 OC 外接上拉电阻的值必须取的合适,试计算在这个电路中 R 的取值范围。 (a OC 门做驱动 答:

5、下图中 A 、 B 、 C 三个信号经过不同的传输路径传送到与门的输入端,其中计数器为顺序循环计数, 即从 000顺序计到 111, C 为高位, A 为低位。 A 、 B 、 C 的传输延分别为 9.5nS 、 7.1nS 和 2nS 。试分析这个电路在哪些情况下会出现竞争-冒险,产生的毛刺宽度分别是多少。 答: 四、实验内容 必做实验: A 2.5节实验:门电路静态特性的测试 内容 7. 用 OC 门实现三路信号分时传送的总线结构框图如图 2.5.4所示, 功能如表 2.5.2所示。 (注意 OC 门必须外接负载电阻和电源, E C 取 5V D 2 D 1 D 0 图 2.5.4 三路分时总线原理框图①查询相关器件的数据手册,计算 OC 门外接负载电阻的取值范围,选择适中的电阻 值,连接电路。

EDA实验报告-实验3计数器电路设计(DOC)

暨南大学本科实验报告专用纸 课程名称EDA实验成绩评定 实验项目名称计数器电路设计指导教师郭江陵 实验项目编号03 实验项目类型验证实验地点B305 学院电气信息学院系专业物联网工程 组号:A6 一、实验前准备 本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208)。EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为 2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。请参考前面第二章中关于“电源模块”的说明。 二、实验目的 1、了解各种进制计数器设计方法 2、了解同步计数器、异步计数器的设计方法 3、通过任意编码计数器体会语言编程设计电路的便利 三、实验原理 时序电路应用中计数器的使用十分普遍,如分频电路、状态机都能看到它的踪迹。计数器有加法计数器、可逆计数器、减法计数器、同步计数器等。利用MAXPLUSII已建的库74161、74390分别实现8位二进制同步计数器和8位二——十进制异步计数器。输出显示模块用VHDL实现。 四、实验内容 1、用74161构成8位二进制同步计数器(程序为T3-1); 2、用74390构成8位二——十进制异步计数器(程序为T3-2); 3、用VHDL语言及原理图输入方式实现如下编码7进制计数器(程序为T3-3): 0,2,5,3,4,6,1 五、实验要求 学习使用Altera内建库所封装的器件与自设计功能相结合的方式设计电路,学习计数器电路的设计。 六、设计框图 首先要熟悉传统数字电路中同步、异步计数器的工作与设计。在MAX+PLUS II中使用内建的74XX库选择逻辑器件构成计数器电路,并且结合使用VHDL语言设计转换模块与接口模块,最后将74XX模块与自设计模块结合起来形成完整的计数器电路。并借用前面设计的数码管显示模块显示计数结果。 ◆74161构成8位二进制同步计数器(程序为T3-1)

三态输出电路

三态输出电路 就是具有高电平、低电平和高阻抗三种输出状态的门电路,又称三态门输出电路。在固态机互联板电路,“I/O”板电路中,除了以上几种组合门电路,三态门电路也是必不可少的。 一、电路组成 三态门电路主要有TTL三态门电路和CMOS三态门电路. 不难看出,二种输出三态门电路都是在普通门电路的基础上附加控制电路而构成. 二、工作原理 (1)TTL三态门电路工作原理图1给出了三态门的电路结构图及图形符号。其中控制端·EN为低电平时(面=口/,P点为高电平,二极管D截止,电路工作状态和普通的与非门没有区别。这时Y=·A’B,可能是高电子也可能是低电平,视A、B的状态而定。而当控制端EN为高电平时(EN=1),P点为低电平,它控制T1发射极,把VBl钳位在1V,使T,、T5载止。同时二极管D导通,T4的基极电位被钳在1V,使T4载止。由于T4、T5同时载止,所以输出端呈高阻状态o (2)图2中是将CMOS反相器的输出端同一个模拟开关相串联,即可组成三态门。图中T,、T2组成反相器,TG和反相器3组成模拟开关,其工作原理是:当控制端电压Ve =1时,由于模拟开关断开,输出端与电源Vm,输出端与地都相当于开路,故呈现高阻抗状态。当Ve=OV时,模拟开关闭合,输出电压VY取决于反相器的输入电压。若V4= OV,则T1截止,T2导通,VY=VDD,输出高电平;若Va=1,则Tl导通,T2载止,VY=OV,输出低电平。 上述电路中,控制端EN为低电平时与非门处于工作状态,所以该电路为低电平有效同样还有高电平有效控制电路。 三、三态门电路的应用 (1)多路信号分时传递 在一些复杂的数字系统(象固态机的互联板,U0板等)中,为了减少各个单元电路之间连线的数目,希望能在同一条导线上分时传递若干个门电路的输出信号。这时可采用图3所示的连接方式。图中G1-Gn。均为三态与非门。只要在工作时控制各个门的En端轮流等于“1”,而且任何时候仅有一个等于“1”就可以把各个门的输出信号轮流送到公共的传输线一总线上而互不干扰。 (2)用作双向传输的总线接收器 利用三态输出门电路还能实现数据的双向传输。固态机数据传送这种功能也是常用的。 在图4电路中,当E。=1时,C:工作而C2为高阻抗,数据D。经C1反相后送到总线上去。当皿=0时,C2工作而C1为高阻抗,来自总线的数据经C2反相后由D,送出。 三态输出门电路(TS(Three-state output Gate)门)

集成电路综合实验报告

集成电路设计综合实验 题目:集成电路设计综合实验 班级:微电子学1201 姓名: 学号:

集成电路设计综合实验报告 一、实验目的 1、培养从版图提取电路的能力 2、学习版图设计的方法和技巧 3、复习和巩固基本的数字单元电路设计 4、学习并掌握集成电路设计流程 二、实验内容 1. 反向提取给定电路模块(如下图1所示),要求画出电路原理图,分析出其所完成的逻辑功能,并进行仿真验证;再画出该电路的版图,完成DRC验证。 图1 1.1 查阅相关资料,反向提取给定电路模块,并且将其整理、合理布局。 1.2 建立自己的library和Schematic View(电路图如下图2所示)。 图2 1.3 进行仿真验证,并分析其所完成的逻辑功能(仿真波形如下图3所示)。

图3 由仿真波形分析其功能为D锁存器。 锁存器:对脉冲电平敏感,在时钟脉冲的电平作用下改变状态。锁存器是电平触发的存储单元,数据存储的动作取决于输入时钟(或者使能)信号的电平值,当锁存器处于使能状态时,输出才会随着数据输入发生变化。简单地说,它有两个输入,分别是一个有效信号EN,一个输入数据信号DATA_IN,它有一个输出Q,它的功能就是在EN有效的时候把DATA_IN的值传给Q,也就是锁存的过程。 只有在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号。其中使能端A 加入CP信号,C为数据信号。输出控制信号为0时,锁存器的数据通过三态门进行输出。所谓锁存器,就是输出端的状态不会随输入端的状态变化而变化,仅在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号到来时才改变。锁存,就是把信号暂存以维持某种电平状态。 1.4 生成Symbol测试电路如下(图4所示) 图4

低碳钢和铸铁拉伸和压缩试验

低碳钢和铸铁拉伸压缩实验报告 摘要:材料的力学性能也称为机械性质,是指材料在外力作用下表现的变形、破坏等方面的特性。它是由试验来测定的。工程上常用的材料品种很多,下面我们以低碳钢和铸铁为主要代表,分析材料拉伸和压缩时的力学性能。 关键字:低碳钢 铸铁 拉伸压缩实验 破坏机理 一.拉伸实验 1. 低碳钢拉伸实验 拉伸实验试件 低碳钢拉伸图 在拉伸实验中,随着载荷的逐渐增大,材料呈现出不同的力学性能:

低碳钢拉伸应力-应变曲线 (1)弹性阶段(Ob段) 在拉伸的初始阶段,ζ-ε曲线(Oa段)为一直线,说明应力与应变成正比,即满足胡克定理,此阶段称为线形阶段。线性段的最高点则称为材料的比例极限(ζ p ),线性段的直线斜率即为材料的弹性摸量E。 线性阶段后,ζ-ε曲线不为直线(ab段),应力应变不再成正比,但若在整个弹性阶段卸载,应力应变曲线会沿原曲线返回,载荷卸到零时,变形也完全 消失。卸载后变形能完全消失的应力最大点称为材料的弹性极限(ζ e ),一般对于钢等许多材料,其弹性极限与比例极限非常接近。 (2)屈服阶段(bc段) 超过弹性阶段后,应力几乎不变,只是在某一微小范围内上下波动,而应变却急剧增长,这种现象成为屈服。使材料发生屈服的应力称为屈服应力或屈服极 限(ζ s )。 当材料屈服时,如果用砂纸将试件表面打磨,会发现试件表面呈现出与轴线成45°斜纹。这是由于试件的45°斜截面上作用有最大切应力,这些斜纹是由于材料沿最大切应力作用面产生滑移所造成的,故称为滑移线。 (3)强化阶段(ce段) 经过屈服阶段后,应力应变曲线呈现曲线上升趋势,这说明材料的抗变形能力又增强了,这种现象称为应变硬化。 若在此阶段卸载,则卸载过程的应力应变曲线为一条斜线(如d-d'斜线),其斜率与比例阶段的直线段斜率大致相等。当载荷卸载到零时,变形并未完全消失,应力减小至零时残留的应变称为塑性应变或残余应变,相应地应力减小至零时消失的应变称为弹性应变。卸载完之后,立即再加载,则加载时的应力应变关系基本上沿卸载时的直线变化。因此,如果将卸载后已有塑性变形的试样重新进行拉伸实验,其比例极限或弹性极限将得到提高,这一现象称为冷作硬化。 在硬化阶段应力应变曲线存在一个最高点,该最高点对应的应力称为材料的 强度极限(ζ b ),强度极限所对应的载荷为试件所能承受的最大载荷F b 。 (4)局部变形阶段(ef段) 试样拉伸达到强度极限ζ b 之前,在标距范围内的变形是均匀的。当应力增 大至强度极限ζ b 之后,试样出现局部显著收缩,这一现象称为颈缩。颈缩出现后,使试件继续变形所需载荷减小,故应力应变曲线呈现下降趋势,直至最后在f点断裂。试样的断裂位置处于颈缩处,断口形状呈杯状,这说明引起试样破坏的原因不仅有拉应力还有切应力。 (5)伸长率和断面收缩率 试样拉断后,由于保留了塑性变形,标距由原来的L变为L1。用百分比表示的比值 δ=(L1-L)/L*100% 称为伸长率。试样的塑性变形越大,δ也越大。因此,伸长率是衡量材料塑性的指标。 原始横截面面积为A的试样,拉断后缩颈处的最小横截面面积变为A1,用百分比表示的比值

数字电路实验报告

数字电路实验报告 姓名:张珂 班级:10级8班 学号:2010302540224

实验一:组合逻辑电路分析一.实验用集成电路引脚图 1.74LS00集成电路 2.74LS20集成电路 二、实验内容 1、组合逻辑电路分析 逻辑原理图如下:

U1A 74LS00N U2B 74LS00N U3C 74LS00N X1 2.5 V J1 Key = Space J2 Key = Space J3 Key = Space J4 Key = Space VCC 5V GND 图1.1组合逻辑电路分析 电路图说明:ABCD 按逻辑开关“1”表示高电平,“0”表示低电平; 逻辑指示灯:灯亮表示“1”,灯不亮表示“0”。 真值表如下: A B C D Y 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 表1.1 组合逻辑电路分析真值表 实验分析: 由实验逻辑电路图可知:输出X1=AB CD =AB+CD ,同样,由真值表也能推出此方程,说明此逻辑电路具有与或功能。 2、密码锁问题: 密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开;否则,报警信号为“1”,则接通警铃。

试分析下图中密码锁的密码ABCD 是什么? 密码锁逻辑原理图如下: U1A 74LS00N U2B 74LS00N U3C 74LS00N U4D 74LS00N U5D 74LS00N U6A 74LS00N U7A 74LS00N U8A 74LS20D GND VCC 5V J1 Key = Space J2 Key = Space J3 Key = Space J4 Key = Space VCC 5V X1 2.5 V X2 2.5 V 图 2 密码锁电路分析 实验真值表记录如下: 实验真值表 A B C D X1 X2 0 0 0 0 0 1 0 0 0 1 0 1 0 0 1 0 0 1 0 0 1 1 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 0 1 1 0 0 0 0 1 1 0 0 1 1 0 1 0 1 0 0 1 1 0 1 1 0 1 1 1 0 0 0 1 1 1 0 1 0 1 1 1 1 0 0 1 1 1 1 1 0 1 表1.2 密码锁电路分析真值表 实验分析: 由真值表(表1.2)可知:当ABCD 为1001时,灯X1亮,灯X2灭;其他情况下,灯X1灭,灯X2亮。由此可见,该密码锁的密码ABCD 为1001.因而,可以得到:X1=ABCD ,X2=1X 。

三态逻辑与非门基本输出状态及其应用电路解析

三态逻辑与非门基本输出状态及其应用电路解析 我们常说三态门,那么三态门到底是什么呢?三态又指的是哪三态呢?别急,接下来我会你具体讲解什么是三态门,以及它的应用电路解析。 什么是三态门?三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路高阻态相当于隔断状态。三态门都有一个EN控制使能端,来控制门电路的通断。可以具备这三种状态的器件就叫做三态(门,总线,。..。..)。 举例来说: 内存里面的一个存储单元,读写控制线处于低电位时,存储单元被打开,可以向里面写入;当处于高电位时,可以读出,但是不读不写,就要用高电阻态,既不是+5v,也不是0v 计算机里面用1和0表示是,非两种逻辑,但是,有时候,这是不够的, 比如说,他不够富有但是他也不一定穷啊,她不漂亮,但也不一定丑啊, 处于这两个极端的中间,就用那个既不是+也不是―的中间态表示,叫做高阻态。 高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。 高阻态的重要作用就是I/O(输入/输出)口在输入时读入外部电平用. 1. 三态门的特点 三态输出门又称三态电路。它与一般门电路不同,它的输出端除了出现高电平、低电平外,还可以出现第三个状态,即高阻态,亦称禁止态,但并不是3个逻辑值电路。 2. 三态逻辑与非门 三态逻辑与非门如图Z1123所示。这个电路实际上是由两个与非门加上一个二极管D2组成。虚线右半部分是一个带有源泄放电路的与非门,称为数据传输部分,T5管的uI1、uI2称为数据输入端。而虚线左半部分是状态控制部分,它是个非门,它的输入端C称为控制端,或称许可输入端、使能端。 当C端接低电平时,T4输出一个高电平给T5 ,使虚线右半部分处于工作状态,这样,电

数字电路实验报告3

数字电路实验报告3 暨南大学本科实验报告专用纸 课程名称数字逻辑电路实验成绩评定实验项目名称三态门特性研究和典型应用指导教师实验项目编号 0806003803实验项目类型验证型实验地点 B406 学生姓名学号 学院电气信息学院系专业电子信息科学与技术实验时间 2013 年5 月27日上午~月日午温度℃湿度 三态门特性研究和典型应用 一、实验目的 1.学习应用实验的方法分析组合逻辑电路功能。 2.熟悉三态门逻辑特性和使用方法。 3.掌握三态门的典型应用,熟悉三态门输出控制和构成总线的应用。 4.学习数字系统综合实验平台可编辑数字波形发生器使用方法。 二、实验器件、仪器和设备 1. 4双输入与非门74LS00 1片 2. 4三态输出缓冲器74LS125 1片 3. 4异或门74LS86 1片 4. 数字万用表UT56 1台 5. TDS-4数字系统综合实验平台 1台 6. PC机(数字信号显示仪) 1台 7. GOS-6051示波器 1台 芯片引脚图 三、实验步骤和测试分析 1、三态门逻辑特性测试(用表格记录测试数据) ①74LS125三态门的输出负载为74LS00一个与非门输入端。 74LS00同一个与非门的另一个输入端接低电平,测试74LS125三态门三态输出、高电平输出、低电平输出的电压值。同时测试74LS125三态输出时74LS00输出值。 测试电路图及数据表格如下页所示。 ②74LS125三态门的输出负载为74LS00一个与非门输入端。 74LS00同一个与非门的另一个输入端接高电平,测试74LS125三态门三态输出、高电平输出、低电平输出的电压值。同时测试74LS125三态输出时74LS00输出值。

材料拉伸与压缩试验报告

材料的拉伸压缩实验 【实验目的】 1.研究低碳钢、铸铁的应力——应变曲线拉伸图。 2.确定低碳钢在拉伸时的机械性能(比例极限R p、下屈服强度R eL、强度极限R m、延伸率A、断面收缩率Z等等)。 3. 确定铸铁在拉伸时的力学机械性能。 4.研究和比较塑性材料与脆性材料在室温下单向压缩时的力学性能。 【实验设备】 1.微机控制电子万能试验机; 2.游标卡尺。 3、记号笔 4、低碳钢、铸铁试件 【实验原理】 1、拉伸实验 低碳钢试件拉伸过程中,通过力传感器和位移传感器进行数据采集,A/D转换和处理,并输入计算机,得到F-?l曲线,即低碳钢拉伸曲线,见图1。 对于低碳钢材料,由图1曲线中发现OA直线,说明F正比于?l,此阶段称为弹性阶段。屈服阶段(B-C)常呈锯齿形,表示载荷基本不变,变形增加很快,材料失去抵抗变形能力,这时产生两个屈服点。其中,B'点为上屈服点,它受变形大小和试件等因素影响;B点为下屈服点。下屈服点比较稳定,所以工程上均以下屈服点对应的载荷作为屈服载荷。测定屈服载荷Fs时,必须缓慢而均匀地加载,并应用σs=F s/ A0(A0为试件变形前的横截面积)计算屈服极限。 图1低碳钢拉伸曲线 屈服阶段终了后,要使试件继续变形,就必须增加载荷,材料进入强化阶段。

当载荷达到强度载荷F b后,在试件的某一局部发生显著变形,载荷逐渐减小,直至试件断裂。应用公式σb=F b/A0计算强度极限(A0为试件变形前的横截面积)。 根据拉伸前后试件的标距长度和横截面面积,计算出低碳钢的延伸率δ和端面收缩率ψ,即 % 100 1? - = l l l δ,% 100 1 0? - = A A A ψ 式中,l0、l1为试件拉伸前后的标距长度,A1为颈缩处的横截面积。 2、压缩实验 铸铁试件压缩过程中,通过力传感器和位移传感器进行数据采集,A/D转换和处理,并输入计算机,得到F-?l曲线,即铸铁压缩曲线,见图2。 对铸铁材料,当承受压缩载荷达到最大载荷F b时,突然发生破裂。铸铁试件破坏后表明出与试件横截面大约成45?~55?的倾斜断裂面,这是由于脆性材料的抗剪强度低于抗压强度,使试件被剪断。 材料压缩时的力学性质可以由压缩时的力与变形关系曲线表示。铸铁受压时曲线上没有屈服阶段,但曲线明显变弯,断裂时有明显的塑性变形。由于试件承受压缩时,上下两端面与压头之间有很大的摩擦力,使试件两端的横向变形受到阻碍,故压缩后试件呈鼓形。 铸铁压缩实验的强度极限:σb=F b/A0(A0为试件变形前的横截面积)。 【实验步骤及注意事项】 1、拉伸实验步骤 (1)试件准备:在试件上划出长度为l0的标距线,在标距的两端及中部三个位置上,沿两个相互垂直方向各测量一次直径取平均值,再从三个平均值中取最小值作为试件的直径d0。 (2)试验机准备:按试验机→计算机→打印机的顺序开机,开机后须预热十分钟才可使用。按照“软件使用手册”,运行配套软件。 (3)安装夹具:根据试件情况准备好夹具,并安装在夹具座上。若夹具已 图2 铸铁压缩曲线

实验三功率放大电路实验报告

集成功率放大电路 一. 实验目的 1.掌握功率放大电路的调试及输出功率、效率的测量方法; 2.了解集成功率放大器外围电路元件参数的选择和集成功 率放大器的使用方法。 二. 实验仪器设备 1.实验箱 2. 示波器 3. 万用表 4. 电流表 有关试验方法的说明: (1) 测量最大不失真功率:max O P 在放大器的输入端接入频率为1kHz 的正弦频率信号;Vi 置最小(Vi<20mV );在放大器的输出端街上示波器和毫伏表,逐渐增大Vi ,使示波器显示出最大不失真波形,用毫伏表测出电压有效值 mox O V ,则最大不失真输出功率为: 2max max O O L V P R = (2)测量功率放大器的效率 η: 在保持Vo 为最大不失真输出幅度的情况下,由电流表测量直流电源Vcc 的输出电流E I ,此时电源Vcc 提供的直流输出功率为: ×E E CC P I V = 注:此处Vcc 应为正负电源之差。

功率放大器的效率为: max = O E P P 集成功率放大器的实验电路 三. 实验内容及步骤 1、连接电路: 接入正负电源(+V CC 、-V EE ) 接入负载电阻R L 串入电流表 2、打开电源开关,记录电流表的读数,即为静态电流I E 3、将电流表换至较高档位,接入输入信号v i ,按后面要求进行测量。 负载电阻R L = 时, 按表分别用示波器测量输出电压峰值为2V 和4V 时的电流I E ,计算输出功率P O 、电源供给功率P E 和效率η; 逐渐增大输入电压,用示波器监视输出波形,记录最大不失真时的输出电压的峰值v omax 和电流I E ,并计算此时的输出功率P O ,电源供给功率P E 和效率η,填表。 峰值 I E P O P E η

数字逻辑实验报告

数字逻辑实验报告 实验一器件认知及基本逻辑门逻辑功能测试 一、实验目的 1. 认知逻辑器件的外形和引脚的排列。 2.掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。 3.熟悉TTL中、小规模集成电路的使用方法。 4. 对逻辑器件的逻辑功能进行测试和验证。 5. 掌握"Dais数字电路实验系统”仪器的使用方法。 二、实验所用器件和设备 1.二输入四与非门74LS00 1片 2.二输入四或非门74LS28 1片 3. 二输入四异或门74LS86 1片 4.Dais数字电路实验系统1台 5.万用表1个 三、实验内容 1.测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。 2. 测试二输入四或非门74LS28一个或非门的输入和输出之间的逻辑关系。 3.测试二输入四异或门74LS86一个异或门的输入和输出之间的逻辑关系。 四、实验提示. 1. 将被测器件插人实验台上的集成块插座中。 2.将器件的引脚7与“地(GND)”连接,将器件的14引脚与+5V连接。 3.用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平为“0”或为“1”。 4. 将被测器件的输出引脚与实验台上的电平指示灯(即发光二极管)连接。指示 灯亮表示输出电平为“1”,指示灯灭表示输出电平为“0”。 五、实验报告要求 1.画出三个实验的接线图。 2.用真值表表示出实验结果。 实验二用全与非门构成全加器 一、实验目的 1. 掌握全加器的逻辑功能和真值表。

2.掌握用全与非门构成全加器的方法。 二、实验所用器件和设备 1. 二输入四与非门74LS00 2片 2.三输入三与非门74LS10 1片 3.六反相器74LS04 1片 4. Dais数字电路实验系统1台 三.实验内容 1.画出全加器的电路图。 2.全与非门构成全加器,并搭出电路。 四.实验提示 二输入四与非门74LS00 中的任一个与非门二输入端连在一起时,此与非门即可当成非门使用。 五.实验报告要求 1.用真值表形式说明全加器的功能。 2.画出用全与非门构成的全加器的电路图。 实验三三态门实验 一、实验目的 I.掌握三态门逻辑功能和使用方法。 2.掌握用三态门构成总线的特点和方法。 二、实验所用器件和设备 1.四2输入正与非门74LS00 1片 2.三态输出的四总线缓冲门74LS125 1片 3.万用表l个 4.Dais数字电路实验系统1台 三、实验内容 1.74LS125三态门的输出负载为74LS00一个与非门输入端。74LS00同一个与非门的另一个输入端接低电平,测试74LS125三态门三态输出、高电平输出、低电平输出的电压值。同时测试74LS125三态输出时74LS00输出值。

材料拉伸与压缩实验报告参考

碳钢与铸铁的拉伸、压缩实验(实验一) 一、实验目的 1、测定碳钢在拉伸时的屈服极限s σ,强度极限b σ,延伸率δ和断面收缩率ψ,测定铸铁拉伸时的强度极限b σ。 2、观察碳钢、铸铁在拉伸过程中的变形规律及破坏现象,并进行比较,使用绘图装置绘制拉伸图(P-ΔL 曲线)。 二、实验设备 微机控制电子万能材料试验机、液压式万能材料试验机、游标卡尺。 三、实验试祥 1. 为使各种材料机械性质的数值能互相比较,避免试件的尺寸和形状对试验结果的影响,对试件的尺寸形状GB6397-86作了统一规定,如图1所示: 图1 用于测量拉伸变形的试件中段长度(标距L 0)与试件直径d 。必零满足L 0/d 0=10或5,其延伸率分别记做和δ10和δ5 2、压缩试样:低碳钢和铸铁等金属材料的压缩试件一般做成很短的圆柱形,避免压弯,一般规定试件高度h 直径d 的比值在下列范围之内: 1≤d h ≤3 为了保证试件承受轴向压力,加工时应使试件两 个端面尽可能平行,并与试件轴线垂直,为了减少 两端面与试验机承垫之间的摩擦力,试件两端面应 进行磨削加工,使其光滑。 四、实验原理 图2为试验机绘出的碳钢拉伸P-△L 曲线图, 拉伸变形ΔL 是整个试件的伸长,并且包括机器本身 的弹性变形和试件头部在夹头中的滑动,故绘出的 曲线图最初一段是曲线,流动阶段上限B ‘受变形速度和试件形式影响,下屈服点B 则比较稳定,工程上均以B 点对应的载荷作为材料屈服时的载荷P S ,以试样的初始横截面积A0除PS ,即得屈服极限: 0A Ps S =σ 图2

屈服阶段过后,进入强化阶段,试样又恢复了承载能力,载荷到达最大值P b ,时,试样某一局部的截面明显缩小,出现“颈缩”现象,这时示力盘的从动针停留在P b 不动,主动针则迅速倒退表明载荷迅速下降,试样即将被拉断。以试样的初始横截面面积A 。除P b 得强度极限为 0A P b b =σ 延伸率δ及断面收缩率φ的测定,试样的标距原长为L 0拉断后将两段试样紧密地对接在一起,量出拉断后的标距长为L 1延伸率应为 % 100001?-=l l l δ 断口附近塑性变形最大,所以L 1的量取与断口的部位有关,如断口发生于L ο的两端或在L ο之外,则试验无效,应重做,若断口距L 。的一端的距离不在标距长度的中央31 区域内,要采用断口移中的办法;以度量试件位断后的标距,设两标点CC 1之间共有10格,断口靠近左段,如图3,从临近断口的第一刻线d 起,向右取10/2=5格,记作a ,这就相当于把断口摆在标距中央,再看a 点到C 1点有多少格,就由a 点向左取相同的格数,记作b , 令L ˊ表示C 至b 的长度,L ’表示b 至a 的长度,则L ′+2L ‘′的长度中包含的格数等于 标距长度内的格数10,即 L ′+2L ‘′=L 1。 图3 试样拉断后,设颈缩处的最小横截面面积为A 1,由于断口不是规则的圆形,应在两个相互垂直的方向上量取最小截面的直径,以其平均值计算A 1,然后按下式计算断面收缩率: 010100%ψA -A =?A 铸铁试件在变形极小时,就达到最大载荷P b 而突然发生断裂。没有屈服和颈缩现象,其强度极限远小于低碳钢的强度极限。 图4为低碳钢试件的压缩图,在弹性阶段和屈服阶段,它与拉伸时的形状基本上是一致 图4 图5

稳压电源实验报告

可调数显稳压电源 一实验目的 1学习直流稳压电源方面的基础知识; 2完成可调数显稳压电源的方案选择; 3完成可调数显稳压电源的软硬件设计、开发及调试。 二实验仪器与设备 1.数字示波器 2数字万用表 3仿真软件Multisim 4模拟电子技术实验箱 5 数字电子技术实验箱 三实验原理与实现方案 1 小功率直流稳压电源的基本原理 稳压电源的输出电压,是相对稳定而并非绝对不变的,它只是变化很小,小到可以允许的范围之内。产生这些变化的原因:一是因电网输入电压不稳定所导致。二是因为供电对象而引起的,即出负载变化形成的。三是由稳压电源本身条件促成的。第四,元器件因受温度、湿度等环境影响而改变性能也会影响稳压电源输出不稳。一般地,稳压电源电路的设计首先要考虑前两种因素,并针对这两种因素设计稳压电源中放大器的放大倍数等。在选择元器件时,就要重点考虑第三个因素。在设计高精度稳压电源时,必须要高度重视第四个因素。因为在高稳定度电源中,温度系数和漂移这两个关键的技术指标的好坏都是由这个因素所决定的。 一般直流稳压电源是由电源变压器、整流电路、滤波电路和稳压电路四个部分组成如图1所示: 图1直流稳压电源的基本组成 电源变压器是将交流电网220V的电压变为所需要的交流电压值。整流电路的作用是将交流电压变成单方向脉动的直流电压;滤波电路将脉动直流中的高次谐波成分滤除,减少谐波成分,增加直流成分;稳压电路采用负反馈技术,进一步稳定整流后的直流电压。 2 可调数显稳压电源的实现方案 (1)整体方案 经过系统地分析与比较,我们采用以下方案来实现可调数显稳压电源系统的设计:该系统主要由变压器、整流电路、滤波电路、可调稳压模块和数显模块等组成,其中在数显模块上分别采用由ADC0809与数字芯片搭建的数字电路来实现。对于各个模块的设计与分析,我们将在以下的报告中给出详细的说明。 (2)整流电路 整流电路利用二极管的单向导电作用将交流电压变成单方向脉动的直流电压,本实验采用单向桥式整流电路。单向桥式整流是四个二极管接成的电桥,其输出电压脉动较小,正负半周均有电流流过,电源利用率高,输出的直流电压比较高。所以桥式整流电路中变压器的效率较高,在同等功率容量条件下,体积可以小一些,其总体性能优于单相半波和单相全波

包装用缓冲材料动态压缩实验~实验报告

运输包装实验报告 (二)包装缓冲材料动态压缩试验 天津科技大学110611 一、 实验目的 通过缓冲材料动态冲击实验掌握材料动态冲击的 实验过程与方法,学习实验设备的构成、实验的 操作方法;掌握s m G σ-曲线的绘制及动态缓冲曲 线的使用。 二、 实验设备及材料 1. 包装冲击试验机DY-2 2. 电子分析天平 PB203-N 3. 实验纪录仪器与装置 4. 发泡缓冲材料EPE 三、 试验样品 试验样品的数量:5 厚度(压缩之前)的测量: A1组:48.62 mm A2组:49.96mm A3 组:48.44mm

A4组:48.26mm A5组:47.81mm A6组:52.55mm A7组:49.8mm 以A4组详述:测量标准的已知参量: d0=8.32mm d1=23.1mm d2=24.64mm 四角的厚度分别为: d1=9.33mm d2=7.87mm d3=9.70mm d4=8.47mm d均=(9.33+7.87+9.70+8.47)/4=8.84mm 压缩前试样的厚度为: T=23.1+24.64+8.84-8.32=48.26mm 压缩之后测量标准的已知参量: d0=8.32mm d1=29.12mm d2=24.0mm 四、试验方法 1.实验室的温湿度条件 实验室的温度:21摄氏度 实验室的湿度:35% 2.实验样品的预处理

将实验材料放置在试验温湿度条件下24小时以上3.实验步骤 (1)将试验样品放置在式烟机的底座上,并使其中心与重锤的中心在同一垂线上。适当 的固定试验样品,固定时应不使实验样品 产生变形。 (2)使试验机的重锤从预定的跌落高度(760mm)冲击实验样品,连续冲击五次, 每次冲击脉冲的间隔不小于一分钟。记录 每次冲击加速度-时间历程。实验过程中, 若未达到5次冲击时就已确认实验样品发 生损坏或丧失缓冲能力时则中断实验。4.冲击试验结束3分钟后,按原来方法测量试验样品的厚度作为材料动态压缩实验后的厚度 T实验步骤 d (1)将试验样品放置在式烟机的底座上,并使其中心与重锤的中心在同一垂线上。适当 的固定试验样品,固定时应不使实验样品

电子电路实验三 实验报告

实验三负反馈放大电路 实验报告 一、实验数据处理 1.实验电路图 根据实际的实验电路,利用Multisim得到电路图如下: (1)两级放大电路 (2)两级放大电路(闭环)

2.数据处理 (1)两级放大电路的调试 第一级电路:调整电阻参数,使得静态工作点满足:IDQ约为2mA,UGDQ<-4V。记录并计 第二级电路:通过调节Rb2,使得静态工作点满足:ICQ约为2mA,UCEQ=2~3V。记录电 输入正弦信号Us,幅度为10mV,频率为10kHz,测量并记录电路的电压放大倍数 A u1=U o1 U s 、A u= U o U s (2)两级放大电路闭环测试 在上述两级放大电路中,引入电压并联负反馈。合理选取电阻R的阻值,使得闭环电压放大倍数的数值约为10。 输入正弦信号Us,幅度为100mV,频率为10kHz,测量并记录闭环电压放大倍数 A usf=U o/U s 输入电阻Rif和输出电阻Rof。

输入正弦信号Us,幅度为100mV,频率为10kHz,测量并记录闭环电压放大倍数 A usf=U o/U s 输入电阻Rif和输出电阻Rof。 3.误差分析 利用相对误差公式: 相对误差=仿真值?实测值 实测值 ×100% 得各组数据的相对误差如下表: 误差分析: (1)由上表可得知,两级放大电路实验中,开环输出电阻Ro及闭环输出电阻Rof仿真值与实测值的相对误差较大;电流并联负反馈电路中,三组数据仿真值与实测值的相对误差均较大。 (2)两级放大电路中,输出电阻测量的相对误差较大,原因可能是实际实验中使用的晶体管与仿真实验中的晶体管的特性相差较大,而且由理论分析知输出电阻会随温度的变化而变化(晶体管rbe阻值随温度的增大而增大),这导致了输出电阻实测值与仿真值相差较大。(3)电流并联负反馈电路中,电压放大倍数测量的相对误差较大,原因也应该是实际实验中的晶体管放大倍数与仿真中的不同,仿真实验中晶体管的β为280,实际实验的相关参数达不到这么大,故电压放大倍数较小。

相关主题
文本预览
相关文档 最新文档