当前位置:文档之家› 带通滤波电路设计实验报告

带通滤波电路设计实验报告

带通滤波电路设计实验报告
带通滤波电路设计实验报告

XXX大学

课程设计报告

课程名称:模拟电子电路课程设计

设计题目: 300Hz~3KHz带通滤波电路

院(部):

专业:

学生姓名:

学号:

指导教师:

第一章

一、引言

测量和分析工程信号时,往往只需对特定频率或者特定频率范围的信号进行测量和分析,但在实际工程信号中,往往包含各种各样的干扰信号或者说是人们不感兴趣的信号。为了消除这些信号所产生的不良影响,人们最先想到的就是利用一个理想的滤波器,将这些干扰信号全部剔除。本文将以二阶有源带通滤波器为例熟悉滤波的原理并掌握其相关的应用。

二、滤波器的简介

1滤波器是一种只传输指定频段信号,抑制其它频段信号的电路。滤波器分为无源滤波器与有源滤波器两种:

1.1无源滤波器:

由电感L、电容C及电阻R等无源元件组成

1.2有源滤波器:

一般由集成运放与RC网络构成,它具有体积小、性能稳定等优点,同时,由于集成运放的增益和输入阻抗都很高,输出阻抗很低,故有源滤波器还兼有放大与缓冲作用。利用有源滤波器可以突出有用频率的信号,衰减无用频率的信号,抑制干扰和噪声,以达到提高信噪比或选频的目的,因而有源滤波器被广泛应用于通信、测量及控制技术中的小信号处理。

2.从功能来上有源滤波器分为:

低通滤波器(LPF)、高通滤波器(HPF)、

带通滤波器(BPF)、带阻滤波器(BEF)、

全通滤波器(APF)。

其中前四种滤波器间互有联系,LPF与HPF间互为对偶关系。当LPF 的通带截止频率高于HPF的通带截止频率时,将LPF与HPF相串联,就构成了BPF,而LPF与HPF并联,就构成BEF。在实用电子电路中,还可能同时采用几种不同型式的滤波电路。滤波电路的主要性能指标有通带电压放大倍数AVP、通带截止频率fP及阻尼系数Q等。

三、主要设计要求

利用Multisim仿真平台试设计一有源带通滤波器,要求为能低于300Hz和高于3KHz的信号,整个带通增益为8dB,在30Hz和300KHz 处幅频衰减应不小于26dB。

1.画出电路图,说明工作原理,写明电路参数及计算过程

2.进行电路仿真,仿真结果要求为带通滤波器的幅频和相频特

3.在Multisim中,在电路输入端输入一正弦信号,幅值不变,

改变频率,利用示波器观察输入输出波形,做出波特图。

第二章

一、 电路设计和分析 1、 电路组成原理

高通截止角频率ωω=ω

ωωωω

,高通截止频率ωω=

ωωωωωωω

低通截止角频率ωH =

ω

ωωωω

,低通截止频率ωω=

ω

ωωωωωω

ωL 必须小于ωH

2、传递函数

2.1二阶高通滤波电路

高通滤波电路

f >f L

低通滤波电路

v i

v 0,f L

二阶高通滤波电路的传递函数 A (ω)=

A ωωωω

ωω+ωω

ω+ωω

ω,式中ωc =

ω

ωω

,Q =

ωω?ωωω

ωω=ω

ωωωω

2.2二阶低通滤波电路

二阶低通滤波电路的传递函数 A (ω)=

A ωωωωω

ωω+ωω

ωs +ωω

ω

,式中ωc =ω

ωω

,Q =

ωω?ωωω

ωω=

ω

ωωωω

3、电路电路形式与元件参数的确定 3.1电路形式的确定

集成电路设计实验报告

集成电路设计 实验报告 时间:2011年12月

实验一原理图设计 一、实验目的 1.学会使用Unix操作系统 2.学会使用CADENCE的SCHEMA TIC COMPOSOR软件 二:实验内容 使用schematic软件,设计出D触发器,设置好参数。 二、实验步骤 1、在桌面上点击Xstart图标 2、在User name:一栏中填入用户名,在Host:中填入IP地址,在Password:一栏中填入 用户密码,在protocol:中选择telnet类型 3、点击菜单上的Run!,即可进入该用户unix界面 4、系统中用户名为“test9”,密码为test123456 5、在命令行中(提示符后,如:test22>)键入以下命令 icfb&↙(回车键),其中& 表示后台工作,调出Cadence软件。 出现的主窗口所示: 6、建立库(library):窗口分Library和Technology File两部分。Library部分有Name和Directory 两项,分别输入要建立的Library的名称和路径。如果只建立进行SPICE模拟的线路图,Technology部分选择Don’t need a techfile选项。如果在库中要创立掩模版或其它的物理数据(即要建立除了schematic外的一些view),则须选择Compile a new techfile(建立新的techfile)或Attach to an existing techfile(使用原有的techfile)。 7、建立单元文件(cell):在Library Name中选择存放新文件的库,在Cell Name中输 入名称,然后在Tool选项中选择Composer-Schematic工具(进行SPICE模拟),在View Name中就会自动填上相应的View Name—schematic。当然在Tool工具中还有很多别的

带通滤波器的设计

目录 一.设计概述 二.设计任务及要求 2.1 设计任务 2.2 设计要求 三.设计方案 3.1设计结构 3.2元件参数的理论推导 3.3仿真电路构建 3.4仿真电路分析四.所用器件 五.实验结果 5.1 实验数据记录 5.2 实验数据分析六.实验总结 6.1 遇到的主要问题 6.2 解决问题的措施 6.3 实验反思与收获 附图 参考文献

一.设计概述 根据允许的通过的频率范围,可以将滤波器分为低通滤波器,高通滤波器,带通滤波器和带阻滤波器4种。其中,带通滤波器是指允许某一频率范围内的频率分量通过,其他范围的频率分量衰减到极低水平的滤波器。 在滤波器中,信号能够通过的范围成为通频带或通带,信号受到很大衰减或完全被抑制的频率范围成为阻带,通带和阻带之间的界限称为截止频率。对于一个理想的带通滤波器,通带范围内则完全平坦,对传输信号基本没有增益的衰减作用,其次,通带之外的所有频率均能被完全衰减掉,通带和阻带之间存在一定的过渡带。 在带通滤波器的实际设计过程中,主要参数包括中心频率f0,频带宽度BW,上限截止频率fH和下限截止频率fL。一般情况下,为使滤波器在任意频段都具有良好的频率分辨能力,可采用固定带宽带通滤波器(如收音机的选频)。所选带宽越窄,则频率选择能力越高。但为了覆盖所要检测的整个频率范围,所需要的滤波器数量就很大。因此,在很多场合,固定带宽带通滤波器不一定做成固定中心频率的,而是利用一个参考信号,使滤波器中心频率跟随参考信号的频率而变化,其中,参考信号是由信号发生器提供的。上述可便中心频率的固定带宽带通滤波器,经常用于滤波和扫描跟踪滤波应用中。 二.设计任务及要求 1)设计任务 带通滤波器的设计方案有很多,本实验将采用高通滤波器和低通滤波器级联的设计方案实现一个带通滤波器,通过多级反馈,减少干扰信号对滤波器的影响。为了检测滤波电路的通带特性,设计一个带宽检测电路,通过发光二极管的亮灭近似检测电路的带宽范围。 设计要求 2)设计要求 (1)性能指标要求 1.输入信号:有效值为1V的电压信号。 2.输出信号中心频率f0通过开关切换,分别为500Hz 1.5KHz 3KHz 10KHz 误差10%。 3.带通滤波器带宽BW

《集成电路设计》课程设计实验报告

《集成电路设计》课程设计实验报告 (前端设计部分) 课程设计题目:数字频率计 所在专业班级:电子科 作者姓名: 作者学号: 指导老师:

目录 (一)概述 2 2 一、设计要求2 二、设计原理 3 三、参量说明3 四、设计思路3 五、主要模块的功能如下4 六、4 七、程序运行及仿真结果4 八、有关用GW48-PK2中的数码管显示数据的几点说明5(三)方案分析 7 10 11

(一)概述 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得十分重要。测量频率的方法有多种,数字频率计是其中一种。数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器,是一种用十进制数字显示被测信号频率的数字测量仪器。数字频率计基本功能是测量诸如方波等其它各种单位时间内变化的物理量。在进行模拟、数字电路的设计、安装、调试过程中,由于其使用十进制数显示,测量迅速,精确度高,显示直观,经常要用到频率计。 频率计的基本原理是应用一个频率稳定度高的时基脉冲,对比测量其它信号的频率。时基脉冲的周期越长,得到的频率值就越准确。通常情况下是计算每秒内待测信号的脉冲个数,此时我们称闸门时间是1秒。闸门时间也可以大于或小于1秒,闸门的时间越长,得到的频率值就越准确,但闸门的时间越长则每测一次频率的间隔就越长,闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。 本文内容粗略讲述了我们小组的整个设计过程及我在这个过程中的收获。讲述了数字频率计的工作原理以及各个组成部分,记述了在整个设计过程中对各个部分的设计思路、程序编写、以及对它们的调试、对调试结果的分析。 (二)设计方案 一、设计要求: ⑴设计一个数字频率计,对方波进行频率测量。 ⑵频率测量可以采用计算每秒内待测信号的脉冲个数的方法实现。

有源带通滤波器设计报告

有源带通滤波器设计报告 学生姓名崔新科 同组者王霞吴红娟 指导老师王全州

摘要 该设计利用模拟电路的相关知识,设定上线和下限频率,采用开环增益80dB 以上的集成运算放大器,设计符合要求的带通滤波器。再利用Multisim 仿真出滤波电路的波形和测量幅频特性。通过仿真和成品调试表明设计的有源滤波器可以基本达到所要求的指标。其主要设计内容: 1.确定有源滤波器的上、下限频率; 2.设计符合条件的有源带通滤波器;- 3.测量设计的有源滤波器的幅频特性; 4.制作与调试; 5. 总结遇到的问题和解决的方法。 关键词:四阶电路有源带通滤波器极点频率 The use of analog circuit design knowledge, on-line and set the lower limit frequency, the use of open-loop gain of 80dB or more integrated operational amplifier designed to meet the requirements of the bandpass filter. Re-use Multisim circuit simulation waveform and filter out the measurement of amplitude-frequency characteristics. Finished debugging the simulation and design of active filters that can basically meet the required targets. The main design elements: 1. Determine the active filter, the lower limit frequency; 2. Designed to meet the requirements of the active band-pass filter; - 3. Designed to measure the amplitude-frequency characteristics of active filters; 4. Production and commissioning; 5 summarizes the problems and solutions. Keywords: fourth-order active band-pass filter circuit pole frequency

电路原理图设计及Hspice实验报告

电子科技大学成都学院 (微电子技术系) 实验报告书 课程名称:电路原理图设计及Hspice 学号: 姓名: 教师: 年06月15日 实验一基本电路图的Hspice仿真 实验时间:同组人员: 一、实验目的 1.学习用Cadence软件画电路图。 2.用Cadence软件导出所需的电路仿真网表。 3.对反相器电路进行仿真,研究该反相器电路的特点。 二、实验仪器设备 Hspice软件、Cadence软件、服务器、电脑 三、实验原理和内容 激励源:直流源、交流小信号源。 瞬态源:正弦、脉冲、指数、分线段性和单频调频源等几种形式。 分析类型:分析类型语句由定义电路分析类型的描述语句和一些控制语句组成,如直流分析(.OP)、交流小信号分析(.AC)、瞬态分析(.TRAN)等分析语句,以及初始状态设置(.IC)、选择项设置(.OPTIONS)等控制语句。这类语句以一个“.”开头,故也称为点语句。其位置可以在标题语句之间的任何地方,习惯上写在电路描述语句之后。 基本原理:(1)当UI=UIL=0V时,UGS1=0,因此V1管截止,而此时|UGS2|> |UTP|,所以V2导通,且导通内阻很低,所以UO=UOH≈UDD,即输出电平. (2)当UI=UIH=UDD时,UGS1=UDD>UTN,V1导通,而UGS2=0<|UTP|,因此V2截止。此时UO=UOL≈0,即输出为低电平。可见,CMOS反相器实现了逻辑非的功能. 四、实验步骤

1.打开Cadence软件,画出CMOS反相器电路图,导出反相器的HSPICE网表文件。 2.修改网表,仿真出图。 3.修改网表,做电路的瞬态仿真,观察输出变化,观察波形,并做说明。 4.对5个首尾连接的反相器组成的振荡器进行波形仿真。 5.分析仿真结果,得出结论。 五、实验数据 输入输出仿真: 网表: * lab2c - simple inverter .options list node post .model pch pmos .model nch nmos *.tran 200p 20n .dc vin 0 5 1m sweep data=w .print v(1) v(2) .param wp=10u wn=10u .data w wp wn 10u 10u 20u 10u 40u 10u 40u 5u .enddata vcc vcc 0 5 vin in 0 2.5 *pulse .2 4.8 2n 1n 1n 5n 20n cload out 0 .75p m1 vcc in out vcc pch l=1u w=wp m2 out in 0 0 nch l=1u w=wn .alter vcc vcc 0 3 .end 图像: 瞬态仿真: 网表: * lab2c - simple inverter .options list node post .model pch pmos .model nch nmos .tran 200p 20n .print tran v(1) v(2) vcc vcc 0 5 vin in 0 2.5 pulse .2 4.8 2n 1n 1n 5n 20n cload out 0 .75p m1 vcc in out vcc pch l=1u w=20u

(整理)带通滤波器设计

实验八 有源滤波器的设计 一.实验目的 1. 学习有源滤波器的设计方法。 2. 掌握有源滤波器的安装与调试方法。 3. 了解电阻、电容和Q 值对滤波器性能的影响。 二.预习要求 1. 根据滤波器的技术指标要求,选用滤波器电路,计算电路中各元件的数值。设计出 满足技术指标要求的滤波器。 2. 根据设计与计算的结果,写出设计报告。 3. 制定出实验方案,选择实验用的仪器设备。 三.设计方法 有源滤波器的形式有好几种,下面只介绍具有巴特沃斯响应的二阶滤波器的设计。 巴特沃斯低通滤波器的幅频特性为: n c uo u A j A 21)(??? ? ??+= ωωω , n=1,2,3,. . . (1) 写成: n c uo u A j A 211) (??? ? ??+=ωωω (2) )(ωj A u 其中A uo 为通带内的电压放大倍数,ωC A uo 为截止角频率,n 称为滤波器的阶。从(2) 式中可知,当ω=0时,(2)式有最大值1; 0.707A uo ω=ωC 时,(2)式等于0.707,即A u 衰减了3dB ;n 取得越大,随着ω的增加,滤波器的输出电压衰减越快,滤波器的幅频特性越接近于理想特性。如图1所示。ω 当 ω>>ωC 时, n c uo u A j A ??? ? ??≈ωωω1 )( (3) 图1低通滤波器的幅频特性曲线

两边取对数,得: lg 20c uo u n A j A ωω ωlg 20)(-≈ (4) 此时阻带衰减速率为: -20ndB/十倍频或-6ndB/倍频,该式称为衰减估算式。 表1列出了归一化的、n 为1 ~ 8阶的巴特沃斯低通滤波器传递函数的分母多项式。 在表1的归一化巴特沃斯低通滤波器传递函数的分母多项式中,S L = c s ω,ωC 是低通 滤波器的截止频率。 对于一阶低通滤波器,其传递函数: c c uo u s A s A ωω+= )( (5) 归一化的传递函数: 1 )(+= L uo L u s A s A (6) 对于二阶低通滤波器,其传递函数:2 22)(c c c uo u s Q s A s A ωωω++ = (7) 归一化后的传递函数: 1 1)(2 ++= L L uo L u s Q s A s A (8) 由表1可以看出,任何高阶滤波器都可由一阶和二阶滤波器级联而成。对于n 为偶数的高阶滤波器,可以由2n 节二阶滤波器级联而成;而n 为奇数的高阶滤波器可以由2 1-n 节二

数字电路与系统设计实验报告

数字电路与系统设计实验报告 学院: 班级: 姓名:

实验一基本逻辑门电路实验 一、实验目的 1、掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。 2、熟悉TTL中、小规模集成电路的外型、管脚和使用方法。 二、实验设备 1、二输入四与非门74LS00 1片 2、二输入四或非门74LS02 1片 3、二输入四异或门74LS86 1片 三、实验内容 1、测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。 2、测试二输入四或非门74LS02一个或非门的输入和输出之间的逻辑关系。 3、测试二输入四异或门74LS86一个异或门的输入和输出之间的逻辑关系。 四、实验方法 1、将器件的引脚7与实验台的“地(GND)”连接,将器件的引脚14与实验台的十5V连接。 2、用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平。 3、将被测器件的输出引脚与实验台上的电平指示灯(LED)连接。指示灯亮表示输出低电平(逻辑为0),指示灯灭表示输出高电平(逻辑为1)。 五、实验过程 1、测试74LS00逻辑关系 (1)接线图(图中K1、K2接电平开关输出端,LED0是电平指示灯) (2)真值表 2、测试74LS02逻辑关系

(1)接线图 (2)真值表 3、测试74LS86逻辑关系接线图 (1)接线图 (2)真值表 六、实验结论与体会 实验是要求实践能力的。在做实验的整个过程中,我们首先要学会独立思考,出现问题按照老师所给的步骤逐步检查,一般会检查处问题所在。实在检查不出来,可以请老师和同学帮忙。

实验二逻辑门控制电路实验 一、实验目的 1、掌握基本逻辑门的功能及验证方法。 2、掌握逻辑门多余输入端的处理方法。 3、学习分析基本的逻辑门电路的工作原理。 二、实验设备 1、基于CPLD的数字电路实验系统。 2、计算机。 三、实验内容 1、用与非门和异或门安装给定的电路。 2、检验它的真值表,说明其功能。 四、实验方法 按电路图在Quartus II上搭建电路,编译,下载到实验板上进行验证。 五、实验过程 1、用3个三输入端与非门IC芯片74LS10安装如图所示的电路。 从实验台上的时钟脉冲输出端口选择两个不同频率(约7khz和14khz)的脉冲信号分别加到X0和X1端。对应B和S端数字信号的所有可能组合,观察并画出输出端的波形,并由此得出S和B(及/B)的功能。 2、实验得真值表

有源带通滤波器设计

二阶有源模拟带通滤波器设计 摘要 滤波器是一种具有频率选择功能的电路,它能使有用的频率信号通过。而同时抑制(或衰减)不需要传送频率范围内的信号。实际工程上常用它来进行信号处理、数据传送和抑制干扰等,目前在通讯、声纳、测控、仪器仪表等领域中有着广泛的应用。 以往这种滤波电路主要采用无源元件R、L和C组成,60年代以来,集成运放获得迅速发展,由它和R、C组成的有源滤波电路,具有不用电感、体积小、重量轻等优点。此外,由于集成运放的开环电压增益和输入阻抗都很高,输出阻抗比较低,构成有源滤波电路后还具有一定的电压放大和缓冲作用。 通常用频率响应来描述滤波器的特性。对于滤波器的幅频响应,常把能够通过信号的频率范围定义为通带,而把受阻或衰减信号的频率范围称为阻带,通带和阻带的界限频率叫做截止频率。 滤波器在通带内应具有零衰减的幅频响应和线性的相位响应,而在阻带内应具有无限大的幅度衰减。按照通带和阻带的位置分布,滤波器通常分为低通滤波器、高通滤波器、带通滤波器和带阻滤波器。文中结合实例,介绍了设计一个二阶有源模拟带通滤波器。 设计中用RC网络和集成运放组成,组成电路选用LM324不仅可以滤波,还可以进行放大。 关键字:带通滤波器 LM324 RC网络

目录 目录 (2) 第一章设计要求 (3) 1.1基本要求 (3) 第二章方案选择及原理分析 (4) 2.1.方案选择 (4) 2.2 原理分析 (5) 第三章电路设计 (7) 3.1 实现电路 (7) 3.2参数设计 (7) 3.3电路仿真 (9) 1.仿真步骤及结果 (9) 2.结果分析 (11) 第四章电路安装与调试 (12) 4.1实验安装过程 (12) 4.2 调试过程及结果 ..................................................................................................... 错误!未定义书签。 4.2.1 遇到的问题 .................................................................................................. 错误!未定义书签。 4.2.2 解决方法 ...................................................................................................... 错误!未定义书签。 4.2.3 调试结果与分析 (12) 结论 (13) 参考文献 (14)

cmos模拟集成电路设计实验报告

北京邮电大学 实验报告 实验题目:cmos模拟集成电路实验 姓名:何明枢 班级:2013211207 班内序号:19 学号:2013211007 指导老师:韩可 日期:2016 年 1 月16 日星期六

目录 实验一:共源级放大器性能分析 (1) 一、实验目的 (1) 二、实验内容 (1) 三、实验结果 (1) 四、实验结果分析 (3) 实验二:差分放大器设计 (4) 一、实验目的 (4) 二、实验要求 (4) 三、实验原理 (4) 四、实验结果 (5) 五、思考题 (6) 实验三:电流源负载差分放大器设计 (7) 一、实验目的 (7) 二、实验内容 (7) 三、差分放大器的设计方法 (7) 四、实验原理 (7) 五、实验结果 (9) 六、实验分析 (10) 实验五:共源共栅电流镜设计 (11) 一、实验目的 (11) 二、实验题目及要求 (11) 三、实验内容 (11) 四、实验原理 (11) 五、实验结果 (14) 六、电路工作状态分析 (15) 实验六:两级运算放大器设计 (17) 一、实验目的 (17) 二、实验要求 (17) 三、实验内容 (17) 四、实验原理 (21) 五、实验结果 (23) 六、思考题 (24) 七、实验结果分析 (24) 实验总结与体会 (26) 一、实验中遇到的的问题 (26) 二、实验体会 (26) 三、对课程的一些建议 (27)

实验一:共源级放大器性能分析 一、实验目的 1、掌握synopsys软件启动和电路原理图(schematic)设计输入方法; 2、掌握使用synopsys电路仿真软件custom designer对原理图进行电路特性仿真; 3、输入共源级放大器电路并对其进行DC、AC分析,绘制曲线; 4、深入理解共源级放大器的工作原理以及mos管参数的改变对放大器性能的影响 二、实验内容 1、启动synopsys,建立库及Cellview文件。 2、输入共源级放大器电路图。 3、设置仿真环境。 4、仿真并查看仿真结果,绘制曲线。 三、实验结果 1、实验电路图

电子电工综合实验报告

电工电子综合试验——数字计时器实验报告 学号: 姓名: 学院: 专业:通信工程

目录 一,实验目的及要求 二,设计容简介 四,电路工作原理简述 三,设计电路总体原理框图五,各单元电路原理及逻辑设计 1. 脉冲发生电路 2. 计时电路和显示电路 3. 报时电路 4. 较分电路 六引脚图及真值表

七收获体会及建议 八设计参考资料 一,实验目的及要求 1,掌握常见集成电路实现单元电路的设计过程。 2,了解各单元再次组合新单元的方法。 3,应用所学知识设计可以实现00’00”—59’59”的可整点报时的数字计时器 二,设计容简介: 1,设计实现信号源的单元电路。( KHz F Hz F Hz F Hz F1 4 , 500 3 , 2 2 , 1 1≈ ≈ ≈ ≈ ) 2,设计实现00’00”—59’59”计时器单元电路。 3,设计实现快速校分单元电路。含防抖动电路(开关k1,频率F2,校分时秒计时器停止)。4,加入任意时刻复位单元电路(开关K2)。 5,设计实现整点报时单元电路(产生59’53”,59’55”,59’57”,三低音频率F3,59’59”一高音频率F4)。 三,设计电路总体原理框图 设计框图: 四,电路工作原理简述 电路由振荡器电路、分频器、计数器、译码器、显示器、校时电路和报时电路组成。振荡器产生的脉冲信号经过十二级分频器作为秒脉冲,秒脉冲送入计数器,计数器通过“时”、“分”、“秒”译码器显示时间,将分秒计时器分开,加入快速校分电路与防抖动电路,并控制秒计

时器停止工作。较分电路实现对“分”上数值的控制,而不受秒十位是否进位的影响,在60进制控制上加入任意时刻复位电路。报时电路通过1kHz或2kHz的信号和要报时的时间信号进行“与”的运算来实现的顶点报时的,通过两个不同频率的脉冲信号使得在不同的时间发出不同的声响。 五,各单元电路原理及逻辑设计 (1)脉冲发生电路 脉冲信号发生电路是危机时期提供技术脉冲,此次实验要求产生1HZ的脉冲信号。用NE555集成电路和CD4040构成。555定时器用来构成多谐振荡器,CD4040产生几种频率为后面电路使用。 实验电路如下(自激多谐振荡电路,周期矩形波发生电路) 震荡周期T=0.695(R1+2*R2)C,其中R1=1KΩ,R2=3KΩ,C=0.047uf,计算T=228.67*10-6 s ,f=4373.4Hz产生的脉冲频率为4KHz,脉冲信号发生电路 和CD4040连接成如图所示的电路,则从Q12输出端可以得到212分频信号F1,即1Hz的信号,Q11可以得到F2即2Hz的信号提供给D触发器CP和校分信号,Q3输出分频信号500Hz,Q2输出1KHz提供给报时电路 二,秒计时电路 应用CD4518及74LS00可以设计该电路,CD4518是异步清零,所以在进行分和秒十位计数的时候,需要进行清零,而在个位计数的时候不需要清零。所以Cr2=2QcQb,Cr4=4Qc4QB。当秒个位为1001时,秒十位要实现进位,此时需要EN2=1Qd,同理分的个位时钟EN3=2Qc,分十位时钟端EN4=3Qd。因此,六十进制计数器逻辑电路如下图所示

带通滤波电路设计

带通滤波电路设计一.设计要求 (1)信号通过频率范围 f 在100 Hz至10 kHz之间; (2)滤波电路在 1 kHz 电路的幅频衰减应当在 的幅频响应必须在± 1 kHz 时值的± 3 dB 1 dB 范围内,而在 范围内; 100 Hz至10 kHz滤波 (3)在10 Hz时幅频衰减应为26 dB ,而在100 kHz时幅频衰减应至少为16 dB 。 二.电路组成原理 由图( 1)所示带通滤波电路的幅频响应与高通、低通滤波电路的幅频响应进行比较, 不难发现低通与高通滤波电路相串联如图(2),可以构成带通滤波电路,条件是低通滤波电路的截止角频率 W H大于高通电路的截止角频率 W L,两者覆盖的通带就提供了一个带通响应。 V I V O 低通高通 图( 1) 1 W H低通截止角频率 R1C1 1 W L高通截止角频率 R2C2 必须满足W L

│A│ O │A│ O │A│ O 低通 W w H 高通 W w L 带通 W W w L H 图( 2) 三.电路方案的选择 参照教材 10.3.3 有源带通滤波电路的设计。这是一个通带频率范围为100HZ-10KHZ的带通滤波电路,在通带内我们设计为单位增益。根据题意,在频率低端f=10HZ 时,幅频响应至少衰减 26dB。在频率高端 f=100KHZ 时,幅频响应要求衰减不小于16dB。因此可以选择一个二阶高通滤波电路的截止频率fH=10KHZ,一个二阶低通滤波电路的fL=100HZ,有源器件仍选择运放 LF142,将这两个滤波电路串联如图所示,就构成了所要求的带通滤波电路。 由教材巴特沃斯低通、高通电路阶数n 与增益的关系知 A vf1 =1.586 ,因此,由两级串联的带通滤波电路的通带电压增益(Avf1 ) 2=( 1.586 )2=2.515, 由于所需要的通带增益为0dB, 因此在低通滤波器输入部分加了一个由电阻R1、 R2组成的分压器。

中山大学数字电路与逻辑设计实验报告

中山大学数字电路与逻辑设计实验报告 院系信息科学与技术学院学号 专业计算机科学类实验人 3、实验题目:AU(Arithmetic Unit,算术单元)设计。 实验内容: 设计一个半加半减器,输入为 S、A、B,其中S为功能选择口。当S=0时,输出A+B及进位;当S=1时,输出A-B及借位。 S 输入1 输入2 输出Y 进/借位Cn 0 A B A+B 进位 1 A B A-B 借位 利用三种方法实现。 (1)利用卡诺图简化后只使用门电路实现。 (2)使用74LS138实现。 (3)使用74LS151实现,可分两次单独记录和/差结果、进位借位结果或使用两块74LS151实现。 实验分析: 真值表 S A B Y Cn 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 0 0 1 0 1 1 1 1 1 0 1 0 1 1 1 0 0 卡诺图: S AB 0 1 通过卡诺图可得:Y=A B+A B 00 01 11 100 0 1 1 0 0 1 1

S AB 0 1 00 Cn=AB S +A BS 01 =(A S +A S)B 11 10 实验设计: (1)利用门电路实现。 ①利用74LS197的八进制输出端Q1、Q2、Q3作为B 、A 、S 的输入。 ②用异或门74LS86实现输出Y. ③用74LS86实现A ⊕B ,再用74LS08与B 实现与门。 (2)利用74LS138实现 ①将74LS197的Q3、Q2、Q1作为74LS138的S2、S1、S0输入,G2A 、G2B 接低电平,G1接高电平。 ②将74LS138的Y1、Y5、Y2、Y6利用74LS20实现与非门作为输出Y 。 ③ 将74LS138的Y3、Y5利用74LS00实现与非门作为输出Cn 。 0 0 0 1 1 0 0 0

带通滤波器设计步骤

带通滤波器设计步骤 1、根据需求选择合适的低通滤波器原型 2、把带通滤波器带宽作为低通滤波器的截止频率,根据抑制点的频率距离带通滤波器中心频点距离的两倍作为需要抑制的频率,换算抑制频率与截止频率的比值,得出m 的值,然后根据m 值选择低通滤波器的原型参数值。 滤波器的时域特性 任何信号通过滤波器都会产生时延。Bessel filter 是特殊的滤波器在于对于通带内的所有频率而言,引入的时延都是恒定的。这就意味着相对于输入,输出信号的相位变化与工作的频率是成比例的。而其他类型的滤波器(如Butterworth, Chebyshev,inverse Chebyshev,and Causer )在输出信号中引入的相位变化与频率不成比例。相位随频率变化的速率称之为群延迟(group delay )。群延迟随滤波器级数的增加而增加。 模拟滤波器的归一化 归一化的滤波器是通带截止频率为w=1radian/s, 也就是1/2πHz 或约0.159Hz 。这主要是因为电抗元件在1弧度的时候,描述比较简单,XL=L, XC=1/C ,计算也可以大大简化。归一化的无源滤波器的特征阻抗为1欧姆。归一化的理由就是简化计算。 Bessel filter 特征:通带平坦,阻带具有微小的起伏。阻带的衰减相对缓慢,直到原理截止频率高次谐波点的地方。原理截止频率点的衰减具有的经验公式为n*6dB/octave ,其中,n 表示滤波器的阶数,octave 表示是频率的加倍。例如,3阶滤波器,将有18dB/octave 的衰减变化。正是由于在截止频率的缓慢变化,使得它有较好的时域响应。 Bessel 响应的本质截止频率是在与能够给出1s 延迟的点,这个点依赖于滤波器的阶数。 逆切比雪夫LPF 原型参数计算公式(Inverse Chebyshev filter parameters calculate equiations ) ) (cosh )(cosh 11Ω=--Cn n 其中 1101.0-=A Cn , A 为抑制频率点的衰减值,以dB 为单位;Ω为抑制频率与截止频率的比值 例:假设LPF 的3dB 截止频率为10Hz,在15Hz 的频点需要抑制20dB,则有: 95.91020*1.0==Cn ;Ω=15/10=1.5 1.39624.0988.2) 5.1(cosh )95.9(cosh 11===--n ,因此,滤波器的阶数至少应该为4

数字集成电路设计实验报告

哈尔滨理工大学数字集成电路设计实验报告 学院:应用科学学院 专业班级:电科12 - 1班 学号:32 姓名:周龙 指导教师:刘倩 2015年5月20日

实验一、反相器版图设计 1.实验目的 1)、熟悉mos晶体管版图结构及绘制步骤; 2)、熟悉反相器版图结构及版图仿真; 2. 实验内容 1)绘制PMOS布局图; 2)绘制NMOS布局图; 3)绘制反相器布局图并仿真; 3. 实验步骤 1、绘制PMOS布局图: (1) 绘制N Well图层;(2) 绘制Active图层; (3) 绘制P Select图层; (4) 绘制Poly图层; (5) 绘制Active Contact图层;(6) 绘制Metal1图层; (7) 设计规则检查;(8) 检查错误; (9) 修改错误; (10)截面观察; 2、绘制NMOS布局图: (1) 新增NMOS组件;(2) 编辑NMOS组件;(3) 设计导览; 3、绘制反相器布局图: (1) 取代设定;(2) 编辑组件;(3) 坐标设定;(4) 复制组件;(5) 引用nmos组件;(6) 引用pmos组件;(7) 设计规则检查;(8) 新增PMOS基板节点组件;(9) 编辑PMOS基板节点组件;(10) 新增NMOS基板接触点; (11) 编辑NMOS基板节点组件;(12) 引用Basecontactp组件;(13) 引用Basecontactn 组件;(14) 连接闸极Poly;(15) 连接汲极;(16) 绘制电源线;(17) 标出Vdd 与GND节点;(18) 连接电源与接触点;(19) 加入输入端口;(20) 加入输出端口;(21) 更改组件名称;(22) 将布局图转化成T-Spice文件;(23) T-Spice 模拟; 4. 实验结果 nmos版图

带通滤波器的设计与制作

滤波器电路设计实验报告 院系:物理科学与技术学院 专业班级: 学号: 学生姓名: 指导教师:杨鸣 2013年12月20日

目录 0、设计要求 (1) 1、电路基本模型的选择以及参数的计算。 (1) 2、电路元件参数的计算 (4) 3、Multisim仿真 (5) 4、器件的选择 (8) 5、Protel制板 (9) 6、体会 (9)

一、电路基本模型的选择以及参数的计算。 (1)选择有源滤波器 有源滤波器:由有源器件构成的滤波器。 一般由集成运放与RC 网络构成,它具有体积小、性能稳定等优点,同时,由于集成运放的增益和输入阻抗都很高,输出阻抗很低,故有源滤波器还兼有放大与缓冲作用。 利用有源滤波器可以突出有用频率的信号,衰减无用频率的信号,抑制干扰和噪声,以达到提高信噪比或选频的目的,因而有源滤波器被广泛应用于通信、测量及控制技术中的小信号处理。 (2)滤波电路传递函数 分为:低通(LPF )、高通(HPF )、带通(BPF )、带阻(BEF )、全通(APF ) 理想滤波电路的频响在通带内具有一定幅值和线性相移,而在阻带内其幅值为0。实际电路往往难以达到理想要求。 根据不同要求,常用低通有三种: 巴特沃斯滤波器通带最平坦,阻带下降慢。 切比雪夫滤波器通带有纹波,阻带下降较快。 贝塞尔滤波器通带有纹波,阻带下降慢,且群时延恒定,失真小。 我们选择通带平坦的巴特沃思滤波器 n 阶巴特沃思传递函数。 ()A j ω= n: 阶数 ωC :3dB 截止角频率 A0:通带电压增益 0|()|1()()10 n n c A j A ωωω≈= 026lg 220 A n A ?=-=≈ 因此本电路采用二阶巴特沃思低通滤波器与二阶巴特沃思高通滤波器级联而成。 基本框图如下

电子电路设计实验报告

电子电路设计实验报告 电子线路专题实验Ⅱ 一、实验要求: 1. 认真阅读学习系统线路及相关资料 2. 将键盘阵列定义为0. 1. 2------ E. F,编程实现将键盘输入内容显示在LCD显示器上。 3. 编程实现将日历、时钟显示在LED显示屏上(注意仔细阅读PCF8563资料),日历、时钟轮回显示。 4. 利用D/A转换通道(下行通道)实现锯齿波发生器;输出(1~5V)固定电压转换成(4~20mA)电流。 5. 利用A/D转换通道(上行通道)实现数据采集,将采集信号显示在LED屏上。程序要求分别具有平均值滤波、中值滤波和滑动滤波功能。 6. 将按键阵列定义成与16个语音段对应,编写程序,实现按键播放不同的语音段。 二、实验设计思路: 本次实验用c语言实现,主要包括LCD,LED,AD,DA,日历芯片,测温传感芯片。受到嵌入式系统实验的启发,将LCD,LED,I2C总线协议,键盘扫描模块接口写成一个文件库(放在library文件夹下),尽量做到调用时与底层硬件无关。通过调用库文件中的函数,实现代码的重用性。键盘,LCD的代码由于与嵌入式实验具有相通之处,因此可将高层的函数(与底层硬件无关的函数)方便地移植过来。 三、实验设计: 1.矩阵键盘扫描模块 4×4的矩阵键盘,通过扫描可得到按下键的行列值,将行列值转换为相应的对应数字0~F。函数GetKey()实现获得按键的键值。对于键盘模块对于对按键的键值识别主要是通过两次扫描而取得。对于第一次扫描,给四行键全部赋予1,然后读回键盘值,对于第二次扫描,逐行为键盘送1,每次送1后再读回键盘值,若非零,说明此行有键按下,最终确定键值。 通过调用GetKey函数构造GetChar()函数,实现获取键盘字符(’0’~’F’)的功能。

带通滤波器设计实验报告

电子系统设计实践 报告 实验项目带通功率放大器设计学校宁波大学科技学院 学院理工学院 班级12自动化2班 姓名woniudtk 学号12******** 指导老师李宏 时间2014-12-4

一、设计课题 设计并制作能输出0.5W功率的语音放大电路。该电路由带通滤波器和功率放大器构成。 二、设计要求 (1)电路采用不超过12V单(或双)电源供电; (2)带通滤波器:通带为300Hz~3.4kHz,滤波器阶数不限;增益为20dB; (3)最大输出额定功率不小于0.5W,失真度<10%(示波器观察无明显失真);负载(喇叭)额定阻抗为8?。 (4)功率放大器增益为26dB。 (5)功率放大部分允许采用集成功放电路。 三、电路测试要求 (1)测量滤波器的频率响应特性,给出上、下限截止频率、通带的增益; (2)在示波器观察无明显失真情况下,测量最大输出功率 (3)测量功率放大器的电压增益(负载:8?喇叭;信号频率:1kHz); 四、电路原理与设计制作过程 4.1 电路原理 带通功率放大器的原理图如下图1所示。电路有两部分构成,分别为带通滤波器和功率放大器。 图1 滤波器电路的设计选用LM358双运放设计电路。LM358是一个高输入阻抗、高共模抑制比、低漂移的小信号放大电路。高输入阻抗使得运放的输入电流比较小,有利于增大放大电路对前级电路的索取信号的能力。在信号的输入的同时会不可避免的掺杂着噪声和温漂而影响信号的放大,因此高共模抑制比、低温漂的作用尤为重要。 带通滤波器的设计是由上限截止频率为3400HZ的低通滤波器和下限截止频率为300HZ 的高通滤波器级联而成,因此,设计该电路由低通滤波器和高通滤波器组合成二阶带通滤波器(巴特沃斯响应)。 功率放大电路运用LM386功放,该功放是一种音频集成功放,具有自身功耗低、电压增益可调整、电源电压范围大、外接元件少和总谐波失真小等优点,广泛应用于录音机和收音机之中。 4.2电路设计制作 4.2.1带通滤波电路设计 (1)根据设计要求,通带频率为300HZ~2.4KHZ,滤波器阶数不限,增益为 20dB,所以采取二阶高通和二阶低通联级的设计方案,选择低通放大十倍。高通不放大。

CMOS数字集成电路设计_八位加法器实验报告

CMOS数字集成电路设计课程设计报告 学院:****** 专业:****** 班级:****** 姓名:Wang Ke qin 指导老师:****** 学号:****** 日期:2012-5-30

目录 一、设计要求 (1) 二、设计思路 (1) 三、电路设计与验证 (2) (一)1位全加器的电路设计与验证 (2) 1)原理图设计 (2) 2)生成符号图 (2) 3)建立测试激励源 (2) 4)测试电路 (3) 5)波形仿真 (4) (二)4位全加器的电路设计与验证 (4) 1)原理图设计 (4) 2)生成符号图 (5) 3)建立测试激励源 (5) 4)测试电路 (6) 5)波形仿真 (6) (三)8位全加器的电路设计与验证 (7) 1)原理图设计 (7) 2)生成符号图 (7) 3)测试激励源 (8) 4)测试电路 (8) 5)波形仿真 (9) 6)电路参数 (11) 四、版图设计与验证 (13) (一)1位全加器的版图设计与验证 (13) 1)1位全加器的版图设计 (13) 2)1位全加器的DRC规则验证 (14) 3)1位全加器的LVS验证 (14) 4)错误及解决办法 (14) (二)4位全加器的版图设计与验证 (15) 1)4位全加器的版图设计 (15) 2)4位全加器的DRC规则验证 (16) 3)4位全加器的LVS验证 (16) 4)错误及解决办法 (16) (三)8位全加器的版图设计与验证 (17) 1)8位全加器的版图设计 (17) 2)8位全加器的DRC规则验证 (17) 3)8位全加器的LVS验证 (18) 4)错误及解决办法 (18) 五、设计总结 (18)

带通滤波设计

带通滤波电路设计 1.带通滤波电路如图所示,要求电路的中心频率f0=1000Hz,通带宽度BW=80Hz,试计算和选择该电路的电容和电阻值。 解:选择,则 考虑到BW= 和,有 和 再代入,得R f=1.92R1。 由于运放两输入端相连的外接电阻必须满足平衡条件,即R f//R1= R3=2R=31.83k ,这样和R f=1.92R1联合求解,可得R1=48.41k 和R f=92.95k 。考虑到滤波电路的性能对元件的误差相当灵敏,电路选用稳定而精密电阻器和电容器。

2.要求设计一个有源二阶带通滤波器,指标要求为: 通带中心频率 Hz f 5000= 通带中心频率处的电压放大倍数:10=uo A 带宽:Hz f 50=? 设计步骤: 该电路的传输函数:2 2 )(o o o uo u s Q s s Q A s A ωωω++ = 品质因数: f f Q ?= 01050 500== 通带的中心角频率:500211121 2 3?=???? ??+= πωR R C R o 通带中心角频率o ω处的电压放大倍数:1021 3-=- =R R A uo 3 02CR Q = ω 取F F F f C μμμ02.0)(500 10)(100 ===,则: Ω?=??-??- =- =-3 6 011092.15500 2)10(1002.010 πωuo CA Q R 32ωC Q R = Ω?=????= -3 6 105.318500 210 02.010 2π Ω=-?????= += -838) 1010 2(500210 02.010 ) 2(2 6 2 02πωuo A Q C Q R

北京邮电大学数字电路实验报告

北京邮电大学数字电路实验报告

北京邮电大学 数字电路与逻辑设计实验 实验报告 实验名称:QuartusII原理图输入 法设计与实现 学院:北京邮电大学 班级: 姓名: 学号:

一.实验名称和实验任务要求 实验名称:QuartusII原理图输入法设计与实现 实验目的:⑴熟悉用QuartusII原理图输入法进行电路设计和仿真。 ⑵掌握QuartusII图形模块单元的生成与调用; ⑶熟悉实验板的使用。 实验任务要求:⑴掌握QuartusII的基础上,利用QuartusII用逻辑 门设计实现一个半加器,生成新的半加器图像模 块。 ⑵用实验内容(1)中生成的半加器模块以及逻辑门 实现一个全加器,仿真验证其功能,并能下载到实 验板上进行测试,要求用拨码开关设定输入信号, 发光二级管显示输出信号。 ⑶用3线—8线译码器(74L138)和逻辑门实现要求 的函数:CBA F+ C + =,仿真验证其 + B C B A A A B C 功能,,并能下载到实验板上进行测试,要求用拨 码开关设定输入信号,发光二级管显示输出信号。二.设计思路和过程 半加器的设计实现过程:⑴半加器的应有两个输入值,两个输出值。 a表示加数,b表示被加数,s表示半加和, co表示向高位的进位。

⑵由数字电路与逻辑设计理论知识可知b a s ⊕=;b a co ?= 选择两个逻辑门:异或门和与门。a,b 为异或门和与门的输入,S 为异或门的输出,C 为与门的输出。 (3)利用QuartusII 仿真实现其逻辑功能,并生成新的半加器图形模块单元。 (4)下载到电路板,并检验是否正确。 全加器的设计实现过程:⑴全加器能够由两个半加器和一个或门构成。全加器有三个输入值a,b,ci ,两个输 出值s,co :a 为被加数,b 为加数,ci 为低 位向高位的进位。 ⑵全加器的逻辑表 示式为: c b a s ⊕⊕= b a ci b a co ?+?⊕=)(

相关主题
文本预览
相关文档 最新文档