当前位置:文档之家› 电路设计中各种GND的设计

电路设计中各种GND的设计

电路设计中各种GND的设计
电路设计中各种GND的设计

各位大虾请问电源地,信号地,还有大地,这三种地有什么区别?

电源地主要是针对电源回路电流所走的路径而言的,一般来说电源地流过的电流较大,

而信号地主要是针对两块芯片或者模块之间的通信信号的回流所流过的路径,一般来说信号地流过的电流很小,

其实两者都是GND,之所以分开来说,是想让大家明白在布PCB板时要清楚地了解电源及信号回流各自所流过的路径,然后在布板时考虑如何避免电源及信号共用回流路径,如果共用的话,有可能会导致电源地上大的电流会在信号地上产生一个电压差(可以解释为:导线是有阻抗的,只是很小的阻值,但如果所流过的电流较大时,也会在此导线上产生电位差,这也叫共阻抗干扰),使信号地的真实电位高于0V,如果信号地的电位较大时,有可能会使信号本来是高电平的,但却误判为低电平。

当然电源地本来就很不干净,这样做也避免由于干扰使信号误判。所以将两者地在布线时稍微注意一下,就可以。一般来说即使在一起也不会产生大的问题,因为数字电路的门限较高。

/////////////////////////////////////////////////////////////////////

关于接地:数字地、模拟地、信号地、交流地、直流地、屏蔽地、浮地

2009-01-14 23:47

除了正确进行接地设计、安装,还要正确进行各种不同信号的接地处理。控制系统中,大致有以下几种地线:

(1)数字地:也叫逻辑地,是各种开关量(数字量)信号的零电位。

(2)模拟地:是各种模拟量信号的零电位。

(3)信号地:通常为传感器的地。

(4)交流地:交流供电电源的地线,这种地通常是产生噪声的地。

(5)直流地:直流供电电源的地。

(6)屏蔽地:也叫机壳地,为防止静电感应和磁场感应而设。

以上这些地线处理是系统设计、安装、调试中的一个重要问题。下面就接地问题提出一些看法:

(1)控制系统宜采用一点接地。一般情况下,高频电路应就近多点接地,低频电路应一点接地。在低频电路中,布线和元件间的电感并不是什么大问题,然而接地形成的环路的干扰影响很大,因此,常以一点作为接地点;但一点接地不适用于高频,因为高频时,地线上具有电感因而增加了地线阻抗,同时各地线之间又产生电感耦合。一般来说,频率在1MHz以下,可用一点接地;高于10MHz时,采用多点接地;在1~10MHz之间可用一点接地,也可用多点接地。

(2)交流地与信号地不能共用。由于在一段电源地线的两点间会有数mV甚至几V

电压,对低电平信号电路来说,这是一个非常重要的干扰,因此必须加以隔离和防止。

(3)浮地与接地的比较。全机浮空即系统各个部分与大地浮置起来,这种方法简单,但整个系统与大地绝缘电阻不能小于50MΩ。这种方法具有一定的抗干扰能力,但一旦绝缘下降就会带来干扰。还有一种方法,就是将机壳接地,其余部分浮空。这种方法抗干扰能力强,安全可靠,但实现起来比较复杂。

(4)模拟地。模拟地的接法十分重要。为了提高抗共模干扰能力,对于模拟信号可采用屏蔽浮技术。对于具体模拟量信号的接地处理要严格按照操作手册上的要求设计。

(5)屏蔽地。在控制系统中为了减少信号中电容耦合噪声、准确检测和控制,对信号采用屏蔽措施是十分必要的。根据屏蔽目的不同,屏蔽地的接法也不一样。电场屏蔽解决分布电容问题,一般接大地;电磁场屏蔽主要避免雷达、电台等高频电磁场辐射干扰。利用低阻金属材料高导流而制成,可接大地。磁场屏蔽用以防磁铁、电机、变压器、线圈等磁感应,其屏蔽方法是用高导磁材料使磁路闭合,一般接大地为好。当信号电路是一点接地时,低频电缆的屏蔽层也应一点接地。如果电缆的屏蔽层地点有一个以上时,将产生噪声电流,形成噪声干扰源。当一个电路有一个不接地的信号源与系统中接地的放大器相连时,输入端的屏蔽应接至放大器的公共端;相反,当接地的信号源与系统中不接地的放大器相连时,放大器的输入端也应接到信号源的公共端。

对于电气系统的接地,要按接地的要求和目的分类,不能将不同类接地简单地、任意地连接在一起,而是要分成若干独立的接地子系统,每个子系统都有其共同的接地点或接地干线,最后才连接在一起,实行总接地。

Q1:为什么要接地?

Answer:接地技术的引入最初是为了防止电力或电子等设备遭雷击而采取的保护性措施,目的是把雷电产生的雷击电流通过避雷针引入到大地,从而起到保护建筑物的作用。同时,接地也是保护人身安全的一种有效手段,当某种原因引起的相线(如电线绝缘不良,线路老化等)和设备外壳碰触时,设备的外壳就会有危险电压产生,由此生成的故障电流就会流经PE线到大地,从而起到保护作用。随着电子通信和其它数字领域的发展,在接地系统中只考虑防雷和安全已远远不能满足要求了。比如在通信系统中,大量设备之间信号的互连要求各设备都要有一个基准‘地’作为信号的参考地。而且随着电子设备的复杂化,信号频率越来越高,因此,在接地设计中,信号之间的互扰等电磁兼容问题必须给予特别关注,否则,接地不当就会严重影响系统运行的可靠性和稳定性。最近,高速信号的信号回流技术中也引入了“地”的概念。

Q2:接地的定义

Answer:

在现代接地概念中、对于线路工程师来说,该术语的含义通常是‘线路电压的参考点’;对于系统设计师来说,它常常是机柜或机架;对电气工程师来说,它是绿色安全地线或接到大地的意思。一个比较通用的定义是“接地是电流返回其源的低阻抗

通道”。注意要求是”低阻抗”和“通路”。

Q3:常见的接地符号

Answer:

PE,PGND,FG-保护地或机壳;BGND或DC-RETURN-直流-48V(+24V)电源(电池)回流;GND-工作地;DGND-数字地;

AGND-模拟地;LGND-防雷保护地

GND在电路里常被定为电压参考基点。

从电气意义上说,GND分为电源地和信号地。PG是Power Ground(电源地)的缩写。另一个是Signal Ground(信号地)。实际上它们可能是连在一起的(不一定是混在一起哦!)。两个名称,主要是便于对电路进行分析。

进一步说,还有因电路形式不同而必须区分的两种“地”:数字地,模拟地。

数字地和模拟地都有信号地、电源地两种情况。数字地和模拟地之间,某些电路可以直接连接,有些电路要用电抗器连接,有些电路不可连接。

Q4:合适的接地方式

Answer:

接地有多种方式,有单点接地,多点接地以及混合类型的接地。而单点接地又分为串

联单点接地和并联单点接地。一般来说,单点接地用于简单电路,不同功能模块之间接地区分,以及低频(f<1MHz)电子线路。当设计高频(f>10MHz)电路时就要采用多点接地了或者多层板(完整的地平面层)。

Q5:信号回流和跨分割的介绍

Answer:对于一个电子信号来说,它需要寻找一条最低阻抗的电流回流到地的途径,所以如何处理这个信号回流就变得非常的关键。

第一,根据公式可以知道,辐射强度是和回路面积成正比的,就是说回流需要走的路径越长,形成的环越大,它对外辐射的干扰也越大,所以,PCB布板的时候要尽可能减小电源回路和信号回路面积。

第二,对于一个高速信号来说,提供有好的信号回流可以保证它的信号质量,这是因为PCB上传输线的特性阻抗一般是以地层(或电源层)为参考来计算的,如果高速线附近有连续的地平面,这样这条线的阻抗就能保持连续,如果有段线附近没有了地参考,这样阻抗就会发生变化,不连续的阻抗从而会影响到信号的完整性。

所以,布线的时候要把高速线分配到靠近地平面的层,或者高速线旁边并行走一两条地线,起到屏蔽和就近提供回流的功能。

第三,为什么说布线的时候尽量不要跨电源分割,这也是因为信号跨越了不同电源层后,它的回流途径就会很长了,容易受到干扰。当然,不是严格要求不能跨越电

源分割,对于低速的信号是可以的,因为产生的干扰相比信号可以不予关心。对于高速信号就要认真检查,尽量不要跨越,可以通过调整电源部分的走线。(这是针对多层板多个电源供应情况说的)

Q6:为什么要将模拟地和数字地分开,如何分开?

Answer:模拟信号和数字信号都要回流到地,因为数字信号变化速度快,从而在数字地上引起的噪声就会很大,而模拟信号是需要一个干净的地参考工作的。

如果模拟地和数字地混在一起,噪声就会影响到模拟信号。

一般来说,模拟地和数字地要分开处理,然后通过细的走线连在一起,或者单点接在一起。总的思想是尽量阻隔数字地上的噪声窜到模拟地上。当然这也不是非常严格的要求模拟地和数字地必须分开,如果模拟部分附近的数字地还是很干净的话可以合在一起。

Q7:单板上的信号如何接地?

Answer:对于一般器件来说,就近接地是最好的,采用了拥有完整地平面的多层板设计后,对于一般信号的接地就非常容易了,基本原则是保证走线的连续

性,减少过孔数量;靠近地平面或者电源平面,等等。

Q8:单板的接口器件如何接地?

Answer:有些单板会有对外的输入输出接口,比如串口连接器,网口RJ45连接器等

等,如果对它们的接地设计得不好也会影响到正常工作,例如网口互连

有误码,丢包等,并且会成为对外的电磁干扰源,把板内的噪声向外发送。一般来说会单独分割出一块独立的接口地,与信号地的连接采用细的走线连接,可以串上0欧姆或者小阻值的电阻。细的走线可以用来阻隔信号地上噪音过到接口地上来。同样的,对接口地和接口电源的滤波也要认真考虑。

Q9:带屏蔽层的电缆线的屏蔽层如何接地?

Answer:屏蔽电缆的屏蔽层都要接到单板的接口地上而不是信号地上,这是因为信号地上有各种的噪声,如果屏蔽层接到了信号地上,噪声电压会驱动共模电流沿屏蔽层向外干扰,所以设计不好的电缆线一般都是电磁干扰的最大噪声输出源。当然前提是接口地也要非常的干净

-------------------------------------------------

混合电路里面做标示用的,VCC表示模拟信号电源,GND表示模拟信号地,VDD表示数字信号电源,VSS表示数字电源地。

VCC主要表示Bipolar电路的电源,C表示Collector集电极,电源一般接在NPN的集电极(或PNP的发射极),集成电路刚出现时只有NPN管,后来才有集成进去的PNP管。VDD/VSS一般表示MOS电路的电源和“地”,D/S分别表示MOS管的

Drain(漏)/Source(源)。

一、解释VCC:C=circuit 表示电路的意思, 即接入电路的电压;

VDD:D=device 表示器件的意思, 即器件内部的工作电压;

VSS:S=series 表示公共连接的意思,通常指电路公共接地端电压。

二、说明

1、对于数字电路来说,VCC是电路的供电电压,VDD是芯片的工作电压(通常Vcc>Vdd),VSS是接地点。

2、有些IC既有VDD引脚又有VCC引脚,说明这种器件自身带有电压转换功能。

3、在场效应管(或COMS器件)中,VDD为漏极,VSS为源极,VDD和VSS指的是元件引脚,而不表示供电电压。

VDD:电源电压(单极器件);电源电压(4000系列数字电路);漏极电压(场效应管)VCC:电源电压(双极器件);电源电压(74系列数字电路);声控载波(Voice Controlled Carrier)

VSS:地或电源负极

VEE:负电压供电;场效应管的源极(S)

VPP:编程/擦除电压。

详解:

在电子电路中,VCC是电路的供电电压, VDD是芯片的工作电压:

VCC:C=circuit 表示电路的意思, 即接入电路的电压,D=device 表示器件的意思, 即器件内部的工作电压,在普通的电子电路中,一般Vcc>Vdd !

VSS:S=series 表示公共连接的意思,也就是负极。

有些IC 同时有VCC和VDD,这种器件带有电压转换功能。

在“场效应”即COMS元件中,VDD乃CMOS的漏极引脚,VSS乃CMOS的源极引脚,这是元件引脚符号,它没有“VCC”的名称,你的问题包含3个符号,VCC / VDD /VSS,这显然是电路符号

------------------------

几种接地符号

??? 第1个我用做电源正或数字电路VCC,不用作地.

???? 第2个我用作数字地或数字模拟公共地.

???? 第3个用作模拟地.

???? 第4个当然是机箱外壳或外壳接大地了.

/////////////////////////////////////////////////////////////////////

电子电路中的接地与抗干扰电路技术

| [<<][>>]

地技术在现代电子领域方面得到了广泛而深入的应用。电子设备的“地”通常有两种含义:一种是“大地”(安全地),另一种是“系统基准地”(信号地)。接地就是指在系统与某个电位基准面之间建立低阻的导电通路。“接大地”是以地球的电位为基准,并以大地作为零电位,把电子设备的金属外壳、电路基准点与大地相连。由于大地的电容非常大,一般认为大地的电势为零。开始的时候,接地技术主要应用在电力系统中,后来,接地技术延伸应用到弱电系统中。在弱电系统中的接地一般不是指真实意义上与地球相连的接地。对于电力电子设备将接地线直接连在大地上或者接在一个作为参考电位的导体上,当有电流通过该参考电位时,接地点是电路中的共用参考点,这一点的电压为0V,电路中其他各点的电压高低都是以这一参考点为基准的,一般在电路图中所标出的各点电压数据都是相对接地端的大小,这样可以大大方便修理中的电压测量。相同接地点之间的连线称为地线。把接地平面与大地连接,往往是出于以下考虑:提高设备电路系统工作的稳定性,静电泄放,为工作人员提供安全保障。接地的目的:安全考虑,即保护接地。为信号电压提供一个稳定的零电位参考点(信号地或系统地)屏蔽保护作用。

一、接地的类型和作用不同的电路有不相同的接地方式,电子电力设备中常见的接地方式有以下几种:

1、安全接地

安全接地即将高压设备的外壳与大地连接。一是防止机壳上积累电荷,产生静电放电而危及设备和人身安全,例如电脑机箱的接地,油罐车那根拖在地上的尾巴,都是为了使积聚在一起的电荷释放,防止出现事故;二是当设备的绝缘损坏而使机壳带电时,促使电源的保护动作而切断电源,以便保护工作人员的安全,例如电冰箱、电饭煲的外壳。三是可以屏蔽设备巨大的电场,起到保护作用,例如民用变压器的防护栏。

2、防雷接地

当电力电子设备遇雷击时,不论是直接雷击还是感应雷击,如果缺乏相应的保护,电力电子设备都将受到很大损害甚至报废。为防止雷击,我们一般在高处(例如屋顶、烟囱顶部)设置避雷针与大地相连,以防雷击时危及设备和人员安全。安全接地与防雷接地都是为了给电子电力设备或者人员提供安全的防护措施,用来保护设备及人员的安全。

3、工作接地

工作接地是为电路正常工作而提供的一个基准电位。这个基准电位一般设定为零。该基准电位可以设为电路系统中的某一点、某一段或某一块等。当该基准电位不与大地连接时,视为相对的零电位。但这种相对的零电位是不稳定的,它会随着外界电磁场的变化而变化,使系统的参数发生变化,从而导致电路系统工作不稳定。当该基准电位与大地连接时,基准电位视为大地的零电位,而不会随着外界电磁场的变化而变化。但是不合理的工作接地反而会增加电路

的干扰。比如接地点不正确引起的干扰,电子设备的共同端没有正确连接而产生的干扰。为了有效控制电路在工作中产生各种干扰,使之能符合电磁兼容原则。我们在设计电路时,根据电路的性质,可以将工作接地分以下为不同的种类,比如直流地、交流地、数字地、模拟地、信号地、功率地、电源地等。不同的接地应当分别设置。不要在一个电路里面将它们混合设在一起,例如数字地和模拟地就不能共一根地线,否则两种电路将产生非常强大的干扰,使电路陷入瘫痪!

4、信号

信号地是各种物理量信号源零电位的公共基准地线。由于信号一般都较弱,易受干扰,不合理得接地会使电路产生干扰,因此对信号地的要求较高。

5、模拟地

模拟地是模拟电路零电位的公共基准地线。模拟电路中有小信号放大电路,多级放大,整流电路,稳压电路等等,不适当的接地会引起干扰,影响电路的正常工作。模拟电路中的接地对整个电路来说有很大的意义,它是整电路正常工作的基础之一。所以模拟电路中合理的接地对整个电路的作用不可忽视。

6、数字地

数字地是数字电路零电位的公共基准地线。由于数字电路工作在脉冲状态,特别是脉冲的前后沿较陡或频率较高时,会产生大量的电磁波干扰电路。

如果接地不合理,会使干扰加剧,所以对数字地的接地点选择和接地线的敷设也要充分考虑。

7、电源地

电源地是电源零电位的公共基准地线。由于电源往往同时供电给系统中的各个单元,而各个单元要求的供电性质和参数可能有很大差别,因此既要保证电源稳定可靠的工作,又要保证其它单元稳定可靠的工作。电源地一般是电源的负极。8、功率地功率地是负载电路或功率驱动电路的零电位的公共基准地线。由于负载电路或功率驱动电路的电流较强、电压较高,如果接地的地线电阻较大,会产生显着的电压降而产生较大的干扰,所以功率地线上的干扰较大。因此功率地必须与其它弱电地分别设置,以保证整个系统稳定可靠的工作。

屏蔽与接地应当配合使用,才能起到良好的屏蔽效果。主要是为了考虑电磁兼容,典型的两种屏蔽是静电屏蔽与交变电场屏蔽,下面分别介绍:静电屏蔽:当用完整的金属屏蔽体将带电导体包围起来,在屏蔽体的内侧将感应出与带电导体等量异种的电荷,外侧出现与带电导体等量的同种电荷,因此外侧仍有电场存在。如果将金属屏蔽体接地,外侧的电荷将流入大地,金属壳外侧将不会存在电场,相当于壳内带电体的电场被屏蔽起来了。

///////////////////////////////////////////////////////////////////

电子电气设备的接地

陕西银河电力自动化股份有限公司黄耀峰(西安710075)

1概述

接地是提高电子电气设备电磁兼容性有效的重要手段之一。正确的接地既能抑制外部电磁干扰的影响,又能防止电子电气设备向外部发射电磁波;而错误的接地常常会引入非常严重的干扰,甚至会使电子电气设备无法正常工作。尤其是成套控制设备和自动化控制系统,因为有多种控制装置分散布置在许多地方,所以它们各自的接地往往会形成十分复杂的接地网络,不仅需要在系统设计时周密考虑,而且在安装调试时也要仔细检查和做适当的调整。

“地线”是对接地的实施,即按一定的要求,用必要的金属导体或导线把电路中的某些“地”电位点连接起来,或是将电子电气设备的某一部位(如:外壳)和大地连接起来。狭义上讲,“接地”——即与地球保持“同电位”;广义上讲,“接地”——是电路系统中的“等电位点或等电位面”,它是电路系统的基准电位,但不一定为大地电位。

2电气设备接地的作用及分类

21电子电气设备接地的作用

电子电气设备接地的目的有二,一是处于安全的考虑,二是为了抑制外部的干扰。

(1)安全的考虑

以确保人员和设备的安全为目的的接地称为“保护接地”,它们必须可靠地接在大地电位上。一般地说,电子电气设备的金属外壳、底盘、机座都要可靠接地。

(2)抑制外部干扰的考虑

电子电气设备的某些部位与大地相连可以起到抑制外部干扰的作用,例如静电屏蔽层接地可以抑制变化的电场的干扰,电磁屏蔽用的导线原则上可以不接地,但不接地的屏蔽导线时常会带来静电耦合而产生所谓的“静电屏蔽”效应,所以仍需要接地为宜。

22电子电气设备接地的分类

一般地说,电子电气设备有许多需要接地的部位,由于电路的性质和接地的目的不同,必须加以严格区分,需要分成若干独立的子系统,然后连接在一起进行总接地。从接地的性质看,把接地分为三大类:

(1)保护接地

电子电气设备的金属外壳、底盘、机座用良好的导体与大地连接成等电位,称为保护接地,它对电子电气设备的安全运行和维护人员的生命安全起到十分重要的作用。

(2)屏蔽接地

为了抑制变化的电磁场的干扰而采用的多种屏蔽层、屏蔽体,都必须良好地接地,才能起到良好的屏蔽作用。

(3)系统接地

图1单相三线制接线图

图2三相四线制接线图

要使电子电气设备能正常地运行和稳定可靠地工作,也必须处理好等电位点的接地问题,这类接地称之为系统接地。对于系统接地来说,由于其工作性质和用途的不同,又可分为:信号地、模拟地、数字地、电源地、计算机地、负荷地、外设地等。

3接地的方式

地线设计是一项重要的设计,也是难度较大的一项设计。在EMC设计的初期就进行地线设计是解决EMC问题的最有效、最廉价的方法。下面对三大类接地方式分别进行详尽讨论。31保护接地

接地作为一种措施,起源于强电技术,由于强电电压高、容量大,容易危及人身和设备的安全。因此,从安全的角度考虑,电气设备的金属外壳、底盘、机座都应与大地良好地连接成等电位,从而在故障状态下保证人身和设备的安全。电气设备的保护接地有两种方式:(1)保护接零

三相四线制供电系统中的中性线即为保护接零线,它是电路环路的重要组成部分。

(2)保护接地

除零线以外,另外配备一根保护接地线,它与电子电气设备的金属外壳、底盘、机座等金属部件相连,一般情况下,保护接地线是没有电流流动的,即使有有电流流动也是非常小量的漏电流,所以说,在一般情况下,保护接地线上是没有电压降的,与之相连的电子电气设备的金属外壳都呈现地电位,保证了人身和设备的安全。

出于上述目的,各国都对保护接地作了必要的规定。例如美国国家电气委员会在电气法中规定了交流电源的输配电标准,该标准规定了室内115V交流配线为三线制,如图1所示。火线上串有熔丝,负载电流经火线至负载,再由中线返回。另备有一根保护接地线,该线与设备的金属外壳、底盘等金属部件相连,当发生故障时,例如负载的绝缘被击穿损坏,保护接地线上瞬间将有大电流流过,电路中的熔丝或断路器由于大电流流过将很快把电路切断,从而保证了人身和设备的安全。我国的三相四线制配电系统与美国的类似,如图2所示,只是电压不同而已。

32系统接地

除了上面介绍的从安全角度出发而考虑的保护接地外,为了保证电子电气设备正常、稳定和可靠的运行,还必须处理好设备内部系统中各个电路工作的参考电位,这类基准参考电位的连接线称为“系统接地”。在电子电气设备控制系统中遇到的大量和经常需要解决的主要接地问题是系统接地。

系统接地线既是各电路中的静态动态电流通道,又是各级电路通过共同的接地阻抗而相互耦合的途径,从而形成电路间相互干扰的薄弱环节。可以肯定地讲,电子电气设备中的一切抗干扰措施,几乎都无一例外的与接地有关。因此,正确的接地是抑制噪声和防止干扰的主要途径,它不仅能保证电子电气设备正常、稳定和可靠地工作,而且能提高电路的工作精度。反之,不正确的接地,会降低电路的工作精度,严重时还会导致电子电路无法正常工作,陷入系统瘫痪的境地。

电子电气设备中的系统接地是否要接大地和如何接大地,与系统的工作稳定性有着极其密切的关系,这是电子电气设备接地系统技术中的重要议题。电子电气设备的系统接地方式有三种:

(1)浮空地

“浮空”就是不接大地,任其悬浮的一种方式,它的实质是使电路的某一部分与“大地线”完全隔离,从而抑制来自接地线的干扰。由于没有电气上的联系,因而也就不可能形成地环路电流而产生地阻抗的耦合干扰。图3及图4是两种浮空地。浮空地方式具有这一主要优点,但也有其不足之处:

图3设备悬浮地

图4单元悬浮地

图5浮地电位波动产生干扰

研究成果表明,一个较大的电子电气控制设备,由于存在较大的对地分布电容,它的基准电位将会受电磁场的干扰(通过分布电容),使得电路产生位移电流,而难以正常工作。在电子电气控制设备的工作速度提高、感应增大、输入输出增多或加长的情况下,其对地分布电容就会增大,继而加大位移干扰电流。另外,由于分布电容的存在,容易产生静电积累和静电放电,在雷电情况下,还会在机箱和单元之间产生飞弧,甚至使操作人员遭到电击。所以对于比较复杂的电磁环境,“浮地方式”是不太适宜的。图5所示电路中分布电容C,在外界干扰的作用下会产生干扰电势e。

(2)系统地直接接大地

这种接地方式的优缺点恰好与“浮空地”方式相反,当电子电气控制设备的分布电容较大时,宜采用直接接大地方式,但要注意选择接地点的位置及其接地点的多少,只要合理选择,便能把干扰降低到最低程度。

(3)电容接地方式

经电容把系统地与大地连接起来,接地电容多为高频电容,它提供对“系统地”至“大地”高频干扰分量的通路,相当于一个高通滤波器,从而抑制了由对地分布电容所造成的影响。这种接地方式只适合于低频系统,所用电容应具有良好的高频特性和足够的耐压值,电容量一般2μF~10μF。

4系统地接地的原则

41低频电路的接地原则

低频电路的接地,应坚持一点接地的原则,而在一点接地的原则中,又有串联和并联之区别。如图6所示。

单点接地是为许多接在一起的电路提供共同参考点的方法,并联单点接地最为简单而实用,它没有公共阻抗耦合和低频地环路的问题。每一个电路模块都接到一个单点地上,每一个子单元在同一点与参考点相连。地线上其它部分的电流不会耦合进电路。这种接地方式在1MHz以下的工作频率下能工作得很好。但是,虽着频率的升高,接地阻抗随之增大,电路上会产生较大的共模电压。所以,单点接地不适合于高频电路。

42高频电路的接地原则

FPGA消除毛刺的方法

如何解决FPGA电路设计中的毛刺问题 如何解决FPGA电路设计中的毛刺问题 武汉大学电气工程学院张志杰汪翔 引言 随着半导体技术的飞速发展,FPGA(Field Programmable Gate Array)的计算能力、容量以及可靠性也有了很大的提高。它正以高度灵活的用户现场编程功能、灵活的反复改写功能、高可靠性等优点,成为数字电路设计、数字信号处理等领域的新宠。但和所有的数字电路一样,毛刺也是FPGA电路中的棘手问题。它的出现会影响电路工作的稳定性、可靠性,严重时会导致整个数字系统的误动作和逻辑紊乱。因此,如何有效正确的解决设计中出现的毛刺,就成为整个设计中的关键一环。 本文就FPGA设计中出现的毛刺问题,根据笔者自己的经验和体会,提出了几种简单可行的解决方法和思路,供同行供交流与参考。 FPGA电路中毛刺的产生 我们知道,信号在FPGA器件中通过逻辑单元连线时,一定存在延时。延时的大小不仅和连线的长短和逻辑单元的数目有关,而且也和器件的制造工艺、工作环境等有关。因此,信号在器件中传输的时候,所需要的时间是不能精确估计的,当多路信号同时发生跳变的瞬间,就产生了“竞争冒险”。这时,往往会出现一些不正确的尖峰信号,这些尖峰信号就是“毛刺”。另外,由于FPGA以及其它的CPLD器件内部的分布电容和电感对电路中的毛刺基本没有什么过滤作用,因此这些毛刺信号就会被“保留”并传递到后一级,从而使得毛刺问题更加突出。 可见,即使是在最简单的逻辑运算中,如果出现多路信号同时跳变的情况,在通过内部走线之后,就一定会产生毛刺。而现在使用在数字电路设计以及数字信号处理中的信号往往是由时钟控制的,多数据输入的复杂运算系统,甚至每个数据都由相当多的位数组成。这时,每一级的毛刺都会对结果有严重的影响,如果是多级的设计,那么毛刺累加后甚至会影响整个设计的可靠性和精确性。下面我们将以乘法运算电路来说明毛刺的产生以及去除,在实验中,我们使用的编程软件是Quartus II2.0,实验器件为Cyclone EP1CF400I7。需要说明一点,由于示波器无法显示该整数运算的结果,我们这里将只给出软件仿真的结果。而具体的编程以及程序的下载我们在这里也不再详述,可以参考相关的文献书籍。 毛刺的消除方法 首先,我们来设计一个简单的乘法运算电路。运算电路所示。 (c)所示,如果在不加任何的去除毛刺的措施的时候,我们可以看到结果c中含有大量的毛刺。产生的原因就是在时钟的上升沿,每个输入(a和b)的各个数据线上的数据都不可能保证同时到达,也就是说在时钟读取数据线上的数据的时候,有的数据线上读取的已经是新的数据,而有的数据线上读取的仍然是上一个数据,这样无疑会产生毛刺信号,而当数据完全稳定的时候,毛刺信号也就自然消失了。 输出加D触发器

电路中的信号振荡--教学设计

欢快的双闪灯 ——振荡的基本概念与原理 设计人:XXXX 参考教材:XXXXX 课时:45分钟 授课对象:XXXXXXXXXXXXXXX 时间:XXXXX年XXXX月

目录 【设计理念】 (3) 【学情分析及对策】 (4) 【教材内容及处理】 (4) 【教学目标】 (5) 【教学重点】 (5) 【教学难点】 (6) 【教学手段及教具准备】 (6) 【教学流程图】 (7) 【教学环节】 (8) 【板书设计】 (17) 【教学思考】 (17) 【学生工作页】 (18)

欢快的双闪灯——振荡的基本概念与原理振荡器是一种能量转换装置——将直流电能转换为具有一定频率的交流电能,也称信号发生电路,作用是产生振荡信号,被广泛用于电子工业、医疗、科学研究等方面。例如,在数字电路中提供时钟脉冲信号的电路,将无线电波等各种信号传送到远方的载波信号也是由振荡电路产生的。本教学设计从利用“鱼洗”的机械振荡激发学生的学习兴趣入手,通过问题引出电子振荡现象,并与“荡秋千”这一生活情境进行类比,归纳总结出电子的基本工作原理。然后,将教学内容与实训任务对接,完成电路布局和接线图的绘制。整个教学环节以“任务引领,合作学习”的方式逐步完成教学任务,培养学生的创新精神,拓展思维,达到学以致用,激发兴趣,提升本课程的学习积极性。 【设计理念】 1.基于陶行知“生活即教育”理论。职业教育以培养具备某一职业所需要的技术能力为目标,要求教育与实际的生产劳动相结合。在本教学设计中,我从生活中“鱼洗”的机械振荡现象引出电子振荡现象,利用视频、图片等形式展示实际生活中关于“电子振荡”的应用场景,利用学生原有的知识结构,调动学生好奇、好动的特点,提供更丰富的源于生活的感性材料,主体参与自主探究,从而获取新知识,养成独立思考、仔细观察、认真分析、严谨推理的学习习惯,掌握学习策略,让其探究能力得到提高。

一个简单功放设计制作与电路图分析

一个简单功放设计制作与电路图分析|电路图 - dickmoore的日志 - 网易博客 默认分类 2009-11-09 19:01 阅读32 评论0 字号:大中小 一个简单功放设计制作与电路图分析|电路图 电子资料 2009-11-06 11:15 功放电路图 一个简单功放设计制作与电路图分析 我的电脑音响坏了快一年了,每次看电影都用耳机,每次用的耳朵都痛,很不爽.因此就想亲手做一个小功放用用,前几天又去了趟电子市场发现有LM386,很便宜,所以干脆用386做了一个单声道的功放先用着,有时间把另外一个声道也加上.在这里把功放设计到调试基本完成的过程写写,纪念这个过程. 1.设计 我们是听听就算的门外汉,对20~20K的音域也不是完全敏感.所以幅频特性不用考虑太多,但是自己要用得爽声音一定要大,因此LM386一般的输出功率肯定是不够拉(好像极限功率也就1W左右,具体还是看芯片资料吧),所以就浪费些多加个LM386做成BTL电路,提高一倍再说.设计出来的电路就是这个样子,原理很简单,就不说了 2.调试 a. 两个104的电容本来是用来隔直的,不过好像电脑主板和声卡上出来的音频都不带直流成份,而且用104时输入电平 比较高的时候声音有失真,(估计是低频过滤在输入电平高的时候人听起来比较明显).于是去掉两个104的电容. b. 在这个时候上电(我用的是12V),接上我的MP3一听,嗯!还不错,可是就是杂声比较厉害,调了调R1的大小,当R1被 调到最大的时候杂声没有了,最小的时候也没有了(这不是废话么,最小的时候输入都没有了 .把连接到功放的音频线拔了也没杂音了,原因可能有两个音频线上有电容在输入电阻R1比较小的时候,和LM386自激产生杂音,一放大就不得了了.于是决定R1就直接调到50K,音量就让MP3调去吧. c. 好像一切都没有问题了,拿到电脑上吧,刚接上去,嗯声音停大,不错!!刚以为要完事,电脑里一首歌就放完了,本来该是安静的却听见喇叭里噼噼啪啪,这个噪声奇了怪了,开始还是以为是R1的问题,索性就把R1去掉(反正LM386也不希罕从前级得到能量),噪音仍然存在,怀疑是主板上的高频噪声,于是在输入端并上一个102的电容---不起作用.这个电容也不敢并大了,大了要影响高频特性.又怀疑是功率大了C1吃不消,于是又在电源上并了一个100uF的电容,还是不行....... d. 就在这个时候用手一抓我的功放输入端的焊点,好了!没杂音了,仔细一想,原来是这样:我从电脑接出来的线是一个声

电气经典20个电路图

电气工程师的好东东 工程师应该掌握的20个模拟电路对模拟电路的掌握分为三个层次。 初级层次是熟练记住这二十个电路,清楚这二十个电路的作用。只要是电子爱好者,只要是学习自动化、电子等电控类专业的人士都应该且能够记住这二十个基本模拟电路。 中级层次是能分析这二十个电路中的关键元器件的作用,每个元器件出现故障时电路的功能受到什么影响,测量时参数的变化规律,掌握对故障元器件的处理方法;定性分析电路信号的流向,相位变化;定性分析信号波形的变化过程;定性了解电路输入输出阻抗的大小,信号与阻抗的关系。有了这些电路知识,您极有可能成长为电子产品和工业控制设备的出色的维修维护技师。 高级层次是能定量计算这二十个电路的输入输出阻抗、输出信号与输入信号的比值、电路中信号电流或电压与电路参数的关系、电路中信号的幅度与频率关系特性、相位与频率关系特性、电路中元器件参数的选择等。达到高级层次后,只要您愿意,受人尊敬的高薪职业--电子产品和工业控制设备的开发设计工程师将是您的首选职业。 一、桥式整流电路 1、二极管的单向导电性: 2、桥式整流电流流向过程: 输入输出波形: 3、计算:Vo, Io,二极管反向电压。 二、电源滤波器 1、电源滤波的过程分析: 波形形成过程: 2、计算:滤波电容的容量和耐压值选择。 三、信号滤波器 1、信号滤波器的作用:

与电源滤波器的区别和相同点: 2、LC串联和并联电路的阻抗计算,幅频关系和相频关系曲线。 3、画出通频带曲线。 计算谐振频率。 一、微分和积分电路

1、电路的作用,与滤波器的区别和相同点。 2、微分和积分电路电压变化过程分析,画出电压变化波形图。 3、计算:时间常数,电压变化方程,电阻和电容参数的选择。 二、共射极放大电路 1、三极管的结构、三极管各极电流关系、特性曲线、放大条件。 2、元器件的作用、电路的用途、电压放大倍数、输入和输出的信号电压相位关系、交流和直流等效电路图。 3、静态工作点的计算、电压放大倍数的计算。 三、分压偏置式共射极放大电路

FPGA中的毛刺信号解析

FPGA设计中毛刺信号解析 在FPGA的设计中,毛刺现象是长期困扰电子设计工程师的设计问题之一, 是影响工程师设计效率和数字系统设计有效性和可靠性的主要因素。由于信号在FPGA的内部走线和通过逻辑单元时造成的延迟,在多路信号变化的瞬间,组合逻辑的输出常常产生一些小的尖峰,即毛刺信号,这是由FPGA 内部结构特性决定的。毛刺现象在FPGA的设计中是不可避免的,有时任何一点毛刺就可以导致系统出错,尤其是对尖峰脉冲或脉冲边沿敏感的电路更是如此。 任何组合电路、反馈电路和计数器都可能是潜在的毛刺信号发生器,但毛刺并不是对所有输入都有危害,如触发器的D输入端,只要毛刺不出现在时钟的上升沿并满足数据的建立保持时间,就不会对系统造成危害。而当毛刺信号成为系统的启动信号、控制信号、握手信号,触发器的清零信号(CLEAR)、预置信号(PRESET)、时钟输入信号(CLK)或锁存器的输入信号时就会产生逻辑错误。在实际设计过程中,应尽量避免将带有毛刺的信号直接接入对毛刺敏感的输入端上,对于产生的毛刺,应仔细分析毛刺的来源和性质,针对不同的信号,采取不同的解决方法加以消除。 因此,克服和解决毛刺问题对现代数字系统设计尤为重要。本文从FPGA的原理结构的角度探讨了产生毛刺的原因及产生的条件,在此基础上,总 结了多种不同的消除方法,在最后结合具体的应用对解决方案进行深入的分析。 1毛刺产生的原因 以图1的例子分析毛刺产生的起因:图1是一个3位同步加法计数器,当使能端为高电平时,在每个时钟上升沿时刻,QA ,QB,QC从000逐步变到111,进入到全1状态后,进位输出端输出半个时钟脉冲宽度的高电平,但从图2仿真结果中可以看到在011变化到100时刻ROC出现了尖脉冲,即毛刺。 以Xilinx的FPGA为例分析其内部结构,如图3所示[2]。

电容三点式震荡电路的设计..

北方民族大学课程设计报告 院(部、中心)电气信息工程学院 姓名郭佳学号 21000065 专业通信工程班级 1 同组人员 课程名称通信电路课程设计 设计题目名称 500KHz电容三点式LC正弦波振荡器的设计起止时间2013.3.4——2013.4.28 成绩 指导教师签名 北方民族大学教务处制

摘要 本次课设介绍了电容三点式高频振荡电路的设计方法,反馈振荡器的原理和分析以及电容三点式电路参数的计算,并利用其它相关电路为辅助工具来调试放大电路,解决了放大电路中经常出现的自激振荡问题和难以准确的调谐问题。同时也给出了具体的理论依据和调试方案,从而实现了快速、有效的分析和制作,振荡器电路。并以500KHz的振荡器为例,利用multisim制作仿真的模型。 关键字:电容三点式振荡仿真

目录 目录 (3) 1、概述 (4) 2、三点式电容振荡器 (5) 2.1 反馈振荡器的原理和分析 (5) 2.2 电容三点式参数 (6) 2.3设计要求 (8) 3、电路设计 (8) 4 、调试与总结 (10) 1 仿真 (10) 2、总结: (11) 5、心得体会 (11)

1、概述 振荡器是不需外信号激励、自身将直流电能转换为交流电能的装置。凡是可以完成这一目的的装置都可以作为振荡器。 一个振荡器必须包括三部分:放大器、正反馈电路和选频网络。放大器能对振荡器输入端所加的输入信号予以放大使输出信号保持恒定的数值。正反馈电路保证向振荡器输入端提供的反馈信号是相位相同的,只有这样才能使振荡维持下去。选频网络则只允许某个特定频率 f 能通过,使振荡器产生单一频率的输出。 振荡器能不能振荡起来并维持稳定的输出是由以下两个条件决定的;一个 是反馈电压 U f 和输入电压 U i 要相等,这是振幅平衡条件。二是U f 和U i 必 须相位相同,这是相位平衡条件,也就是说必须保证是正反馈。一般情况下,振幅平衡条件往往容易做到,所以在判断一个振荡电路能否振荡,主要是看它的相位平衡条件是否成立。 振荡器的用途十分广泛,它是无线电发送设备的心脏部分,也是超外差式接收机的主要部分各种电子测试仪器如信号发生器、数字式频率计等,其核心部分都离不开正弦波振荡器。功率振荡器在工业方面(例如感应加热、介质加热等)的用途也日益广阔。 正弦波是电子技术、通信和电子测量等领域中应用最广泛的波形之一。能够产生正弦波的电路称为正弦波振荡器。通常,按工作原理的不同,正弦振荡器分为反馈型和负载型两种,前者应用更为广泛。在没有外加输入信号的条件下,电路自动将直流电源提供的能量转换为具有一定频率、一定波形和一定振幅的交变振荡信号输出。

《简单电路的设计》教案

《综合实践活动----简单电路的设计》教学设计 常州金坛市华罗庚实验学校顾雪松 一、教学目标 1.知识与技能 (1)了解简单电路在生活中应用的实例. (2)会根据串联、并联电路的特点,分析简单电路的结构. 2.过程与方法 通过简单电路模型的设计、制作,培养学生的动手能力和创新精神. 3.情感、态度和价值观 (1)使学生勇于钻研的精神、善于观察、敢于思考. (2)通过合作探究培养学生相互合作的团队精神和科学探究欲望,体验克服困难、利用已有知识探究未知世界的成功喜悦. (3)关爱长辈、遵守交规. 二、教学重、难点 1.教学重点:根据生活中的现象,设计电路图,病房呼叫模拟电路设计. 2.教学难点:异地双控(楼道灯电路)模拟电路设. 3.重、难点的突破方法: (1)创设情景、激发兴趣. (2)由浅入深,层层推进. (3)学生相互讨论、学生动手实验. (4)实验演示和类比. 三、教学器材 电源(干电池两节)、两个开关、一个电铃(蜂鸣器)、两只灯泡和导线若干. 四、设计思想:充分体现了“从生活到物理,从物理到社会”的新教材教学理念. 五、教法和学法 教法——采用“主体参与”教学模式,由学生分组进行实验探究. 学法——以合作模式的科学探究、交流讨论. 六、主要教学环节 (一)引入: 小明和妈妈一起去买电动玩具“调皮的小鸟”,老师把电动玩具“调皮的小鸟”展示给同学们看,并提出问题:当“调皮”的小鸟在上升的过程中,它的重力势能是如何变化的? A、减小 B、增大 请一个学生用选答器给出答案。由此引出“设计选答器模型” (创设物理情境,从生活走向物理,这一环节设计的目的是为了激发学生学习的兴趣.) (二)学生活动 1.项目1:设计选答器模型:一个问题有两个可选择的答案(a)和(b),与它们对应的灯分别由两个开关控制,选择哪一个答案就闭合哪一个开关,使对应的灯发光. 思考:(1)灯与灯之间应(串/并)联. (2)两个开关分别与两灯(串/并)联.

最新二十个经典电路

1 一、桥式整流电路2 二、 3 1、二极管的单向导电性: 4 伏安特性曲线: 5 理想开关模型和恒压降模型: 6 2、桥式整流电流流向过程: 7 输入输出波形: 8 3、计算:Vo, Io,二极管反向电压。 9 二、电源滤波器 10 11 1、电源滤波的过程分析:

12 波形形成过程: 13 2、计算:滤波电容的容量和耐压值选择。 14 15 三、信号滤波器 16 1、信号滤波器的作用: 17 与电源滤波器的区别和相同点: 18 2、LC 串联和并联电路的阻抗计算,幅频关系和相频关系曲线。 19 3、画出通频带曲线。 20 计算谐振频率。

21 22 23 24 25 四、微分和积分电路 26 五、 27 六、1、电路的作用,与滤波器的区别和相同点。

28 七、2、微分和积分电路电压变化过程分析,画出电压变化波形图。 29 八、3、计算:时间常数,电压变化方程,电阻和电容参数的选择。 30 九、五、共射极放大电路 31 十、 32 1、三极管的结构、三极管各极电流关系、特性曲线、放大条件。 33 2、元器件的作用、电路的用途、电压放大倍数、输入和输出的信号电34 压相位关系、交流和直流等效电路图。 35 3、静态工作点的计算、电压放大倍数的计算。 36 六、分压偏置式共射极放大电路

37 七、 38 八、1、元器件的作用、电路的用途、电压放大倍数、输入和输出的 39 信号电压相位关系、交流和直流等效电路图。 40 九、2、电流串联负反馈过程的分析,负反馈对电路参数的影响。 41 十、3、静态工作点的计算、电压放大倍数的计算。 42 十一、共集电极放大电路(射极跟随器) 43 十二、1、元器件的作用、电路的用途、电压放大倍数、输入和输出44 的信号电压相位关系、交流和直流等效电路图。电路的输入和输出阻抗 45 十三、特点。 46 十四、2、电流串联负反馈过程的分析,负反馈对电路参数的影响。 47 十五、3、静态工作点的计算、电压放大倍数的计算。

免毛刺时钟切换电路设计方法

免毛刺时钟切换电路设计方法 基于网上资料整理,并进一步作了分析。 这篇文章讲述了时钟切换的时候毛刺(glitch)带来的危害,以及如何设计防止毛刺发生的时钟切换电路。但是没有讲到电路设计的构思从何而来,大家看了之后知道直接用这个电路,但是假如不看这篇文章,自己从头设计还是无从下手。 在这里,我换另外一个角度,通过电路设计技巧来阐述防毛刺时钟切换电路的设计思路。希望看过之后,不用参考文章就能够自己设计出这个电路。 对于一个时钟切换电路,输入两个异步时钟clk0、clk1,以及一个选择信号sel。 (1) 假设不考虑glitch,直接使用Mux就可以完成切频。电路如下: 由于clk0/clk1/sel之间是异步关系,时钟切换会发生在任意时刻,有一定的概率会发生glitch. glitch的危害文章里已经详述,这里不再重复。Glitch可能导致无法满足setup或hold时序要求而导致寄存器输出为不定态。 (2) 由于sel和clk0和clk1都是不同步的,我们可以从sel同步的方向入手,假如sel需要和clk0和clk1进行同步,那么sel必须分成两路,一个和clk0同步,一个和clk1同步,同步之后的sel信号再和clk0/clk1 gating起来,就可以让问题简单化。为了将sel分成两路,并且clk0/clk1需要分别gating, 那么可以将mux逻辑用and/or设计出来,如下:

当然此Mux电路还可以用两个or加上一个and来实现,都可以。注意G0和G1两点就是分别对clk0和clk1进行gating. 将来会在G0/G1点插入同步DFF. (3) 将上面电路拆开成两部分,一部分电路通过sel产生sel+和sel-两路,另一部分电路是gating mux电路, 如下: 只需要将sel-接上G0, sel+接上G1就是一个mux电路。将电路分开,是为了后续技巧性的功能替换。 (4) 将part0电路换成同样功能的带反馈的组合电路(为何要这样做,属于电路设计直觉和技巧。原因有2。其一,可以防抖。以part0_a为例,Sel从1到0的跳变,若仅为非常短的glitch,则可能sel+还来不及从1到0跳变,故sel-也保持为0,从而防止了输出因glitch 而抖动。其二,利用反馈,让时钟切换按照安全的顺序,即先关闭当前时钟,再打开目标时钟。而不管关闭还是使能,都必须保证当前时钟或目标时钟的使能信号的跳变都是分别在时

电子电路设计实验LAB4正弦波振荡器设计2016

华侨大学电子工程系 电子电路设计实验 模数电技术 Lab # 4 正弦波振荡器设计 实 验 时 间2016 年第 周 机电信息实验大楼A526 文 档 名 称 正弦波振荡器设计 文 档 类 型 实验教学文档 文 档 撰 写 HWW 文 档 版 本 Ver:1.2 更 新 时 间 2014.04.15 更 新 内 容 结构调整,优化已知错误 文 档 更 新 新建文档,配套实验报告 支 持 软 件 NI Multisim 12 适 用 专 业 电子信息工程/集成电路设计专业华侨大学厦门专用集成电路与系统重点实验室

国立华侨大学 信息科学与工程学院电子工程系 电子电路设计实验 模数电技术 #4 正弦波振荡器设计 实验指导教师:HWW 实验时间::2016- - : - : 地点:机电信息实验大楼A526 实验要求说明: 1.完成实验报告内容中的预习部分的内容 2.独立完成实验,实验中不清楚的可以相互讨论或询问指导老师 3.数据严禁抄袭,发现抄袭现象,抄袭者和被抄袭者本次实验都得0分 4.实验需要先打印实验报告第一页,用于实验数据签字确认,实验完成后经实验指导老师签字后方可离开。数据记录中因为存在仿真波形抓取,所以等实验完成后再打印实验报告后几页。 5.本次实验的实验报告(封面+实验内容装订一起)在下次实验课时一起缴交 正弦波振荡器概述 运放振荡器是有意设计成维持不稳定状态的电路,可以用来产生均匀的信号,这种均匀的信号可以在许多运用中作为基准信号:比如可以应用在音频电路、函数发生器、数字系统和通信系统。振荡器可以分为两大类:正弦波振荡器和张弛振荡器、正弦波振荡器由放大器和RC或LC电路构成,这种振荡器的频率是可调的;正弦波振荡器也可以使用晶振构成,但是晶振的振荡频率是固定的。弛张振荡器可以用来产生三角波、锯齿波、方波、脉冲波或指数型波形。本实验讨论的是正弦波振荡器的设计。 运放的正弦波振荡器的工作不需要外加输入信号,这种振荡器利用了正反馈或负反馈的某些组合把运放驱动到不稳定的状态,这样输出就不断的来回翻转。振荡的幅度和频率可以通过围绕中心运放的那些无源和有源器件共同设定。 需要注意的是运放的振荡器被限制在频谱的低频区,因为运放没有足够的带宽以实现高频下的低相移。电压反馈运放被限制在很低的数千赫范围,因为开路的主极点可以低到10Hz。晶振可以拥有高到数百兆赫的高频范围。 图4.1 带有正反馈或负反馈的反馈系统

简单电路图的设计过程

电路原理图的绘制方法与步骤 一.电路原理图绘制前的准备工作 1.设计电路原理图的草图 例如要画出图1所示的稳压电源的电路图,首先要画出电路图的草图。 2.电路图有关资料的整理、列表 为了方便快捷地画出电路原理图,首先必须将电路图中所有零件的名称、拟采用的编号、零件的类型以及元件封装进行整理,列出表格,如表1所示。 二、Protel 99 SE 的启动 在Windows 桌面上,将鼠标的指示箭头对准图2所示的Protel 99 SE 图标, 双击鼠标左键,启动Protel 99 SE 。 启动Protel 99 SE 后,屏幕会出现图3所示的界面。 图2 Protel 99 SE 图标 图1 稳压电源电路图

几秒钟后,Protel 99 SE 的启动界面消失,留下了Protel 99 SE 的初始操作界面,如图4所示: 三、进入电路原理图设计环境 1.启动电路原理图编辑器 (1)创建工程设计数据库FirstDesign.ddb : 启动Protel 99 SE 后,打开File 菜单,选择New 命令,则弹出的题目为New Design Database 的对话框,在Design Storage Type 栏内,选择设计数据库的格式为MS Access Database ;在Databass Location 框中指定设计数据库存放的位置为:C :\Design Explorer 99se\\Examples ;在Databass File Name 文本框中输入数据库的名称FirstDesign.ddb 。单击OK 按钮,完成设计数据库的创建。 标题栏 菜单栏 工具条 设计管理面板 设计工作区 图4 Protel 99 SE 的操作界面 图6 图2 Protel 99 SE 的启动界面

电子工程师应具备的电路设计常识及几十个经典电路解析

电子工程师应具备的电路设计常识及几十个经典电路解析一、接地技术 PCB设计—接地技术 1、接地设计的基本原理 好的接地系统是抑制电磁干扰的一种技术措施,其电路和设备地线任意两点之间的电压与线路中的任何功能部分相比较,都可以忽略不计;差的接地系统,可以通过地线产生寄生电压和电流偶合进电路,地线或接地平面总有一定的阻抗,该公共阻抗使两两接地点间形成一定的压降,引起接地干扰,使系统的功能受到影响。从而影响产品的可靠性。 2、接地目的 接地的目的主要有三个: ◆接地使整个电路系统中所有单元电路都有一个公共的参考零电位,保证电路系统能稳 定地工作。 ◆防止外界电磁场的干扰。机壳接地可以使得由于静电感应而积累在机壳上的大量电荷 通过大地泄放,否则这些电荷形成的高压可能引起设备内部的火花放电而造成干扰。 另外,对于电路的屏蔽体,若选择合适的接地,也可获得良好的屏蔽效果。 ◆保证安全作。当发生直接雷电的电磁感应时,可避免电子设备的毁坏;当工频交流 电源的输入电压因绝缘不良或其它原因直接与机壳相通时,可避免操作人员的触电事故发生。 3、接地分类 ◆ 防雷接地(LGND) 防雷接地是将可能受到雷击的物体与大地相连。当物体位置较高,距离雷云较近时,一定要将物体进行防雷接地。由于雷电的放电电流是脉冲性的,放电电流也较大,所以防雷接地时的接地电阻要小。为了避免由于雷击而造成机房里设备之间的高压差,特别是有电气连接或距离较近的设备之间要采用低电感和电阻搭接。 ★接地电阻:接地电阻不是普通的电阻而是一个阻值,是指电流由接地装置流向大地再由 大地流向无穷远处或是另一个接地装置所需克服的总电阻。接地电阻包括接 地线、接地装置本身电阻、接地装置与大地之间的接触电阻和两接地装置之 间的大地电阻或接地装置与无线远处的大地电阻。接地电阻越小,当有漏电 流或是雷电电流时,可以将其导入大地,不至于伤害人或损坏设备。如果接 地电阻变大,会造成应该导入大地的电流导不下去,因此,接地电阻越小越 安全。 ◆ 保护接地(PGND/PE/FG) 为了保护设备、装置和人身的安全。保护接地主要用于保护工频故障电压对人身造成的伤害。保护接地的工作原理:一是并联分流,当人体接触故障设备时,如果故障设备有保护接地,这时人体和保护接地线呈并联关系,保护接地线的电阻和人体相比是很小的,所以流过人体的电流很小,就会保护人身安全;二是当设备发生碰壳事件后,由于设备有保护接地,事故电流会使相线上得保护装置动作,从而切断电源,起到保障安全的作用。 ★相线:通常工业用电,三根正弦交流电。电流相位(反映电流的方向 大小)相互相差

时钟无毛刺切换电路

Techniques to make clock switching glitch free From: https://www.doczj.com/doc/cd17737405.html,/articles/exit/?id=5827&url=http://www.eetime https://www.doczj.com/doc/cd17737405.html,/story/OEG20030626S0035 Rafey Mahmud With more and more multi-frequency clocks being used in today's chips, especially in the communications field, it is often necessary to switch the source of a clock line while the chip is running. This is usually implemented by multiplexing two different frequency clock sources in hardware and controlling the multiplexer select line by internal logic. The two clock frequencies could be totally unrelated to each other or they may be multiples of each other. In either case, there is a chance of generating a glitch on the clock line at the time of the switch. A glitch on the clock line is hazardous to the whole system, as it could be interpreted as a capture clock edge by some registers while missed by others. In this article, two different methods of avoiding a glitch at the output clock line of a switch are presented. The first method is used when clocks are multiples of each other, while the second deals with clocks totally unrelated to each other. The problem with on-the-fly clock switching Figure 1 shows a simple implementation of a clock switch, using an AND-OR type multiplexer logic.

简单电路设计设计大全

装饰材料购销合同 简单电路设计设计大全 1.保密室有两道门,只有当两道门都关上时(关上一道门相当于闭合一个开关),值班室内的指示灯才会发光,表明门都关上了.下图中符合要求的电路是 2.小轿车上大都装有一个指示灯,用它来提醒司机或乘客车门是否关好。四个车门中只要有一个车门没关好(相当于一个开关断开),该指示灯就会发光。下图为小明同学设计的模拟电路图,你认为最符合要求的是 3.中考试卷库大门控制电路的两把钥匙分别有两名工作人员保管,单把钥匙无法打开,如图所示电路中符合要求的是 ”表示)击中乙方的导电服时,电路导通,4.击剑比赛中,当甲方运动员的剑(图中用“S 甲 乙方指示灯亮。下面能反映这种原理的电路是 5.家用电吹风由电动机和电热丝等组成,为了保证电吹风的安全使用,要求:电动机不工作时,电热丝不能发热;电热丝发热和不发热时,电动机都能正常工作。如图所示电路中符合要求的是( )

6.一辆卡车驾驶室内的灯泡,由左右两道门上的开关S l、S2和车内司机右上方的开关S3共同控制。S1和S2分别由左右两道门的开、关来控制:门打开后,S1和S2闭合,门关上后,S l和S2断开。S3是一个单刀三掷开关,根据需要可将其置于三个不同位置。在一个电路中,要求在三个开关的共同控制下,分别具有如下三个功能:(1)无论门开还是关,灯都不亮; (2)打开两道门中的任意一道或两道都打开时,灯就亮,两道门都关上时,灯不亮;(3)无论门开还是关,灯都亮。如图所示的四幅图中,符合上述要求的电路是 A.图甲 B.图乙 C.图丙 D.图丁 7.教室里投影仪的光源是强光灯泡,发光时必须用风扇给予降温。为了保证灯泡不被烧坏,要求:带动风扇的电动机启动后,灯泡才能发光;风扇不转,灯泡不能发光。则在如图3所示的四个电路图中符合要求的是 ( ) 8.一般家用电吹风机都有冷热两挡,带扇叶的电动机产生风,电阻R产生热。冷热风能方便转换,下面图3中能正确反应电吹风机特点的电路图是 ( ) 9.飞机黑匣子的电路等效为两部分。一部分为信号发射电路,可用等效电阻R1表示,用开关S1控制,30天后自动断开,R1停止工作。另一部分为信息存储电路,可用等效电阻R2表示,用开关S2控制,

电路中如何消除方波跳变时产生的尖刺

电路中如何消除方波跳变时产生的尖刺? 解释一: 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的(冗余)消去项,但是不能避免功能冒险,二是在芯片外部加电容。三是增加选通电路。 在组合逻辑中,由于多少输入信号变化先后不同、信号传输的路径不同,或是各种器件延迟时间不同(这种现象称为竞争)都有可能造成输出波形产生不应有的尖脉冲(俗称毛刺),这种现象成为冒险。 解释二: 竞争与冒险是数字电路中存在的一种现象。由于元器件质量和设备工艺已达到相当高的水平,因而数字电路的故障往往是竞争与冒险引起的,所以要研究它们。在一个复杂的数字电路的设计阶段,就完全预料电路中的竞争与冒险是困难的,有一些要通过实验来检查。下面将说明组合数字电路中竞争与冒险的基本概念和确定消除它的一些基本方法。 竞争:在组合电路中,信号经由不同的途径达到某一会合点的时间有先有后,这种现象称为竞争。 冒险:由于竞争而引起电路输出发生瞬间错误现象称为冒险。表现为输出端出现了原设计中没有的窄脉冲,常称其为毛刺。 竞争与冒险的关系:有竞争不一定会产生冒险,但有冒险就一定有竞争。 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。 产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。 解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 当组合逻辑电路存在冒险现象时,可以采取修改逻辑设计,增加选通电路,增加输出滤波等多种方法来消除冒险现象。 当一个门的输入有两个或两个以上的变量发生改变时,由于这些变量是经过不同路径产生的,使得它们状态改变的时刻有先有后,这种时差引起的现象称为竞争(Race)。竞争的结果若导致冒险或险象(Hazard)发生(例如毛刺),并造成错误的后果,那么就称这种竞争为临界竞争。若竞争的结果没有导致冒险发生,或虽有冒险发生,但不影响系统的工作,那么就称这种竞争为非临界竞争。 组合逻辑电路的险象仅在信号状态改变的时刻出现毛刺,这种冒险是过渡性的,它不会使稳态值偏离正常值,但在时序电路中,冒险是本质的,可导致电路的输出值永远偏离正常值或者发生振荡。 组合逻辑电路的冒险是过渡性冒险,从冒险的波形上,可分为静态冒险和动态冒险。 输入信号变化前后,输出的稳态值是一样的,但在输入信号变化时,输出信号产生了毛刺,这种冒险是静态冒险。若输出的稳态值为0,出现了正的尖脉冲毛刺,称为静态0险象。若输出稳态值为1,出现了负的尖脉冲毛刺,则称为静态1冒险。 输入信号变化前后,输出的稳态值不同,并在边沿处出现了毛刺,称为动态险象(冒险)。 从引起冒险的具体原因上,冒险可以分为函数冒险和逻辑冒险。函数冒险是逻辑函数本身固有的,当多个输入变量发生变化时,常常会发生逻辑冒险。避免函数冒险的最简单的方法是同一时刻只允许单个输入变量发生变化,或者采用取样的办法。 单个输入变量改变时,不会发生函数冒险,但电路设计不合适时,仍会出现逻辑冒险。通过精心设计,修改电路的结构,可以消除逻辑冒险。 解释三: 当一个门的输入有两个或两个以上的变量发生改变时,由于这些变量是经过不同组合逻辑路径产生的,使得它们状态改变的时刻有先有后,这种时差引起的现象称为竞争(Race)。竞争的结果若导致冒险或险象(Hazard)发生(例如毛刺(glitch)),并造成错误的后果,那么就称这种竞争为临

简易门铃电路设计

《电子线路CAD》课程论文题目:简易门铃电路的设计

1 电路功能和性能指标 简易门铃是一种简单的门铃电路,它由分立元件和中规模集成芯片的构成,主要采用NE555定时器电路和扬声器组成门铃,利用多谐振荡电路来制作一简易单音门铃电路。它主要由一个NE555、一个47uf的电容、一个0.047uf电容、一个0.01uf电容、一个36kΩ的电阻、一个30kΩ的电阻、两个22k电阻、一个喇叭、两个IN4148高速开关二极管、一个9013三极管、一个开关和一个6v电源组成。NE555作为多谐振荡器,发出脉冲波。与传统的门铃相比,其可靠性、抗干扰性都较好,应用领域也相对较广泛。 2 原理图设计 2.1原理图元器件制作 方法和步骤: ①右键点击项目文件,选择追加新文件到项目中,在二级菜单下选择Schematic Library。 ②在放置菜单中,选择放置矩形。 ③在放置菜单中选择放置引脚。 ④在放置引脚时,按Tab键,选择引脚属性。 图1 注:在放置引脚的过程中,引脚有一端会附带着一个×形灰色的标记,该标记表示引脚端是用来连接外围电路的,所以该端方向一定要朝外,而不能向着矩形的方向。若需要调整引脚的方向,可按键盘撒花上的空格键,每按一次,可将引脚逆时针旋转90°。

2.2 原理图设计 步骤: ①创建PCB工程项目,执行File→New→Project→PCB Project,在弹出对话框中选择Protle Pcb类型并点击OK。将新建默认名为“PCB Project1.PrjPCB”的项目保存,命名为“简易门铃”。 ②创建原理图,在该项目文件名上点击右键,选择追加新文件到项目中,在二级菜单下选择Schematic。 ③保存项目目录下默认名为“Sheet1.SchDOC”的原理图文件。并命名为“简易门铃”。 ⑤绘图环境其他参数采用默认设置。 图2 编译原理图步骤: ①在原理图编辑页面,执行“Project→Compile PCB Project 简易门铃.PRJPCB” 菜单命令。 ②在Messages工作面板中,出现提醒为“Warning”的检查结果可以忽略。 图3

简单电路公开课教案设计

简单电路公开课教案设计 1、简单电路一、教学目标:了解简单电路中各种构件的名称和作用。 能够动手连接简单电路,并画出电路图。 科学就在我们身边,只有不断发现,不断探索就能掌握更多地科学知识和基本技能。为今后学习和生活打下坚实地基础。 二、教学重点:认识电路中的基本构件。 动手连接一个简单电路。 三、教学难点:动手连接一个简单电路。 会画简单的电路图。 四、课前准备:电流实验盒、大号电池、图钉、回形针、小硬纸板、红绿小灯泡、小电机、小喇叭。 大号电池、尺、笔。 五、教学过程:随着社会的发展,人类的进步,现在家家户户都用上了电灯,电话等现代化家用电器。晚上上街到处是灯火通明,五颜六色,美丽极了。你知道小灯泡是怎样亮起来的吗?

1、简单电路 我们家的灯泡是怎么亮起来的?它用了些什么物件? 学生回答:电线、开关、灯泡。 教师说明:我们家的灯泡和其它电器都是220伏的交流电,是民用电,对人体有危险。我们不能用手触摸,会触电死亡。安全电压是36伏以下,它对人体没有危险。我们上课用的是电池,它是直流电,电压是伏,对人体没有任何危险。 1、电源。 2、导线。 3、开关。 4、小灯泡. 教师说明:电路中的常用符号、画图方法。 使小灯泡亮起来。 使小电机转起来。 使小喇叭响起来。 教师说明:通过以上实验证明,在电路中当它的电流在循环电路中流动时小灯泡会亮起来,小电机会转起来,小喇叭会响起来。关键是要使电流能循环。 在电路中加进开关。 有了开关的好处是?

学生回答:可以控制。 十字路路口的红绿灯是怎样用开关来控制的? 教师说明:它使用的是一种自动双联开关或多联开关。这种开关可以调节它们亮灯的时间。 简单电路是由:1、电源,2、导线,3、开关,4、小灯泡组成的。 要使小灯泡发亮,它就必须是一个循环电路。循环电路就是有流出来的电流,通过用电器后有流回去的电流。电流在不停的循环流动小灯泡才会发亮。 注意我们家用的“电”是不能乱动和触摸的,因为它是220伏的交流电,对人体有危险,搞不好就会触电身亡。 我们要做实验只能用电池和小灯泡。 六、作业指导:P73 七、板书设计:1、简单电路 一、认识电路中的构件四、实验操作一 二、电路中常用符号五、实验操作二 三、画简单电路图六、实验操作三

毛刺与抗干扰

毛刺与抗干扰 在FPGA的设计中,毛刺现象是影响设计效率和数字系统设计有效性和可靠性的主要因素。由于信号在FPGA的内部走线和通过逻辑单元时造成的延迟,在多路信号变化的瞬间,组合逻辑的输出常常产生一些小的尖峰,即毛刺信号,这是由FPGA内部结构特性决定的。毛刺现象在FPGA的设计中是不可避免的,有时任何一点毛刺就可以导致系统出错,尤其是对尖峰脉冲或脉冲边沿敏感的电路更是如此。因此,克服和解决毛刺问题对现代数字系统设计尤为重要。 一、FPGA电路中毛刺的产生 我们知道,信号在FPGA器件中通过逻辑单元连线时,一定存在延时。延时的大小不仅和连线的长短有关,还和逻辑单元的数目有关,而且也和器件的制造工艺、工作环境等有关。因此,信号在器件中传输的时候,所需要的时间是不能精确估计的,当多路信号同时发生跳变的瞬间,就产生了“竞争冒险”。这时,往往会出现一些不正确的尖峰信号,这些尖峰信号就是“毛刺”。另外,由于FPGA及其他的CPLD器件内部的分布电容和电感对电路中的毛刺基本没有什么过滤作用,因此这些毛刺信号就会被“保留”并传递到下一级,从而使得毛刺问题更加突出。 可见,即使是在最简单的逻辑运算中,如果出现了多路信号同时跳变的情况,在通过内部走线之后,就一定会产生毛刺。而现在在数字电路设计及数字信号处理中的信号往往是由时钟控制的,多数据输入的复杂运算系统,甚至每个数据都由相当多的位数组成。这时,每一级的毛刺都会对结果有严重的影响,如果是多级的设计,那么毛刺累加后甚至会影响整个设计的可靠性和精确性。 总的来说,毛刺发生的条件就是同一时刻有多个信号输入发生改变。 二、毛刺的消除方法 1.利用冗余项法 利用冗余项消除毛刺有两种方法:代数法和卡诺图法,两者都是通过增加冗余项来消除险象,只是前者针对于函数表达式而后者针对于真值表。以卡诺图为例,若两个卡诺图的两圆相切,其对应的电路就可能产生险象。因此,修改卡诺图,在卡诺图的两圆相切处增加一个圆,以增加多余项来消除逻辑冒险。但该法对于计数器型产生的毛刺是无法消除的。 2.采样法 由于冒险多出现在信号发生电平跳变的时刻,即在输出信号的建立时间内会产生毛刺,而在保持时间内不会出现,因此,在输出信号的保持时间内对其进行采样,就可以消除毛刺信号的影响,常用的采样方法有两种:一种使用一定宽度的高电平脉冲与输出相与,从而避开了毛刺信号,取得输出信号的电平值。这种方法必须保证采样信号在合适的时间产生,并且只适用于对输出信号时序和脉冲宽度要求不严的情况。另一种更常见的方法叫锁存法,是利用D触发器的输入端D对毛刺信号不敏感的特点,在输出信号的保持时间内,用触发器读取组合逻辑的输出信号。由于在时钟的上升沿时刻,输出端Q=D,当输入的信号有毛刺时,只要不发生在时钟的上升沿时刻,输出就不会有毛刺。这种方法类似于将异步电路转化为同步电路,实现简单,但同样会涉及时序问题。 3.吸收法 由于产生的毛刺实际上是高频窄脉冲,故增加输出滤波,在输出端接上小电容C就可以消除毛刺。但输出波形的前后将变坏,在对波形要求较严格时,应再加整形电路,该方法

相关主题
文本预览
相关文档 最新文档