当前位置:文档之家› 特全的74系列引脚

特全的74系列引脚

特全的74系列引脚
特全的74系列引脚

74系列芯片名称及解释和引脚图

7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2输入与非门

Y=\AB。

7401、74LS01、74HC01、74ALS01四2输入与非门(OC)

Y=\AB。

7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02四2输入或非门。

Y=/A+B。

7403、74L03、74LS03、74ALS03、74S03、74HC03

7404、74H04、74L04、74S04、74HC04、74C04、74F04、74ALS04六反相器

Y=/A。

7405、74H05、74LS05、74S05、74HC05、74F05、74ALS05六反相器(OC)

Y=/A。

7406、74LS06六反相缓冲器/驱动器(OC、高压输出)

Y=/A;是7405高耐压输出型,耐压30V。

7407、74LS07、74HC07六缓冲器/驱动器(OC、高压输出)

Y=A; 30V耐高压输出。

7408、74LS08、74F08、74ALS08、74S08、74HC08、74C08四2输入与门

Y=AB。

7409、74LS09、74F09、74ALS09、74S09、74HC09四2输入与门(OC)

Y=AB。

7410、74H10、74L10、74LS10、74ALS10、74S10、74HC10、74C10

74H11、74LS11、74S11、74F11、74ALS11、74HC11三3输入与门

Y=ABC。

7412、74LS12、74ALS12三3输入与非门(OC)

Y=\ABC。

7413、74LS13双4输入与非门

Y=\ABCD。

7414、74LS14、74HC14、74C14

74H15、74LS15、74ALS15、74S15三3输入与门(OC)

Y=ABC。

7416、74LS16六反相缓冲器/驱动器

Y=/A;

7417、74LS17六缓冲器/驱动器(OC、高压输出)

Y=A;15V耐压输出。

74LS18双四输入与非门(施密特触发)

Y=/ABCD;低电平带负载能力是74LS13的1/8。

74LS19六反相器(施密特触发)

Y=/A;低电平带负载能力是74LS14的1/8。

7420、74H20、74L20、74F20、74 ALS 20、74LS20、74S20、74HC20、74C20、双四输入与非门

Y=/ABCD

7421、74F21、74 ALS 21、74LS21、74HC21、双四输入与门

Y=ABCD

7422、74H22、74LS22、74S22、74ALS22、74HC22双四输入与非门(OC)

Y=/ABCD;是74××20的集电极开路型。

7423可扩展双4输入或非门(带选通端)

1Y=/1G(1A+1B+1C+1D)+X, 2Y=/2G(2A+2B+2C+2D),X=7460的输口出。

74LS24 四2输入与非门

Y=/AB; 是74LS132低电平负载能力的1/8。

7425双4输入或非门(带选通端)

Y=/G(A+B+C+D)

7426、74LS26四2输入与非门(OC、高压输出)

Y=/AB; 7403高耐压型,15V耐压输出。

7427、74LS27、74F27、74ALS27、74HC27三3输入或非门

7428、74ALS28、74LS28四2输入或非缓冲器

Y=/A+B

7430、74H30、74L30、74LS30、74ALS30、74S30、74HC30、74D30 8输入与非门Y=ABCDEFGH

7445BCD—十进制译码器/驱动器

用作灯、继电器或MOS驱动器;能吸收80mA电流;在BCD无效输入状态下,所有输出维持高电平。功能表与74LS42相同。

7446A/47、A74L46A/47、74LS47 BCD—七段译码器/驱动器

集电极开路输出直接驱动指示指示器;试灯输入;前/后沿零灭灯控制;灯光强度调节能力;有效低电平输出;驱动器输出最大电压;46A、L46为30V、L47、LS47为15V;吸收电流,46V、47A为40mA,L46、L47为20mA,LS47O 24 mA。7446与74246、7447与74247分别字形不同,其他相同,可以互换。输入数据为8421码。

功能表

7448、74LS48、74C48 BCD七段译码器/驱动器

有效高电平输出;内部有升压电阻因而无需外部电阻;试灯输入;前/后沿零灭灯控制;有灯光强度调制能力;输出最大电压5.5V;吸收电流:7448为6.4 mA、74 LS48为6 mA。引脚图7446A相同。

7449、74LS49 BCD—七段译码器/驱动器

高电平有效;集电极开路输出;灭灯输入;有灯光强度调制能力;74LS49输出电压最大5.5V,吸收电流8 mA。

功能表

7450、74H50 二2输入双与或非门

一门可扩展;Y=/AB+CD+X, X=7460的输出(7450)或X=74H60/74H62的输出(74H50)。

74L51、74LS51、74HC51、74F51、74C51 2输入/3输出双与或非门

1Y=/(1A?1B?1C)+(1D?1E?1F)

2 Y=/(2A?2B)+(2C?2D)。

74HC58 2输入/3输入(可扩展)

1Y=1A?1B?1C+1D?1E?1F

2 Y=2A?2B+2C?2D。

7460、74H60 双4输入扩展器

最大并行连接数是4;对于7460,X=ABCD(连接到7423,7450或7453的X 和/X输入端时);对于74H60, X=ABCD(连接到7450,74H53或74H55的X和/X 输入端时)。

74H61 三3输入扩展器

X=ABC(连接到74H52的X输入端时)。

74H62 四组输入与或扩展器

X=AB+CDE+FGH+IJ(连接到74H50,74H53或74H55的X和/X输入端时)。

74LS63 六电流读出接口门

Y=A;将低电平输入电流转为低电平输出电压,将高电平输入电流转为输出电压;输入电流在50μA以下时,输出为低电平,输入电流在200μA以上时,输出为高电平。

74S64、74F64、74S65 4/2/3/2 输入与或非门

Y=/ABCD+EF+GHI+JK;74S64为图腾柱输出,74S65为集电极开路输出。

7468 双十进制计数器

计数器1为二进制和五进制,计数器2为十进制;初级能以50MHz计数。

7470与输入J-K正沿触发器(带置位和清除端)

功能表

74H71与或输入主从触发器(带预置端)

功能表

74LS71 与输入R—S主从触发器(带预置和清除端)

功能表

7472、74H72、74L72 与输入J-K主从触发器(带预置和清除端)

功能表

7473、74H73、74L73、74LS73、74HC73、74C73 双J-K主从触发器(带清除端)功能表(7473、74H73、74L73)

7474、74 H74、74F74、74ALS74、74L74、74LS74A、74S74、74HC73、74C74双D 型正沿触发器(带预置和清除端)

功能表

7475、74L75、74LS75、74HC75 4位双稳态D型锁存器

功能表

7476、74 H76、74LS76、74HC76、74C76

双J-K主从触发器(带预置和清除端)

功能表(7476、74H76)

功能表(74LS76、74HC76、74C76)

74LS77、74HC77 4位双稳态锁存器

功能表

74LS78A、74HC78双J-K负沿触发器(带预置、公共清除和公共时钟端)

功能表

7480门输入全加器

功能表

7482 2位二进制全加器

执行两个2位二进制的加法,每一位都有和(Σ)输出,由第二位产生最后的进位(C2)。

功能表

7483A、74LS83A、74HC83、74C83 4位二进制全加器(带超前进位)

功能表

执行两个4位二进制数加法,每位有一个和(Σ)输出,最后的进位(C4)由第4位提供;4位内部均有超前进位,产生进位项一般为10ns;与74283、74LS283功能相同,引脚排列不同。

7485、74LS85、74F85、74AL85、74HC85、74C85 4位幅值比较器

功能表

74LS86、74F86、74ALS86、74HC86、74C86 四2输入异或门

Y=A⊕B=

74H87 4位二进制原码/反码、O/I电路

功能表

7490A、74L90、74LS90、74C90 十进制计数器

二分频和五分频;有门复零输入及门复置9输入(提供BCD9的补码应用中使用);为利用计数器最大计数长度,可将B输入接QA输出,输入计数脉冲加到输入A 之后,输出如功能表所述;将QD输出接A输入,并把输入计数加到在输出QA 处产生十分频方波的B输入,可获得对称的十分频计数。

复位/计数功能表

7491A、74L91、74LS91、74HC91 8位移位寄存器

7492A、74LS92、74HC92 十二分频计数器

二分频和六分频;有复位输入。

7493A、74L93、74LS93、74HC93、74C93 4位二进制计数器

二分频和六分频;有复位输入。

功能表

7494 4位寄存器

执行右移操作,用作串入串出寄存器或双源并串转换器。

预置功能表(位A ,所有的典型)

7495A、74LS95B、74HC95、74C95 4位并行存取移位寄存器

具有并行和串行输入、并行输出、模式控制和二个时钟输入;有三种运算方式,并行写入、右移(方向从QA向QD)、左移(方向从QD向QA)。

7495功能表

7496、74L96、74LS96、74HC96 5位移位寄存器寄存器

完成二进制数据的并—串或串—并转换。

功能表

7497 同步6位二进制系数乘法器

执行固定系数或可变系数的分频;典型最高时钟频率32MHz;当清除、选通和允许输入为低电平时,计数器开始工作,输出频率等于输入频率乘以输入系数M

再除以64,即输出频率=M?输入频率/64,式中M=F?25+E?24+D?23+C?21+A?20 状态与(或)系数功能表

74100 8位双稳态锁存器

功能表

74H101 与或输入J-K负沿触发器(带预置端)

功能表

74H102 与输入J-K负沿触发器(带预置和清除端)

功能表

74H103 双J-K负沿触发器(带清除端)

功能表

74H106 双J-K负沿触发器(带预置和清除端)

功能表

74107、74LS107A、74HC107、74C107 双J-K触发器(带清除端)

功能表

74108

74109、74LS109A、74F109、74ALS109、74HC109双J-K正沿触发器(带预置和清除端)

功能表

74110、74F110与输入J-K主从触发器(带数据锁定)

功能表

74111、74F111 双J-K触发器(带数据锁定)

功能表见74110、

74LS112A、74F112、74ALS112、74S112、74HC112双J-K负沿触发器(带预置和清除端)

功能表

74LS113A、74S113、74F113、74ALS113、74HC113双J-K负沿触发器(带预置)功能表

74LS114A、74F114、74ALS114、74F114、74HC114双J-K负沿触发器(带预置、公共清除和公共时钟端)

功能表与74LS112A相同。

74116 双4位锁存器

功能表

74120 双脉冲同步器/驱动器

产生具有控制功能的单个或一系列同步脉冲;锁存工作保证输出脉冲不被削波;高扇出的互补输出起接驱动系统时钟线。

功能表

74121、74L121 单稳多谐振荡器

外接电容CEXT(正)和REXT/CEXT之间。使用内部定时电阻将RINT接Vcc,为提高脉冲宽度的精度和重复性,可在REXT/CEXT和Vcc之间外接一电阻,而将RINT开路。

功能表

74122、74L122、74LS122 可再触发单稳多谐振荡器

外接定时电容接CEXT和REXT/CEXT之间。为提高脉冲宽度的精确性和重复性,可在REXT/CEXT和Vcc之间外接一电阻,而将RINT开路,使用内部定时电阻时将RINT接Vcc为得到可变脉冲宽度,可在RINT(或REXT/CEXT)T和Vcc之间外接一可变电阻。

功能表

74123、74L123、74LS123、74HC123 双可再触发单稳多谐振荡器

可在CEXT和REXT/CEXT之间外接一定时电容。为改善脉冲宽度的精确性和重复性,可在REXT/CEXT和Vcc之间外接一电阻,而将RINT开路。为得到可变脉冲宽度,可在RINT(或REXT/CEXT)和Vcc之间外接一可变电阻。

功能表

74LS124、74S124 双压控振荡器

工作频率范围在0.12Hz和85MHZ(S124)之间。输出频率:74 LS124为

1×10-4/CEXT;74L124为5×10-4/CEXT。

74125、74LS125A、74HC125 四总线缓冲门(三态)

当C=“0”时,Y=A;当C=“1”时,输出为高电阻。

74126、74LS126A、74HC126 四总线缓冲门(三态)

当C=“1”时,Y=A;当C=“0”时,输出为高电阻。

74128 双2输入或非门线驱动器(50Ω)

Y=/A+B。

74HC131、74LS131 3-8线译码器(带地址锁存)

功能表

74132、74LS132、74S132、74F132、74HC132 四2输入与非施密特触发器触发器

Y=/AB。

74 S133、74ALS133、74LS133、74HC133 13输入与非门

Y=/ABCDEFGHIJKLM。

74 S134 12输入与非门(三态)

输出控制端为低时,Y=/ABCDEFGHIJKL;输出控制端为高时,输出禁止。

74 S135 四异或/异或非门

功能表

74136、74ALS136、74LS136、74 ALS136、74HC136 四2输入与或门(OC)

Y=A⊕B=

74LS137、74S137、74ALS137、74HCT137、74HC137 3-8线译码器(带地址锁存)功能表

74 LS138、74S138、74F138、74ALS138、74HCT138、74HC138 3-8线译码器/多路转换器

功能表

74 LS139、74S139、74HC139、74HCT139 双2-4线译码器/多路转换器.

功能表

74S140 双4输入与非线驱动器(50Ω)

Y=/ABCD。

74141 BCD—十进制译码器/驱动器

直接驱动充气冷阴极显示管;全部译码输入保证无效码的所有输出都截止;NPN 输出三极管在55V以下,最大反向电流为50mA。

功能表

74142 BCD计数器/4位锁存器/BCD译码器/驱动器

包括一个十分频(BCD)计数器、一个4位锁存器和一个译码器/Nixie管驱动器;计数器可接受达20MHz的输入时钟脉冲频率;驱动器的输入与74141相同。

功能表

74143、74144 4位计数器/锁存器、七段发光二极管/灯驱动器

74143,恒定电流15mA;输出范围1~5V;74144,指示器15V以上,25mA 以上,OC输出。

74145功能表

74147、74LS147、74HC147 10线十进制-4线BCD优先编码器

功能表

74148、74LS148、74F148、74HC148 8-3线优先编码器

功能表

74 HC149 8-8线优先编码器

功能表

74150、74 HC150、74C150 16选1数据选择器(反相)

功能表

74151A、74 LS151、74F151、74ALS151、74S151、74 HC151、74C151 8选1数据选择器

功能表

74152A、74 LS152、74 HC152 8选1数据选择器

功能表

74153、74 L153、74F153、74ALS153、74 LS153、74S153、74 HC153 双4选1数据选择器

功能表

74154、74 L154、74 LS154、74 HC154、74C154、74ALS154 4-16线译码器/多路分配器

功能表

74155/156、74 LS156/74 LS155、74 HC155/74 HC156、74ALS155/156 双2-4线译码器/多路分配

双2-4线译码器,双1-4线分配器,三—八线译码器,1-8线分配器;155为图腾输出;156为OC输出。

功能表(2线-4线译码器或1线-4线多路分配器)

74157、74F157、74ALS157、74 L157、74 LS157、74 S157、74 HC157、74C157 四2选1数据选择器(同相)

功能表

74 LS158、74 S158、74F158、74ALS158、74 HC158 四2选1数据选择器(反相)

引脚图与74157相同。

功能表

74159、74 HC159 4-16线译码器/多路分配器(OC)

引脚图和功能表同74154。

74160/161/162/16、74ALS160/161/162、74LS

160A/161A/163A、74S160/161/162/163、

74HC160/161/162/163、74F160/161/162/163、

74C160/161/162/163同步4位计数器

160为十进制计数器,直接清除;161为二进制计数器,直接清除;162为十进制计数器,同步清除;163为二进制计数器,同步清除。两个高电平有效允许输入P和T及动态进位输出使计数器易于级联;T允许动态进位输出;在允许态若计数器外于最大值的状态,动态进位输出变为高电平;对于160和162,动态进位输出=TQATQBTQCTQD。

功能表(160/161)

74164、74 L164、74F164、74ALS164、74LS164、74 HC164、74 C164 8位移位寄存器(串入并出)

功能表

74165、74 LS165、5、74 C165 8位移位寄存器(并入、互补串出)

功能表

74166、74 LS166、74 HC166、74F166 8位移位寄存器(串\并行串出)

功能表

74167 BCD 同步系数乘法器

固定频率或可变频率的分频;典型最高时钟频率32MHz。当清除选通置9和允许输入为低电平时,计数器开始工作,输出频率=M?输入频率/10,式中

M=D?23+C?22+B?21+A?20。

状态与/或系数功能表

74 LS168A/169A、74F168/169、74A LS168/169、74 LS168/169、74 HC168/169 可预置4位同步可逆计数器

168为可预置超前进位可逆十进制计数器;169为可预置超前进位可逆二进制计数器;记数和预置操作完全同步;快速记数时内有超前进位;作n位级联的进位输出;时钟电路完全独立。

功能表

74170、74 LS170 4×4寄存器阵(OC)

读/写寻址分开,可同时进行读和写;存放时间典型值20ns组成4位4字;可扩展到n位1024字;集电极开路输出;74 LS670与本电路相似,只是为三态输出。写功能表

74172 多口寄存器阵(三态)

独立的读写地址可同时进行读写;每个都采用2位8字结构;三态输出。74173、74LS173、74HC173、74C173 4位D型寄存器(三态)

功能表

74174、74LS174、74F174、74ALS174、74S174、74HC174、74C174 六D型触发器(带清除端)

功能表

74175、74LS175、74F175、74ALS175、74S175、74HC175、74C175 四D型触发器(带清除端)

功能表

74176 可预置十进制计数器

功能表十进制(BCD)

二—五混合进制

74178、74179 4位并行存取移位寄存器

178、179功能表

74180、74 HC180 9位奇偶数发生器/校验器

功能表

74181、74LS181、74S181、74F181、74 HC181算术逻辑单元/功能发生器

能实现两个4位字的16种二进制算术运算及16种逻辑运算(见表a和表b);当与74182、74S182或74HC182超前进位电路共同使用时,可完成高速算术运算;若该电路引脚名称如引脚表所示,则可兼容有效高或有效低数据;该电路也可用作比较器,A=B输出是集电极开路。

功能表

引脚表

74182、74 S182、74F182、74 HC182超前进位发生器

74 H183、74LS183、74 HC183双进位保存全加器

功能表(每个加法器)

74184 BCD二进制转换器

BCD—二进制转换器; 可编程产生BCD9的补码或BCD10的补码。

BCD二进制转换器功能表

BCD9或10的补码转换器功能表

74185A 二进制—BCD转换器

引脚图与74184相同。

功能表

74190、74LS190、74F190、74 A LS190、74 HC190

可预置BCD十进制同步可逆计数器(带方式控制)

功能表

74191、74LS191、74F191、74 A LS191、74 HC191可预置二进制同步可逆计数器(带方式控制)引脚图与74190相同。

功能表

74192、74L192、74LS192、74F192、74 A LS192、74 HC192、74 C192可预置BCD 十进制同步可逆计数器(双时钟带清除)

功能表

74193、74L193、74LS193、74F193、74 A LS193、74 HC193、74 C193可预置4位二进制同步可逆计数器(双时钟带清除)引脚图与74192相同。

功能表

74194、74L194、74F194、74S194、74 HC194 4位双向通用移位寄存器

典型最高时钟频率:74194、74LS194A为36MHz,74S194为105MHz,74 HC194的典型工作频率为454MHz。

功能表

74195、74LS195A、74F195、74S195、74 HC195、74 C195 4位并行存取移位寄存器

典型最高时钟频率:74195、74LS195A为39MHz,4S195为105MHz,74 HC195的典型工作频率为45MHz。

功能表

74196/74197、74LS196/197、74S196/197可预置十进制/二进制计数器

196可进行BCD进制、二—五进制计数,197为二进制计数。

功能表

74198 8位移位寄存器

并行寄存;右移(方向QA到QH);左移(方向QH到QA);禁止时钟。

功能表

74199 8位移位寄存器

并行寄存;移位(方向QA到QH);禁止时钟。

功能表

74221、74LS221、74 HC221、74 C221双单稳态多谐振荡器(有施密特触发器)引脚图与74LS123相同。

功能表

74S226 4位并行锁存总线收发器

系统总线控制器用的通用收发器;双排4位透明锁存器;三态输出直接驱动总线总线控制功能表

输出控制功能表

74HC237、74ALS237、74HCT237 3-8线译码器(带地址锁存)

功能表

74HC238、74HCT238 3-8线译码器/多路分配器

功能表

74HC239 双2-4线译码器/多路分配器

功能表

74LS240、74F240、74ALS240、74HCT240、74S240、74HC240、74C240 八反相缓冲器/线驱动器/线接收器(三态)

当/1G和/2G同时为H 时,Y=高阻;当/1G和/2G同时为L时,Y=/A。

74LS241、74F241、74ALS241、74HCT241、74S241、74HC241八缓冲器/线驱动器/线接收器(三态)

当/1G为H、/2G为L时,Y=高阻;当/1G为L、/2G为H时,Y=A。

74LS242/243、74F242/243、74ALS242/243、74HCT242/243、74HC242/243、

74C242/243 四总线收发器(三态)/线驱动器

可在数据总线之间进行双通道异步通讯;控制输入端的状态既决定数据流的方向又决定数据口的模式;242为三态反相输出。

功能表(74LS242/243)

功能表(74HC242/243)

74LS244、74F244、74ALS244、74HCT244、74S244、74HC244、74C244八缓冲器/线驱动器/线接收器(三态)

当/1G、/2G为H时,Y=高阻;当/1G、/2G为L时,Y=A。

74LS245、74F245、74ALS245、74HCT245、74HC245八缓冲器(三态)/线驱动器

74246、74247、74LS247 BCD—七段译码器/驱动器

低有效,集电极开路输出直接驱动显示器;有灯测试装置;前沿/后沿零熄灭;能调节灯光强度;246耐压为30V,247耐压为15V;74246与7446、74247与7447字形不同,其他相同,因而可以互换。

功能表

74248/249、74LS248/249 BCD—七段译码器/驱动器

有驱动灯缓冲器的有效高电平输出;有灯测试装置;前沿/后沿零熄灭;能调节灯光强度;248为有升压电阻,249为集电极开路输出,引脚图与74246相同。功能表

74251、74LS251、74F251、74ALS251、74S251、74HC251 8选1数据选择器/驱动器(三态)

功能表

74LS253、74S253、74F253、74ALS253、74HC253 双4选1数据选择器(三态)功能表

74LS256、74F256 双4位可寻址锁存器

功能表

74LS257A、74F257、74ALS257、74S257、74HC257 四2选1数据选择器(三态、同相)

三态输出直接与系统总线接口,74LS257A吸收电流比74LS257大两倍。

功能表

74LS258A、74F258、74ALS258、74S258、74HC258 四2选1数据选择器(三态、反相)

三态输出直接与系统总线接口,74LS258A吸收电流比74LS258大两倍。

功能表

74259、74LS259、74F259、74ALS259、74HC259 8位可寻址寄存器

功能表

8位并行输出存贮寄存器存贮时进行串并行转换;异步并行清除;有效高电平译码器;可扩展成n位应用;有四种不同的功能模式。

锁存选择表

74LS260、74S260、74F260 双5输入或非门

Y=/A+B+C+D+E。

74LS261 2×4位并行二进制乘法器

5位积一般26ns;同步操作锁存输出;可扩展成m位×n位运用。

功能表

74265 四互补输出电路

单元1和4;Y=/A,W=A;单元2和3;Y=/AB,W=AB。

74LS266、74HC266 四2输入异或非门(OC)

Y=/A⊕B =A?B +/A?/B。

74273、74LS273、74S273、74F273、74ALS273、74HC273 八D型触发器(带清除端)

功能表

74S274 4×4位二进制乘法器(三态)

三态输出:在45ns(典型)内给出8位乘积;可给出位n位×n位二进制数因数积;当任一(或两个)G输入为高时,则所有八个输出都截止。

74276 四J-K触发器

有滞后作用的负沿触发,时钟是独立的,滞后电压一般为200mV;典型时钟输入频率50MHz;缓冲输出。

功能表

74278 4位级联优先寄存器(输出可控)

锁存数据输入,优先输出门。

功能表

74279、74LS279、74HC279 四/R—/S锁存器

双嵌位输入,图腾柱输出。

功能表

74 LS280、74S280、74F280、74ALS280、74HC280 9位奇偶数产生器/校验器功能表

74S281 4位并行二进制累加器

有15种算术/逻辑操作;有全部移位功能;可扩展成处理全超前进位的n位字。算术功能表

逻辑功能表

移位模式功能表

74283、74LS283、74S283、74F283、74HC283 4位二进制全加器(带超前进位)

功能与7483A、74LS283A相同,只是表与7483A相同。

74284 4×4位并行二进制乘法器(产生高位积)

OC输出,产生高位积;一般在40ns内实现两个二进制数的位积乘法;可扩展成N位×n位应用,16位积一典型70ns、32乘积一典型103ns。

74285 4×4并行二进制乘法器(产生低位积)

OC输出,产生低位积;74284和74285可作为一组来使用;4×4以一些部分乘积用全加器合计。

74290、74LS290 十进制计数器

二分频和五分频;有门置零及门置9输入。电性能和功能分别与7490A和

74LS290A相同,只是改变了引线排列。

BCD计数时序

二—五混合进制

复位/计数功能表

74 LS292、74HC292 可编程分频器/数字定时器(最大231)

链式计数分频;从22的231数字程序。

功能表

74293、74 LS293、74HC293 4位二进制计数器

二分频和八分频:有门置零输入。电性能和功能分别与7493A和74 LS93相同,只是改变了引线排列。

计数时序

复位/计数功能表

74 LS294、74HC294可编程分频器/数字定时器(最大215)

链式计数分频;从22的215数字程序。

功能表

74 LS295B 4位双向通用移位寄存器(三态)

吸收电流三倍于LS295A;并行输入,并行输出;三种操作模式,并行寄存、右移(方向QA到QD)、左移(方向QD到QA)。

功能表

74 LS2977数字锁相环

功能表(边沿控制相位检验器)

功能表(异或逻辑相位检验器)

K控制端功能表

74298、74 LS298、74F298、74HC298 4位2选1数据选择器(寄存器输出)

功能表

74 LS299、74 S299、74F299、74A LS299、74HC299 8位双向通用移位/存贮寄存器

有多路输入/输出线;四种工作模式,保持(存贮)、左移、右移、送数;三态输出直接驱动总线;74LS323与本电路相似,但有同步清除。

功能表

74LS320 晶体控制振荡器

晶体控制振荡器/时钟脉冲,工作频率范围1Hz~20MHz;TTL电平2相输出,高电平(5V-12V)2相输出。

74LS321晶体控制振荡器

与74 LS320相类似,但有两个TTL电平减计数输出F/2和F/4。

74 LS322/74F322带符号扩展的8位移位寄存器

多路输入/输出;三态输出直接驱动总线;有符号扩展功能;直接无条件清除。功能表

74LS323、74S323、74F323、74ALS323、74HC323 8位通用移位/存贮寄存器

有多路输入/输出线;四种工作模式,保持(存贮)左移、右移、送数;三态输出直接驱动总线;74LS299与相电路相似,但有异步复位。

功能表

74LS324 压控振荡器(双相输出、允许控制)

输出频率由外接元件决定;可在30~120Hz之间任一频率下工作;若在频控和范围输入端加2伏电压,则输出频率近似为(10-4CEXT)有互补输出。

74LS325 双压振荡器(双相输出)

有两个独立的压控振荡器;输出频率由外接元件决定;可在0.12Hz和30MHz之间任频率下工作;有互补输出。

74LS326双压控振荡器(双向输出、允许控制)

两个独立的压控振荡器;输出频率由外接元件决定;可以0.12Hz和30Hz之间任一频率下工作;有允许输入端;有互补输出。

74LS327 双压控振荡器(单相输出)

两个独立的压控振荡器;输出频率有外接元件决定;可在0.12Hz和30MHz之间任意频率下工作。

74S340、74S341、74S344 八缓冲器/线驱动器(三态)

引脚图分别与74LS240、74LS241、74SL244 相同。

功能表(74LS340)

功能表(74LS341)

功能表(74LS344)

74LS347 BCD—七段译码器/驱动器

是74LS347R的抵压型;集电极开路输出,直接驱动指示器;有灯测试;前沿/后沿零灭灯;能调节灯产亮度;有效低电平输出;吸收电流24mA,驱动器输出最大电压7V,电流35 mA。引脚图和功能表与74LS47相同。

74LS348 8-3线优先编码器(三态)将8个数据线编码为3线二进制(八进制)。

功能表

74351双8选1数据选择器(三态)

功能表

74LS352、74F352、74ALS352、74HC352双4选1数据选择器(反相)

74LS153的反相输出型。

功能表

74LS353、74F353、74ALS353、74HC353 双4选1数据选择器(三态、反相)74LS253反相输出型。

功能表

74LS354/356、74HC354/356 8选1数据选择器(三态、带地址锁存)

三态输出;带地址锁存;数据寄存器可选择锁存(354)或边沿触发(356)。

功能表

74LS362 四相时钟发生器/驱动器

用作TMS9900或其他微处理的时钟发生器/驱动器;高电平四相输出;互补TTL 四相输出;由晶体或电容控制的自给振荡器;可外接振荡器;使复位信号同步的施密特触发输入的时钟D型触发器。

74LS363 八D锁存器(三态)

VOH电平最小3.65V;74LS363与本电路相似,只是典型VOH最小为2.4V 。

功能表

74LS364 八D触发器(三态)

边沿触发D型触发器;VOH电平最小3.65V;74LS374与本电路相似,只是典型VOH最小为2.4V 。

功能表

74365A/366A、74LS365A/366A、74F365A/366A、74HC365A/366A 六缓冲器/总线驱动器(三态)

三态输出;365为同相数据输出;366为反相数据输出;/G1、/G2为公共控制。

功能表

74367 A/368A、74LS367A/368A、74F367A/368A、74HC367A/368A 六缓冲器/总线驱动器

三态输出;367为同相输出;368为反相输出;G1非控制四个门(1~4),G2

非控制其余二个门。

功能表

74LS373、74ALS373、74HCT373、74HC373、74S373、74F373、74C373 八D 触发器(三态)

三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发;74LS363与74LS373相似,只是具有与MOS接口较高的VOH。

功能表

74LS374、74ALS374、74HCT374、74HC374、74S374、74F374、74C374 八D 触发器(三态)三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发;74LS364与74LS374相似,只是具有与MOS接口较高的VOH。

功能表

74LS375、74HC375 4位双稳态D 型锁存器

电性能和功能与74LS75相同,只是引脚排列不同。

功能表(每个触发器)

74376 四J-K非触发器

全缓冲输出;典型时钟输入频率45MHz。

功能表(每个触发器)

74LS377、74F377、74S3777 八D 触发器

74XX273与本电路相似,只是有一个公共允许,而不是公共清除器。功能表(每个触发器)

74LS378、74F378、74S378、74HC378 六D 触发器

74XX174与本电路相似,只是有一个公共允许,而不是公共清除器。

功能表与74LS377相似。

74LS379、74F379、74S379、74HC379八D 触发器

74XX175与本电路相似,只是有一个公共允许,而不是公共清除器。

功能表(每个触发器)

74LS381/382、74F381/382、74S381算术逻辑单元/功能触发器(8个功能)

全并行4位算术逻辑单元;74LS381的G和P输出具有超前进位级联;74LS382具有动态进位(Cn+4)和溢出(OVR)输出。与74LS382引脚图相比较,74LS382的第13、14脚分别为OVR和Cn+4。

功能表

74LS384、74F384、74HC384 8位×1位2的补码乘法器

2的补数乘法;仅乘绝对值;可级联到任意位;8位被乘数据串行输出;LS384的典型最高时钟频率40MHz;级联时,将一个电路的Σ输出接后一电路的K输入,用模式输入指示哪个电路包含有最高位。

功能表

74LS385、74F385 四串行加法器/减法器

缓冲时钟脉冲和直接清除输入;2的补数独立加/减;四个独立的和(Σ)输出,每个都与受S÷/A控制端控制的各自的A与B输入有关。

功能表

74LS系列芯片引脚图资料大全

74系列芯片引脚图资料大全 作者:佚名来源:本站原创点击数:57276 更新时间:2007年07月26日【字体:大中小】 为了方便大家我收集了下列74系列芯片的引脚图资料,如还有需要请上电子论坛https://www.doczj.com/doc/c114217724.html,/b bs/ 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND

74系列芯片引脚图

74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等),特别推荐为了方便大家,我收集了下列74系列芯片的引脚图资料。 说明:本资料分3部分:(一)、TXT文档,(二)、图片,(三)、功能、名称、资料。 (一)、TXT文档 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门 LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘

1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门 74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器 74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND

及其他系列芯片引脚图大全

一:分类 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc) 74ls13 4输入双与非门 (斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门 (oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门 (斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发)

74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出74ls39 2输入四或非缓 冲器(集电极开路输出) 7 4ls40 4输入双与非缓冲器 7 4ls41 bcd-十进制计数器 7 4ls42 4线-10线译码器(bcd输入) 7 4ls43 4线-10线译码器(余3码输 入) 7 4ls44 4线-10线译码器(余3葛莱 码输入) 7 4ls45 bcd-十进制译码器/驱动器 7 4ls46 bcd-七段译码器/驱动器

74系列芯片引脚大全

74系列芯片引脚图资料大全(2008-04-24 17:37:47) 74系列芯片引脚图资料大全 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│DIR=1 A=>B │1 2 3 4 5 6 7 8 9 10│DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门:

74系列芯片-名字对照表

74LS系列: 74LS00 TTL 2输入端四与非门 74LS01 TTL 集电极开路2输入端四与非门 74LS02 TTL 2输入端四或非门 74LS04 TTL 六反相器 74LS08 TTL 2输入端四与门 74LS10 TTL 3输入端3与非门 74LS112 TTL 带预置清除负触发双J-K触发器 74LS122 TTL 可再触发单稳态多谐振荡器 74LS138 TTL 3-8线译码器/复工器 74LS14 TTL 六反相施密特触发器 74LS151 TTL 8选1数据选择器 74LS153 TTL 双4选1数据选择器 74LS154 TTL 4线—16线译码器 74LS160 TTL 可预置BCD异步清除计数器 74LS161 TTL 可予制四位二进制异步清除计数器74LS166 TTL 八位并入/串出移位寄存器 74LS192 TTL 可预置BCD双时钟可逆计数器 74LS193 TTL 可预置四位二进制双时钟可逆计数器74LS194 TTL 四位双向通用移位寄存器 74LS20 TTL 4输入端双与非门 74LS21 TTL 4输入端双与门 74LS273 TTL 带公共时钟复位八D触发器 74LS30 TTL 8输入端与非门 74LS32 TTL 2输入端四或门 74LS42 TTL BCD—十进制代码译码器 74LS47 TTL BCD—7段高有效译码/驱动器 74LS48 TTL BCD—7段译码器/内部上拉输出驱动74LS51 TTL 2-3/2-2输入端双与或非门 74LS74 TTL 带置位复位正触发双D触发器 74LS76 TTL 带预置清除双J-K触发器 74LS85 TTL 四位数字比较器 74LS86 TTL 2输入端四异或门 74LS90 TTL 可二/五分频十进制计数器

74系列元件引脚图

反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS24 5 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│

Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门: Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与门74LS08 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与非门74LS00 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 1C 1Y 3C 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ ___ │14 13 12 11 10 9 8│ Y = ABC )│ 3输入三正与非门74LS10 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 2A 2B 2C 2Y GND

74系列型号功能对应表

2254779428363 shiliu 瀚海星云 - 文章阅读 讨论区:Robot_Technic 版主: thrian chenjiex ilawp 发信人: shiliu (石柳), 信区: Robot_Technic 标 题: Re: 校内有没有电子元件手册下载 发信站: 瀚海星云 (2004年08月11日13:45:23 星期三), 站内信件 WWWPOST https://www.doczj.com/doc/c114217724.html,/web/ic1.htm 74LS SN74LSOO 四2输入与非门 SN74LSO1 四2输入与非门 SN74LSO2 四2输入与非门 SN74LS03 四2输入与非门 SN74LS04 六反相器 SN74LS05 六反相器 SN74LS06 六反相缓冲器/驱动器 SN74LS07 六缓冲器/驱动器 SN74LS08 四2输入与非门 SN74LS09 四2输入与非门 SN74LS10 三3输入与非门 SN74LS11 三3输入与非门 SN74LS12 三3输入与非门 SN74LS13 三3输入与非门 SN74LS14 六反相器.斯密特触发 SN74LS15 三3输入与非门 SN74LS16 六反相缓冲器/驱动器 SN74LS17 六反相缓冲器/驱动器 SN74LS20 双4输入与门 SN74LS21 双4输入与门 SN74LS22 双4输入与门 SN74LS25 双4输入与门 SN74LS26 四2输入与非门 SN74LS27 三3输入与非门 SN74LS28 四输入端或非缓冲器 SN74LS30 八输入端与非门 SN74LS32 四2输入或门 SN74LS33 四2输入或门 SN74LS37 四输入端与非缓冲器 SN74LS38 双2输入与非缓冲器 SN74LS40 四输入端与非缓冲器 SN74LS42 BCD -十进制译码器 SN74LS47 BCD -七段译码驱动器 SN74LS48 BCD -七段译码驱动器 SN74LS49 BCD -七段译码驱动器 SN74LS51 三3输入双与或非门 SN74LS54 四输入与或非门 SN74LS55 四4输入与或非门 SN74LS63 六电流读出接口门 SN74LS73 双J -K 触发器 SN74LS74 双D 触发器 SN74LS75 4位双稳锁存器 SN74LS76 双J -K 触发器 SN74LS78 双J -K 触发器 SN74LS83 双J -K 触发器 SN74LS85 4位幅度比较器 SN74LS86 四2输入异或门 SN74LS88 4位全加器 SN74LS90 4位十进制波动计数器 SN74LS91 8位移位寄存器 SN74LS92 12分频计数器 SN74LS93 二进制计数器 SN74LS96 5位移位寄存器 SN74LS95 4位并入并出寄存器 SN74LS109 正沿触发双J -K 触发器 SN74LS107 双J -K 触发器 SN74LS113 双J -K 负沿触发器 SN74LS112 双J -K 负沿触发器 SN74LS121 单稳态多谐振荡器 SN74LS114 双J -K 负沿触发器 SN74LS123 双稳态多谐振荡器 SN74LS122 单稳态多谐振荡器 SN74LS125 三态缓冲器 SN74LS124 双压控振荡器 SN74LS131 3-8线译码器 SN74LS126 四3态总线缓冲器 SN74LS133 13输入与非门 SN74LS132 二输入与非触发器 SN74LS137 地址锁存3-8线译码器 SN74LS136 四异或门 SN74LS139 双2-4线译码-转换器 SN74LS138 3-8线译码/转换器 SN74LS147 10-4线优先编码器 SN74LS145 BCD 十进制译码/驱动器 SN74LS153 双4选1数据选择器 SN74LS148 8-3线优先编码器 SN74LS155 双2-4线多路分配器 SN74LS151 8选1数据选择器 SN74LS157 四2选1数据选择器 SN74LS154 4-16线多路分配器 SN74LS160 同步BDC 十进制计数器 SN74LS156 双2-4线多路分配器 SN74LS162 同步BDC 十进制计数器 SN74LS158 四2选1数据选择器 SN74LS164 8位串入并出移位寄存 SN74LS161 4位二进制计数器

74系列功能表

7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器7407 TTL 集电极开路六正相高压驱动器7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发器 74109 TTL 带预置清除正触发双J-K触发器7411 TTL 3输入端3与门 74112 TTL 带预置清除负触发双J-K触发器7412 TTL 开路输出3输入端三与非门 74121 TTL 单稳态多谐振荡器 74122 TTL 可再触发单稳态多谐振荡器74123 TTL 双可再触发单稳态多谐振荡器74125 TTL 三态输出高有效四总线缓冲门74126 TTL 三态输出低有效四总线缓冲门7413 TTL 4输入端双与非施密特触发器74132 TTL 2输入端四与非施密特触发器74133 TTL 13输入端与非门 74136 TTL 四异或门 74138 TTL 3-8线译码器/复工器 74139 TTL 双2-4线译码器/复工器 7414 TTL 六反相施密特触发器 74145 TTL BCD—十进制译码/驱动器 7415 TTL 开路输出3输入端三与门 74150 TTL 16选1数据选择/多路开关 74151 TTL 8选1数据选择器 74153 TTL 双4选1数据选择器 74154 TTL 4线—16线译码器 74155 TTL 图腾柱输出译码器/分配器 74156 TTL 开路输出译码器/分配器 74157 TTL 同相输出四2选1数据选择器74158 TTL 反相输出四2选1数据选择器7416 TTL 开路输出六反相缓冲/驱动器74160 TTL 可预置BCD异步清除计数器74161 TTL 可予制四位二进制异步清除计数器74162 TTL 可预置BCD同步清除计数器74163 TTL 可予制四位二进制同步清除计数器74164 TTL 八位串行入/并行输出移位寄存器

74ls系列主要芯片引脚及参数.doc

<74LS00引脚图> 74l s00 是常用的2输入四与非门集成电路,他的作用很简单顾名思义就是实现一个与非门。 Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与非门 74LS00 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND 74LS00真值表: A=1 B=1 Y=0 A=0 B=1 Y=1 A=1 B=0 Y=1 A=0 B=0 Y=1

74HC138基本功能74LS138 为3 线-8 线译码器,共有54/74S138和54/74LS138 两种线路结构型式,其74LS138工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。 74LS138的作用: 利用G1、/(G2A)和/(G2B)可级联扩展成24 线译码器;若外接一个反相器还可级联扩展成32 线译码器。若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器 用与非门组成的3线-8线译码器74LS138

图74ls138译码器内部电路 3线-8线译码器74LS138的功能表 备注:这里的输入端的三个A0~1有的原理图中也用A B C表示(如74H138.pdf中所示,试用于普中科技的HC-6800 V2.2单片机开发板)。<74ls138功能表> 74LS138逻辑图

无论从逻辑图还是功能表我们都可以看到74LS138的八个输出管脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出管脚全为高电平1。如果出现两个输出管脚在同一个时间为0的情况,说明该芯片已经损坏。 当附加控制门的输出为高电平(S=1)时,可由逻辑图写出 74ls138逻辑图 由上式可以看出,在同一个时间又是这三个变量的全部最小项的译码输出,所以也把这种译码器叫做最小项译码器。 71LS138有三个附加的控制端、和。当、时,输出为高电平(S=1),译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示。这三个控制端也叫做“片选”输入端,利用片选的作用可以将多篇连接起来以扩展译码器的功能。 带控制输入端的译码器又是一个完整的数据分配器。在图3.3.8电路中如果把作为“数据”输入端(在同一个时间),而将作为“地址”输入端,那么从送来的数据只能通过所指定的一根输出线送出去。这就不难理解为什么把叫做地址输入了。例如当=101时,门的输入端除了接至输出端的一个以外全是高电平,因此的数据以反码的形式从输出,而不会被送到其他任何一个输出端上。 例2.74LS138 3-8译码器的各输入端的连接情况及第六脚()输入信号A的波形如下图所示。试画出八个输出管脚的波形。

74系列门电路

为了方便大家我收集了下列74系列芯片的引脚图资料,如还有需要请上电子论坛http://ww https://www.doczj.com/doc/c114217724.html,/bbs/ 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器:

Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑与门,与非门:

简介74系列器件

74系列器件是德州仪器公司生产的中小规模TTL集成电路芯片主要运用于计算机数据的输入,输出以及其他如放大锁存等处理,工作温度在0到70摄氏度之间,从功能,速度分类有一下几类 芯片 TTL类型VOH 传递延迟功耗 74XXX——标准TTL 2.4V 9ns 10mW 74LXXX——低功耗TTL 2.4V 33ns 1mW 74HXXX——高速型TTL 2.4V 6ns 23mW 74SXXX——肖特基型TTL 2.7V 3ns 23mW 74LSXXX——低功耗肖特基型TTL 2.7V 9.5ns 2mW 74ASXXX——高肖特基型TTL 3.0V 1.5ns 8mW 74ALSXXX——高肖特基低功耗型TTL 3.0V 4ns 1.2mW 相同编号不同类型的芯片的逻辑功能完全相同 74系列芯片总汇全集,有20多M的74系列芯片资料介绍及74系列芯片的PDF资料。 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发器 74109 TTL 带预置清除正触发双J-K触发器 7411 TTL 3输入端3与门 74112 TTL 带预置清除负触发双J-K触发器 7412 TTL 开路输出3输入端三与非门 74121 TTL 单稳态多谐振荡器 74122 TTL 可再触发单稳态多谐振荡器 74123 TTL 双可再触发单稳态多谐振荡器 74125 TTL 三态输出高有效四总线缓冲门 74126 TTL 三态输出低有效四总线缓冲门 7413 TTL 4输入端双与非施密特触发器 74132 TTL 2输入端四与非施密特触发器 74133 TTL 13输入端与非门

51单片机常用芯片引脚图

常用芯片引脚图 一、单片机类 1、MCS-51 芯片介绍:MCS-51系列单片机是美国Intel公司开发的8位单片机,又可以分为多个子系列。 MCS-51系列单片机共有40条引脚,包括32 条I/O接口引脚、4条控制引脚、2条电源引 脚、2条时钟引脚。 引脚说明: P0.0~P0.7:P0口8位口线,第一功能作为 通用I/O接口,第二功能作为存储器扩展时 的地址/数据复用口。 P1.0~P1.7:P1口8位口线,通用I/O接口 无第二功能。 P2.0~P2.7:P2口8位口线,第一功能作为 通用I/O接口,第二功能作为存储器扩展时 传送高8位地址。 P3.0~P3.7:P3口8位口线,第一功能作为 通用I/O接口,第二功能作为为单片机的控 制信号。 ALE/ PROG:地址锁存允许/编程脉冲输入信号线(输出信号) PSEN:片外程序存储器开发信号引脚(输出信号) EA/Vpp:片外程序存储器使用信号引脚/编程电源输入引脚 RST/VPD:复位/备用电源引脚 2、MCS-96 芯片介绍:MCS-96系列单片机是美国Intel公司继MCS-51系列单片机之后推出的16位单 片机系列。它含有比较丰富的软、硬件 资源,适用于要求较高的实时控制场合。 它分为48引脚和68引脚两种,以48引 脚居多。 引脚说明: RXD/P2.1 TXD/P2.0:串行数据传出分发 送和接受引脚,同时也作为P2口的两条 口线 HS1.0~HS1.3:高速输入器的输入端 HS0.0~HS0.5:高速输出器的输出端(有 两个和HS1共用) Vcc:主电源引脚(+5V) Vss:数字电路地引脚(0V) Vpd:内部RAM备用电源引脚(+5V) V REF:A/D转换器基准电源引脚(+5V) AGND:A/D转换器参考地引脚P1.0 P1.1 P1.2 P1.3 P1.4 P1.5 P1.6 P1.7 RST RXD/P3.0 TXD/P3.1 INT0/P3.2 INT1/P3.3 T0/P3.4 T1/P3.5 WR/P3.6 RD/P3.7 XTAL2 XTAL1 V SS

74ls系列芯片引脚

74 系列芯片的引脚图 [日期:2008-12-29 ] [来源:net 作者:佚名] [字体:大中小] (投递新闻) 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A6Y5A5Y4A4Y六非门74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A)│ │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A1Y2A2Y3A3Y GND 驱动器: Vcc 6A6Y5A5Y4A4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A)│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A1Y2A2Y3A3Y GND Vcc -4C 4A4Y -3C 3A3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘

-1C 1A1Y -2C 2A2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门: Vcc 4B 4A4Y3B 3A3Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = AB )│2输入四正与门74LS08 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A1B 1Y2A2B 2Y GND Vcc 4B 4A4Y3B 3A3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│2输入四正与非门74LS00 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A1B 1Y2A2B 2Y GND Vcc 1C 1Y3C 3B 3A3Y ┌┴—┴—┴—┴—┴—┴—┴┐ ___ │14 13 12 11 10 9 8│ Y = ABC )│3输入三正与非门74LS10 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A1B 2A2B 2C 2Y GND Vcc H G Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ )│8输入与非门74LS30 │1 2 3 4 5 6 7│________

各种元器件引脚图

74LS86 异或门74LS00 与非门 74LS02 或非门74LS11 三输入端与门 74LS90功能:十进制计数器(÷2 和÷5)

原理说明:本电路是由4 个主从触发器和用作除2 计数器及计数周期长度为除5 的3 位2 进制计数器所用的附加选通所组成。有选通的零复位和置9 输入。 为了利用本计数器的最大计数长度(十进制),可将B 输入同QA 输出连接,输入计数脉冲可加到输入A 上,此时输出就如相应的功能表上所要求的那样。 LS90 可以获得对称的十分频计数,办法是将QD 输出接到A 输入端,并把输入计数脉冲加到B 输入端,在QA 输出端处产生对称的十分频方波。 真值表: H=高电平 L=低电平×=不定 BCD 计数顺序(注1)

5-2 进制计数顺序(注2)

注1:对于BCD(十进)计数,输出QA 连到输入B 计数 注2:对于5-2 进制计数,输出QD 连到输入A 计数 74LS14 非门大部分情况下可以和74LS04非门通用 74LS161 四位二进制同步加法计数器 74LS161是常用的四位二进制可预置的同步加法计数器,他可以灵活的运用在各种数字电路,以及单片机系统种实现分频器等很多重要的功能,这里我给大家介绍一下他的资料: 74LS161 pdf 资料下载:https://www.doczj.com/doc/c114217724.html,/view.jsp?Searchword=74LS161

74ls161引脚图 管脚图介绍: 时钟CP和四个数据输入端P0~P3 清零/MR 使能CEP,CET 置数PE 数据输出端Q0~Q3 以及进位输出TC. (TC=Q0·Q1·Q2·Q3·CET)

74系列芯片的引脚图资料

为了方便大家我收集了下列 74 系列芯片的引脚图资料,如还有需要请上电子论>坛> 推htt荐p:文//w章https://www.doczj.com/doc/c114217724.html,/b
bs/
74 系列芯片引脚图资料大全
反相器 驱动器
LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245
与门 与非门
LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38
或门 或非门 与或非门 LS02 LS32 LS51 LS64 LS65
异或门 比较器 译码器 寄存器
LS86 LS138 LS139 LS74 LS175 LS373
反相器:
Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04
┌┴—┴—┴—┴—┴—┴—┴┐ 六非门(OC 门) 74LS05
_ │14 13 12 11 10 9 8│ 六非门(OC 高压输出) 74LS06
Y=A )

│ 1 2 3 4 5 6 7│
└┬—┬—┬—┬—┬—┬—┬┘
1A 1Y 2A 2Y 3A 3Y GND
>> 阅读排行 lm358 pdf 应用电路资料及引 74 系列芯片引脚图资料大全 9014,9013,8050 三极管引脚图 max232 引脚图及 RS232 引脚
定 七段数码管引脚图 三极管 8550 参数管脚图 pdf 资 显示器 VGA 接口定义 LM324 引脚图资料与电路应
用 OP07,ua741 引脚图与资料 74ls48 引脚图管脚功能表
>> 相关文章
驱动器:

特全的74系列引脚

74系列芯片名称及解释和引脚图 7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2输入与非门 Y=\AB。 7401、74LS01、74HC01、74ALS01四2输入与非门(OC) Y=\AB。 7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02四2输入或非门。 Y=/A+B。 7403、74L03、74LS03、74ALS03、74S03、74HC03 7404、74H04、74L04、74S04、74HC04、74C04、74F04、74ALS04六反相器 Y=/A。 7405、74H05、74LS05、74S05、74HC05、74F05、74ALS05六反相器(OC) Y=/A。 7406、74LS06六反相缓冲器/驱动器(OC、高压输出) Y=/A;是7405高耐压输出型,耐压30V。 7407、74LS07、74HC07六缓冲器/驱动器(OC、高压输出) Y=A; 30V耐高压输出。 7408、74LS08、74F08、74ALS08、74S08、74HC08、74C08四2输入与门 Y=AB。 7409、74LS09、74F09、74ALS09、74S09、74HC09四2输入与门(OC) Y=AB。 7410、74H10、74L10、74LS10、74ALS10、74S10、74HC10、74C10 74H11、74LS11、74S11、74F11、74ALS11、74HC11三3输入与门 Y=ABC。 7412、74LS12、74ALS12三3输入与非门(OC) Y=\ABC。 7413、74LS13双4输入与非门 Y=\ABCD。 7414、74LS14、74HC14、74C14

常用芯片引脚图

附录三 常用芯片引脚图 一、 单片机类 1、MCS-51 芯片介绍:MCS-51系列单片机是美国Intel 公司开发的8位单片机,又可以分为多个子系列。 MCS-51系列单片机共有40条引脚,包括32 条I/O 接口引脚、4条控制引脚、2条电源引 脚、2条时钟引脚。 引脚说明: P0.0~P0.7:P0口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时 的地址/数据复用口。 P1.0~P1.7:P1口8位口线,通用I/O 接口无第二功能。 P2.0~P2.7:P2口8位口线,第一功能作为通用I/O 接口,第二功能作为存储器扩展时传送高8位地址。 P3.0~P3.7:P3口8位口线,第一功能作为 通用I/O 接口,第二功能作为为单片机的控 制信号。 ALE/ PROG :地址锁存允许/编程脉冲输入信号线(输出信号) PSEN :片外程序存储器开发信号引脚(输出信号) EA/Vpp :片外程序存储器使用信号引脚/编程电源输入引脚 RST/VPD :复位/备用电源引脚 2、MCS-96 芯片介绍:MCS-96系列单片机是美国Intel 公司继MCS-51系列单片机之后推出的16位单 片机系列。它含有比较丰富的软、硬件 资源,适用于要求较高的实时控制场合。 它分为48引脚和68引脚两种,以48引 脚居多。 引脚说明: RXD/P2.1 TXD/P2.0:串行数据传出分发 送和接受引脚,同时也作为P2口的两条 口线 HS1.0~HS1.3:高速输入器的输入端 HS0.0~HS0.5:高速输出器的输出端(有 两个和HS1共用) Vcc :主电源引脚(+5V ) Vss :数字电路地引脚(0V ) Vpd :内部RAM 备用电源引脚(+5V ) V REF :A/D 转换器基准电源引脚(+5V ) AGND :A/D 转换器参考地引脚 12345678910111213141516171819204039383736353433323130292827262524232221P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7RST RXD/P3.0TXD/P3.1INT0/P3.2INT1/P3.3T0/P3.4T1/P3.5WR/P3.6RD/P3.7XTAL2XTAL1V SS V CC P0.0/AD 0P0.1/AD 1 P0.2/AD 2P0.3/AD 3P0.4/AD 4P0.5/AD 5P0.6/AD 6P0.7/AD 7 EA/V PP ALE/PROG PSEN P2.7/A 15P2.6/A 14P2.5/A 13 P2.4/A 12P2.3/A 11P2.2/A 10P2.1/A 9P2.0/A 8803180518751

常用芯片引脚图

. . .. .v .. .. 常用芯片引脚 74LS00数据手册 74LS01数据手册 74LS02数据手册 74LS03数据手册 74LS04数据手册 74LS05数据手册 74LS06数据手册 74LS07数据手册 74LS08数据手册 74LS09数据手册 74LS10数据手册 74LS11数据手册

第2页 共8页 74LS12数据手册 74LS13数据手册 74LS14数据手册 74LS15数据手册 74LS16数据手册 74LS17数据手册 74LS19数据手册 74LS20数据手册 74LS21数据手册 74LS22数据手册 74LS23数据手册 74LS26数据手册 74LS27数据手册 74LS28数据手册

. . .. .v .. .. 74LS30数据手册 74LS32数据手册 74LS33数据手册 74LS37数据手册 74LS38数据手册 74LS40数据手册 74LS42数据手册 [1].要求0—15时,灭灯输入(BI)必须开路或保持高电平,如果不 要灭十进制数零,则动态灭灯输入(RBI)必须开路或为高电平。 [2].将一低电平直接输入BI端,则不管其他输入为何电平,所有的输 出端均输出为低电平。 [3].当动态灭灯输入(RBI)和A,B,C,D输入为低电平而试灯输入为高 电平时,所有输出端都为低电平并且动态灭灯输入(RBO)处于第电 平(响应条件)。 [4].]当灭灯输入/动态灭灯输出(BI/RBO)开朗路或保持高电平而试 灯输入为低电平时,所有各段输出均为高电平。 表中1=高电平,0=低电平。BI/RBO是线与逻辑,作灭灯输入(BI)或 动态灭灯(RBO)之用,或者兼为二者之用。

相关主题
文本预览
相关文档 最新文档