当前位置:文档之家› 微机原理知识点总结

微机原理知识点总结

微机原理知识点总结
微机原理知识点总结

第一章

1.辨析三个概念:微处理器、微型计算机、微型计算机系统

微处理器:简称μP或MP(Microprocessor)是指由一片或几片大规模集成电路组成的具有运算器和控制器功能的中央处理器部件,又称为微处理机。

微型计算机: 简称μC或MC,是指以微处理器为核心,配上存储器、输入/输出接口电路及系统总线所组成的计算机(又称主机或微电脑)。

微型计算机系统(主机+外设+软件配置)(Microcomputer system) 简称μCS或MCS,是指以微型计算机为中心, 以相应的外围设备、电源和辅助电路(统称硬件)以及指挥微型计算机工作的系统软件所构成的系统。

2.微机系统结构(三种总线结构):数据总线,地址总线,控制总线

第三章

3.8086cup内部结构

由两部分组成:总线接口单元BIU(Bus Interface Unit); 执行单元EU(Execution Unit). (1).总线接口单元BIU

组成:4个16位的段寄存器(CS、DS、ES、SS);

1个16位的指令指针寄存器IP;

1个20位的地址加法器;

1个指令队列(长度为6个字节);

I/O控制电路(总线控制逻辑);

内部暂存器。

BIU的功能:根据EU的请求负责CPU与内存或I/O端口传送指令或数据。

①BIU从内存取指令送到指令队列

②当EU执行指令时,BIU要配合EU从指定的内存单元或I/O端口中读取数据,或者把EU的操作结果送到指定的内存单元或I/O端口去。

(2)执行单元EU(Execution Unit)

组成:①ALU(算术逻辑单元);

②通用寄存器组AX,BX,CX,DX(4个数据寄存器)

BP(基址指针寄存器)

SP(堆栈指针寄存器)

SI(源变址寄存器)

DI(目的变址寄存器)

③数据暂存寄存器

④标志寄存器FR

⑤EU控制电路

作用:负责执行指令,执行的指令从BIU的指令队列中取得;运算结果和所需数据,则由EU向BIU发出请求,经总线访问内存或I/O端口进行存取。

4.物理地址与逻辑地址有什么区别?

答:逻辑地址是指未定位之前在程序中存在的地址,由段地址和偏移地址组成。物理地址是实际访问存储器时的地址(通过20位地址总线传递)。

5.在什么情况下8086的执行单元(EU)才需要等待总线接口单元(BIU)提取指令?答:EU在执行完转移、调用(包括子程序调用和中断调用)和返回指令时,因指令的执行顺序发生跳转,原来预取到指令队列中的指令将不再执行,需清空指令队列缓冲器。在此情况下,EU才需要等待BIU从新的地址重新开始提取指令。

6.存储器为什么要分段(段加偏移)?

答:1.8086有1M的存储空间,有20根地址线,而CPU的指令指针和堆栈指针都是16位的,只能直接寻址64KB的地址空间,为了能寻址1MB的空间,需要把存储器分为若干段。

2.存储器的分段的机制允许重定位,由于段寄存器里的段地址可以由程序来重新设定,因而使得程序和数据不需要进行任何修改,就能使他们重定位。

7.段地址和段基址概念辨析

1)段地址:段寄存器的内容,出现在汇编后的机器指令中。

2)段基址:段地址左移4位后形成的20位段起始地址。

8.8086CPU系统中为什么要用地址锁存器?

8086CPU由于引脚数量少,其地址总线采用了分时复用的双重总线,仅在总线周期的T l 时钟周期输出地址信号,而在整个总线周期中地址信号需保持不变,这就需用地址锁存器将T1周期发出的地址信号锁存起来以在整个总线周期中都能使用,为此8086CPU在T 1 周期提供地址锁存允许信号ALE(正脉冲),用ALE的下降沿将地址信息锁存在地址锁存器中(3分) 共需3片73LS373芯片用作地址锁存器,锁存信息A 19 —A 0 和BHE

9.8086的最大工作模式和最小工作模式的区别?

答:最小工作方式即单处理器系统方式;在此方式下,全部控制信号由CPU本身提供,它适合于较小规模的应用。CPU工作于最大工作方式时,系统的控制信号由8288总线控制其提供,通常,在最大方式系统中一般包含两个或多个处理器。

10.什么叫重定位?

答:重定位是指一个完整的程序块或数据块可以在存储器所允许的空间内任意浮动并定位到一个新的可寻址的区域。

11.8086指令系统的特点

答:8086与8088的指令系统由8位的8080/8085指令系统扩展而来的,同时又能在其后续的80x86系列的CPU上正确运行。其主要特点是:

(1) 采用可变长指令,指令格式比较复杂。

(2) 寻址方式灵活多样,处理数据的能力比较强。

(3) 有重复指令和乘、除运算指令。扩充了条件转移、移位/循环指令。

(4) 为加强软件中断功能和支持多处理器系统的工作,增设了有关的指令。

12.总线周期

概念:总线周期通常是指微处理器完成一次访存或I/O端口操作所需的时间。(类似于机器周期)

在8086/8088中,一个最基本的总线周期由4个时钟周期组成, 分别称为4个状态,即T1、

T2、T3与T4这4个状态。

T1状态:CPU往多路复用总线上发送地址信息,以选中所要寻址的存储单元或外

设端口的地址。

T2状态:CPU从总线上撤消地址,并使总线的低16位浮置成高阻状态,为传送数

据做准备。

T3状态,多路总线的高4位继续提供状态信息,而其低16位(对8088 CPU则为低

8位)上将出现由CPU写出的数据或者CPU从存储器或端口读入的数据。

说明:若访问设备未准备好,则CPU会在T3之后自动插入1个或多个附加的时

钟周期Tw,这个Tw就叫等待状态(CPU在每个总线周期的T3状态开始对READY 信号采样。)

T4状态:CPU采样数据总线,完成本次读/写操作,总线周期结束。(要对INTR

信号进行采样)

说明:只有BIU与内存或I/O端口交换数据,以及填充指令队列时,BIU才执行

总线周期。除此之外,既不需要填充指令队列,EU也没有向BIU发出总线周期请求时,系统总线就处于空闲状态,进入空闲周期,空闲周期由一个或几个Ti状态组成。

13.RESET

复位后,标志寄存器与指令队列缓冲器的原有信息被清除,IP与DS、SS和ES也被清零,而CS被置为FFFFH。当RESET信号变为低电平时,CPU就从FFFF0H开始执行程序。在程序执行时,RESET线保持低电平。

14.指令数据在存储器中的存放

若存放的信息为1个字时,则将字的低位字节放在低地址中,高位字节放在高地址中。(注:对存放的字,若低位字节从奇数地址开始存放,为非规则字;反之,为规则字。读一个规则字需要访问一次存储器,读一个非规则字需要访问两次存储器)

当存放的是双字形式(这种数一般作为指针),其低位字是被寻址地址的偏移量;高位字则是被寻址地址所在的段地址。

15.8086的存储器为什么要分段?

答案见6

16.8086/8088指令的分类

8086/8088的指令按功能可分为6大类:数据传送、算术运算、逻辑运算、串操作、程序控制和CPU控制

数据传送指令(细分成4类)

?通用数据传送指令

MOV、PUSH、POP、XCHG、XLAT

?目标地址传送指令

LEA、LDS、LES

?标志位传送指令

LAHF、SAHF、PUSHF、POPF

?I/O数据传送指令

IN、OUT

传送指令:MOV DST, SRC

执行操作:(DST) ←(SRC)

说明:可实现一个字节或字的传送(例子见教材P66)。

注意:

* DST、SRC 不能同时为段寄存器MOV DS, ES ?

* 立即数不能直接送段寄存器MOV DS, 2000H ?

* DST 不能是立即数和CS

* DST、SRC 不能同时为存储器寻址

* 不影响标志位

进栈指令:PUSH SRC

注意:

* 堆栈操作必须以字为单位。

* 不影响标志位

* 不能用立即寻址方式PUSH 1234H ?

* DST不能是CS POP CS ?

* 并非局限在栈顶操作MOV AX,[BP][SI]

交换指令:XCHG OPR1, OPR2

执行操作:(OPR1) ?(OPR2)

注意:

* 不影响标志位

* 不允许使用段寄存器

* 不能在存储器单元之间交换

换码指令:XLAT 或XLAT OPR(通过查表实现)

执行操作:(AL) ←( (BX) + (AL) )

例:MOV BX, OFFSET TABLE ; (BX)=0040H(表预先建立在内存)MOV AL, 3 ;索引值

XLAT TABLE

指令执行后(AL)=30H

注意:

* 不影响标志位

* 字节表格(长度不超过256字节)

首地址→ (BX)

* 需转换的代码位移量→ (AL)

?目标地址传送指令

有效地址送寄存器指令:LEA REG, SRC

执行操作:(REG) ← SRC(存储器)

指针送寄存器和DS指令:LDS REG, SRC

执行操作:(REG)←(SRC) (DS) ←(SRC+2)

相继二字→寄存器、DS

指针送寄存器和ES指令:LES REG, SRC

执行操作:(REG) ←(SRC) (ES) ←(SRC+2)

相继二字→寄存器、ES

注意:

* 不影响标志位

* REG 不能是段寄存器

* SRC 必须为存储器寻址方式

?标志位传送指令

标志送AH指令:LAHF

执行操作:(AH) ← (FLAGS的低字节)

AH送标志寄存器指令:SAHF *(置位/复位)

执行操作:(FLAGS的低字节) ←(AH)

标志进栈指令:PUSHF(转子/中断调用)

执行操作:(SP) ←(SP) - 2

( (SP)+1, (SP) ) ←(FLAGS) 标志出栈指令:POPF * (转子/中断调用)

执行操作:(FLAGS) ←( (SP)+1, (SP) )

(SP) ←(SP) + 2

* 影响标志位

二、算术运算类指令(共20条指令)

?加法指令

ADD、ADC、INC

?减法指令

SUB、SBB、DEC、NEG、CMP

?乘法指令

MUL、IMUL

?除法指令

DIV、IDIV、CBW、CWD

执行REP MOVS 之前,应先做好

(初始化工作):

(1) 源串首地址(末地址)→SI

(2) 目的串首地址(末地址)→DI

(3) 串长度→CX(最大64KB)

(4) 建立方向标志

( CLD 使DF=0,STD 使DF=1 )

一个串传送的例子:

data segment

mess1 db ‘personal_computer’;字符数组data ends

extra segment

mess2 db 17 dup (?)

extra ends

code segment

mov ax, data ;不能:mov ds, data (×)

mov ds,ax ;立即数不能直接送段寄存器

mov ax, extra ;不能:lea ds, data (×)

mov es, ax ;用于取变量的有效地址

lea si, mess1 ;源串首地址

lea di, mess2 ;目标串首地址

mov cx, 17 ;串长度

cld ;建立方向标志(CLD使DF=0,STD 使DF=1)

rep movsb ;串传送

code ends

例(续):把附加段中的10 个字节缓冲区置为20H

lea di, mess2

mov al, 20H

mov cx, 10

cld

rep stosb

比较例3.66中两串是否完全相同,若两串相同,则BX寄存器内容为0;若两串不同,则BX指向源串中第1个不相同字节的地址,且该字节的内容保留在AL寄存器中。

CLD

MOV CX,100

MOV SI,2500H

MOV DI,1400H

REPE CPMSB ;串比较,直到ZF=0或CX=0

JZ EQQ ;两串相同,置BX为0

DEC SI ;将指针修改回第1个不相同字节处

MOV BX,SI

MOV AL,[SI]

JMP STOP ;必须跳转,否则仍继续执行EQQ

EQQ:MOV BX,0

STOP:HLT

例:试比较两个无符号数80H和79H,则用下面的指令,即

MOV AL,80H

CMP AL,79H

JA ABOVE

例:试比较两个有符号数80H和79H,则用下面的指令,即MOV AL,80H

CMP AL,79H

JG GREATER

第三章习题答案整理

3.3 答:由两部分组成:总线接口单元BIU(Bus Interface Unit),执行单元EU(Execution Unit). BIU的功能是根据执行单元的请求负责CPU与I/O端口或则存储器之间的数据传输。

EU单元的作用是:负责执行指令,执行的指令从BIU的指令队列中取得;运算结果和所需数据,则由EU向BIU发出请求,经总线访问内存或I/O端口进行存取。

3.4 答:组成:4个16位的段寄存器(CS、DS、ES、SS);

1个16位的指令指针寄存器IP;1个20位的地址加法器;

1个指令队列(长度为6个字节);

I/O控制电路(总线控制逻辑);内部暂存器。

段寄存器和地址加法器:8086的内存空间为1M,地址线为20根,但是8086的内部寄存器只有16位,因此采用“段加偏移”技术来解决这一问题,由段寄存器提供段地址,左移4位形成段基址,通过地址加法器与有效地址相加得到20位物理地址。

指令队列:指令队列由6字节的寄存器组成,最多可以存入6字节的指令代码,8086执行指令时,将从内存或则存储器中取出一条或则几条指令依次存入指令队列缓冲器里,他们采用“先进先出”的原则,顺序取到EU中去执行

16位指令指针:IP的功能相当于8位CPU中的PC,正常运行时,IP中含有BIU要去的销一条指令的偏移地址,在程序运行时能自动加1修正,使之指向下一条指令。

3.5 答:并行操作方式是指EU和BIU着两部分同时工作,EU但愿从指令队列头中取指令,只要指令队列不是空,他就一直执行,无需等待。由于8086中的BIU和EU是分开独立设计的,因此,在一般情况下,CPU执行完一条指令后就可以立即执行下一条指令,无需等待。因此说8086可以并行操作。当EU在执行完转移、调用(包括子程序调用和中断调用)和返回指令时,因指令的执行顺序发生跳转,原来预取到指令队列中的指令将不再执行,需清空指令队列缓冲器。在此情况下,EU才需要等待BIU从新的地址重新开始提取指令。

3.6 答:逻辑地址是指未定位之前在程序中存在的地址,由段地址和偏移地址组成。物理地址是实际访问存储器时的地址(通过20位地址总线传递)。为什么要引入段加偏移思想:1.8086有1M的存储空间,有20根地址线,而CPU的指令指针和堆栈指针都是16位的,只能直接寻址64KB的地址空间,为了能寻址1MB的空间,需要把存储器氛围若干段。2.存储器的分段的机制允许重定位,由于段寄存器里的段地址可以由程序来重新设定,因而是的程序和数据不需要进行任何修改,就能使他们重定位。

段加偏移的含义是:利用16位的段寄存器的内容确定20位起始地址的高16位,由IP或由EU按照寻址方式找出的16位偏移地址,然后将段基址与偏移地址相加得到一个20位的实际地址,以对存储单元寻址。

3.7 答:指令队列缓冲器的作用是存放从内存或则存储器中取出的指令,供EU执行。8086的指令队列由6字节的寄存器组成,8088的指令队列由4字节的寄存器组成。

3.9 答:不同。段地址左移4位就得到了段基址;是;段寄存器中的内容左移4位得到段基址。

3.20 答:当CPU取指或与I/O端口或者存储器交换数据的时候才执行总线周期。T1~T4状态。如果存储器或则外设的速度比较慢,不能及时跟上CPU的速度时,存储器或则外设通过一个READY信号在T3启动之前发送一个“没有准备好”的信号,并且CPU会在T3启动后插入1个或多个Tw等待状态。

3.26 答:ALE信号时地址锁存信号(Address Lock Enable),它通知地址锁存器8282当前地址为有效地址,可以锁存。不能。DT/R(非)控制8286的数据传输方向。当DMA请求时,它被置于高阻状态。

3.28 答:最大工作方式和最小工作方式。MN/MX(非)(非:就是对MX取反)引脚来控制。最小工作方式即单处理器系统方式;在此方式下,全部控制信号由CPU本身提供,它适合于较小规模的应用。CPU工作于最大工作方式时,系统的控制信号由8288总线控制其提供,通常,在最大方式系统中一般包含两个或多个处理器。

3.32 答(1)立即数寻址(2)直接寻址(3)变址寻址(4)变址寻址(5)寄存器寻址(6)寄存器相对间接寻址(7)隐含寻址(8)寄存器寻址(9)I/O间接寻址(10)基址寻址

3.33 (1)PA=(DS)*16+(DI) (2) PA=(DS)*16+(BX)+(SI)

(3) PA=(DS)*16+8+(BX)+(DI)

(4) PA=(ES)*16+(BX)

(5) PA=(DS)*16+2400H

(6) PA=PA=(DS)*16+(BX)+(DI)+1200H

(7) PA=(SS)*16+(BP)+(SI)

(8) PA=(DS)*16+(BX)+(DI)+1200H

3.34 (1) IP不可编程访问,或IP不可作为源操作数出现在普通指令中。(CS,IP,FLAG 等都不可编程访问)

(2)cs不可编程访问。

(3)SI+2是对寄存器的非法使用(应为[SI+2])

(4)MOV指令的目标操作数不能为立即数

(5)PUSH指令的操作数不能为立即数

(6)未指明数据长度(可以改为INC WORD PTR[BX])

(7)乘数不能为立即数且MUL只能完成无符号数的乘法

(8)未知名数据长度(可改为ADD WORD PTR[2400H],2AH)

(9)MOV指令的两操作数不能同时为存储器操作数

(10)数据类型不匹配(可改为MOV SI,AX)

3.36

(1)AX=0ABCH (2) AX=0ABBH (3) AX=00BBH (4)CL=04H

(5) AL = 76H (6) CL = 76H (7)CL = EEH (8) AX = 0076H

(9) BX = 0076H

3.39 (2) PA=(DS)*16+list+(bx)+(si)=11950H

3.47 (1)AND AH,0FH

(2)XOR AL,F0H

(3) MOV CL,4

SHR AL,CL

(4)MOV CL,4

SHL AL,CL

3.50ADD AX,AX ; AX=6264H

JZ DONE

SHL CX , 1 ; CX=0008H

ROR AX,CX ;AX=6462H

DONE: OR AX,1234H ;AX = 7672H

3.57AX+DX=0011000100000000B

所以CF = 0 , AF = 1 , SF = 0 ZF = 0 , OF = 0 PF=1

3.67 MOV AL,BL

CBW

IDIV CL

MOV DL,2

IMUL DL

MOV DX,AX

3.70(5)AND [BP],CX

(6) AND BYTE PTR[WAIT1],AL

3.72 (3) OR SI , DX

(5) OR [BP] ,CX

3.73 OR DI , 001F

MOV SI , DI

3.75 (1) MOV CL, 3

SHR DI , CL

(2) SHL AL,1

3.78 1)JMP [DI]:该指令为段内间接转移。DI中的内容为指向存储单元的偏移地址,从该地址开始的2个字节中存放着要跳转到的指令的偏移地址,执行指令时,将该偏移地址(DS:DI和DS:DI+1)中的内容送IP,段地址不变。

2) JMP FAR PTR[DI]:该指令为段间间接远转移。DI中的内容为指向存储单元的偏移地址,从该地址开始的4个字节中存放着要跳转到的指令的目标地址,其中,前2个字节为偏移地址,后2个字节为段地址。执行指令时,将该偏移地址送IP,段地址送CS。

3.79 CLD

MOV CX,100

MOV SI,6180H

MOV DI,2000H

REP MOVSB

DEC DI

STD ;也可直接用MOV DI,2000H

MOV CX,100

SCAN:SCASB

JNZ NEXT

INC DI

MOV BYTE PTR [DI],‘’(或20H)

DEC DI

NEXT:LOOP SCAN

MOV AH,4CH ;终止程序,返回DOS

INT 21H

3.82 答:答案参见p95 ④RET 弹出值p99 IRET

第四章

17.汇编语言是直接面向微处理器编程的程序设计语言,具有执行速度快和易于实现对硬件的控制等独特的优点,所以至今仍然是使用得较多的编程语言。特别是在对于程序的空间和时间要求很高的场合,以及需要直接控制设备的应用场合,汇编语言更是必不可少。18.汇编语句的4个字段是:

1)名字或标号;

2)操作码(指令助记符)或微操作命令;

3)操作数表(操作数或地址)

4)注释

19.8086汇编语句的种类:(3种):指令语句,伪指令语句,宏指令语句

20.指令性语句格式:[标号:][前缀]指令助记符[操作数表][;注释]

21.伪指令性语句格式:[名字]伪指令[参数表][;注释]

22. 表达式的求值是由汇编程序完成的。

23.逻辑运算符出现在操作数中时为微操作,其功能在汇编时完成例如

MOV AX,75A6H AND 2465H

24. 关系运算符:EQ、NE、LT、GT、LE、GE。

说明:关系运算的结果是一个常数(布尔值)。关系成立,结果为0FFFFH,否则,为0。25.变量的定义:1) V AR DB 12; 2) V AR DB 12 DUP(0) (字节串/字符串)

3) V AR DW 12 DUP(?)(字串)

4)V AR DB 12 5 DUP(5) (字节串,只给部分字节赋值)

26.分析运算符:分析运算符用来把存储器操作数(变量或标号)分解为它的组成部分(段地址、偏移值、类型、数据字节总数、数据项总数等),并以数值形式回送给变量或标号(例子见教材P136)。

SEG 回送变量或标号的段地址;

OFFSET 回送变量或标号的偏移量;

TYPE 回送反映变量或标号类型的一个数值;

SIZE 回送变量数据区的字节总数;

LENGTH 回送变量数据区的数据项总数;

HIGH 取地址表达式或16位绝对值的高8位;

LOW 取地址表达式或16位绝对值的低8位;

27. $地址计数器

假定进行汇编时,为V AR 分配的偏移地址为0074H。那么汇编伪指令:VAR DW 1,2,$+4,3,4,$+4后,该存储区的存储情况如何?

28.在指令中引用$时,$就表示该指令首地址,与$本身所指向单元无关。

比如指令:JNZ $+6

该指令的转移地址是JNZ指令的首地址加上6。当然,$+6必须是某一条指令的首

地址,这样才能达到正确转移的目的。

29.DOS及BIOS中断调用前七个

第四章习题整理

4.2 AX=0020H BX=0202H CX=0220H

4.3

DA TA SEGMENT

X DB ?

Y DB ?

K DB ?

DA TA SEGMENT

CODE SEGMENT

ASSUME CS:CODE,DS:DATA

START:MOV AL,X

MOV BL,Y

CMP AL,0

JE ABE ;落在坐标轴上

JG ABC ;落在第1、4象限

JL BBC ;落在第2、3象限ABC:CMP BL,0

JE ABE

JG ABD ;Y>0,则落在第1象限

MOV K,4 ;Y<0,则落在第4象限BBC:CMP BL,0

JG BBD ;Y>0,则落在第2象限

MOV K,3 ;Y<0,则落在第3象限ABD:MOV K,1

BBD:MOV K,2

ABE:MOV K,0

CODE ENDS

END START

4.4 DA TA SEGMENT

CHAR1 DB ‘abcdef’

N EQU $-CHAR1

CHAR2 DB N DUP(0)

CODE SEGMENT

ASSUME CS:CODE,DS:DATA

START:CLD

MOV CX,N

LEA SI,CHAR1

LEA DI,CHAR2

NEXT:LODSB

SUB AL,32 ;或20H,因小写字母的ASCII码值比大写字母大32

STOSB

LOOP NEXT

CODE ENDS

END START

4.6

DA TA SEGMENT

BUF DB 100 DUP(?)

N EQU $-BUF

LEN DW ?

CODE SEGMENT

ASSUME CS:CODE,DS:DATA

START:CLD

MOV AX,DATA

MOV DS,AX

MOV CX,N

MOV DI,OFFSET BUF

MOV AL,‘A’

REPNE SCASB

DEC DI

LEA SI,BUF ;有这两句更好一点

SUB DI,SI ;有这两句更好一点

MOV LEN,DI

MOV AH,4CH

INT 21H

CODE ENDS

END START

4.8

4.9 (1) BX = 54CBH (2) BX = 54EBH (3) BX=0000H (4) 543BH

(5) BX=545CH (6)BX = 54A3H

4.11 PLENTH的值是34 ,其物理意义:变量P1和P2共占用了34字节的内存空间。

4.13 P151 冒泡排序法

4.14

data segment

buf db 11,-22,33,05,-7 (当然也可这样:buf db 10 dup(?))

N EQU $-buf

min db ?

max db ?

data ends

code segment

assume cs:code,ds:data

start:

mov ax,data

mov ds,ax

mov cx,N-1 ;比较次数(找最大数和最小数)

mov si,0

mov al,buf[si] ;大数放入AL寄存器

mov bl,buf[si] ;小数放入BL寄存器

next: cmp al,buf[si+1]

jge sto1

mov al,buf[si+1]

sto1: cmp bl,[si+1]

jle sto2

mov bl,[si+1]

sto2: inc si

loop next

mov max,al ;最大数存入max单元(这样语法上也是对的:mov [max],al)mov min,bl ;最小数存入min单元

mov ah,4ch

int 21h

code ends

end start

4.20 data segment

NAME1 DB 9

DB ?

DB 9 DUP(?)

WEL DB 'Welcome ','$' ;Welcome后带一个空格

data ends

code segment

assume cs:code,ds:data

start:

mov ax,data

mov ds,ax

LEA DX,NAME1

MOV AH,0AH

INT 21H

MOV DI, NAME1[1]

MOV NAME1[DI+2],’$’;将所输入字符串后的第一个字节空间(存放回车符0DH)更换为‘$’字符

NEXT: MOV AH,01H

INT 16H

JZ NEXT ;键盘输入的ROM BIOS中断调用,判断有无按键

LEA DX,WEL

MOV AH,9

INT 21H ;中断调用,显示Welcome

LEA DX,NAME1[2]

MOV AH,9

INT 21H ;中断调用,显示输入的人名

MOV AH,4CH

INT 21H

code ends

end start

第六章

重点:

1. 中断源向CPU发中断请求信号的条件(p211)

2.Cpu响应中断的条件(p212)

3. 内部中断(p216)

4.中断向量表(p218)

5. 可屏蔽中断的执行过程(p221)

6. 中断响应时序(p223)

第六章习题整理

6.4 答:三态门上有个使能端,只有在有效电平的时候才能与总线通信,在高阻态时输入输出相互隔断。有多个外设接口要挂到数据总线上,但是在某一时刻数据总线只能与一个外设

端口通信。因此需要总线控制管理,访问到那个端口的使能端处于有效电平,其才能与总线通信。

6.9 答案参见P213 CPU响应中断及处理过程

6.13 答案参见P217

6.19 答案参见p221

第七章

1.8259A:作用

两种控制字的类型及差别

支持哪些优先级处理方式

知道特殊的屏蔽方式

2.8255:连线

初始化

应用

补充题:为什么I/O接口芯片的地址线A0要和8086系统总线的A1相连?

参考答案要点:1)在8086系统中,数据总线为16位,而I/O接口芯片只有8条数据引线。因此,应让CPU和I/O接口芯片之间的数据传输通过数据总线的低8位进行。

2)将地址总线的A1和I/O接口芯片的A0端相连,A0浮空,从CPU的角度看,是用两个相邻的偶地址来作为I/O接口芯片的端口地址,同时仍满足接口内部对一奇一偶两个相邻端口地址的要求,从而可以保证用数据总线的低8位和I/O接口芯片交换数据。

3)这样的连接方式也和8088系统利用8位数据总线进行传输保持兼容。

微机原理与接口技术知识点复习总结汇编

第一章计算机基础知识 本章的主要内容为不同进位计数制计数方法、不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图1为本章的知识要点图,图1.2为计算机系统组成的示意图。 本章知识要点 数制 二进制数(B) 八进制数(Q) 十六进制数(H) 十进制数(D) B) 码制 带符号数编码 奇偶校验码 字符编码 原码 反码 补码 ASCII码 BCD码 压缩BCD码 非压缩BCD码计算机系统组成 计算机系统组成硬件 主机 外部设备 中央处理器(CPU) 半导体存储器 控制器 运算器 ROM RAM 输入设备 输出设备 软件 系统软件 应用软件 操作系统:如DOS、Windows、Unix、Linux等 其他系统软件 用户应用软件 其他应用软件 各种计算机语言处理软件:如汇编、解释、编译等软件

第二章8086微处理器 本章要从应用角度上理解8086CPU的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、8086的存储器组织、基本时序等概念。下面这一章知识的结构图。 本章知识要点 Intel 8086微处理器 时钟发生器(8284) 地址锁存器(74LS373、8282) 存储器组织 存储器逻辑分段 存储器分体 三总线(DB、AB、CB) 时序 时钟周期(T状态) 基本读总线周期 系统配置 (最小模式) 8086CPU 数据收发器(8286、74LS245) 逻辑地址物理地址 奇地址存储体(BHE) 偶地址存储体(A0) 总线周期指令周期 基本写总线周期 中断响应时序 内部组成 执行单元EU(AX、BX、CX、DX、SP、BP、SI、DI、标志寄存器) 总线接口单元BIU(CS、DS、SS、ES、IP) 地址/数据 控制 负责地址BHE/S7、ALE 引脚功能(最小模式)地址/状态 数据允许和收发DEN、DT/R 负责读写RD、WR、M/IO 负责中断INTR、NMI、INTA 负责总线HOLD、HLDA 协调CLK、READY、TEST 模式选择MN/MX=5V

微机原理知识点汇总

微机原理知识点汇总

————————————————————————————————作者:————————————————————————————————日期:

微机原理复习总结 第1章基础知识 ?计算机中的数制 ?BCD码 与二进制数11001011B等值的压缩型BCD码是11001011B。 F 第2章微型计算机概论 ?计算机硬件体系的基本结构 计算机硬件体系结构基本上还是经典的冯·诺依曼结构,由运算器、控制器、存储器、输入设备和输出设备5个基本部分组成。 ?计算机工作原理 1.计算机由运算器、控制器、存储器、输入设备和输出设备5个基本部分组成。 2.数据和指令以二进制代码形式不加区分地存放在存储器重,地址码也以二进制形式;计算机自动区 分指令和数据。 3.编号程序事先存入存储器。 ?微型计算机系统 是以微型计算机为核心,再配以相应的外围设备、电源、辅助电路和控制微型计算机工作的软件而构成的完整的计算机系统。 ?微型计算机总线系统 数据总线 DB(双向)、控制总线CB(双向)、地址总线AB(单向); ?8086CPU结构 包括总线接口部分BIU和执行部分EU BIU负责CPU与存储器,,输入/输出设备之间的数据传送,包括取指令、存储器读写、和I/O读写等操作。 EU部分负责指令的执行。 ?存储器的物理地址和逻辑地址 物理地址=段地址后加4个0(B)+偏移地址=段地址×10(十六进制)+偏移地址 逻辑段: 1). 可开始于任何地方只要满足最低位为0H即可 2). 非物理划分 3). 两段可以覆盖 1、8086为16位CPU,说明(A ) A. 8086 CPU内有16条数据线 B. 8086 CPU内有16个寄存器 C. 8086 CPU内有16条地址线 D. 8086 CPU内有16条控制线 解析:8086有16根数据线,20根地址线; 2、指令指针寄存器IP的作用是(A ) A. 保存将要执行的下一条指令所在的位置 B. 保存CPU要访问的内存单元地址 C. 保存运算器运算结果内容 D. 保存正在执行的一条指令 3、8086 CPU中,由逻辑地址形成存储器物理地址的方法是(B ) A. 段基址+偏移地址 B. 段基址左移4位+偏移地址 C. 段基址*16H+偏移地址 D. 段基址*10+偏移地址 4、8086系统中,若某存储器单元的物理地址为2ABCDH,且该存储单元所在的段基址为2A12H,则该

微机原理知识点总结

第一章概述 1.IP核分为3类,软核、硬核、固核。特点对比 p12 第二章计算机系统的结构组成与工作原理 1. 计算机体系结构、计算机组成、计算机实现的概念与区别。P31 2. 冯·诺依曼体系结构: p32 硬件组成五大部分 运算器、存储器、控制器、输入设备、输出设备,以存储器为中心 信息表示:二进制计算机内部的控制信息和数据信息均采用二进制表示,并存放在同一个存储器中。 工作原理:存储程序/指令(控制)驱动编制好的程序(包括指令和数据)预先经由输入设备输入并保存在存储器中 3.接口电路的意义 p34 第二段 接口一方面应该负责接收、转换、解释并执行总线主设备发来的命令,另一方面应能将总线从设备的状态或数据传送给总线主设备,从而完成数据交换。 4.CPU组成:运算器、控制器、寄存器。P34 运算器的组成:算术逻辑单元、累加器、标志寄存器、暂存器 5.寄存器阵列p35 程序计数器PC,也称为指令指针寄存器。存放下一条要执行指令的存放地址。 堆栈的操作原理应用场合:中断处理和子程序调用 p35最后一段 6. 计算机的本质就是执行程序的过程p36 7. 汇编语言源程序——汇编——>机器语言程序 p36 8. 指令包含操作码、操作数两部分。执行指令基本过程:取指令、分析指令、执行指令。简答题(简述各部分流程)p37 9. 数字硬件逻辑角度,CPU分为控制器与数据通路。P38 数据通路又包括寄存器阵列、ALU、片上总线。 10. 冯·诺依曼计算机的串行特点p38 串行性是冯·诺依曼计算机的本质特点。表现在指令执行的串行性和存储器读取的串行性。也是性能瓶颈的主要原因。 单指令单数据 11. CISC与RISC的概念、原则、特点。对比着看 p39、40

微机原理与接口技术知识点总结

微机原理与接口技术 第一章概述 二、计算机中的码制(重点 )P5 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。 注意:对正数,三种表示法均相同。它们的差别在于对负数的表示。 (1)原码 定义: 符号位:0表示正,1表示负; 数值位:真值的绝对值。 注意:数0的原码不唯一 (2)反码 定义:若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反 (3)补码 定义:若X<0,则[X]补= [X]反+1 2、8位二进制的表示范围: 原码:-127~+127 反码:-127~+127 补码:-128~+127 3、特殊数10000000 ●该数在原码中定义为:-0 ●在反码中定义为:-127 ●在补码中定义为:-128 ●对无符号数:(10000000)2= 128 三、信息的编码 1、字符的编码P8 计算机采用7位二进制代码对字符进行编码 (1)数字0~9的编码是0110000~0111001,它们的高3位均是011,后4位正好与其对应的二进制代码(BCD码)相符。 (2)英文字母A~Z的ASCII码从1000001(41H)开始顺序递增,字母a~z的ASCII码从1100001(61H)开始顺序递增,这样的排列对信息检索十分有利。

第二章微机组成原理 第一节、微机的结构 1、计算机的经典结构——冯.诺依曼结构P11 (1)微机由CPU(运算器和控制器)、存储器和I/O接口组成 2、系统总线的分类 (1)数据总线(Data Bus),它决定了处理器的字长。 (2)地址总线(Address Bus),它决定系统所能直接访问的存储器空间的容量。 (3)控制总线(Control Bus) 第二节、8086微处理器 1、8086,其内部数据总线的宽度是16位,16位CPU。外部数据总线宽度也是16位 8086地址线位20根,有1MB(220)寻址空间。P27 2、8086CPU从功能上分成两部分:总线接口单元(BIU)、执行单元(EU) BIU:负责8086CPU与存储器之间的信息传送。EU:负责指令的执行。P28 4、寄存器结构(重点 ) 1)数据寄存器特有的习惯用法P30 ●AX:(Accumulator)累加器。多用于存放中间运算结果。所有I/O指令必须都通过AX与接口传送信息; ●BX:(Base)基址寄存器。在间接寻址中用于存放基地址; ●CX:(Counter)计数寄存器。用于在循环或串操作指令中存放循环次数或重复次数; ●DX:(Data)数据寄存器。在32位乘除法运算时,存放高16位数;在间接寻址的I/O指令中存放I/O端口地址。 2)、指针和变址寄存器P31 ●SP:(Stack Pointer)堆栈指针寄存器,其内容为栈顶的偏移地址; ●BP:(Base Pointer)基址指针寄存器,常用于在访问内存时存放内存单元的偏移地址。●SI:(Source Index)源变址寄存器Index:指针 ●DI:(Destination Index)目标变址寄存器 变址寄存器常用于指令的间接寻址或变址寻址。 3)、段寄存器P28 CS:(Code Segment)代码段寄存器,代码段用于存放指令代码 DS:(Data Segment)数据段寄存器 ES:(Extra Segment)附加段寄存器,数据段和附加段用来存放操作数 SS:(Stack Segment)堆栈段寄存器,堆栈段用于存放返回地址,保存寄存器内容,传递参数 4)、指令指针(IP)P29 16位指令指针寄存器,其内容为下一条要执行的指令的偏移地址。 5)、标志寄存器 (1)状态标志:P30 ●进位标志位(CF):(Carry Flag)运算结果的最高位有进位或有借位,则CF=1 。Carry:进位Auxiliary :辅助 ●辅助进位标志位(AF):(Auxiliary Carry Flag)运算结果的低四位有进位或借位,则AF=1

《微机原理》主要知识点

一、选择题(20分,每小题1分) 1.8086CPU的I/O口最大寻址范围是_____________。 A)256 B)1024 C)65535 D)65536 2.8086CPU的存储器最大寻址范围是_____________。 A)64K B)256K C)1024K D)65536K 3.关于累加器的正确提法是。 A)负责所有的累加运算 B)负责加、减法运算 C)负责提供操作数和存运算结果 D)负责存运算结果和运算状态 4.所有要被执行的指令首先被取进8086CPU的。 A)指令队列B)指令译码器C)执行器D)指令寄存器 5.在8086CPU中负责访问存储器和I/O接口的部件是。 A)IP和CS B)DS和DX C)BIU D)EU 6.在8086CPU中负责执行指令的是。 A)CPU B)BIU C)EU D)指令队列 7.8086CPU对存储器实行分段管理,8086CPU最多可以访问个段。 A)4 B)6 C)8 D)16 8.SP保存的是_____________。 A)要被压入栈区的数据 B)栈区的起始地址 C)将要入栈的数据地址 D)将要出栈的数据地址 9.段间调用指令需要提供目的地址的。 A)IP B)CS C)IP和CS D)IP和DS 10.当以SP或BP作为基地址时,默认的段寄存器是。 A)CS B)ES C)SS D)DS 11.8086的地址锁存信号是。 A)LOCK B)ALE C)HOLD D)INTA 12.8086在复位脉冲的复位。 A)高电平期间 B)低电平期间C)下降沿D)上升沿 13.下列哪条指令是将指令中提供的一个16位偏移量加到当前IP上。 A)JNS B)JMP C)INT n D)LOOP 14.IP始终存的是下一条要被执行的指令的。 A)物理地址B)有效地址C)段地址D)操作数地址 15.重复前缀REP的重复次数由的内容决定。 A)CX B)DX C)CL D)DL 16.PTR伪指令的功能是。 A.过程定义语句 B.修改或定义内存变量类型 C.内存变量的偏移地址 D.起始偏移地址设置语句 17.当访问物理存储器时,需要把相关段寄存器的值乘,再加上一个偏移量,来形成物理地址。 A)4 B)8 C)16 D)64 18.8086访问I/O口的总线周期中包含个时钟周期。 A)4 B)5 C)6 D)8 19.8086复位后CS和IP的值为。

微机原理复习知识点总结资料

微机原理复习知识点 总结

1.所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7.接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内总线、外总线。ISA总线属于内总线。 12.面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合的总线系统从而达到最佳的效果。 13. SCSI总线的中文名为小型计算机系统接口(Small Computer System Interface),它是 芯的信号线,最多可连接 7 个外设。 14. USB总线的中文名为通用串行接口,它是4芯的信号线,最多可连接127个外设。 15. I/O端口的编码方式有统一编址和端口独立编址。访问端口的方式有直接寻址和间接寻址。PC机的地址由16位构成,实际使用中其地址范围为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O指令。 17. 74LS688的主要功能是:8位数字比较器,把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较。如果相等输d出0,不等输出1。 主要功能:把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18. 8086的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。 19. 8086有20地址线,寻址空间1M,80286有24根地址线,寻址空间为 16M。 20. 8086/8088有两种工作模式,即最大模式、最小模式,它是由MNMX 决定的。

微机原理与接口技术 知识点总结

《微机原理与接口技术》复习参考资料 教师:万显荣 复习资料说明: 1、标有红色星号“ ”的内容为重点内容 3、本资料末尾附有“《微机原理与接口技术》综合练习题与答案错误修正”和“《微机原理与接口技术》综合练习题与答案中不作要求的部分”,请注意查看。 第一章概述 一、计算机中的数制 1、无符号数的表示方法: (1)十进制计数的表示法 特点:以十为底,逢十进一; 共有0-9十个数字符号。 (2)二进制计数表示方法: 特点:以2为底,逢2进位; 只有0和1两个符号。 (3)十六进制数的表示法: 特点:以16为底,逢16进位; 有0--9及A—F(表示10~15)共16个数字符号。 2、各种数制之间的转换 (1)非十进制数到十进制数的转换 按相应进位计数制的权表达式展开,再按十进制求和。(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制 ●十进制→二进制的转换: 整数部分:除2取余; 小数部分:乘2取整。 ●十进制→十六进制的转换: 整数部分:除16取余; 小数部分:乘16取整。 以小数点为起点求得整数和小数的各个位。 (3)二进制与十六进制数之间的转换 用4位二进制数表示1位十六进制数 3、无符号数二进制的运算(见教材P5) 4、二进制数的逻辑运算 特点:按位运算,无进借位 (1)与运算 只有A、B变量皆为1时,与运算的结果就是1 (2)或运算 A、B变量中,只要有一个为1,或运算的结果就是1 (3)非运算 (4)异或运算 A、B两个变量只要不同,异或运算的结果就是1 二、计算机中的码制(重点 ) 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

微机原理与接口技术知识点总结材料整理

《微机原理与接口技术》复习参考资料 第一章概述 一、计算机中的数制 1、无符号数的表示方法: (1)十进制计数的表示法 特点:以十为底,逢十进一; 共有0-9十个数字符号。 (2)二进制计数表示方法: 特点:以2为底,逢2进位; 只有0和1两个符号。 (3)十六进制数的表示法: 特点:以16为底,逢16进位; 有0--9及A—F(表示10~15)共16个数字符号。 2、各种数制之间的转换 (1)非十进制数到十进制数的转换 按相应进位计数制的权表达式展开,再按十进制求和。(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制 ●十进制→二进制的转换: 整数部分:除2取余; 小数部分:乘2取整。 ●十进制→十六进制的转换: 整数部分:除16取余; 小数部分:乘16取整。 以小数点为起点求得整数和小数的各个位。 (3)二进制与十六进制数之间的转换 用4位二进制数表示1位十六进制数 3、无符号数二进制的运算(见教材P5) 4、二进制数的逻辑运算 特点:按位运算,无进借位 (1)与运算 只有A、B变量皆为1时,与运算的结果就是1 (2)或运算 A、B变量中,只要有一个为1,或运算的结果就是1 (3)非运算 (4)异或运算 A、B两个变量只要不同,异或运算的结果就是1 二、计算机中的码制 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

注意:对正数,三种表示法均相同。 它们的差别在于对负数的表示。 (1)原码 定义: 符号位:0表示正,1表示负; 数值位:真值的绝对值。 注意:数0的原码不唯一 (2)反码 定义: 若X>0 ,则[X]反=[X]原 若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反 注意:数0的反码也不唯一 (3)补码 定义: 若X>0,则[X]补= [X]反= [X]原 若X<0,则[X]补= [X]反+1 注意:机器字长为8时,数0的补码唯一,同为00000000 2、8位二进制的表示围: 原码:-127~+127 反码:-127~+127 补码:-128~+127 3、特殊数10000000 ●该数在原码中定义为:-0 ●在反码中定义为:-127 ●在补码中定义为:-128 ●对无符号数:(10000000)2= 128 三、信息的编码 1、十进制数的二进制数编码 用4位二进制数表示一位十进制数。有两种表示法:压缩BCD码和非压缩BCD码。(1)压缩BCD码的每一位用4位二进制表示,0000~1001表示0~9,一个字节表示两位十进制数。 (2)非压缩BCD码用一个字节表示一位十进制数,高4位总是0000,低4位的0000~1001表示0~9 2、字符的编码 计算机采用7位二进制代码对字符进行编码 (1)数字0~9的编码是0110000~0111001,它们的高3位均是011,后4位正好与其对应的二进制代码(BCD码)相符。

最新微机原理与接口技术-知识点归纳

微机原理知识点归纳一、选择题 1.在计算机内部,一切信息的存取、处理和传送都是以( 二进制 )码形式进行的。 2.机器字长为8位的有符号数,其表示数值的范围是( -128-127 ),8位无符号数( 0-255 )。 3.运算器运算时经常会遇到"溢出", 这是指( 越界 )。 4.实地址模式下,一个逻辑段的体积最大为( 64k )。 5.在下列指令的表示中,不正确的是( c )。 A.MOV AL,[BX+SI] B.JMP DONI C.DEC [SI] D.MUL CL 6.8254中的计数器共有( 6 )种工作方式。 7.在异步串行通信协议中规定,传送的每个帧中数据位长度是( 5-8 )。 8.在异步串行通信中,使用比特率来表示数据传送速率,它是指(比特每秒)。 9.CPU执行IRET指令,从堆栈段中弹出( 6 )字节。 10.8255芯片中能够工作在双向传输方式的数据口是( A口)。 11.机器字长为8位的补码,其表示数值的范围是( -128-127 )。 12.运算器运算时经常会遇到"溢出", 这是指( 越界 )。 13.在下列指令的表示中,不正确的是( A )。 A.PUSH AL B.JMP AGA C.MOV AL,[BX+SI] D.MUL CL 14.如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是(12000H)。 15.下列指令中操作数在堆栈段中的是( C ) A.MOV AX, 34H B.ADD AX, ES:[BX] C.INC WORD PTR [BP] D.SUB AX, DS:[34H] 16.若SP=0200H,则执行指令PUSH AX 后,SP=( 01FEH )。 17.下列不属于PC机I/O端口分类的是( B )。 A.控制端口 B.地址端口 C.数据端口 D.状态端口 18.实模式下,70H型中断向量存放在内存中的地址是( 1C0H-1C3H )。 19.在异步串行通信中,使用比特率来表示数据传送速率,它是指()。

微机原理知识点整理

8086/8088微处理器的编程结构 编程结构:是指从程序员和使用者的角度看到的结构,亦可称为功能结构。从功能上来看,8086CPU可分为两部分,即总线 接口部件BIU和执行部件EU。 总线接口部件(BIU 组成:①段寄存器(DS、CS、ES、SS ②16 位指令指针寄存器IP(指向下一条要取出的指令代码;③20位地址加法器(用来 产生20位地址; ④6字节(8088为4字节指令队列缓冲器;

⑤总线控制逻辑。 功能:负责从内存中取指令,送入指令队列,实现CPU与存储器和I/O接口之间的数据传送。 执行部件(EU 组成:①ALU(算术逻辑单元;②数据寄存器(AX、BX、CX、DX; ③指针和变址寄存器(BP、SP、SI、DI;④标志寄存器(PSW;⑤EU控制系统。 功能:负责分析指令和执行指令。 BIU和EU的动作协调原则 BIU和EU按以下流水线技术原则协调工作,共同完成所要求的任务: ①每当指令队列中有两个空字节,BIU就会自动把指令取到指令队列中。其取指的顺序是按指令在程序中出现的前后顺序。 ②每当EU准备执行一条指令时,它会从BIU部件的指令队列前部取出指令的代码,然后用几个时钟周期去执行指令。在执行指令的过程中,如果必须访问存储器或者I/O端口,那么EU就会请求BIU,进入总线周期,完成访问内存或者I/O端口的操作;如果此时BIU正好处于空闲状态,会立即响应EU的总线请求。如BIU正将某个指令字节取到指令队列中,则BIU将首先完成这个取指令的总线周期,然后再去响应EU发出的访问总线的请求。 ③当指令队列已满,且EU又没有总线访问请求时,BIU便进入空闲状态。 ④在执行转移指令、调用指令和返回指令时,由于待执行指令的顺序发生了变化,则指令队列中已经装入的字节被自动消除,BIU会接着往指令队列装入转向的另一程序段中的指令代码。 8086/8088内部的寄存器可以分为通用寄存器和专用寄存器两大类,

微机原理知识点总结

1、计算机硬件的五大组成部分:运算器、控制器、存储 器、输入设备、输出设备。 2、 和协调着整个计算机系统的工作。 微型计算机:主机,包括微处理器,存储器,总线、输入输出接口电路。 +外部设备+软件 3、微处理器工作原理:程序存储和程序控制 4、微机系统的内存分类:RAM ROM 5、8086两个独立部件: 执行部件EU:负责指令的执行;组成:8个通用寄存器,一个标志寄存器,运算器,EU控制电路。 总线接口部件BIU:负责CPU与存储器和I/O设备间的数据传送。组成:地址加法器、段寄存器、指令指针寄存器、总线控制电路、内部暂存器、指令队列。6、8个通用寄存器:累加器AX,基址寄存器BX, 计数寄存器CX, 数据寄存器DX,堆栈指针寄存器SP,基址指针寄存器BP,源变址寄存器SI,目标变址寄存器DI 4个段寄存器:代码段CS:存放指令代码;数据段DS:存放操作数;附加段ES:存放操作数;堆栈段SS:指示堆栈区域的位置。 7、指令指针IP的功能:控制CPU指令执行的顺序,指

向下一条要执行指令的偏移地址。 8、标志寄存器:状态标志位,控制标志位 9、8086有20根地址线。16根数据线 10、 第三章 11、指令的7种寻址方式:立即寻址、寄存器寻址、直接寻址、寄存器间接寻址、寄存器相对寻址、基址变址寻址、基址变址相对寻址。 12、指令:数据传送指令MOV、压栈指令PUSH、出栈指令POP、交换指令XCHG、取偏移地址指令LEA、输入指令IN、输出指令OUT、加法运算指令ADD、加一指令INC、减法指令SUB、减一指令DEC、求补指令NEG、比较指令CMP、与指令AND、或指令OR、异或指令XOR、测试指令TEST、非循环逻辑左移指令SHL、非循环逻辑右移指令SHR、无条件转移指令JMP、

微机原理复习知识点总结

1 .所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、 设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。 5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU 与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7 .接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置 接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步 传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、 程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内 总线、外总线。ISA 总线属于内总线。 12 .面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合 的总线系统从而达到最佳的效果。 13.SCSI 总线的中文名为小型计算机系统接口(Small Computer System Interface) ,它是 芯的信号线,最多可连接7 个外设。 14.USB 总线的中文名为通用串行接口,它是 4 芯的信号线,最多可连接127 个外设。15 .I/O 端口的编码方式有统一编址和端口独立编址。访问端口的 方式有直接寻址和间接寻址。PC机的地址由16 位构成,实际使用中其地址范围 为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O 指令。 17.74LS688的主要功能是:8 位数字比较器,把输入的8 位数据P0-P7 和预设的8 位数据Q0-Q7进行比较。如果相等输 d 出0,不等输出1。 主要功能:把输入的8 位数据P0-P7 和预设的8 位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址 范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18.8086 的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。19.8086 有20 地址线,寻址空间1M,80286有24根地址线,寻址空间为16M。20.8086/8088 有两种工作模式,即最大模式、最小模式,它是由MNMX决定的。21.在8086/8088 系统中,I/O 端口的地址采用端口独立编址方式,访问端口时 使用专门的 I/O 指令。

微机原理最新大全知识点

第一部分:填空选择(35分 寻址方式,地址形成方式, 16位地址如何形成 20位地址 存储器的基本分类,名称(掩模,可擦除…… 基本指令(带 C 与不带 C 的循环DMA 的传送方式,码制转换(非压缩, BCD DS,CS,SS,ES 的含义存放内容8086最小系统模式,硬件的哪个管脚决定 中断的类型 各标志寄存器名称及其内容 周期(时钟,总线…… CPU 与外界信息的传递方式 CPU 组成部件及其作用 第二部分:问答题(35分 计算机的组成部件及其用途 8253已知端口地址,控制字格式,写出其初始化方式 8255已知端口地址,写控制字,工作方式 存储器写地址(高位没用的地址线用 1表示第三部分:写程序结果(15分与或运算结果 左移右移,存储器中的结果 从指令中找出哪些正确与哪些是错误的 第四部分:编程题

求最大值 排序 微机原理重点: 第一部分:填空选择(35分寻址方式,地址形成方式, 16位地址如何形成 20位地址存储器的基本分类,名称(掩模,可擦除…… 基本指令 (带 C 与不带 C 的循环 DMA 的传送方式,码制转换(非压缩, BCD DS,CS,SS,ES 的含义存放内容 8086最小系统模式,硬件的哪个管脚决定中断的类型各标志寄存器名称及其内容周期 (时钟,总线…… CPU 与外界信息的传递方式 CPU 组成部件及其作用第二部分:问答题(35分计算机的组成部件及其用途 8253已知端口地址, 控制字格式,写出其初始化方式 8255已知端口地址,写控制字,工作方式存储器写地址(高位没用的地址线用 1表示第三部分:写程序结果(15分与或运算结果左移右移, 存储器中的结果从指令中找出哪些正确与哪些是错误的第四部分:编程题求最大值排序 第二章 8086体系结构与 8086CPU 机械 085 王鹏 1. 8086CPU 由哪两部分构成?它们的主要功能是什么? 答:8086CPU 由两部分组成:指令执行部件 (EU和总线接口部件 (BIU 指令执行部件 (EU 主要由算术逻辑运算单元 (ALU、标志寄存器 FR 、通用寄存器组和 EU 控制器等 4个部件组成,其主要功能是执行指令。总线接口部件 (BIU 主要由地址加法器、寄存器组、指令队列和总线控制电路等 4个部件组成, 其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或 I /O 端口读取操作数参加 EU 运算或存放运算结果等。 3. 8086CPU 中有哪些寄存器?各有什么用途? 答:指令执行部件(EU 设有 8个 16位通用寄存器 AX 、 BX 、 CX 、 DX 、 SP 、 BP 、 SI 、 DI ,主要用途是保存数据和地址(包括内存地址和 I/O端口地址。其中 AX 、 BX 、 CX 、 DX 主要用于保存数据, BX 可用于保存地址, DX 还用于保存 I/O端口地址; BP 、 SI 、 DI 主要

微机原理知识点归纳

为什么主机与外设交换信息要通过接口电路; 接口的功能是负责实现CPU通过系统总线把I/O电路和外围设备联系在一起。CPU在与I/O 设备进行数据交换时存在以下问题:速度不匹配:时序不匹配;信息格式不匹配;信息类型不匹配。基于以上原因,CPU与外设之间的数据交换必须通过接口来完成.。有效的完成CPU 与外设之间的信息交换。 接口和端口的定义,以及区别? 接口:由若干个端口和相应的的控制电路组成。 端口:I/O接口电路中能被CPU直接访问的寄存器或特定器件。 区别:1、端口是对应的唯一通信地址。2、接口电路是由若干个端口组成,对应唯一的功能。端口分类:1、状态口、数据口、命令口2、中断型、非中断型 如何读回8253计数器的当前计数值? 有两种方法,一是在读之前先使用GATE信号停止计数器工作,再根据控制字确 定读取格式,然后用IN指令读取计数值(控制字D 5D 4 =11,读取两次,先低后高, D 5D 4 =10,只读一次,读出高位,低位为00,D 5 D 4 =01,只读一次,读出低位)。 二是读之前先送计数锁存命令,分两步进行,第一步,用OUT指令写入锁存控制 字D 5D 4 =00到控制寄存器,其它位按要求确定,第二步,用IN指令读取被锁存的 计数值,读取格式取决于控制字的D 5D 4 两位状态,具体如第一种方法。 简述8259中断控制器内部结构中的寄存器和工作特点? 答:8259中断控制器内部结构中的寄存器包括中断请求寄存器IRR、中断屏蔽寄存器IMR、中断服务寄存器ISR、优先权分析器PR、初始化命令字寄存器、操作命令寄存器。其中中断请求寄存器IRR接收和缓存外部中断元的中断请求信号;中断屏蔽寄存器IMR存放中断屏蔽信息;中断服务寄存器ISR用以保存正在被服务的中断请求情况;优先权分析器PR接收IRR的请求信息,与ISR的状态比较判断,如果是更高一级的中断请求则将IRR该中断请求送ISR,向CPU发出中断申请信号INT,并将ISR中相应位置“1”,低则不操作;初始化命令字寄存器存放初始化命令、操作命令寄存器存放操作命令。

微机原理与接口技术 最好的知识点总结

冯.诺依曼型: 运算器、控制器、存储器、输入设备、输出设备 基本工作原理:存储器存储程序控制的原理 1、将事先编好的程序及运算中所需的数据,按一定的方式输入并存储在计算机的内存中; 2.将程序的第一条指令存放的地址送入程序计数器PC 中,并启动运行; 3.计算机自动地逐一取出程序的一条条指令,加以分析并执行所规定的功能。 1.微处理器----由运算器、控制器、寄存器阵列组成 2.微型计算机----以微处理器为基础,配以内存以及输入输出接口电路和相应的辅助电路而构成的裸机 3.微型计算机系统----由微型计算机配以相应的外围设备及软件而构成的系统 4.存储器: 内部:随机存储器(RAM)(断电消失) 读存储器(ROM) 外部:软盘、硬盘、磁带、闪存盘、光盘等 .5..微型计算机的性能指标: 主频、字长、内存容量、存取周期、运算速度、 内核数目、高速缓存 6.总线:地址总线、数据总线、控制总线 8086有16位双向数据总线,20位地址总线, 可寻址20 2=1M大小的存储器 由总线接口部件(BIU)和指令执行部件(EU)组成2.18086CPU结构 执行部件(EU):由通用计算器、运算器和EU控制系统等组成,EU从BIU的指令队列获得指令并执行;总线接口部件(BIU):由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成,负责从内 存中取指令和取操作数。 2.2寄存器结构 段寄存器:CS、DS、ES、SS, 通用寄存器:AX、BX、CX、DX, 堆栈指针SP、基址指针BP、指令指针IP,标志寄存器FLAGS CF:最高位有进位为‘1’;PF:低8位偶数个1 AF:低4向高4有进位;ZF:全零为1 SF:结果最高位为1时等于1;OF:产生溢出,OF=1“对准存放 对准存放” ”:从存储器偶地址开始存放字数据的存放方式简答: 1.什么叫寻址方式?8086有哪些寻址方式? 答:寻址操作数有效地址的方式叫寻址方式。8086的寻址方式有:立即寻址、寄存器寻址、直接寻址、寄存器间接寻址、基址寻址和变址寻址、基址变址寻址。 2.何为中断?中断矢量是什么?中断方式的实现一般需要经历哪些过程? 答:所谓中断是指某事件的发生引起CPU暂停当前程序的运行,转入对所发生事件的处理,处理结束又回到原程序被打断处接着执行这样一个过程。 中断矢量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。 中断方式的实现一般需要经历下述过程: 中断请求—→中断响应—→断点保护—→中断源识别—→中断服务—→断点恢复—→中断返回 3.CPU与外设之间数据传送的方式有哪些?试说明程序控制传送方式。 答:CPU与外设之间数据传送的方式有:程序控制方式、中断方式和DMA方式。 程序控制方式又叫查询方式,是指CPU与外设传输数据之前,先查询外设状态,只有当外设为传输数据作好准备时才进行一次数据传输,否则等待。 4.计算机的硬件系统由哪几个部件组成?简述各部件的功能? 答:计算机硬件由运算器、控制器、存储器、输入设备和输出设备组成。 运算器:主要进行算数和逻辑运算 控制器:控制从存储器取指令,送指令寄存器,再送指令译码器,根据指令的功能产生一系列时序信号控制各部件动作。 输入设备:从外部获取信息的装置 输出设备:将计算机运算结果转换为人们或设备能识别的形式。5.微机的三总线是什么? 答:它们是地址总线、数据总线、控制总线。 6.8086CPU启动时对RESET要求?8086/8088CPU 复位时有何操作? 答:复位信号维高电平有效。8086/8088要求复位信 号至少维持4个时钟周期的高电平才有效。复位信 号来到后,CPU便结束当前操作,并对处理器标志 寄存器,IP,DS,SS,ES及指令队列清零,而将cs设置 为FFFFH,当复位信号变成地电平时,CPU从 FFFF0H开始执行程序 7.中断向量是是什么?堆栈指针的作用是是什么? 什么是堆栈? 答:中断向量是中断处理子程序的入口地址,每个 中断类型对应一个中断向量。堆栈指针的作用是指 示栈顶指针的地址,堆栈指以先进后出方式工作的 一块存储区域,用于保存断点地址、PSW等重要信 息。 8..累加器暂时的是什么?ALU能完成什么运算? 答:累加器的同容是ALU每次运行结果的暂存储器。 在CPU中起着存放中间结果的作用。ALU称为算术 逻辑部件,它能完成算术运算的加减法及逻辑运算 的“与”、“或”、“比较”等运算功能。 9.8086CPU EU、BIU的功能是什么? 答:EU(执行部件)的功能是负责指令的执行,将 指令译码并利用内部的寄存器和ALU对数据进行所 需的处理BIU(总线接口部件)的功能是负责与存 储器、I/O端口传送数据。 10.CPU响应可屏蔽中断的条件? 答:CPU承认INTR中断请求,必须满足以下4个 条件: 1)一条指令执行结束。CPU在一条指令执行的最后 一个时钟周期对请求进行检测,当满足我们要叙述 的4个条件时,本指令结束,即可响应。 2)CPU处于开中断状态。只有在CPU的IF=1,即 处于开中断时,CPU才有可能响应可屏蔽中断请求。 3)没有发生复位(RESET),保持(HOLD)和非 屏蔽中断请求(NMI)。在复位或保持时,CPU不工 作,不可能响应中断请求;而NMI的优先级比INTR 高,CPU响应NMI而不响应INTR。 4)开中断指令(STI)、中断返回指令(IRET)执行 完,还需要执行一条指令才能响应INTR请求。另外, 一些前缀指令,如LOCK、REP等,将它们后面的 指令看作一个总体,直到这种指令执行完,方可响 应INTR请求。 11.8086CPU的地址加法器的作用是什么? 答:8086可用20位地址寻址1M字节的内存空间, 但8086内部所有的寄存器都是16位的,所以需要由 一个附加的机构来根据16位寄存器提供的信息计算 出20位的物理地址,这个机构就是20位的地址加 法器。 12.如何选择8253、8255A控制字? 答:将地址总线中的A1、A0都置1 13.8086(88)内部中断源有哪些? 答:内部(除法除以0、单步、断点、溢出、指令中 断) 14.中断源是什么? 答:所谓中断源即指引起中断的原因或中断请求的 来源。 15.类型号为N中断向量存放在逻辑地址为多少? 如何存放逻辑地址? 答:段地址=N*4+2偏移地址=N*4所以类型 号为N中断向量存放在逻辑地址为段地址:偏移地 址。每个中断类型的逻辑地址为四个字节,高两个 字节存放CS段地址,低两个字节存放IP偏移地址。 16.8088/8086CPU响应中断后,TF和IF标志自动 置为多少? 答:IF为1,TF为0 17.8086CPU可以进行寄存器间接寻址的寄存器是 哪些? 答:BX、BP、SI、DI 18.在微型计算机系统中,主要的输入输出方法有哪 些? 答:在微型计算机系统中,主要的输入输出方法有4 种:程序控制方式,中断控制方式,直接存储器存 取方式,输入/输出处理机方法。 19.中断处理过程应包括哪些步骤? 答:中断方式的实现一般需要经历下述过程:中断请 求→中断响应→断点保护→中断源识别→中断服务 →断点恢复→中断返回 20.CPU何时检测INTA中断请求输入端? 答:CPU在一条指令执行的最后一个时钟周期对请 求进行检测 21.IP指令指针寄存器存放的是什么? 答:IP为指令指针寄存器,它用来存放将要执行的 下一条指令地址的偏移量,它与段寄存器CS联合形 成代码段中指令的物理地址。 22.8086(88)的NMI何时响应中断? 答:每当NMI端进入一个正沿触发信号时,CPU就 会在结束当前指令后,进入对应于中断类型号为2 的非屏蔽中断处理程序。 23.8086CPU共有多少地址线、数据线?,它的寻址 空间为多少字节? 8086CPU地址线宽度为20条,数据线为16位,可寻 址范围为1MB 24.中断向量是什么? 答:中断向量是中断处理子程序的入口地址,每个中 断类型对应一个中断向量。堆栈指针的作用是指示栈 顶指针的地址,堆栈指以先进后出方式工作的一块存 储区域,用于保存断点地址、PSW等重要信息。 25.8O86/8088CPU的基本总线周期分为几个时钟周 期? 答:8086/8088CPU的基本总线周期分为4个时钟周 期。常将4个时周期分别称为4个状态,即T1、T2、 T3、T4状态,T1发地址,T2、T3、T4为数据的读/ 写。 26.CPU响应可屏蔽中断时会自动将TF、IF怎样? 答:CPU响应可屏蔽中断时,把标志寄存器的中断 允许标志IF和单步标志TF清零。将IF清零是为了 能够在中断响应过程中暂时屏蔽外部其他中断,以免 还没有完成对当前中断的响应过程而又被另一个中 断请求所打断,清除TF是为了避免CPU以单步方 式执行中断处理子程序。 27.8086CPU总线接口单元BIU的具体任务是什么? 堆栈是什么? 答:BIU的具体任务是负责于存储器、I/O端口传送 数据,即BIU管理在存储器中存取程序和数据的实 际处理过程。 在计算机内,需要一块具有“先进后出”特性的 存储区,用于存放子程序调用时程序计数器PC的当 前值,以及需要保存的CPU内各寄存器的值(现场), 以便子程序或中断服务程序执行结束后能正确返回 主程序。这一存储区称为堆栈。 28何为中断?中断矢量是什么?中断方式的实现一 般需要经历哪些过程? 答:所谓中断是指某事件的发生引起CPU暂停当前 程序的运行,转入对所发生事件的处理,处理结束又 回到原程序被打断处接着执行这样一个过程。 中断矢量是中断处理子程序的入口地址,每个中断类 型对应一个中断向量。 中断方式的实现一般需要经历下述过程: 中断请求—→中断响应—→断点保护—→中断源识 别—→中断服务—→断点恢复—→中断返回 设8253计数/定时接口电路中,其接口地址为 40H~43H,将2MHz的信号源接入CLK0,若利用通道0 产生2ms的定时中断,请计算计数初值并写出8253 初始化程序段(按二进制计数)。 1、计数初值=2ms*2MHz=4000 2、MOV AL,36H/34H OUT43H,AL;方式控制字 MOV AX,4000 OUT40H,AL MOV AL,AH OUT40H,AL;送计数值 1

相关主题
文本预览
相关文档 最新文档