当前位置:文档之家› 数字电路期末知识点复习题

数字电路期末知识点复习题

数字电路期末知识点复习题
数字电路期末知识点复习题

数字电子电路复习练习题

一、填空题

1.半导体具有三种特性,即:热敏性、光敏性和_________性。

2.集电极反向饱和电流I CBO

是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。

3.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数?F 。

4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。

5.从TTL 反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。

6. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。

7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。

8. 时序电路除了包含组合

电路外,还必须包含具有记忆功能的_________电路。因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。

9.要使触发器实现异步复位功能(Q

n+1

=0),应使异步控

制信号(低电平有效)?R D =___________,

?S D =___________。

10.JK

触发器当

J =K =________时,触发器Q n+1=?Q n 。

11.n 位二进制加法计数器有_________个状态,最大计数值为_________。

12.用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R 、C 表示,则该单稳态触发器形成的脉冲宽度t w ≈____________。

13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。

14.组成ROM 电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。

15.当RAM 的字数够用、

位数不够用时,应扩展位数。其方法是将各片

RAM

____________端、R/?W 端 和CS 端并联起来即可。 二、选择题

1.与晶体三极管组成的电路相比,MOS 管组成电路的主要特点是 _________ 。

a .电流控制;

b .输入电阻高;

c .带负载能力强

2.下列数码均代表十进制数6,其中按余3码编码的是_________。

a .0110;

b . 1100;

c .1001

3. 已知逻辑函数Y=AB+A ?B+?A ?B ,则Y 的最简与或表达式为____________。

a .A ;

b .A+?A ?B ;

c . A+?B ;

d .?A+B

4.TTL 与非门扇出系数的大小反映了与非门___________能力的大小。

a .抗干扰;

b .带负载;

c . 工作速度

5. 如果采用负逻辑分析,正或门即____________。

a .负与门;

b .负或门;

c .或门 6.七段显示译码器,当译

码器七个输出端状态为abcdefg=0011111时(高点平有效),译码器输入状态(8421BCD 码)应为____________。

a.0011;b.0110;c.0101;d.0100

7.一个8选1数据选择器,其地址输入端(选择控制输入端)的个数应是_________个。

a.2;b.3;c.4;d.8

8.要实现输入为多位、输出为多位的功能,应选用中规模集成___________组件。

a.编码器;b.译码器;c.数据选择器;d.数值比较器

9.对于J-K触发器,若J=K,

则可完成_________触发器

的逻辑功能。

a.R-S;b.D;c.T;d.J-K

10.3个移位寄存器组成的扭环形计数器,最多能形成____________个状态的有效循环。

a.3;

b.4;c.6;

d.8

11.555定时器输入端U I1

端(管脚6)、U I2端(管脚2)

的电平分别大于

3

2

U DD和

3

1

U DD时(复位端?R D=1),定时器

的输出状态是_________。

a.0 ;

b.1 ;c.原

状态

12.555定时器构成的单稳

态触发器的触发电压u i应

____________U DD。

a.大于;

b.小于;c.等于;

d.任意

13.只读存储器ROM的功

能是____________。

a.只能读出存储器的内容

且断电后仍保持;b.只

能将信息写入存储器;

c.可以随机读出或写入

信息;d.只能读出存储器

的内容且断电后信息全丢失

14.用_________片1k?4 的

ROM可以扩展实现8k?4 ROM

的功能。

a.4;b.8;

c.16;d.32

三、简述题。

1.最小项的性质。

2.组合电路产生竞争冒险

的原因及常用的消除竞争冒险

的方法。

3.用中规模集成计数器构

成任意进制计数器的三种方法

及各自的原理。

四、分析、设计、化简题

4.1将下列逻辑函数化简

成最简与或表达式。

(1)

Y1=A?B?C+?A?B+?AD+C+BD

(用公式法)

(2)

Y2=AB?C+AB?D+?ABC+AC?D

(?B?C+?BD=0)

(3)Y3(A,B,C,D)=∑

m

(2,3,7,8,11,14)+∑ d(0,

5,10,15)

4.2TTL电路如图4.2 (a)所示,写出输出Y的逻辑表达式,试根据图(b)的波形画出输出Y的波形。

(a ) (b )

图4.2

4.3 试用以下几种组件分别实现逻辑函数F = AB + AC + BC

(1)四选一数据选择器(四选一数据选择器的逻辑功能见式4.3.1); (2)3线-8线译码器T4138(逻辑功能见式4.3.2);

数据选择器和译码器的外部引线排列示意图分别见图4.3.1和图4.3.2, T4138选通时,S 1=1,?S 2

=?S 3=0。

Y=(D 10?A 2?A 1+ D 11?A 2A 1+ D 12A 2?A 1+ D 13A 2A 1)S ( 式4.3.1)

( 式4.3.2)

图4.3.1 图4.3.2

4.4 分析图4.4电路,2线—4线译码器的功能表达式见式4.4。 (1)写出输出F 的表达式; (2)填表4.4;

(3)说明图4.4电路的功能。

Y 0=?A 1?A 0, Y 1=?A 1A 0, Y 2=A 1?A 0, Y 3=A 1A 0 (式4.4)

图4.4

4.5 两片3线-8线译码器连成的电路如图4.5所示。3线-8线译码器T4138逻辑功能表达式见式4.5,正常工作时S 1=1,?S 2=?S 3=0。分析电路,填写真值表(见表4.5),说明电路功能。

表4.4

图 4.5

(式4.5)

表4.5

4.6 电路如图4.6所示,图中① ~ ⑤均为2线—4线译码器。

1.欲分别使译码器① ~ ④处于工作状态,对应的C 、D 应输入何种状态(填表4.6.1); 2.试分析当译码器①工作时,请对应A 、B 的状态写出?Y 10 ~ ?Y 13的状态(填表4.6.2); 3.说明图4.6电路的逻辑功能。

2线—4线译码器的功能见式4.6,工作时?S = 0。

(式4. 6)

图4.6 表4.6.1 表4.6.2

4.7 触发器电路如图4.7 (a) 所示,写出触发器输出端Q 的表达式并根据图 (b) 给定的波形 ,对应画出各输出端Q 的波形。设各触发器的初始状态均为“0”。

(a ) (b )

图4.7

4.8 触发器电路如图4.8(a) 所示,写出触发器输出Q 的表达式并根据图 (b) 给定的波形 ,对应画出各输出端Q 的波形。设各触发器的初始状态均为“0”。

(a )

(b)

图4.8

4.9 触发器电路如图4.9 (a) 所示,写出触发器输出端Q的表达式并根据图(b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。

(a)

(b)

图4. 9

4.10十进制计数器T4160构成的计数器电路如图4. 10所示。T4160的功能见表4. 10。

(1)分析该电路是几进制计数器,画出状态转换图;

(2)若改用复位法,电路该如何连接,画出连线图。

表4.10

图4. 10

4.11电路如图4.11所示。3线-8线译码器的功能表达式参见式4.5,十进制计数器的功能参见表4.10。

(1)说明虚线框内的电路为几进制计数器,画出状态转换图;

(2)说明整个电路实现什么功能。

图4.11

4.12 由4位同步二进制计数器T4161组成的电路如图4.12,T4161的功能参见表4. 10。试求:(1)当预置数输入端D3D2D1D0分别为0011和0101时,计数器的计数进制各为多少?

(2)画出两种情况下的状态转换图。

图4.12

4.13分析图4.13计数器电路的功能,分别写出M =1和M =0时 LD的表达式,说明当M =1和M =0时电路的进制。T4161为四位二进制加法计数器,其功能参见表4.10。

图4.13

4.14试用四位二进制加法计数器T4161芯片构成十三进制加法计数器,其状态转换图见图4.14(a),T4161的外部引线排列见图4.14(b)、功能参见表4.10。

(a ) (b )

图4.14

4.15电路如图4.15所示。分析电路,说明它是几进制加(减)法计数器,画出状态转换图。如果要使电路实现相应的逆运算,电路应如何连接,画出电路连接图。T4191是四位同步可逆计数器,其功能见表4.15所示。 表4.15

4.16 555定时器见图4.16(a )所示。

(1)试用图(a )所示的555定时器构成一个施密特触发器,画出连线图; (2)定性画出该施密特触发器的电压传输特性;

(3)若电源电压U cc=6V ,输入电压为图(b )所示的三角波,对应画出输出u o 的波形。

(a ) (b )

图4.16

4.17 试用图4.17 的ROM 设计一个全加器,全加器的真值表见表4.17,写出输出F 1 F 0的表达式,并在其输出交叉点上标出连接状态图。

图4. 17

表4. 17

4.18 分析图4.18所示电路功能,对应CP 画出Q A 、Q B 、Q C 和Y 的波形,设触发器的初始状态为0。八选一数据选择器的功能见式4.18。

Y=?A 2?A 1?A 0D 0+?A 2?A 1A 0D 1+?A 2A 1?A 0D 2+?A 2A 1A 0D 3+A 2?A 1?A 0D 4+A 2?A 1A 0D 5+A 2A 1?A 0D 6

+A 2A 1A 0D 7

(式4.18)

图4.18

习题参考答案 一、填空题

1.掺杂; 2.开路,小; 3.与、或运算, 0、1,原变量、反变量;

4.循环,一; 5.输入短

路电流,输入漏电流; 6.2n ;

7.(低位)进位信号;8.存储,时间;9.0,1;10.1;

11.2 n;2 n-1;12.1.1RC 13.稳定,输入;14.三态15.地址输入端

二、选择题

1.b;2.c;3.c;4.b;5.a;6.b;7.b;

8.b;9.c;10.c;11.a;12.b;13.a;14.b

三、简述题。

1.最小项的性质。

(1)任何一组变量取值下,只有一个最小项的对应值为1;

(2)任何两个不同的最小项的乘积为0;

(3)任何一组变量取值下,全体最小项之和为1。

2.组合电路产生竞争冒险

的原因及常用的消除竞争冒险

的方法。

在组合电路中,当逻辑门有

两个互补输入信号同时向相反

状态变化时,输出端可能产生过

渡干扰脉冲的现象。常用的消除

竞争冒险的方法有:输入端加滤

波电容、加封锁或选通脉冲、修

改逻辑设计等。

3.用中规模集成计数器构

成任意进制计数器通常有三种

方法:级连法、复位法和置位法。

简述各种方法构成任意进制计

数器的原理。

(1)级连法:将若干片计

数器串联连接,若各个计数器的

计数容量分别为N1、N2、????,

则总的计数容量N=N1?N2????

?。

(2)复位法:当计数器完

成所需的计数时,产生复位控制

信号控制计数器的异步复位端,

使计数器复0。

(3)置位法:利用计数器

的预置数功能,使N进制的计数

器在循环计数过程中,跳过

(N-M)个状态,实现所需要的

M进制计数功能。

四、分析、设计、化简题

4.1 Y1=?B +C+D;

Y2=A?D +A?C+?ABC;

Y3=CD+?B?D+AC

4.2 Y=?A(B=0),Y= Z

(B=1),对应波形见答图4.2

所示。

图4.2

4.3 (1)用四选一数据选择器实现F=AB+AC+BC= ABC+?ABC+A?BC+AB?C

令A2=A、A1=B,则:D13=1、D11= D12=C、D10=0,见答图4.3.1。

(2)用译码器实现

F=AB+AC+BC= ABC+?ABC+A ?BC+AB ?C

= Y 3+Y 5+Y 6+Y 7 =

见答图4.3.2。

答图

4.3.1

答图4.3.2。

4.4 (1) F=D 0?A 1?A 0+ D 1?A 1A 0+ D 2A 1?A 0+ D 3A 1A 0,

(2) 见答表4.4。

(3) 四选一多路选择器。

答表4.4

4.5 见答表4.5,该电路是一个4线-16线译码器。 答表4.5

4.6 见答表4.6, 是4线-16线译码器。 答表4.6.1 答表4.6.2

4.7 Q 1

n+1

=D 1= D (CP 上升沿触发)

Q 2

n+1

=J 2?Q 2 n

+?K 2 Q 2n

=

?Q 1 n

?Q 2 n

+ Q 1 n

Q 2 n

(CP 下降沿触发)。波形见答图4.7。

答图4.7 4.8 Q 1

n+1

= ?Q 1n (A 下降沿触发,当Q 2=1时,Q 1

n+1

=0)

Q 2

n+1

=D 2=Q 1 n

(B 上升沿触发)。波形见答图4.8。

答图4.8

4.9 Q 1n+1= ?Q 1n (CP 下降沿触发); Q 2n+1= ?Q 2n (Q 1下降沿触发);Q 3n+1= ?Q 3n (CP 上升沿触发);相应波形见答图4.9。

答图4.9

4.10 (1) 八进制计数器,状态转换图见答图4. 10(a ),

(2) 复位法连接见答图4. 10(b )。

(a)

(b)

答图4. 10

4.11 (1)六进制加法计数器,状态转换图见答图4.11。

(2)顺序脉冲发生器。

0000→ 0001→ 0010

↑Q3Q2Q1Q0↓

0101← 0100← 0011

答图 4.11

4.12 (1)当D3D2D1D0为0011时,十进制加法计数器;当D3D2D1D0为0101时,八进制加法计数器。

(2)状态转换图分别见答图4.12(a)和(b)。

(a)

(b)

答图4.12

4.13 M=0时,,六进制加法计数器;M=1时,,十进制加法计数器。

状态转换图分别见答图4.13(a)(b)所示。

(a)

(b)

答图4.13

4.14 见答图4.14。

答图4.14

4.15 十进制加法计数器,状态转换图见答图4.13(a),十进制减法计数器见答图4.15(b)。

0000→ 0001 → 0010→0011→0100→0101→0110→0111→1000→1001→1001

(a)

(b)

答图4.15

4.16 分别见答图4.16(a)、(b)和(c)所示。

(a)(b)(c)

答图4.16

4.17 F 1 =?A2?A1A0 +?A2A1?A0+A2?A1?A0 +A2A1A0

F0=?A2A1A0 +A2?A1A0+A2A1?A0 +A2A1A0

画出ROM结点图见答图4. 14所示。

答图4. 17

4.18 Q1n+1= ?Q1n(CP下降沿触发),:Q2n+1= ?Q2n(Q A下降沿触发),Q3n+1= ?Q3n(Q B下降沿触发)。

Y=?A2?A1?A0D0+?A2?A1A0D1+?A2A1?A0D2+?A2A1A0D3+A2?A1?A0D4+A2?A1A0D5+A2A1?A0D6

+A2A1A0D7 =?A2A1?A0+A2A1A0

见答图4.18。

答图4.18

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电路期末总复习知识点归纳详细

第1章 数字逻辑概论 一、进位计数制 1.十进制与二进制数的转换 2.二进制数与十进制数的转换 3.二进制数与16进制数的转换 二、基本逻辑门电路 第2章 逻辑代数 表示逻辑函数的方法,归纳起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。 一、逻辑代数的基本公式和常用公式 1)常量与变量的关系A+0=A与A=?1A A+1=1与00=?A A A +=1与A A ?=0 2)与普通代数相运算规律 a.交换律:A+B=B+A b.结合律:(A+B)+C=A+(B+C) c.分配律:)(C B A ??=+?B A C A ? ))()(C A B A C B A ++=?+) 3)逻辑函数的特殊规律 a.同一律:A+A+A b.摩根定律:B A B A ?=+,B A B A +=? b.关于否定的性质A=A 二、逻辑函数的基本规则

代入规则 在任何一个逻辑等式中,如果将等式两边同时出现某一变量A的地方,都用一个函数L表示,则等式仍然成立,这个规则称为代入规则 例如:C B A C B A ⊕?+⊕? 可令L=C B ⊕ 则上式变成L A L A ?+?=C B A L A ⊕⊕=⊕ 三、逻辑函数的:——公式化简法 公式化简法就是利用逻辑函数的基本公式和常用公式化简逻辑函数,通常,我们将逻辑函数化简为最简的与—或表达式 1)合并项法: 利用A+1=+A A 或A B A B A =?=?, 将二项合并为一项,合并时可消去一个变量 例如:L=B A C C B A C B A C B A =+=+)( 2)吸收法 利用公式A B A A =?+,消去多余的积项,根据代入规则B A ?可以是任何一个复杂的逻辑式 例如 化简函数L=E B D A AB ++ 解:先用摩根定理展开:AB =B A + 再用吸收法 L=E B D A AB ++ =E B D A B A +++ =)()(E B B D A A +++ =)1()1(E B B D A A +++ =B A + 3)消去法 利用B A B A A +=+ 消去多余的因子

《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

脉冲与数字电路——模拟试题一及答案

脉冲与数字电路试题 第一套 一、单选题(每题1分) 1. 回差是( )电路的特性参数。 A 时序逻辑 B 施密特触发器 C 单稳态触发器 D 多谐振荡器 2. 石英晶体多谐振荡器的主要优点是( )。 A 电路简单 B 频率稳定度高 C 振荡频率高 D 振荡频率低 3. 对TTL 与非门多余输入端的处理,不能将它们( )。 A 与有用输入端并联 B 接地 C 接高电平 D 悬空 4. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平为 3.2V 时,其低电平噪声容限为( ) A 1.2V B 1.2V C 0.4V D 1.5V 5. 逻辑函数ACDEF C AB A Y +++=的最简与或式为( ) A .C A Y += B. B A Y += C. AD Y = D. AB Y = 6. 在什么情况下,“与非”运算的结果是逻辑0。 ( ) A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是1 7. 组合逻辑电路( )。 A 一定是用逻辑门构成的 B 一定不是用逻辑门构成的 C 一定是用集成逻辑门构成的 D A 与B 均可 8. 已知逻辑函数的真值表如下,其表达式是( ) A .C Y = B .AB C Y = C .C AB Y += D .C AB Y +=

图2202 9. 要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( )电路。 A 多谐振荡器 B 基本RS 触发器 C 单稳态触发器 D 施密特触发器 10. 所谓三极管工作在倒置状态,是指三极管( )。 A 发射结正偏置,集电结反偏置 B 发射结正偏置,集电结正偏置 C 发射结反偏置,集电结正偏置 D 发射结反偏置,集电结反偏置 11. TTL 与非门的关门电平为0.8V ,开门电平为2V ,当其输入低电平为0.4V ,输入高电平 为3.5V 时,其输入高电平噪声容限为( )。 A 1.1 V B 1.3V C 1.2V D 1.5V 12. 下图电路,正确的输出逻辑表达式是( )。 A . CD AB Y += B . 1=Y C . 0=Y D . D C B A Y +++= 图2204 13. 下列消除竞争—冒险的方法中错误的是( )。 A 修改逻辑设计 B 引入封锁脉冲 C 加滤波电容 D 以上都不对 14. 连续86个1同或, 其结果是 ( ) A . 1 B . 0 C . 86 D . 286 15. 主从JK 型触发器是( )。

数字电路模拟试题 ()

《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32 B. 16 C. 8 D. 4 5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD B. A B CD C. A B C D D. AB C D 7. 与A B C ++相等的为( ) A. A B C ?? B. A B C ?? C. A B C ++ 8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F = 图1 9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。

A. AC AB F+ = B. C B AB F+ = C. AC B A F+ = D. AC B A F+ = 10. 要实现 n n Q Q= +1 )。 11. 可以用来实现并/( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是() A. RS触发器 B. T触发器 C. JK触发器 D. Tˊ触发器 13. 某逻辑电路输入A、B和输出Y的波形如图2所示,则此电路实现的逻辑功能是() A. 与非 B. 或非 C. 异或 D. 异 或非 图2 14. 若两个逻辑函数相等,则它们必然相同的是() A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为() A. 译码器 B. 编码器 C. 数据选择器 D. 数据分配器 二、填空题 1. 完成下列数制之间的转换(25.25) 10 =() 2 =() 8 A B C F 0 0 0 0 1 0 1 0 1 1 1 1 1 1

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数字电路期末知识点复习题

数字电子电路复习练习题 一、填空题 1.半导体具有三种特性,即:热敏性、光敏性和_________性。 2.集电极反向饱和电流I CBO 是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。 3.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数?F 。 4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。 5.从TTL 反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。 6. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。 7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。 8. 时序电路除了包含组合 电路外,还必须包含具有记忆功能的_________电路。因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。 9.要使触发器实现异步复位功能(Q n+1=0),应使异步控制信号(低电平有效)?R D =___________, ?S D =___________。 10.JK 触发器当 J =K =________时,触发器Q n+1=?Q n 。 11.n 位二进制加法计数器有_________个状态,最大计数值为_________。 12.用555定时器构成的 单稳态触发器,若充放电回路中的电阻、电容分别用R 、C 表示,则该单稳态触发器形成的脉冲宽度t w ≈____________。 13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。 14.组成ROM 电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。 15.当RAM 的字数够用、 位数不够用时,应扩展位数。其方法是将各片 RAM 的 ____________端、R/?W 端 和CS 端并联起来即可。 二、选择题 1.与晶体三极管组成的电路相比,MOS 管组成电路的主要特点是 _________ 。 a .电流控制; b .输入电阻高; c .带负载能力强 2.下列数码均代表十进制数6,其中按余3码编码的是_________。 a .0110; b . 1100; c .1001 3. 已知逻辑函数Y=AB+A ?B+?A ?B ,则Y 的最简与或表达式为____________。 a .A ; b .A+?A ?B ; c . A+?B ; d .?A+B 4.TTL 与非门扇出系数的大小反映了与非门___________能力的大小。 a .抗干扰; b .带负载; c . 工作速度 5. 如果采用负逻辑分析,正或门即____________。 a .负与门; b .负或门; c .或门 6.七段显示译码器,当译

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电路期末总复习知识点归纳详细.doc

第1章数字逻辑概论 一、进位计数制 1.十进制与二进制数的转换 2.二进制数与十进制数的转换 3.二进制数与16进制数的转换 二、基本逻辑门电路 第2章逻辑代数 表示逻辑函数的方法,归纳起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。 一、逻辑代数的基本公式和常用公式 1)常量与变量的关系A+0=A与A= ?1A A+1=1与0 ?A 0= A?=0 A+=1与A A 2)与普通代数相运算规律 a.交换律:A+B=B+A ? A? = B A B b.结合律:(A+B)+C=A+(B+C) A? B ? C ? = ? ) A ( ) B (C c.分配律:) ?=+ A? (C B A? A C ?B A+ + +) B ? = A )() ) (C A B C 3)逻辑函数的特殊规律 a.同一律:A+A+A b.摩根定律:B A+ B ? A = A B A? = +,B

b.关于否定的性质A=A 二、逻辑函数的基本规则 代入规则 在任何一个逻辑等式中,如果将等式两边同时出现某一变量A的地方,都用一个函数L表示,则等式仍然成立,这个规则称为代入规则 例如:C ? ⊕ ? A⊕ + A C B B 可令L=C B⊕ 则上式变成L ?=C + A A? L = ⊕ ⊕ A⊕ B A L 三、逻辑函数的:——公式化简法 公式化简法就是利用逻辑函数的基本公式和常用公式化简逻辑函数,通常,我们将逻辑函数化简为最简的与—或表达式 1)合并项法: 利用A+1 A= ? ?, 将二项合并为一项,合并时可消去一个变量 B = A = A或A +A B 例如:L=B B C + ( A +) = A= A B C C A C B 2)吸收法 利用公式A A?可以是任何一个复杂的逻辑? +,消去多余的积项,根据代入规则B A B A= 式 例如化简函数L=E AB+ + A D B 解:先用摩根定理展开:AB=B A+再用吸收法 L=E AB+ A + B D =E + + B A+ B D A =) A A+ + D + B ( ) (E B =) A A+ D + + 1(E 1( ) B B

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电路期末复习题及答案

数字电路期末复习题及答案 一、填空题 1、数字信号的特点就是在时间上与幅值上都就是断续变化的,其高电平与低电平常用 1 与0 来表示。 2、分析数字电路的主要工具就是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱与区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。10、一个基本R S触发器在正常工作时,它的约束条件就是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件就是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法与共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器与数码寄存器。 17、时序逻辑电路按照其触发器就是否有统一的时钟控制分为同步 时序电路与异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A、1 B、2 C、4 D、16 2、十进制数25用8421BCD码表示为 B 。 A、10 101 B、0010 0101 C、100101 D、10101 3、以下表达式中符合逻辑运算法则的就是D。 A、C·C=C2 B、1+1=10 C、0<1 D、A+1=1

《数字电路》期末模拟试题及答案 3

1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。 2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于___ ___偏置和_______偏置。 3. 逻辑变量的异或表达式为:_____________________B A =⊕。 4. 二进制数A=1011010;B=10111,则A -B=_______。 5. 组合电路没有______功能,因此,它是由______组成。 6. 同步RS 触发器的特性方程为:Q n+1 =______,其约束方程为:______。 7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入 端,____输出端。 8. 下图所示电路中,Y 1 Y 3 =______。 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F * 为________。 A .()()D C B A ++ B. ()()D C B A ++ C. ()()D C B A ++ 3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B . 每个与项中含有的变量个数少 C . 化简结果具有唯一性 A 1 A B 3

5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B . AB C Y = C .C AB Y += D .C C B Y += 化简下列逻辑函数,写出最简与或表达式: 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A + ++? 分析设计题: 1.双四选一数据选择器如图所示,其功能表达式如下。现要实现八选一数据选择器的功能(地址信号为 A 2A 1A 0,数据输入端信号为 D 7 ~ D 0 ) ,请画出电路连接图。 1A A A A D Y =(2D Y =( 2.TTL

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

数字电路期末试卷

2015-2016年第一学年度 市职业技术学校电子线路期末考试(开卷) 班级___________ __________ 分数__________ 一选择题(本大题共十道小题,每小题2分) 1、模拟电路中晶体管大多工作于( )。 A.放大状态 B.截止状态 C.击穿状态 D.饱和状态 2、当逻辑函数有n个变量时,共有( )个变量取值组合? A. n B. 2n C. n2 D. 2n 3、十进制数25用8421BCD码表示为( )。 A、10 101 B、0010 0101 C、100101 D、100101 4、下列逻辑式中,正确的逻辑公式是( )。 A.A+B=A B B. A+B=A B + C. A+B=AB D. A+= 00 5、二输入端的与非门,其输入端为A、B,输出端为Y,则其表达式Y= ()。 A、AB B、AB C、B A+D、A+B 6、逻辑式A+BC=( )。 A .A+ B B.A+ C C.(A+B)(A+C) D.B+C 7、辑电路如图示,其逻辑式为( )。 A.F=A+BC B、F=A B C ?+ C、F=A B C ++D、F=A·BC

1 1& ≥1 1F A B C 8、一个T触发器,在T=0时,加上时钟脉冲,则触发器()。 A、保持原态 B、置0 C、置1 D、翻转 9、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是 ()。 A、5 B、6 C、8 D、43 10、下列电路中,不属于组合逻辑电路的是( ) A.译码器B.全加器 C.寄存器 D.编码器 二填空题(本大题共十小题每小题2分) 1、数字信号的特点是在上和上都是断续变化的,其高电平和低电平 常用和来表示。 2、OC门的输出端可并联使用,实现________功能;三态门可用来实现 ______________。 3、(35)10 =()2 = ( )8421BCD 4、基本逻辑运算有________、________、________3种。 5、在RS、JK、T和D触发器中,_____触发器的逻辑功能最多。 6、组合电路由________________构成,它的输出只取决于 _ ________________

数字电路期末模拟试题及答案28524

数字电子电路 模拟试题-3 一、填空题(共30分) 1. 逻辑变量的异或表达式为: _____________________=⊕B A B A B A + 2. 二进制数A=1011010;B=10111,则A-B=__(1000011)2_____。 3. 组合电路没有______功能,因此,它是由______组成。 4. 同步RS 触发器的特性方程为:Q n+1=______,其约束方程为:______。 5. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入 端,____输出端。 6. 下图所示电路中,Y 1 Y 3 =______。 二、选择题(共 20分) 1. 四个触发器组成的环行计数器最多有____个有效状态。 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F *为________。 A .()()D C B A ++ B. ()()D C B A ++ C. ()() D C B A ++ A B C A B 3

3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B. 每个与项中含有的变量个数少 C. 化简结果具有唯一性 5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B. A B C Y = C .C AB Y += D .C C B Y += 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A +++?

数字电路期末考试试卷及答案

2010-2011学年度第一学期 09级电子技术基础(数字部分)期末考试试卷 一、填空题(本大题共15小题,每空1分,总计30分) 1、 (127)10= ( )2= ( ) 8421BCD。 2、5个变量可构成个最小项,全体最小项之和为。 3、基本逻辑运算有、、 3种。 4、描述逻辑函数各个变量取值组合和函数值对应关系的表格叫。 5、3线—8线译码器74LS138处于译码状态时,当输入A2A1A0=011时,输出= 。 6、对于T触发器,当T= 时,触发器处于保持状态。 7、某计数器的输出波形如图1所示,该计数器是进制计数器。 CP Q 1 Q 2 Q (图1) 8、触发器有个稳定状态,用来寄存和。这种无外加触发信号时能维持原态不变的功能称功能。在外加触发信号作用下,触发器状态。 9、要完成二进制代码转换为十进制数,应选择的电路是:。 10、所谓计数器,是指能和输入脉冲个数的逻辑部件,它是利用触发器的功能来实现的。 11、对于JK触发器,若J=K,则可完成触发器的逻辑功能;若K= J,则可完成触发器的逻辑功能。 12、加法器是用来完成二进制数的加法运算的,它分为和。 13、用表示某些特定含义的代码就称为编码;而把的过程称为,它是编码的逆过程。 14、一个十进制加法计数器需要由个JK触发器组成。 15、3位二进制计数器累计脉冲个数为;4位二进制计数器累计脉冲个数为。 二、单项选择题(本大题共10小题,每小题2分,总计20分) 1、要将方波脉冲的周期扩展16倍,可采用:。 A、16进制计数器 B、十位二进制计数器 2、能实现串行数据变换成并行数据的是:。 A、编码器 B、译码器 C、移位寄存器 D、二进制计数器3、构成4位寄存器应选用个触发器。 A、2 B、4 C、6 D、8 4、对于由3个D触发器组成的单向移位寄存器,3位串行输入数码全部输入寄存器并全部串行输出,则所需要的移位脉冲的数量为。 A、12 B、6 C、3 D、2 5、具有“置0”、“置1”、“保持原状”、“状态翻新”,被称为全功能的触发器的是。 A、D触发器 B、T触发器 C、JK触发器 D、同步RS触发器 6、在触发脉冲作用下,每来一个触发脉冲,触发器的状态就翻转一次的触发器是:。 A、D触发器 B、T,触发器 C、JK触发器 D、同步RS触发器 7、对于基本RS触发器,若S=R=0,则。 A、Q=Q=0 B、Q=Q=1 C、Q=1,Q=0 D、Q=1,Q=0 8、存储8位二进制信息要个触发器。 A、2 B、4 C、6 D、8 9、对于一个共阳极型数码管,若译码器输出送数码管驱动的abcdefg=0000110,则显示的字符为。 A、2 B、3 C、E D、F 10、在下列逻辑电路中,不是组合逻辑电路的是:。 A、译码器 B、运算放大器 C、全加器 D、编码器 三、问答及作图题(本大题共4小题,每小题8分,共32分) 1、触发器的描述方法有哪些?请列举其中四种。 2、异步计数器在结构上有何特点?同步计数器在结构上有何特点? 3、两个D触发器构成的电路如图二所示,设初态Q0=Q1=1,试画出在5个脉冲作用下Q0、 Q、Q1 、 1 Q端的输出波形。 CP (图二) Q Q Q1 CP 1 Q

《数字电子技术》模拟试题及答案

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 (15) 可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同

三、简答题(共10分) 1、证明:B A B A A +=+(4分) 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 四、分析题(20分) 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1= ;CP0= 。 2)列出其驱动方程:(4分) J1= ;K1= ;J0= ;K0= 。 3)列出其输出方程:(1分) Z = 4)求次态方程:(4分) =+11n Q ;=+10n Q 5)作状态表及状态图(9分) Z

数字电路期末试卷一答案Word版

试卷一答案一、填空题(每题3分,共24分) 1.( F8) 16=( 248 ) 10 =( 11111000 ) 2 2.X= -16 D,其一字节长的[X] 反=11101111 ;[X] 补 =11110000 。 3.写出图1逻辑电路的输出表达式F,F= 4.动态MOS存储单元是利用MOS栅极电容存储信息 的,为不丢失信息,必须定期刷新。 5.由n个D触发器构成的环形计数器,其有效计数 状态共有 n 个; 由n个JK触发器构成的扭环形计数器,其有效计数状态共有 2n 个。 6.单稳态触发器暂态时间取决于电路本身的参数,与触发信号无关。 7.施密特触发器的主要用途有波形变换、波形整形、消除干扰、幅度鉴别。8.若要求DAC电路的分辩率达到千分之一,则至少应选用 10 (因为 )位二进制代码输入的转换器。 二、简化下列函数,且写出最简“与非”表达式(14分) (用代数法) (用反演定律) (用消元法) (利用包含律) (用还原律和反演定律) 2.

解:将上式填入卡诺图如图2。

含有无关项的逻辑函数化简时可根据实际情况将无关项做“0”或“1”处理,以使函数可以化到最简。 若不考虑约束条件则最简与或式为 当考虑约束条件则最简与或式为 三、(10分) 分别用TTL“与非”门和OC门,实现函数,画出逻辑电路图。 解: 用TTL“与非门”实现时,必须将表达式变成“与非”--“与非”式,然后再画逻辑图。 由此可得: 用OC门实现时,由于OC门具有线与的逻辑功能,可直接按表达式画图。如图3所示。 四、用四输入数据选择器实现函数(8分)

解:用代数法求。根据逻辑表达式,其有四个输入变量A、B、C、D,而四选一数据选择器只需两位地址代码和,若选A和B作为选择器的地址输入,A =、B =,余下的项可选作数据输入用。 于是将表达式进行变换,变化成每项都含有A和B原变量和反变量组成的表达式。 由此可知:D 0=0 D 1 =D D 2 = D 3 =1 根据得到的表达式可画出逻辑图 五、设8421BCD码对应的十进制数为X,当X ≤2,或≥7 时电路输出F为高电平,否则为低电平。试设计该电路,并用于非门实现之。(14分) 解:1、根据题意,列真值表。由于8421BCD码由十种状态,而四变量组合由16种,6种未用的状态,可按无关项处理,由此可列出实现该功能的电路的真值表

相关主题
文本预览
相关文档 最新文档