当前位置:文档之家› 数字钟课程设计报告

数字钟课程设计报告

数字钟课程设计报告
数字钟课程设计报告

电气与电子信息工程学院

课程设计报告

设计:电子设计与实训课程设计 ______ 专业名称:电气工程及其自动化 ________ 班级:_____________________________________ 学号:___________________________________ 姓名:_______________________________________ 指导教师:____________________________________ 设计时间:2009.12.14 —2009.12.25

设计地点:K2—电子实习(2)室

课程设计目录

一、封面

二、目录

三、设计任务书

四、数字钟的设计与制作

1、设计目的

2、设计要求

3、设计所需器材及工具

4、设计方案及论证

①设计逻辑框图及原理方框图

②“秒脉冲信号发生器”的设计、原理图,芯片引脚排列图及功能表

③秒计数、译码/ 驱动及显示部分的设计

④分计数、译码/ 驱动及显示部分的设计

⑤时计数、译码/ 驱动及显示部分的设计

⑥分时校准电路的设计

5、焊接技术及安装工艺

6、调试步骤及故障排除

7、附图

五、稳压电源的设计与制作

1、设计目的及要求

2、设计所需的器材及工具

3、设计内容及步骤

①设计逻辑框图及电路原理图

②常用电子仪表的使用及注意事项

③常用电子元器件的认识及测量

④通电调剂及故障排除

六、设计小结

七、设计参考资料

数字钟的设计与制作

一、设计目的通过设计与实践,制作出具有准确显示小时、分、秒的数字钟,且可以校时。

二、设计要求

数字钟的功能要求:用六位LED数码管显示时、分、秒,一24小时即使方式运行, 使用按键开关可实现时分调整功能。

三、设计所需器材与工具

多功能数字钟主体电路元器件清单

元件数

元件名称元件型号量元件说明

电路板通用板 1 3 孔连在一起的通用板(十行

电解电容47uF 1 极性电容

瓷片电容30pF 2

151pF 1 无极性电容

10K 4 电阻

电阻 4.7K 6 电阻

520欧8 电阻

SN74LS244 1

集成芯片AT89C52 1 单片机

40孔 1 40 孔芯片插槽

芯片插槽16孔 1 16 孔芯片插槽

发光二极管 2 显示

数码管共阳 6 七段共阳数码管

开关小按钮开

开关关 4 按钮头要高一点的

晶振1

主要工具及附加材料:电烙铁、烙铁架、焊锡丝、松香、导线、镊子、钳子、数字万用表、吸锡器、剥线钳、等等。

四、设计方案论证

1、设计逻辑图及原理方框图

原理方框图

逻辑框图

译码显示电路

由上图的总体结构图可知,该设计大概可以分部分:秒脉冲产生部分、计数部分、显

示部分、校时部分。在秒脉冲产生部分中,可以用振荡器或者

555定时器予以实现,为了保

证准确性,优先选用振荡器,但是由于个人技术问题, 我们选用了 555定时器来产生秒脉冲; 在计数电路中,我们采用 CD4518计数器,4518为双BCD 同步加法计数器。在显示部分,我 们采用CD4511芯片结合数码管来实现。 最后的校时部分用四 2输入与非门的CD4011芯片结 合瓷片电容来完成。

2、“秒脉冲信号发生器”的设计、原理图、芯片引脚排列图及功能表

6

1

+ C u c

振荡器是数字钟的核心部分。振荡器的稳定性及频率的精确度决定了数字钟计时的准确 程度,一般来说555产生出来的秒脉冲不太稳

定, 血是由于某种原因, 本实验采用555定时 器。其中要求 R1、R2为100K 的

CC

555 3 U o C i

“秒脉冲信号发生器”的设计、原

4

电阻C1为4.7.FC2为0.01的电容,Vcc为+5V电源,GND 接地。

“脉冲信号发生器”是采用“ 555”定时器,所以下图为555芯片的引脚图及功能表。

3、秒计数、译码/驱动及显示部分的设计

众所周知,秒、分、时分别为六十、六十、二十四进制(十二进制亦可)计数器那么“秒”

和“分”计数器用两块十进制计数器级连来实现,它们的个位为十进制,十位为六进制,这样,符合人们通常计秒数的习惯。“时”计数也用两个十进制集成块,只是做成二十四进制,

上述计数器均可用反馈清零法来实现。

秒计数采用两个数码管、两个CD4511和一个CD4518来实现,将“秒”信号送入“秒”

计数器,秒计数器采用60进制计数器,每累计60秒发出一个“分”脉冲信号,该信号将作为“分”计数器的时钟脉冲,进位脉冲最终用CD4081的一个与门来实现。而CD4511芯片具

有锁存译码驱动的功能,可以外接电阻驱动七段口LED数码管显示出来,以下即为秒计数器的设计原理图。

见附图中图①部分

4、分计数、译码/驱动及显示部分的设计

分计数和秒计数的原理差不多,也是采用两个数码管、两个

CD4511 和一个CD4518来实

现,将“秒”计数器的进位脉冲送入“分”计数器,每累计60 分发出一个

“时”脉冲信号,该信号将作为“时”计数器的时钟脉冲,进位脉冲最终用CD4081的又一个与门来实现,同

样是采用CD4511来驱动七位LED数码管显示出来,以下即为分计数器的设计原理图。

见附图中图②部分

5、时计数、译码/驱动及显示部分的设计

时计数和分计数的原理差不多,也是采用两个数码管、两个CD4511和一个CD4518来实

现,将“分”计数器的进位脉冲送入“时”计数器,但是是计数器采用的是24进制、且不

需要进位脉冲,同样是采用CD4511来驱动七位LED数码管显示出来,以下即为分计数器的

设计原理图。

见附图中图③部分

其中秒、分、时计数器都用到芯片CD4511 CD4518 CD4081和数码管,下面就针对秒、

分、时的设计原理来介绍这些芯片的引脚及功能。

①数码管是数字钟的显示部分,由七段LED和一个点构成,其引脚图如下

②CD4511是BCD锁存/7段译码器/驱动器,常用的显示译码器件,MAX7219和他功能差

不多。

CD4511

3 4 5

Al A2 CT Fl LE 人3 M GND

CD4511引脚功能:BI : 4脚是消隐输入控制端,当BI=O时,不管其它输入端状态是怎么样的,七段数码管都会处于消隐也就是不显示的状态。LE:锁定控

制端,当LE=O时,允许译码输出。LE=1时译码器是锁定保持状态,译码器输出被保持在LE=O时的数值。LT:3脚是测试信号的输入端,当BI=1,LT=O时, 译码输出全为1,不管输入DCBA状态如何,七段均发亮全部显示。它主要用来检测数7段码管是否有物理损坏。A1、A2、A3、A4为8421BCD码输入端。

a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。

③CD4518是十进制双BCD同步加法计数器,内含两个单元的加计数器,下图为CD4518 的引脚图及功能表。

④CD4081是四2输入与门电路,其结构和CD4011差不多,具体引脚图如下。

6、分时校准电路的设计 分时校准电路的原理是一样的。均是采用瓷片电容 103 和与门电路用开关来实现的,具 体电路图如下。

平常计时状态下, 开关处于断开状态, 当需要校时时, 按下开关, 瓷片电容则放电, CD4011 的引脚 1、2 是低电平, 3 引脚输出高电平,此时 8 引脚送入时钟脉冲,则 10 输出低电平, 那么 4 输出一定是高电平,而且这个高电平被送入 定加 1,同理,若连续按下开关则“分”就会连续加 和分校时是一样的,不多做解释。

五、焊接技术及安装工艺

1、烙铁使用的注意事项

① 新买的烙铁在使用之前必须先给它蘸上一层锡

(给烙铁通电, 然后在烙铁加热到一定

的时候就用锡条靠近烙铁头), 使用久了的烙铁将烙铁头部锉亮, 然后通电加热升温, 并将 烙铁头蘸上一点松香,待松香冒烟时在上锡,使在烙铁头表面先镀上一层锡。

② 电烙铁通电后温度高达 250 摄氏度以上, 不用时应放在烙铁架上, 但较长时间不用时 应切断电源,防止高温“烧死”烙铁头(被氧化)。要防止电烙铁烫坏其他元器件,尤其是 电源线,若其绝缘层被烙铁烧坏而不注意便容易引发安全事故。

③ 不要把电烙铁猛力敲打,以免震断电烙铁内部电热丝或引线而产生故障。

④ 电烙铁使用一段时间后,可能在烙铁头部留有锡垢,在烙铁加热的条件下,我们可 以用湿布轻檫。如有出现凹坑或氧化块,应用细纹锉刀修复或者直接更换烙铁头。

2、 焊接技术 (1)

通常握持电烙铁的方法有握笔法和握拳法两种。

① 握笔法。适用于轻巧型的烙铁如 30W 的内热式。它的烙铁头是直的,头端锉成一 个斜面或圆锥状的,

适宜焊接面积较小的焊盘。

握拳法。 适用于功率较大的烙铁, 我们做电子制作的一般不使用大功率的烙铁 (这 里不介绍)。

(2)

在印刷电路板上焊接引线的几种方法。

① 印刷电路板分单面和双面 2 种。在它上面的通孔, 一般是非金属化的, 但为了使 元器件焊接在电路

板上更牢固可靠, 现在电子产品的印刷电路板的通孔大都采取金属化。 将 引线焊接在普通单面板上的方法:

② 直通剪头。引线直接穿过通孔,焊接时使适量的熔化焊锡在焊盘上方均匀地包围沾 锡的引线,形成一个圆

锥体模样,待其冷却凝固后,把多余部分的引线剪去。

③ 直接埋头。 穿过通孔的引线只露出适当长度, 熔化的焊锡把引线头埋在焊点里面。 这 种焊点近似半球

CD4518的1号时钟引脚,此时“分”必 1 ,即完成分校时。时校时电路的原理

形,虽然美观,但要特别注意防止虚焊。

3、安装工艺

(1)电路板设计与安装

①导线间距小于0.1mm 将无法进行蚀刻过程,因为如果蚀刻液在狭小的空间内不能有效扩散,就会导致部分金

属不能被蚀刻掉。

②如果导线宽度小于0.1mm ,在蚀刻过程中将会发生断裂和损坏。

③焊盘尺寸比孔的尺寸至少应大0.6mm 。

④合理放置较小元器件,以使其不会被较大的元器件遮盖。

⑤阻焊剂的厚度应不大于0.05mm 。

⑥丝网印制标识不能和任何焊盘相交。

⑦电路板的上半部应该与下半部一样,以达到结构对称。因为不对称的电路板可能会变

弯曲。

(2)、以下所列限制条件决定了板面的设计方法:

①用于产品原版胶片的翻拍照相机尺寸性能;

②原图制表尺寸;

③最小的或最大的电路板操作尺寸;

④钻孔精度;

⑤精良线形蚀刻设备。

六、调试步骤及故障排除

当完成数字时钟部分后,我们通电后发现“分”的个位数码管的 b 中发光管二极管不亮,对照数码管的引脚图,我可以看到b中的发光二极管对应的是6号引脚,然后我们就用万用表的二极管档测试该发光二极管,发现该二极管是亮的,说明数码管本身没问题。于是我就想可能是接线的问题,便着手去找6号引脚对应的接线,当我用万用表测试连线时,突然发现某一根连线两端的电阻为无穷大(理论上应为0),于是我便找原因,发现是一个焊点出

现了虚焊,重新焊接后通电调试,发现没有问题,故障完全排除。

七、附图

数字钟及稳压电源原理图

b

D D

p

c c

v e

d

c

b

a

g

f

e

8

d

D NA 7

5

a

4

51 L 1

6

D DV

g

f

3 A

EL

IB

TL

2 A

1 A

8

7

c

b

31

1

3

C

2 L C

4

3

2

1

1C

C BTS ER

V

c

c v

D NA

3 A

EL

IB

TL

2 A

1 A

8

00

5

S

H T

T

S ID

D DV D

RO

2

NG

rHl1,

05

c d e f g

c c

v

2 PC DNG

2N E

B 1Q A4Q

B 2Q

AT SER

A3Q

B 3Q A2Q

B 4Q A1 Q

1 NE

11

21

4 2

Y a D

D D

a b c d e f g

9

8

C

D DV

8

7

4

C

6

5

4

c

c v

K

3

?

3

_

Q

T

T

L

,O A

K

e

d

c

b

a

g

f

U

4

D

C

D NA

3 A

EL

IB

TL

2 A

1 A

~ 2 PC DNG

■2NE

B 1Q AT SE Q

B 2Q A3Q

B 3Q A2Q

B 4Q A1 Q

:

1 NE

E1PC

5

4

A 3

B 3 D rfe(2

Y 3 A2

Y 4 Y2

A 4 Y1

B 4 B1

A1

2

e

d

c

b

a

g

f

G

A

A

L

B

I

L

A

A

N

u

3

E

I

I

T

2

1

D

5>

C

2 PC DNG

2N E

B 1Q AT SE Q

A3Q

B 2Q

B 3Q A2Q

B 4Q A1 Q

1 NE

9

01

21

31

1PC

8

7

6

5

4

3

2

1

D

N G

3A

2B

3Y

2A

2

Y

1Y

4A4

Y

r-

1A

c

c

v

1

B

4

A

1

Y

4

B

2

Y

4

Y

2

A

Q

^

Y

9

B

D

3

B

D

N

G

3

A

稳压电源的设计与制作

、设计目的及要求

通过设计与实践做出 +5v 的直流稳压电源,为数字钟的主体部分提供连续稳定的电源。 直流稳压电源的功能要求:输入 220V 交流电压,输出+5V 直流电压,且电压稳定,

使数字钟正常运行

、设计所需的器材及工具

直流稳压电源电路元器件清单

元件型 元件数 元件名称 号 量

元件封装 元件说明 变压器 220V\9V 1 10W 左 右 降压变压器 电解电容

100uF 2

耐压

16V\25V 极性电容器

电阻 集成稳

2K

1

AXIAL0.4

电阻 器

7805 1 -——*亠山

三端

集成稳压器

整流桥堆

发光二极

2W10 1

整流

1

显示

两相插头

1 带半米导线 带 半米导线的两相插

备注 / 说明 以上为直流稳压电源电路的元器件清单

能够

电路原理图

三、设计内容及步骤

1、设计逻辑框图及电路原理图

逻辑框图

2、常用电子仪表的使用及注意事项

这里主要介绍万用表的使用及注意事项数字万用表由于具有测量精确、取值方便、功能齐全等优点,因此深受无线电爱好者的欢迎、最普通的数字方用表一般具有电阻测量、通断声响检测、二极管正向导通电压测量。交流直流电压电流测量、三极管放大倍数及性能测量等。有些数字万用表则增加了电容容量测量、频率测量、温度测量、数据记忆及语音报数等功能,给实际检测工作带来很大的方便。但是,数字方用表由于使用不当,在实际检测时易造成表内元件损坏,产生故障。本人根据

在课程设计中造成数字万用表损坏的实际情况,总结出数字万用表在使用中的注意事项如下:数字万用表损坏在大多数情况下是因测量档位错误造成,如在测量交流市电时,测量档位选择置于电阻挡,这种情况下表笔一旦接触市电,瞬间即可造成万用表内部元件损坏。因此,在使用万用表测量前一定要先检查测量档位是否正确。在使用完毕,将测量选择置于交流750V 或者直流1000V 处,这样在下次测量时无论误测什么参数,都不会引起数字万用表损坏.

有些数字万用表损坏是由于测量的电压电流超过量程范围所造成的.如在交流20V 档位测量市电,很易引起数字万用表交流放大电路损坏,使万用表失去交流测量功能。在测量直流电压时,所测电压超出量量程,同样易造成表内电路故障。在测量电流时如果实际电流值超过量程,一般仅引起万用表内的保险丝烧断,不会造成其它损坏。所以在测量电压参数时,如果不知道所测电压的大致范围,应先把测量档置于最高档,通过测量其值后再换档测量,以得到比较精确的数值。如果所要测量的电压数值远超出万用表所能测量的最大量程,应另配高阻测量表笔。如检测黑白彩电的第二阳极高压及聚焦高压。

多数数字万用表的直流电压上限量程为1000V ,因此测量直流电压时,最高电压值在1000V 以下,一般不会损坏万用表。如果超出1000V ,则很有可能造成万用表损坏。但是,不同的数字万用表的可测量电压上限值可能有所不同。如果测量的电压超出量程,可采取电阻降压的方法加以测量。另外,在测量400?1000V的直流高电压时,表笔与测量处一定

要接触好,不能有任何抖动,否则,除了可能会造成万用表损坏而使测量不准确外,严重时还可使万用表无任何显示.

在测量电阻时,应注意一定不要带电测量。

3、常用电子元件的认识及测量

这里主要介绍色环电阻及电位器、电解电容、整流桥、三端稳压片等电子元件(1)色环电阻及电位器

带有四个色环的其中第一、二环分别代表阻值的前两位数;第三环代表倍率;第四环代表误差。快速识别的关键在于根据第三环的颜色把阻值确定在某一数量级范围内,例如是几

点几K还是几十几K的,再将前两环读出的数”代"进去,这样就可很快读出数来。下面介绍掌握此方法的几个要点:

①熟记第一、二环每种颜色所代表的数。可这样记忆:棕1,红2,橙3,黄4,绿5,

蓝6,紫7,灰8 ,白9 ,黑0

②当第二环是黑色时,第三环颜色所代表的则是整数,即几,几十,几百k Q等,这是

读数时的特殊情况,要注意。例如第三环是红色,则其阻值即是整几kQ的。

③记住第四环颜色所代表的误差,即:金色为5%;银色为10% ;无色为20%。

(2 )电解电容

有的点解电容在电容的表面标有“一”号,即是为负极,另一边则为正极

不知道极性的电解电容可用万用表的电阻挡测量其极性。我们知道只有电解电容的正极

接电源正(电阻档时的黑表笔),负端接电源负(电阻挡时的红表笔)时,电解电容的漏电流才小(漏电阻大)。反之,则电解电容的漏电流增加(漏电阻减小)。测量时,先假定某极为“+”极,让其与万用表的黑表笔相接,另一电极与万用表的红表笔相接,记下表针停止的刻度(表针靠左阻值大),然后将电容器放电(既两根引线碰一下),两只表笔对调,重新进行测量。两次测量中,表针最后停留的位置靠左(阻值大)的那次,黑表笔接的就是电解电容的正极。测量时最好选用R*100或R*1K档。

对于电容的质量和大小,可用万用表的电容档直接测量或根据个人经验,这里不多解释. (3)整流桥

(1)判别引脚极性

将数字万用表置于二极管档,把黑表笔固定接某一引脚,再用红表笔分别接触其余三个引脚,如果三次显示中两次为0.5?0.7V,一次为1.0?1.3V,则黑表笔所接的引脚则为

全桥的直流输出端正极,另一端则必定是直流输出端负极,如果所得不是上述结果,可将黑

表笔改换一个引脚重复以上测试步骤,直至得出正确结果为止。

(2)判别性能

在上述判别引脚极性的测量中,任意相邻两引脚间(即任何一只二极管)的导通电压应在0.5?0.7V内,四只二极管的导通电压越接近越好,而在反偏测量时,仪表必须显示溢

出符号“ 1”。对于全桥内部某只二极管的短路性故障,可采用如下技巧进行判别:红表笔接d端,黑表笔接c端,应显示1.0?1.3V;测量a、b端两次(交换表笔)均应显示溢出符号“ 1”。若所测结果与上述范围不符,则表明被测全桥内部必定有短路性故障。

(4)三端稳压片

一般三端稳压片为78xx和79xx系列,我们常见的有7805、7812、7905等。78表示正,79表示负,05和12分别表示输出5V和12V直流稳压电源,如7805即表示+5V的直流稳压电源。我本次课程设计用的是7805整流桥堆,下面将以7805为例来说明。

78系列的稳压电源的接法最简单,拿起7805有字的面向自己,左边是输入端(7805

的输入端不要超过20V就行,超过了20V的话7805可能会过热而保护)如果电压比较高的话最好在前面接电阻,中间是地,右边是输出,只有你输入端满足了它的要求输出就能出5V.具体如下图所示

4、通电调试及故障排除

在完成+5V直流稳压电源后通电调试,我们发现电源的发光二极管是持续亮的,经用万用表直流电压档测试后,确认输出电压为+5V左右,误差很小,电压也很稳定,因此直流稳

压电源通电调试成功,无任何故障。

六、设计小结

通过此次课程设计,总体来说,收获颇丰,无论是在培养自己的实验动手能力还是培

养自己的性情方面。在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各

芯片的工作原理和其具体的使用方法?在连接六进制,十进制,六十进制的进位及二十四进制

的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错

误所在并及时纠正了?在设计电路中,往往是先仿真后连接实物图,但有时候仿真和电路连接并不是完全一致的,因此仿真图和电路连接图还是有一定区别的,所以在连接线路是就要求非常认真,要清楚了解各个连接点之间的关系,

这样才能在实际焊接过程中得心应手,取得

事半功倍的效果?在设计电路的连接图中出错的主要原因都是接线和芯片的接触不良以及接线的焊点所引起的?在焊接过程中,组员间配合的非常好,进度相当快,虽然在其中几个焊接中遇到几点非常困难的地方,但是还是被我们解决了,这就是团队的力量。在开始的设计

和最后的调试过程是漫长的,有时我们为了一个问题要找很长时间,甚至要熬夜、顾不上吃饭等,我们既要在计算机前收集资料,又要在实验室验证,这个过程非常辛苦,但是也非常

快乐。最后我们通过两个星期的艰苦奋斗,终于完成了数字表和直流稳压电源的制作,并调试成功,为此我们感

到无比的自豪。

七、设计参考资料

[1] 康华光主编. 电子技术基础-数字部分(第五版). 高等教育出版社,2006

[2] 数字电子技术《实验指导书》

[3] 杨素行主编. 模拟电子技术简明教程(第三版). 高等教育出版社,2005

[4] 谢自美主编. 电子线路设计、实验、测试. 华中理工大学出版社,2000

[5]吕思忠主编. 数子电路实验与课程设计. 哈尔滨工业大学出版社,2001

数字钟课程设计实验报告

《电子技术课程设计报告》 教学院:电气与电子信息工程学院 专业班级:xx级电子信息工程(x)班 学号:xxxxxxxxxxxx 学生:坏水 指导教师:xxxxxxxxxxxx 时间:2011.10.10~10.23 地点:电子技术实验室

课程设计成绩评定表

电子技术课程设计任务书 2011~2012学年第一学期 学生:坏水专业班级:xx电信本x班 指导教师:xxxxxxxxx 工作部门:电气与电子信息工程学院 一、课程设计题目:多功能数字钟电路的设计/直流稳压电源的设计 二、课程设计容(含技术指标): ①拟定多功能数字钟和直流稳压电源的组成框图,要现电路的基本功能,使用 的器件少,成本低; ②画出数字钟和直流稳压电源的主体电路逻辑图; ③测试多功能数字钟的逻辑功能,同时满足基本功能与扩展功能的要求; ④设计并安装各单元电路,要求布线整齐、美观,便于级联与调试;

四、基本要求 1.基本功能:要求设计出+5V的直流稳压电源。数字钟要求以数字形式显示时、分、秒的时间。小时计数器的计时要求为“12翻1”,要求具有手动校时功能。 2.扩展功能:定时控制,其时间自定;仿广播电台正点报时,自动报整点时数或触摸报整点时数(主要体现在理论知识上进行电路设计)。 (一)实训题目:直流稳压电源和多功能数字钟。 (二)实训目的: 1、巩固和加深学生对模拟电子技术,数字逻辑电路等课程基本知识的理解,综 合运用课程中所学到的理论知识去独立完成一个实际课题。 2、根据课程需要,通过查阅手册和文献资料,培养学生独立分析和解决实际问 题的能力。 3、通过电路方案的分析、论证和比较,设计计算和选用元气件,通过电路组装, 调试和检测环节,掌握电路的分析方法和设计方法。 4、熟用常用电子元气件的类型和特性,并掌握合理选用原则。 5、掌握电路图、PCB图的设计方法,学会电路的安装与调试。 6、掌握常用仪器、仪表的正确使用方法,学会电路整机指标的测试方法。(三)实训要求

数字钟电路pcb设计

¥ 摘要 本设计针对数字钟PCB板设计较为复杂的问题,利用国内知名度较高、应用最广泛的电路辅助设计软件protel99se进行了电路板的设计。本设计介绍了各部分电路的构成及准确完成了数字钟PCB电路板的设计。本设计数字钟原理图分析入手,说明了在平台中完成原理图设计,电气检测,网络表生成,PCB设计的基本操作程序。数字钟的主要电路是由电源电路、显示电路、校时电路、晶体振荡电路组成。PCB是电子元器件的支撑体,是电子元器件电气连接的提供者。PCB的设计是以电路原理图为根据,实现电路设计者所需要的功能。优秀的版图设计可以节约生产成本,达到良好的电路性能和散热性能。 关键词:数字钟;PCB;原理图;芯片 — 【

目录 前言 (1) 第一章@ 第二章绪论 (2) 数字钟的研究背景和意义 (2) 数字钟的发展和趋势 (2) 第二章系统电路的绘制 (3) 电路组成方框图 (3) 电路原理图制作 (3) 原理图环境设置 (4) 绘制原理图 (5) $ 电气规则检查及网络表输出 (7) 原理图分析 (10) 晶体振荡器 (10) 分频器 (11) 计数器电路 (12) 显示和译码电路 (12) 电源电路 (13) 第三章电路板PCB设计 (14) , PCB设计规范 (14) PCB设计流程 (17) 输出光绘文件 (21) PCB制件作 (23)

心得体会 (25) 参考文献 (26) 附图 (27) 附表 (28) "

前言 PCB(Printed Circuit Board),中文名称为印制线路板,简称印制板,是电子工业的重要部件之一。几乎每种电子设备,小到电子手表、计算器,大到计算机,通讯电子设备,军用武器系统,只要有集成电路等电子元器件,为了它们之间的电气互连,都要使用印制板。在较大型的电子产品研究过程中,最基本的成功因素是该产品的印制板的设计、文件编制和制造。印制板的设计和制造质量直接影响到整个产品的质量和成本,甚至导致商业竞争的成败。 Protel系列电子设计软件是在EDA行业中,特别是在PCB设计领域具有多年发展历史的设计界软件,由于其功能强大,操作简单实用,近年来成为国内发展最快。 Protel 99已不是单纯的PCB(印制电路板)设计工具,而是由多个模块组成的系统工具,分别是SCH(原理图)设计、SCH(原理图)仿真、PCB(印制电路板)设计、Auto Router(自动布线器)和FPGA设计等,覆盖了以PCB为核心的整个物理设计。该软件将项目管理方式、原理图和PCB图的双向同步技术、多通道设计、拓朴自动布线以及电路仿真等技术结合在一起,为电路设计提供了强大的支持。 随着计算机事业的发展,在信息化时代,电路设计中的很多工作都可以用计算机来完成。这样就大大减轻了设计人员的体力劳动强度,并且保证了设计的规范性准确性。而Protel99SE技术已越来越为人们所关注,人们利用protel99SE绘制各种原理图,进而制作出各种各样的科技产品已经成为当今世界的一个不可或缺的组成部分,所以说Protel99SE技术已越来越显得重要。

数字钟课设报告

1.本实验中所用元器件: 1)计数器:74ls190,74ls192,74ls161 2)译码器:7448七段显示译码器 3)共阴数码管 2.各元器件基本介绍: a)74ls190是十进制计数器,具有同步置零和异步预 置数的功能。 b)741S192是同步十进制可逆计数器,它具有双时钟 输入,并具有异步置零和异步预置数的功能。 c)74ls161为二进制同步计数器,具有同步预置数, 异步清零以及保持的功能。 d)7448七段显示译码器是驱动显示器的核心部件,它 可以将输入代码转化成相应的数字显示代码,并在 数码管上显示出来。 e)共阴数码管的阴极连接在一起,当某个发光二极管 的阳极为高电平时,二极管点亮相应的段被显示。

3.各元器件功能及相关图 注意:74ls190与74ls191逻辑图和功能表均相同74ls192与74ls193逻辑图和功能表均相同 74ls192(双时钟) 192 引脚排列图 74ls192功能表

74ls192逻辑符号 74ls190(单时钟) 引脚排列图

74ls190功能表 当置入控制端(LD)为低电平时,不管时钟CP的状态如何,输出端(Q0-Q3)即可预置成与数据输入端(D0~D3)相一致的状态。190的计数是同步的,靠CP加在4个触发器上而实现。当计数控制端(CT)为低电平时,在CP上升沿作用下Q0-03同时变化,从而消除了异步计数器中出现的计数尖峰。当计数方式控制(UD)为低电平时进行加计数,当计数方式控制(UD)为高电平时进行减计数。只有在CP为高电平时CT和UD才可以跳变

74ls161(二进制计数器) 管脚图介绍 时钟CP 四个数据输入端A~D 清零RD 使能S1S2 置数LD 数据输出端QA~QD

eda课程设计报告多功能数字钟设计大学论文

湖北大学物电学院EDA课程设计报告(论文) 题目:多功能数字钟设计 专业班级: 14微电子科学与工程 姓名:黄山 时间:2016年12月20日 指导教师:万美琳卢仕 完成日期:2015年12月20日

多功能数字钟设计任务书 1.设计目的与要求 了解多功能数字钟的工作原理,加深利用EDA技术实现数字系统的理解 2.设计内容 1,能正常走时,时分秒各占2个数码管,时分秒之间用小时个位和分钟个位所在数码管的小数点隔开; 2,能用按键调时调分; 3,能整点报时,到达整点时,蜂鸣器响一秒; 4,拓展功能:秒表,闹钟,闹钟可调 3.编写设计报告 写出设计的全过程,附上有关资料和图纸,有心得体会。 4.答辩 在规定时间内,完成叙述并回答问题。

目录(四号仿宋_GB2312加粗居中) (空一行) 1 引言 (1) 2 总体设计方案 (1) 2.1 设计思路 (1) 2.2总体设计框图 (2) 3设计原理分析 (3) 3.1分频器 (4) 3.2计时器和时间调节 (4) 3.3秒表模块 (5) 3.4状态机模块 (6) 3.5数码管显示模块 (7) 3.6顶层模块 (8) 3.7管脚绑定和顶层原理图 (9) 4 总结与体会 (11)

多功能电子表 摘要:本EDA课程主要利用QuartusII软件Verilog语言的基本运用设计一个多功能数字钟,进行试验设计和软件仿真调试,分别实现时分秒计时,闹钟闹铃,时分手动较时,时分秒清零,时间保持和整点报时等多种基本功能 关键词:Verilog语言,多功能数字钟,数码管显示; 1 引言 QuartusII是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL 以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程,解决了传统硬件电路连线麻烦,出错率高且不易修改,很难控制成本的缺点。利用软件电路设计连线方便,修改容易;电路结构清楚,功能一目了然 2 总体设计方案 2.1 设计思路 根据系统设计的要求,系统设计采用自顶层向下的设计方法,由时钟分频部分,计时部分,按键调时部分,数码管显示部分,蜂鸣器四部分组成。这些模块在顶层原理图中相互连接作用 3 设计原理分析 3.1 分频器 分频模块:将20Mhz晶振分频为1hz,100hz,1000hz分别用于计数模块,秒表模块,状态机模块 module oclk(CLK,oclk,rst,clk_10,clk_100); input CLK,rst; output oclk,clk_10,clk_100;

数字钟设计报告——数字电路实验报告

. 数字钟设计实验报告 专业:通信工程 :王婧 班级:111041B 学号:111041226 .

数字钟的设计 目录 一、前言 (3) 二、设计目的 (3) 三、设计任务 (3) 四、设计方案 (3) 五、数字钟电路设计原理 (4) (一)设计步骤 (4) (二)数字钟的构成 (4) (三)数字钟的工作原理 (5) 六、总结 (9) 1

一、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对 EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。 2

二、设计目的 1.掌握数字钟的设计方法。 2熟悉集成电路的使用方法。 3通过实训学会数字系统的设计方法; 4通过实训学习元器件的选择及集成电路手册查询方法; 5通过实训掌握电子电路调试及故障排除方法; 6熟悉数字实验箱的使用方法。 三、设计任务 设计一个可以显示星期、时、分、秒的数字钟。 要求: 1、24小时为一个计数周期; 2、具有整点报时功能; 3、定时闹铃(未完成) 四、设计方案 一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、 3

电子技术课程设计多功能数字时钟范文

电子技术课程设计多功能数字时钟

电子技术课程设计 数字钟的设计 一、设计任务与要求 1.能直接显示“时”、“分”、“秒”十进制数字的石英数字 钟。 2.能够24小时制或12小时制。 3.具有校时功能。能够对小时和分单独校时,对分校时的时候, 停止分向小时进位。校时时钟源能够手动输入或借用电路中的时钟。 4.整点能自动报时,要求报时声响四低一高,最后一响为整点。 5.走时精度高于普通机械时钟(误差不超过1s/d)。 二、方案设计与认证 1、课题分析 数字时钟一般由6个部分组成,其中振荡器和分频器组成标准的秒信号发生器,由不同进制的计数器,译码器和显示器组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”、“分”、“秒”的十进制数字显示出来。“时”显示由二十四进制计数器、译码器和显示器构成,“分”、“秒”显示分别由六十进制计数器、译码器构成。其原理框图如图1所示。

2、方案认证 (1)振荡器 振荡器是计时器的核心,主要用来产生时间标准信号,也叫时基信号。数字钟的精度,主要取决于时间标准信号的频率及稳定度。振荡器的频率越高,计时的精度就越高,但耗电量将增大。一般采用石英晶体振荡器经过分频后得到这一信号,也可采用由555定时器构成的多谐振荡器作为时间标准信号。 (2)分频器 振荡器产生的时基信号一般频率都很高,要使它变成能用来计时的“秒”信号,需由分频器来完成。分频器的级数和每级的分频次数要根据时基频率来定。例如,当前石英电子钟多采用32768 Hz的标准信号,将此信号经过15级二分频即可得到周期为1s的

“秒”信号。也可选用其它频率的时基信号,确定好分频次数后再选择合适的集成电路。 (3)计数器 数字钟的“秒”、“分”信号产生电路都由六十进制计数器构成,“时”信号产生电路由二十四进制计数器构成。“秒”和“分”计数器用两块十进制计数器来实现是很容易的,它们的个位为十进制,十位为六进制,这样,符合人们一般计数习惯。“时”计数也能够用两块十进制计数器实现,只是做成二十四进制。上述计数器均可用反馈清零法来实现。 (4)译码显示电路 因本设计选用的计数器全部采用二-十进制集成块,因而计数器的译码显示均采用BCD-七段显示译码器,显示器采用共阴极或共阳极的七段显示数码管。 (5)校时电路 在刚开机接通电源或计时出现误差时,都需要对时间进行校正。校“时”电路的基本原理是将周期为0.5s的脉冲信号直接引进“时”计数器,同时将“分”计数器置零,让“时”计数器快速计数,在“时”的指示达到需要的数字后,切断0.5s的脉冲信号。 (6)整点报时电路 数字钟整点报时是最基本的功能之一。此电路要求每当“分”和

数字电子钟课程设计实验报告

中北大学 信息与通信工程学院 通信工程专业 《电子线路及系统》课程设计任务书2016/2017 学年第一学期 学生姓名:张涛学号: 李子鹏学号: 课程设计题目:数字电子钟的设计 起迄日期:2017年1月4日~2017年7月10日 课程设计地点:科学楼 指导教师:姚爱琴 2017年月日 课程设计任务书

中北大学 信息与通信工程学院 通信工程专业 《电子线路及系统》课程设计开题报告2016/2017 学年第一学期 题目:数字电子钟的设计 学生姓名:张涛学号: 李子鹏学号:

指导教师:姚爱琴 2017 年 1 月 6 日 中北大学 信息与通信工程学院 通信工程专业 《电子线路及系统》课程设计说明书2016/2017 学年第二学期 题目:数字电子钟的设计 学生姓名:张涛学号: 李子鹏学号: 指导教师:姚爱琴 2017 年月日

目录 1 引言 (6) 2 数字电子钟设计方案 (6) 2.1 数字计时器的设计思想 (6) 2.2数字电路设计及元器件参数选择 (6) 2.2.2 时、分、秒计数器 (7) 2.2.3 计数显示电路 (8) 2.2.5 整点报时电路 (10) 2.2.6 总体电路 (10) 2.3 安装与调试 (11) 2.3.1 数字电子钟PCB图 (11) 3 设计单元原理说明 (11) 3.1 555定时器原理 (12) 3.2 计数器原理 (12) 3.3 译码和数码显示电路原理 (12) 3.4 校时电路原理 (12) 4 心得与体会 (12) 1 引言 数字钟是一种用数字电子技术实现时,分,秒计时的装置,具有较高的准确性和直观性等各方面的优势,而得到广泛的应用。此次设计数字电子钟是为了了解数字钟的原理,在设计数字电子钟的过程中,用数字电子技术的理论和制作实践相结合,进一步加深数字电子技术课程知识的理解和应用,同时学会使用Multisim电子设计软件。 2数字电子钟设计方案 2.1 数字计时器的设计思想 要想构成数字钟,首先应选择一个脉冲源——能自动地产生稳定的标准时间脉冲信号。而脉冲源产生的脉冲信号地频率较高,因此,需要进行分频,使得高频脉冲信号变成适合于计时的低频脉冲信号,即“秒脉冲信号”(频率为1Hz)。经过分频器输出的秒脉冲信号到计数器中进行计数。由于计时的规律是:60秒=1分,60分=1小时,24小时=1天,就需要分别设计60进制,24进制计数器,并发出驱动信号。各计数器输出信号经译码器、驱动器到数字显示器,是“时”、“分”、“秒”得以数字显示出来。 值得注意的是:任何记时装置都有误差,因此应考虑校准时间电路。校时电路一般

数字钟的电路设计

题目_________数字钟的设计___________ 班级_______机设12(4)班____________ 学号___________201210310422_________ 姓名___________卞旺武_______________ 指导____________鲁老师______________ 时间__________2014.6.16--2014.6.19____ 景德镇陶瓷学院

电工电子技术课程设计任务书

目录 1、数字钟的总体方案与原理说明. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1 2、555定时器构成的多谐振荡器电路图. . . . . . . . . . . . . . . . . . .a 3、秒、时计数器电路图. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .b 4、译码器芯片与逻辑符号图. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .c 5、秒、分、时校时电路原理图. . . . . . . . . . . . . . . . . . . . . . . . . . .d 6、总体电路原理相关说明. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .e 7、总体电路原理图. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .f 8、元件清单;. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .g 9、参考文献. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .h 10、设计心得体会. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . i

多功能数字钟数电课设

课程设计任务书 学生姓名:专业班级: 指导教师:工作单位:信息工程学院 题目: 多功能数字钟的设计与实现 初始条件: 本设计既可以使用集成译码器、计数器、定时器、脉冲发生器和必要的门电路等,也可以使用单片机系统构建多功能数字钟。用数码管显示时间计数值。 要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求) 1、课程设计工作量:1周。 2、技术要求: 1)设计一个数字钟。要求用六位数码管显示时间,格式为00:00:00。 2)具有60进制和24进制(或12进制)计数功能,秒、分为60进制计数,时为24进制(或12进制)计数。 3)有译码、七段数码显示功能,能显示时、分、秒计时的结果。 4)设计提供连续触发脉冲的脉冲信号发生器, 5)具有校时单元、闹钟单元和整点报时单元。 6)确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。 3、查阅至少5篇参考文献。按《武汉理工大学课程设计工作规范》要求撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。 指导教师签名:年月日 系主任(或责任教师)签名:年月日

目录 摘要 (3) Abstract (4) 绪论 (5) 1仿真软件Proteus介绍 (6) 1.1Proteus概述 (6) 1.2Proteus功能特点 (6) 2方案论证 (8) 2.1方案一:采用中小规模集成电路模块实现 (8) 2.2方案二:采用单片机构建数字钟系统 (8) 2.3方案选择 (8) 3总体电路设计 (9) 3.1电路原理分析与设计 (9) 3.2系统原理图 (9) 4各模块电路分析 (10) 4.1时钟脉冲发生器 (10) 4.1.1方案一:RC振荡器 (10) 4.1.2方案二:555定时器 (11) 4.1.3方案三:石英晶体振荡器 (13) 4.1.4结论 (13) 4.2译码显示电路 (14) 4.3计数器电路 (16) 4.3.1 时计数电路 (17) 4.3.2 分计数电路 (18) 4.3.3秒计数电路 (19) 4.4 校时电路部分 (19) 4.4.1 方案一:快速脉冲法 (19) 4.4.1 方案二:按键单脉冲法 (20) 4.5 整点报时电路 (21) 4.6 闹钟电路 (22) 5总体电路设计与仿真 (23) 5.1总体电路图 (24) 5.2仿真结果分析 (24) 6 总结 (24) 参考文献 0

数电课程设计报告数字钟的设计

数电课程设计报告数字钟的设计

数电课程设计报告 第一章设计背景与要求 设计要求 第二章系统概述 2.1设计思想与方案选择 2.2各功能块的组成 2.3工作原理 第三章单元电路设计与分析 3.1各单元电路的选择 3.2设计及工作原理分析 第四章电路的组构与调试 4.1遇到的主要问题 4.2现象记录及原因分析 4.3解决措施及效果 4.4功能的测试方法,步骤,记录的数据 第五章结束语 5.1对设计题目的结论性意见及进一步改进的意向说明5.2总结设计的收获与体会 附图(电路总图及各个模块详图) 参考文献

第一章设计背景与要求 一.设计背景与要求 在公共场所,例如车站、码头,准确的时间显得特别重要,否则很有可能给外出办事即旅行袋来麻烦。数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确度和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。数字钟是一种典型的数字电路,包括了组合逻辑电路和时序电路。 设计一个简易数字钟,具有整点报时和校时功能。 (1)以四位LED数码管显示时、分,时为二十四进制。 (2)时、分显示数字之间以小数点间隔,小数点以1Hz频率、50%占空比的亮、灭规律表示秒计时。 (3)整点报时采用蜂鸣器实现。每当整点前控制蜂鸣器以低频鸣响4次,响1s、停1s,直到整点前一秒以高频响1s,整点时结束。 (4)才用两个按键分别控制“校时”或“校分”。按下校时键时,是显示值以0~23循环变化;按下“校分”键时,分显示值以0~59循环变化,但时显示值不能变化。 二.设计要求 电子技术是一门实践性很强的课程,加强工程训练,特别是技能的培养,对于培养学生的素质和能力具有十分重要的作用。在电子信息类本科教学中,课程设计是一个重要的实践环节,它包括选

基于单片机的电子时钟课程设计报告

目录 一、引言········ 二、设计课题········· 三、系统总体方案········· 四、系统硬件设计······ 1.硬件电路原理图 2.元件清单 五、系统软件设计········· 1.软件流程图 2.程序清单 六、系统实物图········ 七、课程设计体会········ 八、参考文献及网站········· 九、附录·········

一.引言 单片机因将其主要组成部分集成在一个芯片上而得名,就是把中央处理器、随机存储器、只读存储器、中断系统、定时器/计数器以及I/O接口电路等部件集成在一个芯片上。 基于单片机设计的数字钟精确度较高,因为在程序的执行过程中,任何指令都不影响定时器的正常计数,即便程序很长也不会影响中断的时间。 数字钟是采用数字电路实现对日期、时、分、秒,数字显示的计时装置,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表的报时功能。数字钟已成为人们日常生活中的必需品,广泛应用于家庭、车站、码头、剧院、办公室等场所,给人们的生活、学习、工作带来极大的方便。不仅如此,在现代化的进程中,也离不开电子钟的相关功能和原理,比如机械手的控制、家务的自动化、定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。而且是控制的核心部分。因此,研究数字钟及扩大其应用,有着非常现实的意义。 本设计使用12MHZ晶振与单片机AT89C51相连接,以AT89C51芯片为核心,采用动态扫描方式显示,通过使用该单片机,加之在显示电路部分使用HD74LS373驱动电路,实现在8个LED数码管上显示时间,通过4个按键进行调时、复位等功能,在实现各功能时数码管进行相应显示。软件部分用C语言实现,分为显示、延迟、调时、复位等部分。通过软硬件结合达到最终目的。

EDA课程设计——多功能数字钟

哈尔滨工业大学(威海) 电子学课程设计报告带有整点报时的数字钟设计与制作 姓名: 蒋栋栋 班级: 0802503 学号: 080250331 指导教师: 井岩

目录 一、课程设计的性质、目的和任务 (3) 二、课程设计基本要求 (3) 三、设计课题要求 (3) 四、课程设计所需要仪器 (4) 五、设计步骤 (4) 1、整体设计框图 (4) 2、各个模块的设计与仿真 (4) 2.1分频模块 (4) 2.2计数器模块 (6) 2.3控制模块 (10) 2.4数码管分配 (13) 2.5显示模块 (14) 2.6报时模块 (16) 六、调试中遇到的问题及解决的方法 (18) 七、心得体会 (18)

一、课程设计的性质、目的和任务 创新精神和实践能力二者之中,实践能力是基础和根本。这是由于创新基于实践、源于实践,实践出真知,实践检验真理。实践活动是创新的源泉,也是人才成长的必由之路。 通过课程设计的锻炼,要求学生掌握电路的一般设计方法,具备初步的独立设计能力,提高综合运用所学的理论知识独立分析和解决问题的能力,培养学生的创新精神。 二、课程设计基本要求 掌握现代大规模集成数字逻辑电路的应用设计方法,进一步掌握电子仪器的正确使用方法,以及掌握利用计算机进行电子设计自动化(EDA)的基本方法。 三、设计课题要求 (1)构造一个24小时制的数字钟。要求能显示时、分、秒。 (2)要求时、分、秒能各自独立的进行调整。 (3)能利用喇叭作整点报时。从59分50秒时开始报时,每隔一秒报时一秒,到达00分00秒时,整点报时。整点报时声的频率应与其它的报时声频有明显区别。 #设计提示(仅供参考): (1)对频率输入的考虑 数字钟内所需的时钟频率有:基准时钟应为周期一秒的标准信号。报时频率可选用1KHz和2KHz左右(两种频率相差八度音,即频率相差一倍)。另外,为防止按键反跳、抖动,微动开关输入应采用寄存器输入形式,其时钟应为几十赫兹。 (2)计时部分计数器设计的考虑 分、秒计数器均为模60计数器。 小时计数为模24计数器,同理可建一个24进制计数器的模块。 (3)校时设计的考虑 数字钟校准有3个控制键:时校准、分校准和秒校准。 微动开关不工作,计数器正常工作。按下微动开关后,计数器以8Hz频率连续计数(若只按一下,则计数器增加一位),可调用元件库中的逻辑门建一个控制按键的模块,即建立开关去抖动电路(见书70页)。 (4)报时设计的考虑

微机原理课程设计报告-数字时钟的实现(附代码)

合肥工业大学 计算机与信息学院 课程设计 课程:微机原理与接口技术设计专业班级:计算机科学与技术x班学号: 姓名:

一、设计题目及要求: 【课题6】数字时钟 1.通过8253 定时器作产生秒脉冲定时中断。在中断服务程序中实现秒、分、小时的进位(24小时制)。 2.在七段数码管上显示当前的时分秒(例如,12 点10 分40 秒显示为121040)。 3.按“C”可设置时钟的时间当前值(对准时间)。 二、设计思想: 总体思想: 1、功能概述: 实验箱连线: 本实验建立在Dais实验箱基础上完成的基本连线及程序如下: 138译码器: A,B,C,D,分别连接A2,A3,A4,GS; y0连接8253的CS片选信号; y1连接8259的CS片选信号; 8253连线: 分频信号T2接8253的CLK0; 8253的OUT0接8259的IR7; 8253的gate信号接+5V; 8259连线: 8259的数据线接入数据总线;

本程序包括显示模块,键盘扫描模块,时间计数模块,设置模块等几个模块, (1)程序运行后,LED显示000000初始值,并且开始计数 (2)按C键进行设置初始时间,考虑到第一个数只能是0,1,2,当第一个数显示2时第二个数只能显示0~4,同理下面各位应满足时钟数值的合理的取值; (3)在手动输入初始值时,按D键进行回退1位修改已设置值,连续按D键可以全部进行删除修改。 2、主程序设计 主程序中完成通过调用子程序完成对8253及8259的初始化,对8259进行中断设置。主要在显示子程序和键盘子处理程序之间不断循环,8253每一秒给8259一个刺激,当8259接受到刺激后会给CPU一个中断请求,CPU会转去执行中断子程序,而中断子程序设置成时间计数加,即完成电子表的整体设计。详细流程图见图三-1。 3、LED显示子程序设计 本程序显示部分用了6个共阳极LED作为显示管,显示程序要做到每送一次段码就送一次位码,每送一次位码后,将位码中的0右移1位作为下次的位码,从而可以实现从左到右使6个LED依次显示出相应的数字。虽然CPU每隔一定时间便执行显示程序,但只要这个时间段不太长,由于人眼的视觉作用,就可以在6个LED上同时见到数字显示。 4、键盘扫描子程序设计 本程序需要用键盘对时间的初始值进行设置,因此对键盘扫描的子程序需要满足的功能如下: 判断是否是C键,若不是就返回至主程序,若是C键就开始对时间初始值进行设置,同时因注意到第一个值不可以超过2,第一个数是2时第二数不能超过4,余下的同理要满足时间数值的取值范围呢,若不是合法输入不予反应继续等待输入。当遇到输入数值错误时可以按下D键进行删除一位重新设置;当6位初始值全部设置成功后,电子表将自动开始走表。 5、时间运算子程序设计 该子程序的主要功能是对时、分、秒的运算,并把运算出的最终结果存到事先已经开辟

多功能数字钟电路设计

多功能数字钟电路设计 一、数字电子钟设计摘要 (2) 二、数字电子钟方案框图 (2) 三、单元电路设计及相关元器件的选择 (3) 1.6进制计数器电路的设计 (3) 2.10进制计数器电路的设计 (4) 3.60进制计数器电路的设计 (4) 4.时间计数器电路的设计 (5) 5.校正电路的设计 (6) 6.时钟电路的设计 (7) 7.整点报时电路设计 (8) 8. 译码驱动及单元显示电路 (9) 四、系统电路总图及原理 (9) 五、经验体会 (10) 六、参考文献 (10) 附录A:系统电路原理图 附录B:元器件清单

一、数字电子钟设计摘要 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字钟。而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字钟包括组合逻辑电路和时叙电路。通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。 二、数字电子钟方案框图 图1 数字电子钟方案框图

三、单元电路设计和元器件的选择 1. 6进制计数器电路的设计 现要设计一个6进制的计数器,采用一片中规模集成电路74LS90N芯片,先接成十进制,再转换成6进制,利用“反馈清零”的方法即可实现6进制计数,如图2所示。 图2

2. 10进制电路设计 图3 3. 60 进数器电路的设计 “秒”计数器与“分”计数器都是六十进制,它由一级十进制计数器和一级六进制计数器连接而成,如图4所示,采用两片中规模集成电路74LS90N串接起来构成“秒”“分”计数器。

推荐-基于多功能数字钟的课程设计报告 精品

EDA技术课程设计 多功能数字钟 学院:城市学院 专业、班级: 姓名: 指导老师: 20XX年12月

目录 1、设计任务与要求 (2) 2、总体框图 (2) 3、选择器件 (2) 4、功能模块 (3) (1)时钟记数模块 (3) (2)整点报时驱动信号产生模块 (6) (3)八段共阴扫描数码管的片选驱动信号输出模块 (7) (4)驱动八段字形译码输出模块 (8) (5)高3位数和低4位数并置输出模块 (9) 5、总体设计电路图 (10) (1)仿真图 (10) (2)电路图 (10) 6、设计心得体会 (11)

一、设计任务与要求 1、具有时、分、秒记数显示功能,以24小时循环计时。 2、要求数字钟具有清零、调节小时、分钟功能。 3、具有整点报时,整点报时的同时输出喇叭有音乐响起。 二、总体框图 多功能数字钟总体框图如下图所示。它由时钟记数模块(包括hour、minute、second 三个小模块)、驱动8位八段共阴扫描数码管的片选驱动信号输出模块(seltime)、驱动八段字形译码输出模块(deled)、整点报时驱动信号产生模块(alart)。 系统总体框图 三、选择器件 网络线若干、共阴八段数码管4个、蜂鸣器、hour(24进制记数器)、minute(60进制记数器)、second(60进制记数器)、alert(整点报时驱动信号产生模块)、 seltime(驱动4位八段共阴扫描数码管的片选 驱动信号输出模块)、deled(驱动八段字形译 码输出模块)。

四、功能模块 多功能数字钟中的时钟记数模块、驱动8位八段共阴扫描数码管的片选驱动信号输出模块、驱动八段字形译码输出模块、整点报时驱动信号产生模块。 (1) 时钟记数模块: <1.1>该模块的功能是:在时钟信号(CLK)的作用下可以生成波形;在清零信号(RESET)作用下,即可清零。 VHDL程序如下: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity hour24 is port( clk: in std_logic; reset:instd_logic; qh:BUFFER STD_LOGIC_VECTOR(2 DOWNTO 0); ql:BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0)); end hour24; architecture behav of hour24 is begin process(reset,clk) begin if reset='1' then qh<="000"; ql<="0000"; elsif(clk'event and clk='1') then if (qh<2) then if (ql=9) then ql<="0000"; qh<=qh + 1; else ql<=ql+1; end if; else if (ql=3) then ql<="0000"; qh<="000"; else ql<=ql+1; end if; end if; end if; end process; end behav; 仿真波形如下:

多功能数字钟电路设计

课程设计任务书 学生姓名: XXX 专业班级: 指导教师:工作单位: 题目: 多功能数字钟电路设计 初始条件:74LS390,74LS48,数码显示器BS202各6片,74LS00 3片,74LS04,74LS08各 1片,电阻若干,电容,开关各2个,蜂鸣器1个,导线若干。 要求完成的主要任务: 用中、小规模集成电路设计一台能显示日、时、分秒的数字电子钟,要求如下: 1.由晶振电路产生1HZ标准秒信号。 2.秒、分为00-59六十进制计数器。 3.时为00-23二十四进制计数器。 4.可手动校正:能分别进行秒、分、时的校正。只要将开关置于手动位置。可分别对秒、分、时进行连续脉冲输入调整。 5.整点报时。整点报时电路要求在每个整点前鸣叫五次低音(500HZ),整点时再鸣叫一次高音(1000HZ)。 时间安排: 第20周理论设计、实验室安装调试,地点:鉴主15楼通信实验室一 指导教师签名:年月日 系主任(或责任教师)签名:年月日

多功能数字钟电路设计 摘要 (1) Abstract (2) 1系统原理框图 (3) 2方案设计与论证 (4) 2.1时间脉冲产生电路 (4) 2.2分频器电路 (6) 2.3时间计数器电路 (7) 2.4译码驱动及显示单元电路 (8) 2.5校时电路 (8) 2.6报时电路 (10) 3单元电路的设计 (12) 3.1时间脉冲产生电路的设计 (12) 3.2计数电路的设计 (12) 3.2.1 60进制计数器的设计 (12) 3.2.2 24进制计数器的设计 (13) 3.3译码及驱动显示电路 (14) 3.4 校时电路的设计 (14) 3.5 报时电路 (16) 3.6电路总图 (17) 4仿真结果及分析 (18) 4.1时钟结果仿真 (18) 4.2 秒钟个位时序图 (18) 4.3报时电路时序图 (19) 4.4测试结果分析 (19) 5心得与体会 (20) 6参考文献 (21) 附录1原件清单 (22) 附录2部分芯片引脚图与功能表 (23) 74HC390引脚图与功能表 (23)

多功能数字钟(课程设计版)

题目: 多功能数字钟电路设计 器材:74LS390,74LS48,数码显示器BS202, 74LS00 3片,74LS04,74LS08,电容,开关,蜂鸣器,电阻,导线 要求完成的主要任务: 用中、小规模集成电路设计一台能显示日、时、分秒的数字电子钟,要求如下: 1.由晶振电路产生1HZ标准秒信号。 2.秒、分为00-59六十进制计数器。 3.时为00-23二十四进制计数器。 4.可手动校正:能分别进行秒、分、时的校正。只要将开关置于手动位置。可分别对秒、分、时进行连续脉冲输入调整。 5.整点报时。整点报时电路要求在每个整点前鸣叫五次低音(500HZ),整点时再鸣叫一次高音(1000HZ)。 时间安排: 指导教师签名:年月日 系主任(或责任教师)签名:年月日

索引 摘要 (4) Abstract (4) 1系统原理框图 (6) 2方案设计与论证 (7) 2.1时间脉冲产生电路 (7) 2.2分频器电路 (10) 2.3时间计数器电路 (11) 2.4译码驱动及显示单元电路 (12) 2.5校时电路 (13) 2.6报时电路 (14) 3单元电路的设计 (15) 3.1时间脉冲产生电路的设计 (15) 3.2计数电路的设计 (16) 3.2.1 60进制计数器的设计 (16) 3.2.2 24进制计数器的设计 (16) 3.3 译码及驱动显示电路 (17) 3.4 校时电路的设计 (18)

3.5 报时电路 (19) 3.6电路总图 (21) 4仿真结果及分析 (22) 4.1时钟结果仿真 (22) 4.2 秒钟个位时序图 (22) 4.3报时电路时序图 (23) 4.4测试结果分析 (23) 5心得与体会 (24) 6参考文献 (24) 附录1原件清单 (26) 附录2部分芯片引脚图与功能表 (27)

(完整版)数字电路课程设计--数字时钟

《数字时钟》技术报告 概要 数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24 小时,显示满刻度为23 时59 分59 秒。一个基本的数字钟电路主要由秒信号发生器、“时、分、秒、”计数器、译码器及显示器组成。由于采用纯数字硬件设计制作,与传统的机械表相比,它具有走时准,显示直观,无机械传动装置等特点。 本设计中的数字时钟采用数字电路实现对“时” 、“分”、“秒” 的显示和调整。通过采用各种集成数字芯片搭建电路来实现相应的功能。具体用到了555 震荡器,74LS90 及与非,异或等门集成芯片等。该电路具有计时和校时的功能。 在对整个模块进行分析和画出总体电路图后,对各模块进行仿真并记录仿真所观察到的结果。 实验证明该设计电路基本上能够符合设计要求! 一、系统结构。 (1)功能。此数字钟能显示“时、分、秒”的功能,它的计时周期是24 小时,最大能显示23 时59 分59 秒,并能对时间进行调整和校对,相对于机械式的手表其更为准确。 2)系统框图

系统方框图 1 (3)系统组成。 1.秒发生器:由555 芯片和RC 组成的多谐振荡器,其555 上3 的输出频率由接入的电阻与电容决定。 2.校时模块:由74LS03 中的4 个与非门和相应的开关和电阻构成。 3.计数器:由74LS90 中的与非门、JK 触发器、或门构成相应芯片串接得到二十四、六十进制的计数器,再由74LS90 与74LS08 相连接而得到秒、分、时的进分别进位。 4.译码器:选用BCD 锁存译码器4511,接受74LS90 来的信号,转换为7 段的二进制数。

5.显示模块:由7 段数码管来起到显示作用,通过接受CD4511 的信号。本次选用的是共阴型的CD4511 。 二、各部分电路原理。 1.秒发生器:555 电路内部(图2-1)由运放和RS 触发器共同组成,其工作原理由8处接VCC ,C1 处当 Uco=2/3Vcc>u11 时运放输出为1,同理C2 也一样。最终如图3 接口就输出矩形波,而形成的秒脉冲。 图 2-2 555 功能表 2.校时模块:校时模块主要由74LS03中的4个与非门构成(图2-3),由其功能图看得出只要有一个输入端由H 到L 或者从L 到H 都会使输出端发生高低变化。因此通过开关的拨动产生高低信号从而对时、分处的计数器起到调数作用。

相关主题
文本预览
相关文档 最新文档