当前位置:文档之家› 时钟原理培训讲义

时钟原理培训讲义

时钟原理培训讲义
时钟原理培训讲义

时钟原理培训讲义

内部资料,注意保密

交换接入网硬件业务二部

2001.10

陈继东/07833

目录

102.2.3同步质量对网络的影响 (10)

2.2.2同步原则 (9)

2.2.1滑动 (9)

2.2为什么要同步 (9)

2.1网络同步的概念 (9)

2数字同步网...........................................................91.3.13老化(Aging ).. (8)

1.3.12时间方差和时间偏差(TVAR 、TDEV ) (8)

1.3.11阿伦方差(AVAR ) (7)

1.3.10最大相对时间间隔误差(MRTIE ) (7)

1.3.9最大时间间隔误差(MTIE ) (6)

1.3.8时间间隔误差(TIE ) (6)

1.3.7频率稳定度(frequency stability ) (6)

1.3.6频率准确度(frequency accuracy ) (6)

1.3.5飘动(wander ) (6)

1.3.4抖动(jitter ) (6)

1.3.3几个常用单位:UI 、ppm 、ppb (5)

1.3.2时延(time delay ) (5)

1.3.1频率 (5)

1.3时钟 (5)

1.2.6GLONASS 系统 (4)

1.2.5GPS 系统 (4)

1.2.4CDMA 时间 (4)

1.2.3协调世界时 (4)

1.2.2天文时 (3)

1.2.1原子时 (3)

1.2时间 (3)

1.1时钟和时间

........................................................31时钟基本原理

.........................................................

204.1DDS 技术.........................................................

20

4时钟专用器件 (19)

3.6时间间隔分析仪 (19)

3.5频率计(计数器) (19)

3.4频率合成器 (19)

3.3GPS 接收机 (19)

3.2铷频率基准 (19)

3.1铯频率基准 (19)

3时钟测试工具 (16)

2.5.2时钟指标 (14)

2.5.1时钟同步的相关规范 (14)

2.5同步质量规范 (12)

2.4.2SDH 网同步 (12)

2.4.1PDH 网同步 (12)

2.4同步信息传送 (11)

2.3.2我国数字同步网的等级结构 (11)

2.3.1同步方式 (11)

2.3数字同步网的组织结构

.............................................

时钟原理培训讲义

1时钟基本原理

1.1时钟和时间

首先我们要区分两个概念,时钟和时间。时钟只关心信号的频率和相位,而时间则是一个绝对时刻的概念。存在两种同步,一种为时钟同步,一种为时间同步。时钟同步一般是指频率的同步,指信号的频率跟踪到基准频率上,但不要求起始时刻保持一致。时间同步又称时刻同步,是指绝对时间的同步,要求信号的起始时刻与UTC时间保持一致。下面我们先看一下一些基本的术语。

1.2时间

1.2.1原子时

秒:1963年,第13届国际计量大会决定,以铯原子Cs-133 基态的两个超精细能级之间跃迁所对应的辐射的9192631770个周期的持续时间。

国际原子时:1971年10月,国际时间局定义了国际原子时(TAI),以世界上大约100台铯原子钟进行对比,再由国际时间局进行数据处理,求出统一的原子时。

我国位于陕西天文台的国家授时中心代表我国参加国际原子时合作。

1.2.2天文时

以天体运动的周期现象为标准源的时标统称为天文时。1820年法国科学院正式提出:一个平太阳日的1/86400为一个平太阳秒,称为世界时秒长。

零类世界时(UT0):国际上将英国格林威治所在的子午线的平均太阳时,定义为零类世界时。

第一类世界时(UT1):由于地球自转轴的摆动,使得UT0存在一定的差异。对地球自转轴微小移动效应进行修正后,得到第一类世界时。

1.2.3协调世界时

由于天文时和原子时存在差异,为了折衷,提出了协调世界时,即UTC时间(Coordinated Universal Time)。UTC时间采用国际原子时,但是通过闰秒调整的方法使得原子时与UT1时间的差距小于0.9秒。闰秒调整在6月30日或者12月31日通过加1秒或者减1秒的方式,来进行调整。一个正闰秒在23h 59 m 60s 结束后才是下一月的第一天的0h 0m 0s ,而一个负闰秒则在23h 59m 58s 以后接下来的1s就是下月的第一天的0h 0m 0s 。最近的一次跳秒日是1999年1月1日。国际时间局决定并通知跳秒,该通知至少要提前8周发出。

1.2.4CDMA时间

CDMA时间采用国际原子时,以1980年1月6日0时整为系统其始时间。由于不存在闰秒调整,因此它与UTC时间存在整秒的差距。

1.2.5GPS系统

一、GPS系统简介

GPS的全称是NAVSTAR GPS,即导航星全球定位系统,该系统是美国国防部从1973年开始,耗资一百多亿美元,经过20多年的开发,并于1994年正式建成的第二代卫星导航系统。GPS系统由美国海军天文台建立和维护。

GPS系统包括空间部分(卫星网),地面控制部分和用户设备部分。

空间部分包括24颗卫星(外加三颗在轨备用卫星),轨道高度为20183公里.这些卫星分布在6个轨道平面上,每个轨道平面上有4颗星,轨道斜角为55度,绕地球一圈的时间是12小时。地球上任意地点的用户在任何时刻均能收到4—10颗卫星的信号。每颗卫星在L波段的两个频率上(L1=1575.42兆,L2=1227.26兆)连续发射用C/A码(民用)、P码(军用)调制的扩频信号。C/A码仅在L1频率上发射。卫星发射信号中载有用于计算卫星实时位置的轨道参数、时钟校正等参数。卫星上携带有原子钟(铯原子钟或氢原子钟)其稳定度可达10-12至10-14量级。

地面测控部分由4个监测站、1个主控站和2个数据注入站组成。主控站内保持高稳定的时间,称GPS时间,它与美国海军天文台保持的协调世界时同步,精度优于100ns。监测站监测所有卫星发射的数据信息,并把结果送到主控站去处理;主控站把处理(修正)数据传给数据注入站,由注入站再把这些修正数据分别发送给相应的卫星。这些数据包括星上时钟差的修正、速率的修正、星历表的修正以及电离层对流层对电磁波传播速度影响的修正等。

用户设备主要指同导航数据计算机组合在一起的测量时间和频率的接收机。接收机内存有每颗卫星的编码信息,在微机控制下,用相关接收法找到欲接收的卫星,自动定位和进行实时时间、频率测量。

二、GPS定时定位原理

由于卫星位置是精确可知的,地面接收站可以通过卫星发射信号知道卫星轨道参数、时间信息。地面接收站的三维位置(x,y,z)为未知数,另外设本地时间为t,将本地时间与接收到的卫星时间进行比较可得到时间差Δt,根据时间差和光速可以计算卫星和接收站的距离,这一距离被称为伪距,(称为伪距是因为本地时间存在误差,以及存在大气层的延时效应,不是真正的距离)。因此,在观测到三颗卫星的情况下,可以得到三个方程组,求解出接收站的三维位置信息。如果观测到四颗以上的卫星,则可以计算出本地时间。

有的GPS接收卡具有位置保持功能,即在接收站位置不改变的情况下,通过长时间累积平均计算出本地的精确位置,此时只需要一颗卫星即可进行定时。

通过GPS接收到的时间是UTC时间。

1.2.6GLONASS系统

GLONASS是GLObal NAvigation Satellite System(全球导航卫星系统)的字头缩写,是前苏联从80年代初开始建设的与美国GPS系统相类似的卫星定位系统,也由卫星星座、地面监测控制站和用户设备三部分组成。现在由俄罗斯空间局管理。

GLONASS系统的卫星星座由24颗卫星组成(实际上由于卫星寿命和资金紧张原因,可用卫星只有8颗),均匀分布在3个近圆形的轨道平面上,每个轨道面8颗卫星,轨道高度19100公里,运行周期11小时15分,轨道倾角64.8°。

与美国的GPS系统不同的是GLONASS系统采用频分多址(FDMA)方式,根据载波频率来区分不同卫星(GPS是码分多址(CDMA),根据调制码来区分卫星)。每颗GLONASS卫星发播的两种载波的频率分别为L1=1,602+0.5625k(MHz)和L2=1,246+0.4375k(MHz),其中k=1~24为每颗卫星的频率编号。所有GPS卫星的载波的频率是相同,均为L1=1575.42MHz和L2=1227.6MHz。

1.3时钟

1.3.1频率

频率为周期的倒数,根据秒的定义,频率可以定义为铯原子基态两个超精细能级间跃迁所对应的辐射的频率为9192631770Hz。以此为基准的测量仪器称为铯频率基准或铯频标。

1.3.2时延(time delay)

时延是指时钟信号与理想信号在相对应的有效瞬间(一般指上升沿或者下降沿)的延迟时间,也称为相位时间(phase time),或简称为“相位”。

理想信号

实际信号

图1 时延

1.3.3几个常用单位:UI、ppm、ppb

UI:单位时间间隔。数字信号频率的倒数为1个UI,例如,2048kbit/s信号,其单位时间间隔为488ns。

ppm:part per million,百万分之一,即10-6。

ppb:part per billion,10-9

ppm和ppb是无量纲的单位。

1.3.4抖动(jitter)

抖动指时钟信号的各个有效瞬间相对于理想信号的时间位置快速的往复变化,其变化的频率超过10Hz称为抖动。抖动的大小用ns、ps或者UI来表示。

1.3.5飘动(wander)

飘动指时钟信号的各个有效瞬间相对于理想信号的时间位置快速的往复变化,其变化的频率小于10Hz称为飘动。

1.3.6频率准确度(frequency accuracy)

频率准确度是指信号的实际频率值与理想的标称频率的偏离程度。一般用相对频率偏差来表示,例如若标称频率为f0,实际频率为f,则频率准确度为(f-f0)/f0,单位一般用ppm或者ppb来表示。

一般频率准确度是指长期频率偏离。

1.3.7频率稳定度(frequency stability)

频率稳定度表征信号频率随机起伏的程度。频率不稳定的机理有很多种,随着测试取样时间不同,测试结果也不同。因此,把稳定度分为长期频率稳定度(长稳)和短期频率稳定度(短稳),二者并没有严格的界限,一般取样时间在1000秒以下称为短稳。

衡量频率稳定度有两种方法,分别是时域和频域的表征。频域一般用频谱仪来进行测试,而时域则主要用时间间隔分析仪进行测试。下面我们主要了解时间间隔分析的概念。

1.3.8时间间隔误差(TIE )

时间间隔误差(Time Interval Error )是指在特定的时间周期内,给定的时钟信号与理想信号的相对时延变化。即在观测时间(Observation time )τ内,起始时的相位时间与终止时的相位时间的差值。

2 时间间隔误差1.3.9最大时间间隔误差(

MTIE )指在一段测量时间T 内,所有观测时间为τ的时间间隔误差的最大值。MTIE 是一个统计值,它反映了在该段测量时间T 中,每τ秒内信号的TIE 的最大值,即最大相位变化。MTIE 是衡量时钟信号稳定度的指标。

图3 相位曲线

图4 MTIE曲线

1.3.10最大相对时间间隔误差(MRTIE)

MTIE是相对于理想信号的,但是实际测试中不存在理想的基准信号,因此测试总是相对于某个指定的基准信号的,此时的MTIE称为MRTIE。

1.3.11阿伦方差(AVAR)

阿伦方差(Allan variance),又称双取样方差(two-sample variance),即取样时间内两个相邻的频率的差值来表征频率稳定度。

…?[x(t+2$)?2x(t+$)+x(t)]2

AVAR=1

2$2

其中τ为取样时间,<…>表示统计期望值,即括号内无穷多个数据的平均值。

两个取样点求差,即x(t+τ) - x(t),相邻两个差再次求差,差值的平方取平均值。

从阿伦方差的计算公式可以看出,恒定的频率偏差不会影响AVAR的值。国际上通常采用AVAR来表征频率稳定度。对AVAR取平方根,得到阿伦偏差(ADEV),图5是一个ADEV的实际

测试结果。

图5 ADEV 的测试实例

1.3.12时间方差和时间偏差(TVAR 、TDEV )

时间方差的计算公式为

AVAR (n $0)=16n 2…μ i =1n (x i +2n ?2x i +n +x i )2

其中τ0为采样间隔时间。τ=τ0为观察时间。时间方差的平方根称为时间偏差(Time deviation ),即TDEV 。TDEV 的量纲为时间,一般用秒来表示。TDEV 可以理解为在观察时间τ内相位变化的统计平均值,因此TDEV 可以用来表征随机的相位和时间稳定度。

图6 TDEV 的测试实例

1.3.13老化(Aging)

老化是指振荡器频率随着时间变化的过程。通常以老化率来衡量,即在一定时间(1天、1个月或者1年)内的频率变化率。

2数字同步网

2.1网络同步的概念

同步的含义是使通信网内运行的所有数字设备工作在一个相同的平均速率上。存在三种同步层:比特同步、时隙同步和帧同步。

比特同步是指发端和链路最末的收端应工作在相同的时钟频率上,以防误读比特。收端可以从输入链路提取定时,以获得比特同步。

时隙同步对齐发送器和接收器以确认时隙,来正确读取数据。通常采用一种固定的帧格式来区分字节。

帧同步是指发送器和接收器的相位需要对齐,以便确认一帧的开始。

我们通常所说的同步是指比特同步。

2.2为什么要同步

2.2.1滑动

滑动(slip):在同步传输或准同步传输的比特流中由于缓冲存储器的读写速率不一致造成一组比特丢失或重复插入的现象,称为滑动。滑动分为受控滑动和非受控滑动。

下面我们以E1芯片为例,看看滑动产生的原因。

图7 滑动产生的原理

E1接收芯片从输入信号中提取时钟,做为缓冲存储器的写时钟,而系统时钟做为缓冲存储器的读时钟。缓冲存储器的容量至少为一帧。当写入和读出的速率一致时,缓冲存储器不会发生溢出,任何小于缓冲存储器长度的读/写时钟相位差的变化都会被吸收,不影响通信。过大的相位变化,或者读、写时钟频率不一致,则会导致缓冲存储器的上溢或者下溢。当读出速率小于写入速率时,会发生漏读,丢失一帧信息,当读出速率大于写入速率时,会发生重读。

滑动发生的两个基本原因:第一、链路中时钟间的频率同步不好,导致时钟频率的差别;第

二、链路中的相位移动(抖动和漂移)或主钟和从钟间的相位移动。

2.2.2同步原则

在通信网中,数字交换中又可分为电路交换和包交换两大类。

数字化信息在设备内部进行时隙交换,交换前后虚需维持时隙一一对应关系,这种交换方式称为电路交换。

数字化信息在设备内部采用“信息包交换”方式,交换前后的一连串信息包相互间的时间关系相对松散甚至无关,设备各端口间无须时隙一一对应,速率也可以不同,这种方式称为包交换,例如分组接点机(X.25),帧中继节点机(FR),ATM交换机等。一般的包交换设备从原理上讲不须要网同步,但是当这些设备以64kb/s经PMUX(一次群复用器)传输时要与PMUX设备同步,以2048KB/S经DXC1/0要与DXC1/0设备同步,以STM-N传输时要与SDH网同步,与其它具有电路交换性质的设备(如STP)相连时,要与对端设备同步。

总之,所有与基于时隙交换的设备相连的设备,都必须保持网络同步。

2.2.3同步质量对网络的影响

同步质量不好的影响:

话音无明显影响,偶尔有咯嚓声

传真丢失4-6扫行(半行文字)

数据重发,通常导致1秒延迟

可视电话图像失真

图像通信可造成图像长达6秒的定格,声音尖啸

保密通信序列中断,重发密钥

7号信令网数据错误

严格的同步性能和规划是需要的,这不仅仅是为避免不可接受的性能,也是为了减少潜在的、代价高的、难于发现的问题,降低不同网络管理者之间细微的相互依赖性。

2.3数字同步网的组织结构

2.3.1同步方式

同步分为主从同步、准同步和互同步三种方式。

主从同步以主基准时钟的频率控制从钟的信号频率,数字网中的同步节点及数字设备的时钟都受控于主基准时钟的同步信息,此信息从一个时钟按规定顺序传递至另一个时钟。同步信息可以包含在传递业务的数字信号中的时标中提取,也可以用指定链路专门传送;还可以通过同步节点将收到的基准信号经过处理向外转发。

主从同步又分为直接主从同步和等级主从同步。

互同步指数字网中不单设主基准时钟,网络内各时钟相互控制,达到一个稳定的系统频率。

准同步网络内各时钟节点独立运行,互不控制,虽然时钟频率不能绝对相等,但频差较小,产生的滑动可以满足指标要求。

我国的同步网络采用等级主从同步方式。

图8 数字通信网同步方式

2.3.2我国数字同步网的等级结构

根据最新颁布的YDN117-1999《数字同步网的规划方法与组织原则》,我国数字同步网划分为三个级别,即一级基准时钟、二级节点时钟和三级节点时钟。一级基准时钟全国基准时钟(PRC)和区域基准时钟(LPR)。PRC为铯原子钟组构成,我国在北京和武汉各有一个PRC,做为全国最高级别的时钟基准。LPR由配置了GPS的SSU构成,SSU既能接受GPS的同步,也能接受PRC的同步。二级和三级节点时钟由SSU构成,(SSU:Synchonization Supply Unit,同步供给单元),SSU可以是独立型同步设备(SASE,Stand Alone Synchronization Equipment,即BITS设备),也可以是依附于其他相关设备的一种功能单元,如数字程控交换设备、SDH交叉连接设备SDXC、分插复用设备ADM等。

2.4同步信息传送

数字同步网的同步信息通过两种方式传递:PDH和SDH。

2.4.1PDH网同步

PDH采用准同步,各网元的时钟是相互独立的。PDH的复用是逐级进行的,因为被复接的支路信号可能来自不同方向,各支路信号的码率和到达时间不可能完全相同,因此在复接之前各支路信号的码率和帧同步码都要对齐。为此,PDH采用了码速调整技术,通过在支路信号中插入比特,提高其码速率,使参与复接的各路支路信号达到同步。复接后的高次群信号在收信端分接,分接后的支路信号再经过码速恢复,使码速率达到与原输入码相同。

因此,PDH对时钟传递是透明的,即收信端和发信端的信号码率相等,但是在比特插入和恢复过程中引入了抖动,导致定时损伤。这种抖动是高频、低幅度的。

PDH系统引入的抖动可以被BITS设备滤除,BITS设备利用本身高稳定度的恒温晶振或铷原子钟对输入时钟信号进行滤波,滤除高频抖动影响。因此,PDH系统适合用于传递时钟。

2.4.2SDH网同步

SDH使用指针调整技术来解决节点之间的时钟差异带来的问题。一次TU-12指针调整会在VC-12支路信号上造成一个字节,即8UI,约3565ns的相位跳变,一次AU-4指针调整最大会在VC-4信号上产生最大3字节,即24UI,约154ns的相位跳变。

图9 SDH同步复用结构

一次指针调整引起的抖动可能不超过网络接口(例如2048kbit/s支路信号)所规定的指标,但是当指针调整的速率不能受到控制而使抖动频繁地出现和积累并超过网络接口抖动的规定指标时,将引起净荷出现错误。

SDH设备有五种定时工作方式:

1、STM-N线路信号定时方式:所有发送的STM-N信号都将同步于从某一特定的输入STM-N信号中提取定时信号。此方式适用于ADM。

2、外部基准信号定时方式SDH设备的内部时钟锁定于外部基准信号,ADM、DACS适合于这种方式。

3、环路定时方式SDH设备的发送时钟从相应的STM-N接收信号中提取,这种定时方式适用于外同步基准或没有外同步接口的星形网配置。

4、通过定时方式SDH设备只能由同方向终结的STM-N信号中提取定时,并以此同步发送时钟,此方法适用于SDH再生器和ADM。

5、内部定时源SDH设备都具有内部时钟,可以不使用上述4种方法,内部时钟独立运行,但时钟性能应符合设备要求。

图10 SDH设备定时方式

由于SDH的支路信号存在指针调整,因此ITU-T不建议使用SDH传输系统载运的2048kbit/s信号传输定时信号。使用SDH传递定时,必须使用STM-N线路时钟。在发端的SDH网元采用外部基准信号定时方式,从外同步接口或者2048kbit/s支路信号接口接受来自BITS的时钟信号,做为STM-N线路的时钟。SDH链路上的网元必须采用通过定时方式或者STM-N线路信号定时方式,将定时信号传递至下一个网元。

2.5同步质量规范

2.5.1时钟同步的相关规范

1.Bellcore GR-1244-CORE

Clocks for the Synchronized Network :Common Generic Criteria

同步网时钟的通用一般性标准(95年)

2.ITU-T G.703

Physical/electrical characteristics of hierarchical digital interfaces

系列数字接口的物理/电特性(98年)

3.ITU-T G.704

Synchronous frame structures used at 1544, 6312, 2048, 8488 and 44736 kbit/s hierarchical levels 基群和二次群系列级别所用的同步帧结构(98年)

4.ITU-T G.810

Definitions and terminology for synchronization networks

同步网的概貌和术语(96年)

5.ITU-T G.811

Timing requirements at the outputs of primary reference clocks suitable for plesiochronous operation of international digital links

基准参考时钟的定时需求(97年)

6.ITU-T G.812

Timing requirements at the outputs of slave clocks suitable for plesiochronous operation of international digital links

适用于同步网节点时钟的从钟定时要求(97年)

7.ITU-T G.813

Timing characteristics of SDH equipment slave clocks (SEC)

SDH设备从钟定时特性(96年)

8.ITU-T G.822

Controlled slip rate objectives on an international digital connection

国际数字连接的受控滑动率目标

9.ITU-T G.823

The control of jitter and wander within digital networks which are based on the 2048 kbit/s hierarchy 基于E1的数字网的漂移和抖动控制

10.ITU-T G.824

The control of jitter and wander within digital networks which are based on the 1544 kbit/s hierarchy 基于T1的数字网的漂移和抖动控制

11.ITU-T G.825

The control of jitter and wander within digital networks which are based on the synchronous digital hierarchy (SDH)

基于SDH的数字网的漂移和抖动控制

12.ITU-T O.172

Jitter and wander measuring equipment for digital systems which are based on the synchronous digital hierarchy (SDH)

基于SDH的数字系统的抖动和漂移测量设备

13.ITU-T G.781

Synchronization layer functions

同步层功能

14.ITU-T G.783

Characteristics of synchronous digital hierarchy (SDH) equipment functional blocks

SDH设备功能块特性

15.ANSI T.101

Synchronization Interface Standard

同步接口规范

16.信息产业部 YDN117-1999

《数字同步网的规划方法与组织原则(99年)》

17.信息产业部 YDN1012-1999

《数字同步网节点时钟系列及其定时特性(99年)》

18.信息产业部 YDN1011-1999

《数字同步网节点从钟设备技术规范及测试方法(99年)》

19.信息产业部

《数字同步网接口要求及测试方法(99年)》

2.5.2时钟指标

1.工作方式

时钟一般有四种工作方式:自由运行(Free-Run)、快捕、跟踪(Locked)、保持(Holdover)。具体的定义可以参考ITU-T G.810。

2.自由运行频率准确度

Bellcore规定,自由频率准确度是指在自由运行方式下最大长期(20年)的频率偏离。ITU-T G.812规定,自由频率准确度是在一段足够长时间(1年)的频率偏离。

3.飘动产生

飘动产生是当时钟锁定于一个没有飘动的理想信号时,输出信号的飘动的大小。它反映了时钟跟踪理想信号的能力。

4.抖动产生

抖动产生是当时钟锁定于一个没有飘动的理想信号时,输出信号的抖动的大小。抖动的指标与其接口有关,例如E1接口和STM-1接口的抖动指标相差很大。

5.飘动传递

飘动传递反映了时钟对于输入飘动的滤除能力。当给定一个带有较大幅度的飘动的输入信号时,输出信号应该具有较小的飘动。

飘动传递可以用两种方法来描述:

(1)、将时钟看成是一个低通滤波器,给出低通滤波器工作的最大允许带宽和通带内最大允许增益。

(2)、用TDEV描述,当输入端噪声满足一定的模板(例如输入飘动容限模板)时,输出端的TDEV应满足的模板。

6.抖动传递

抖动传递规定了时钟的输入抖动和输出抖动之间的关系。

7.飘动容限

指时钟必须容忍的最小输入飘动。给定一个满足输入飘动容限模板的信号,时钟必须正常锁定,并且输出必须满足飘动传递指标要求。

8.抖动容限

抖动容限指时钟必须能够容忍的最小输入抖动。一般抖动容限用不同抖动频率下的正弦抖动幅度来描述,在该抖动幅度下,时钟必须正常锁定,并且输出满足抖动传递指标的要求。

9.保持

当时钟失去所有参考源时,进入保持状态。保持状态下的输出频率必须满足一定的指标要求。影响保持性能的因素包括:

(1)、初始频率偏差,即刚进入保持时输出的频率偏差,取决于保持算法。

(2)、由于环境温度变化产生的影响。

(3)、由于老化引起的平均频率漂移。

(4)、其他相位漂移。

10.牵引范围

在不同的规范里,牵引范围存在“牵引入范围”、“牵引出范围”、“保持入范围”、“拒绝范围”等说法。

牵引入范围(Pull-in range)和保持入范围(Hold-in range)在Bellcore GR-1244中定义,同时,GR-1244还定义了一个Rejection值,但是并没有明确的将其定义为Rejection Range。

牵引入范围、牵引出范围(Pull-out range)、保持入范围在ITU-T G.810中定义,其中ITU-T的牵引出范围的定义和GR-1244的保持入范围的含义是一样的。

(1)、当输入频率的范围在某个值内时,时钟必须由自由或保持转入锁定,这个值称为牵引入范围。

(2)、一旦锁定,当输入频率的范围在某个值内变化的时候,时钟必须保持锁定状态,不论频率是瞬间跳变还是缓慢变化,这个值GR-1244定义为保持入范围,G.810定义为牵引出范围。这个值必须大于等于牵引入范围。

(3)、一旦锁定,当输入频率的范围在某个值内非常缓慢地变化的时候,时钟必须保持锁定状态,这个值G.810定义为保持入范围。

(3)、当输入频率的值超出某个范围的时候,时钟必须不跟踪,即转入保持状态,Bellcore称时钟拒绝跟踪(Clock must reject),G.810定义为牵引出范围。这个值在Bellcore GR-1244中定义为1.2×(2×自由频率准确度+牵引范围)

11.相位瞬变

相位瞬变反映了时钟由于参考源失效,同时存在另一个可用的参考源时,或参考源失效后立即又恢复时,时钟的输出性能。即时钟在参考源切换时的指标要求。

12.相位不连续性

相位不连续性指时钟由于不经常的内部操作,即系统重新整理(rearrangement)引起的输出信号相位变化,如内部测试或者重组。

在Bellcore中,相位瞬变和相位不连续性是同一个概念,此时系统重新整理包括:

(1)、手动或自动倒换设备单元

(2)、手动拔出或者插入主用或者备用设备单元

(3)、手动或者自动倒换参考源

(4)、自动内部测试

13.相位补偿

相位补偿仅仅在Bellcore中要求,在ITU-T和信息产业部规范中都没有提到。相位补偿又称相位再建(Phase Build-out),是指当输入信号发生大的相位跳变时,时钟应该可以滤除该跳变,输出信号的相位不跟随变化。这种处理只有软件锁相才能做到。

14.保持转跟踪

图11 保持转跟踪指标

S:t2时刻前的相位-时间曲线的斜率,相当于频率偏差。

t0:进入保持的时刻。

t1:时钟有良好可用基准信号的时刻。

t2:时钟判断参考信号有效的时刻(即无LOS,AIS,OOF或过大的频偏)。

t3:时钟获得同步的时刻。

tx:确认参考信号有效所需时间。

ty:获得锁定所需时间。

tz:获得锁定过程的最大漂移。

3时钟测试工具

3.1铯频率基准

常用的铯频率基准(铯频标)有FTS公司(Datum的子公司)的FTS4040A,HP公司(现Agilent公司)的HP5071A等。

以FTS4040A为例,其频率准确度优于5×10-12,频率复现性优于3×10-12,输出信号包括1MHz、5MHz、10MHz等。

3.2铷频率基准

我司目前常用的铷频率基准(铷频标)为EFRATOM公司(Datum的子公司)的便携式铷频标PRFS-202。其指标为:频率准确度优于5×10-11,老化率优于5×10-11/月,频率复现性优于5×10-11,输出信号包括1MHz、5MHz、10MHz等。

3.3GPS接收机

我司目前常用的GPS接收机为HP公司的HP 58503和GARMIN公司的GPS12XL。

3.4频率合成器

频率合成器使用HP公司的HP 3325B,最高输出频率20MHz。

3.5频率计(计数器)

频率计使用HP公司的12位计数器HP 53132。

3.6时间间隔分析仪

我司目前常用的时间间隔分析仪为HP公司的HP 1725C,另外传输有一台泰克的SJ300E。

下面以HP 1725C为例来说明时间间隔分析仪的原理。

图12 时间间隔分析仪原理

时间间隔分析仪通过捕捉输入信号的上升/下降沿来进行测量。时间间隔分析仪能够测量两个沿之间的相位差,HP E1725C可以精确到50ps。时间间隔分析仪中有一个很重要的参数,即Pace。Pace用于控制采样率,仪器内部的计数器对输入信号的沿进行计数,Pace表示每累积多少个计数就计算一次相位差。例如,如果Pace=1,上升沿计数,则输入信号每个上升沿与上一个上升沿计算相位差,Pace=N则每N个上升沿计算一次相位差。

计算得到的相位差称为Time Interval,即时间间隔,这是原始数据。时间间隔分析仪要给输入信号设定一个标称频率,或者由仪器自动计算输入信号的中心频率做为标称频率,以标称频率值做为理想信号,将测量的得到的时间间隔与标称频率的相位进行比较,得到输入信号相对于理想信号的相位偏差(Phase Deviation)。根据相位偏差,我们可以计算出MTIE、TDEV、AVAR、Jitter等许多其他数据。

图13 相位偏差

Pace值也可以自动计算,在Measure/View Setup菜单中设定Auto Pacing之后,给出测量时间,采样点数和标称频率,软件自动计算Pace。公式如下:

采样周期=测量时间/采样点数

Pace≈采样周期×标称频率=采样周期/信号周期

时间间隔分析仪的最高输入频率为150MHz,但是当输入频率高于40MHz,则不能做到每个沿都进行采样,即Pace必须大于1。

4时钟专用器件

4.1DDS技术

DDS(Direct Digital Synthesis),即直接数字合成,又称数控振荡器(Numerical Controll Oscillator,NCO),是一种以一个固定频率的时钟源为参考,用数字方式合成频率和相位可调节的输出信号的技术。

与传统压控振荡器相比,DDS技术的优势在于:

1、微Hz级的频率调节精度和细微的相位调节是完全数字控制的。

2、快速的响应时间,相位连续的频率变化,不存在过冲和建立时间,特别适合于快速跳频应用。

销售人员培训手册讲义

前言 销售培训的内容主要包括三部分: 1、销售人员的心理素质和潜能培训。由于销售人员通常面对的是拒绝与挫折,因此,通过培训使销售人员永远充满自信和保持积极进取的心态显得尤为重要。 2、是基础知识方面的培训。(因为讲的是房地产方面的销售所以首先销售人员就必须了解房地产知识),能够将产品的特性迅速转化成客户的利益需求点这是专业销售人员所必须具备的。(在之前的课程中,小叶和小陈已经讲过,所以我不再重复) 3、专业销售(8大)技巧培训。 销售是一门专业的科学,主要包括有 销售前的准备技巧(你在做这行时至少要了解推销区域、找出准客户、做好销售计划等工作的前期事项吧) 接近客户的技巧(我们有很多的方式如电话拜访客户、直接拜访客户、邮件拜访等这些都是可以用到的途径) 进入销售主题的技巧 事实调查的技巧 询问与倾听的技巧 产品展示和说明的技巧 处理客户异议的技巧 如何撰写建议书的技巧以及最后如何达成交易的技巧 。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。 第一部分心理素质和潜能培训 ———做为销售员首先要对自己思维 有针对性的突破 任何一个销售精英都必须经历一个从无知到有知、从生疏到熟练的过程,只要敢正视暂时的失败和挫折,并善于从中吸取经验教训,那么成功终会向你招手。 那好,先讲讲做销售的六大定律 1、客户是一定可以搞定的。 那事先需具备的条件有: 1做为销售员要树立良好的积极心态,集中力量解决事情。 2客户一般没有主见,观念不清晰,可以被引导。 3能来了解,就说明他有需求。 4客户对所购买的商品不是很了解,缺乏专业知识。 5客户心里是犹豫不决的,在这样的情况下,可以分析项目的优点让他心里知根就底。

数字时钟设计原理

数字时钟设计——原理图一.实验目的 设计一个多功能数字中电路,基本功能为:①准确计时,以数字形式显示分、秒的时间;②分和秒的计时要求为60进位;③校正时间。 二.设计框图和工作原理 由振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准(系统时钟),再经分频器输出标准秒脉冲信号。秒计数器计满60后向分计数器进位,分计数器计满60后重新开始计时。计数器的输出经译码器送显示器。计时出现误差时可以用校时电路进行校分。 三.设计方案

1.振荡器的设计 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。 在这里我们选用由集成电路定时器555与RC组成的多谐振荡器。这里选用555构成的多谐振荡器,输出振荡频率v0=1KHz的脉冲,电路参数如下图所示。 2.分频器的设计 选用3片中规模集成电路计数器74LS90可以完成分频功能。因为每片为1/10分频,3片级联则可获得所需要的频率信号,即第1片的Q3端输出频率为100HZ,第2片的Q3端输出为10Hz,第3片的Q3端输出为1Hz。分频电路如下图所示:

3.分秒计数器的设计 分和秒计数器都是模M=60的计数器,其计数规律为:00-01-… -58-59-00…选74LS92作十位计数器,74LS90作个位计数器。再将它们级联组成模数M=60的计数器。分秒计数电路如下: 74LS90的原理图如下: 74LS92的原理图如下: 4.校时电路的设计 当数字钟接通电源或者计时出现误差时,需要校正时间(或称校时)。校时是数字钟应具备的基本功能。一般电子手表都具有时、分、秒等校时功能。为使

销售技巧培训讲义

销售技巧培训讲义 与顾客商谈或会晤时,如果你对答模糊不清或不能准确表达自己的意思,很容易引出误会或麻烦来,使顾客对你的信心产生怀疑,这种情况当然十分糟糕。为避免此类情况发生,你要学会选用适当的言辞来表,达自己的意思。 说话措辞要小心,切勿使用过分严厉的语言。人与人的交往是很微妙的,只是一两句不当的话便可能破坏顾客与你之间的感情,待客态度方面最要紧的是,用恭敬有礼的说话方式与顾客交谈,不要使对方产生不愉快的感觉。自己想讲的话,用有礼貌的言辞清楚利落地说出来。 学习说话的技巧,无论是政治家、喜剧演员,还是普通人,都不能缺少这方面的练习。你的工作任务之一是接待顾客,如果你说话漫不经心,会令顾客很不愉快,而你自己还不知怎么得罪了顾客,当然也不会在说话方面有所改进。如果能够掌握说话技巧,自信心自然会增强,成功的机会就增多了。 多些自我启发,说话时多加思考,加上平时多练习说话的技巧,说出话来自然会富有情理,语言精练,容易被接受。 招式A:从心开始 一.区别对待:不要公式化地对待顾客 为顾客服务时,你的答话过于公式化或敷衍了事,会令顾客觉得你的态度冷淡,没有礼待他们,造成顾客不满。所以要注意以下几点: 1、看着对方说话 无论你使用多么礼貌恭敬的语言,如果只是你一个人说个不停,而忽略你的顾客,他会觉得很不开心。所以说话时要望着对方。你不看着对方说话,会令对方产生不安。如果你一直瞪着对方,对方会觉得有压迫感。你要以柔和的眼光望着顾客,并诚意地回答对方的问题。 2、经常面带笑容 当别人向你说话,或你向别人说话时,如果你面无表情,很容易引起误会。在交谈时,多向对方示以微笑,你将会明白笑容的力量有多大,不但顾客,你周围的人,甚至你自己也会觉得很快乐。但是如果你的微笑运用不当,或你的笑容与谈话无关,又会令对方感到莫名其妙。 3、用心聆听听对方说话 交谈时,你需要用心聆听对方说话,了解对方要表达的信息。若一个人长时间述说,说的人很累,听的人也容易疲倦,因此,在交谈时,适度地互相对答较好。 4、说话时要有变化 你要随着所说的内容,在说话的速度、声调及声音的高低方面做适度的改变。如果像机械人说话那样,没有抑扬顿挫是没趣味的。因此,应多留意自己说话时的语调、内容,并逐步去改善。 二.擒客先擒心 不在乎曾经拥有(顾客),但求天长地久。 每天早上,你应该准备结交多些朋友。 你不应向朋友推销什么,你应替他寻找想买的。; 卖一套房给顾客,和替顾客买一套房是有很大的分别的。 顾客喜欢选购而不喜欢被推销。 集中注意力去了解顾客的需求,帮助顾客选购最佳的住宅,务求使顾客感到满意。 顾客不是单想买一个物业,他是希望买到一份安心,一份满足感,一个好的投资和一份自豪的拥有权。 最高的推销境界是协助顾客获得更轻松、更愉快的生活,可能短暂时间内不能获取更多收益(这可能性不大),但你的感受应该十分良好,当你习惯了这个做法之后,你的收益将会突飞猛进。

主板时钟电路工作原理

时钟电路工作原理:3.3v电源经过二极管和电感进入分频器后,分频器开始工作,和晶体一起产生振荡,在晶体的两脚均可以看到波形。晶体的两脚之间的阻值在450---700欧之间。在它的两脚各有1V左右的电压,由分频器提供。晶体两脚常生的频率总和是14.318M。 总频(OSC)在分频器出来后送到PCI槽的B16脚和ISA的B30脚。这两脚叫OSC测试脚。也有的还送到南桥,目的是使南桥的频率更加稳定。在总频OSC线上还电容。总频线的对地阻值在450---700欧之间,总频时钟波形幅度一定要大于2V电平。如果开机数码卡上的OSC灯不亮,先查晶体两脚的电压和波形;有电压有波形,在总频线路正常的情况下,为分频器坏;无电压无波形,在分频器电源正常情况下,为分频器坏;有电压无波形,为晶体坏。 没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率。有了总频,也不一定有频率。总频一定正常,可以说明晶体和分频器基本上正常,主要是晶体的振荡电路已经完全正常, 反之就不正常。 当总频产生后,分频器开始分频,R2将分频器分过来的频率送到南桥,在南桥处理过后送到P CI槽B8和ISA的B20脚,这两脚叫系统测试脚,这个测试脚可以反映主板上所有的时钟是否正常。系统时钟的波形幅度一定要大于1.5V,这两脚的阻值在450---700欧之间,由南桥提供。 在主板上RESET和CLK者是南桥处理的,在总频正常下,如果RESET和CLK都没有,在南桥电源正常情况下,为南桥坏。主板不开机,RESET不正常,先查总频。在主板上,时钟线 比AD线要粗一些,并带有弯曲。 二、主板时钟芯片电路及时序关系讲解 1、概述 主板时钟芯片电路提供给CPU,主板芯片组和各级总线(CPU总线,AGP总线,PCI总线,ISA总线等)和主板各个接口部分基本工作频率,有了它,电脑才能在CPU控制下,按步就班,协调地完成各项功能工作: 2、石英晶体多谐振荡器 a、解释说明,主板时钟芯片即分频器的原始工作振荡频率,由石英晶体多谐振荡器的谐振频率来产生,提供给分频率一个基准的14.318MHZ的振荡频率,它是一个多谐振荡器的正反馈环电路,也就是说它把输入作为输出,把输出作为输入的反馈频率,象这样一个永无休止的循环自激过程。 b、基本电路部分: c、分频器(时钟芯片)电路部分:分频器基本工作条件;石英晶体多谐振荡器提供14.318MHZ基准频率.;VCC(3.3V)工作电压(依具体时钟芯片而定);V SS接地线(~);滤波电容(对分频器产生的各级频率进行标正微调;分频器产生的各级总线时钟;CPU外部总线时钟频率(CPU CLOCK):66MHZ.100MHZ.133MHZ内存控制管理器总线时钟频率(DIMM):66MHZ.100.133MHZ;AGP总线时钟频率:66MH Z;PCI总线时钟频率:33MHZ;ISA总线时钟频率:8MHZ。 d、基本时序关系: CPU 66、100、133 PCI(33MHZ) ISA(8MHZ) 三、图解 频率发生器芯片

金字塔原理(完整资料).doc

【最新整理,下载后即可编辑】 金字塔原理作者是巴巴拉·明托。是一本讲解写作逻辑与思维逻辑的读物,全书分为四个部分。 目录 1 内容简介 2 作品目录 3 作者简介 4 金字塔原理 内容简介《金字塔原理》是一本讲解写作逻辑与思维逻辑的读物,全书分为四个部分。 第一篇主要对金字塔原理的概念进行了解释,介绍了如何利用这一原理构建基本的金字塔结构。目的是使读者理解和运用简单文书的写作技巧。 第二篇介绍了如何深入细致地把握思维的环节,以保证使用的语句能够真实地反映希望表达的思想要点。书中列举了许多实例,突出了强迫自己进行“冷静思维”对明确表达思想的重要性。第三篇主要针对的对象是需要写研究分析报告的人士,以及需要对复杂的问题进行分析、提出结论供决策使用的人士。这一篇介绍了如何在解决问题过程中的不同阶段使用多种框架来组织分析过程,使写作者的思维在实际上进行了预先组织,从而能够更方便地应用金字塔原理。 第四篇介绍了一些演示技巧,能够写作者在以幻灯片等书面形式演示具有金字塔结构的思想时,能让读者或观众感受到金字塔结构的存在。 附有三个附录。附录一涉及的是分析法和科学法在解决问题过程中的区别;附录二列举了序言部分的各种常用写作模式;附录三是全书要点的详细提纲,突出了《金字塔原理》的关键概念和关键思维技巧,以便读者快速查阅。 作品目录 前言 第1篇写作的逻辑 引言

第一章为什么选择金字塔结构将思想组织成金字塔结构 神奇的数字7 找出逻辑关系 自上而下组织思想 自下而上思考 第二章金字塔中的子结构 纵向关系 横向关系 序言结构 第三章如何构建金字塔结构自上而下法 自下而上法 初学者注意事项 第四章序言部分的具体写法讲故事形式 为什么必须采用讲故事形式何时开始引入“情境” 什么是“冲突” 为什么采取这种顺序 什么是关键句 序言部分应当写多长 关键句要点是否需要序言 常见模式 发号施令式 寻求支持式 解释方法式 比较选择式 常见模式――咨询 项目建议书 项目进度小结

销售人员培训手册讲义7

销售培训的内容主要包括三部分: 1、销售人员的心理素质和潜能培训。由于销售人员通常面对的是拒绝与挫折,因此,通过培训使销售人员永远充满自信和保持积极进取的心态显得尤为重要。 2、是基础知识方面的培训。(因为讲的是房地产方面的销售所以首先销售人员就必须了解房地产知识),能够将产品的特性迅速转化成客户的利益需求点这是专业销售人员所必须具备的。(在之前的课程中,小叶和小陈已经讲过,所以我不再重复) 3、专业销售(8大)技巧培训。 销售是一门专业的科学,主要包括有 销售前的准备技巧(你在做这行时至少要了解推销区域、找出准客户、做好销售计划等工作的前期事项吧) 接近客户的技巧(我们有很多的方式如电话拜访客户、直接拜访客户、邮件拜访等这些都是可以用到的途径) 进入销售主题的技巧 事实调查的技巧 询问与倾听的技巧 产品展示和说明的技巧 处理客户异议的技巧 如何撰写建议书的技巧以及最后如何达成交易的技巧 00000000000000000000000000000000000000000000 第一部分心理素质和潜能培训 ---------------- 做为销售员首先要对自己思维有 针对性的突破任何一个销售精英都必须经历一个从无知到有知、从生疏到熟练的过程,只要敢正视暂时的失败和挫折,并善于从中吸取经验教训,那么成功终会向你招手 那好,先讲讲做销售的六大定律 1、客户是一定可以搞定的。那事先需具备的条件有: 1做为销售员要树立良好的积极心态,集中力量解决事情。 2客户一般没有主见,观念不清晰,可以被引导。 3能来了解,就说明他有需求。 4客户对所购买的商品不是很了解,缺乏专业知识。 5客户心里是犹豫不决的,在这样的情况下,可以分析项目的优点让他心里知根就底。 6害怕做出决定,那可以帮他说一些建设性的意见,助使帮他做 出决定。 2、我一定能搞定客户。(当然,这里客户的前提是有购买欲望) 只要你有顽强的意志,必胜的信心。一定可以将潜在客户搞定

销售培训讲稿

销售培训讲稿 前言部分: 目标与宗旨: 大家好,非常高兴今天可以在这里与诸位共同研究一个话题的讨论,那就是有关专业的销售技能的提升…… 。今天我们研究的方向也在这里。看一下产品,很久以前我应聘过微软技术中心的市场经理,负责硬件产品的推广和培训。由于这个岗位提供的薪水是非常优厚的,可以想象面试过程的激烈。最初报名的选手竟然超过600人。在第二轮24个人的复试中,我是唯一的过关者。记得面试完了之后,我和另一个不太认识的应聘者同搭一两出租车回去。在车上我们交谈被提问的问题和回答的方案。其中有一个都被问到的问题就是,考官问我们对微软的产品线了解多少,对相关产品和竞争对手的同类产品研究多少。这些东西我是有准备的,而我的同路者抱怨说被问到这样的问题很无聊。他说:你要用我的话,那么将来可能是你生产什么我吆喝什么,现在知道那么多有什么用处。这个人当然最后拿不到offer,因为他的专业性出现了问题。身位一个市场一线的经理,竟然没有对产品研究的意识,他真正得到这份工作之后,也不会在这些方面投入精力,这是一定的结果。 我们作为购买者的时候,先信任销售才会信任产品,当然除非是像ibm这样的品牌例外。但是我们相信销售推荐的产品前提就是,我们所面对的那个销售,他对自家的产品和别的厂家的同类产品都很明白,这才是我们相信人的依据。很多时候销售即使成交,也发现和顾客的谈判以及后续的合作异常困难?大部分依靠谈判技巧的培训来获得有利境界,其实不必,你看看如果你可以让客户知道你的专业性和可靠性(对市场和产品,以及带给客户的利益上),他们会对你产生依赖。沟通和传播学中一个重要的观点就是,依赖关系建立之后…..(听不清) 价格,很多时候价格因素作为一个销售人员,我们是没有权利来指定政策的。但是我们有权利在可允许的范围内做出对顾客报价的选择。经常见到被客户牵着鼻子走的销售,把价格当作让客户签单的唯一武器。却不知道是中了客户的埋伏。在这里我们研究一下价格和价值的关系。同样的一台电脑的定单需求,ibm的产品2万,联想的产品1万。那么你说客户会选择什么样的产品。ibm假设可以降低价格2千,而联想也可以降低价格2千。你认为客户会选择谁家的产品?是贵的还是便宜的,如果价格发生的作用那么大的话,大家一定都选择联想的,但是为什么ibm却是领导品牌?是什么让客户选择了价格高的产品,即使价格低的产品还可以再降低价格他还是不选择呢?是因为客户的价值观在发生作用,他认为ibm值这些钱,而联想就值那些钱。在这里发生作用的不是价格,而是相对的价值。那么如何让价格发生最大的引导客户的作用呢,就是要改变客户的价值观。要先认识,再引导,从而改变,后面我们会详细讲到这个问题。这是了解客户需求并根据你产品的特性来改变之的一个层面,后面会再提到并分解开来讲解。 服务,销售人员和服务人员往往是冤家,最容易出现争执的两个内部岗位,这里有一个沟通的问题。但是在这里我们提到的是销售人员所提供的服务,看看你所能做到的服务,哪些你没有做到?哪些你拿到定单后就发生了微妙的改变?我之前是这样做的,为了拿单,愿意做任何服务,并且自己都相信自己的热诚,更不用说客户了。但是拿到之后,原来的许诺

单片机实时时钟电路的原理及应用

单片机实时时钟电路的原理及应用 1 引言现在流行的串行时钟电路很多,如DS1302、DS1307、PCF8485 等。这些电路的接口简单、价格低廉、使用方便,被广泛地采用。本文介绍的 实时时钟电路DS1302 是DALLAS 公司的一种具有涓细电流充电能力的电路, 主要特点是采用串行数据传输,可为掉电保护电源提供可编程的充电功能,并 且可以关闭充电功能。采用普通32.768kHz 晶振。 2 DS1302 的结构及工作原理DS1302 是美国DALLAS 公司推出的一种高性能、低功耗、带RAM 的实 时时钟电路,它可以对年、月、日、周日、时、分、秒进行计时,具有闰年补 偿功能,工作电压为2.5V~5.5V。采用三线接口与CPU 进行同步通信,并可 采用突发方式一次传送多个字节的时钟信号或RAM 数据。DS1302 内部有一个31×8的用于临时性存放数据的RAM 寄存器。DS1302 是DS1202 的升级产品,与DS1202 兼容,但增加了主电源/后背电源双电源引脚,同时提供了对后背电 源进行涓细电流充电的能力。 2.1 引脚功能及结构图1 示出DS1302 的引脚排列,其中Vcc1 为后备电源,VCC2 为主电源。在主电源关闭的情况下,也能 保持时钟的连续运行。DS1302 由Vcc1 或Vcc2 两者中的较大者供电。当Vcc2 大于Vcc1+0.2V 时,Vcc2 给DS1302 供电。当Vcc2 小于Vcc1 时,DS1302 由Vcc1 供电。X1 和X2 是振荡源,外接32.768kHz 晶振。RST 是复位/片选线,通过把RST 输入驱动置高电平来启动所有的数据传送。RST 输入有两种功能:首先,RST 接通控制逻辑,允许地址/命令序列送入移位寄存器;其次,RST 提供终止单字节或多字节数据的传送手段。当RST 为高电平时,所有的数据传 送被初始化,允许对DS1302 进行操作。如果在传送过程中RST 置为低电平, 则会终止此次数据传送,I/O 引脚变为高阻态。上电运行时,在Vcc≥2.5V之前,RST 必须保持低电平。只有在SCLK 为低电平时,才能将RST 置为高电平。

商场导购员销售技巧培训讲义

商场导购员销售技巧培训讲义 ---仁豪家具发展有限公司 一:开场。 笑话:该来的不来;不该走的走了;说的不是他们。相互帮衬。 一:营销人员应具备的基本素质。 3 (2)要有吃苦耐劳的精神。 日本的邮政大臣洗马桶的故事。 每天站几个小时。有体力上的压力,还有精神上的压力。累不累,累,但是你还要怎么样,还得坚持,还得不断的努力,不断的去总结经验,分析为什么顾客不买我的东西,是我的服务不好,还是没说明白。 生存的压力,生活是什么?河南煤矿死了多少人?做个不怕死的人! (3)?做一个有理想和追求的人。 你说我一个导购员能有什么追求?当总统!你想不想找一个好的男朋友?想不想有一个幸福的家庭?但是,请问?优秀的男孩子会不会马上出现在你面前?幸福的家庭需不需要物质的保障? 找个好的男朋友,你要有鉴别能力。要有好的心态。把身边的事情做好,服务做好。你会怎么样,会关心人,理解人,有爱心的人。我的人生不一定要洋房和宝马,但是我有自己的追求,自己的幸福。我的人生同样是精彩的。 不要看不起自己,认为我是一个推销人员而地位低下。实际上我是一个帮助别人有美好生活的人。(清洁工是城市美容师) 要改变自己,是自己最棒的。提高自己的销售业绩! 二:销售技巧。 销售是什么?销售就是卖东西,没错!销售是一个展示自己的过程。目的是什么?是帮助别人获得有价值的物品。 它是一份:具有挑战性的工作。是没有境界的工作。 第一步:微笑 微笑重要性: (1)好的开始是成功的一半,会获得客人的好感,使人能够产生愉悦的心情。舍得微笑是女人的香烟。 (2)是建立自信的基础。 (3)微笑能够产生价值。 微笑的标准是什么亲切的笑容要想见到梦中情人那样而不是杨白老见到? 苏格兰有首赞美微笑的诗:微笑使对方富有,但自己也不会贫穷;微笑能给家庭带来幸福;给生意带来好运;使疲倦者感到愉悦;使失意者感到欢快;使悲哀者感到温暖;微笑是无价之宝;把你的微笑露出来,正是别人的需要。 第二步:致欢迎词。 不讲随便看看!先生你想买点什么?先生我来帮你介绍一下我们的产品。 端庄大方! 第三:好的肢体语言。

时钟电路基本原理

1时钟供电组成 时钟电路主要由时钟发生器(时钟芯片)、、、和等组成。 ● 时钟芯片时钟芯片主要有S. Winbond、 PhaseLink. C-Medi a、IC. IMI等几个品牌,主板上见得最多的是ICS和Winbond两种,如图6-1、图6-2所示。 ● 晶振 时钟芯片通常使用的晶振,如图6-3所示。 晶振与组成一个谐振回路,从晶振的两脚之问产生的输入到时钟芯片,如图6-4所示。 判断品振是否工作,可以用测量晶振两脚分别对地是否有(以上),这是晶振工作的前提条件,再用示波器测量晶振任意一脚是否有与标称频率相同的振荡正弦波输出(这是最准确的方法)。在没有示波器的情况下,可以直接更换新的晶振和谐振电容,用替换法来排除故障。 2 时钟电路工作原理 时钟电路的1=作原理图,如图6-5所示。 时钟芯片有电压输入后(有的时钟芯片还有一组电压),再有一个好信号,表示主板各部位所有的供电止常,于是时钟芯片开始工作。 晶振两脚产生的基本频率输入到时钟芯片内部的,从振荡器出来的基本频率经过“频率扩展锁相网路”进行频率扩展后输入到各个,

最后得到不同频率的时钟输出。 初始默认输出频率由频率选择锁存器输入引脚FS(4:0)设置,之后可以通过IIC总线再进行设置。 多数时钟芯片都支持IIC总线控制,通过一根双向的数据线(SD ATA)和一根时钟线( SCLK)对芯片的时钟输出频率进行设置。 图6-5中: 48MHz USB与48MHz DOT为固定48MHz时钟输出;3V66(3:1)共3组为的66MHz时钟输出: CPUCLKT (2:0)共3组为CPU时钟输出;CPUCLKC (2:0)共3组为CPU时钟输出,与CPUCLKT互为;CLK (6:0)共7组为 33MHz 的PCI时钟输出,输出到PCI插槽,有多少个PCI插槽就使用多少组。 主板的时钟分布如图6-6所示,内存总线时钟由北桥供给,部分主板电路设计有独立的内存时钟发生器,如图中虚线所示。 外频进入CPU后,乘以CPU的就是CPU实际的运行频率。例如外频是200MHz,CPU的倍频是14,那么CPU的实际运行频率是:200MHz ×14=。前端总线的频率是外频的整倍数。例如外频足133MHz,CPU 需要使用的前端总线频率是533MHz,那么就必须将133MHz外频4倍扩展,即133MHz×4=532MHz≈533MHz。 3 时钟电路故障检测 时钟电路故障通常足:全部无时钟,部分无时钟,时钟信号幅值(最高点电压)偏低。 其表现是开机无显示或不能开机。 诊断卡只能诊断PCI插槽或插槽有无时钟信号,并不代表主板其他部分的时钟就正常。最好使用示波器测量各个插槽的时钟输入脚或时钟芯片的各个时钟输出脚,看其频率和幅值是否符合,这是最准确的方法。 现在的CPU外频都已达到200MHz或更高,所以要测量CPU外频,要求示波器的带宽应在200MHz以上。

台式机时钟电路的工作原理浅析

台式机时钟电路的工作原理浅析: DC3。5V电源给过二极管和L1(L1可以用0欧电阻代替)进入分频器后,分频器开始工作。,和晶体一起产生振荡,在晶体的两脚均可以看到波形。晶体的两脚之间的阻值在450-700之间。在它的两脚各有1V左右的电压,由分频器提供。晶体产生的频率总和是14。318M。总频OSC在分频器出来后送到PCI的B16脚和ISA的B30脚,这两脚叫OSC测试脚。也有的还送到南桥,目的是使南桥的频率更加稳定。在总频OSC的线上还有电容,总频线的对地阻值在450-700欧之间。总频的时钟波形幅度一定要大于2V。如果开机数码卡上的OSC灯不亮,先查晶体两的电压和波形。有电压有波形,在总频线路正常的情况下,为分频器坏;无电压无波形,在分频器电源正常的情况下,为分频器坏;有电压无波形为晶体坏。没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率。有了总频,南、北桥、内存、CPU、CACHE、I/O上不一定有频率。总频一旦正常,分频器开始分频,R2将分频器分过来的频率送到南桥,在面桥处理过后送到PCI的B39脚(PCICLK)和ISA的B20脚(SYSCLK),这两脚叫系统时钟测试脚。这个测试脚可以反映主板上所有的时钟是否正常。系统时钟的波形幅度一定要大于1。5V,这两脚的阻值在450-700欧之间,由南桥提供。在主板上,RST和CLK都是由南桥处理的,在总频正常,如果RST和CLK都没有,在南桥电源正常的情况下,为南桥坏。 主板不开,RST不正常,是先查总频。在数码卡上有OSC灯和RST灯,没有CLK灯的故障:先查R3输出的分频有没有,没有,在线路正常的情况下,分频器坏。CLK的波形幅度不够:查R3输出的幅度够不够,不够,分频器坏。够,查南桥的电压够不够,够南桥坏;不够,查电源电路。R1将分频器分过来的频率送给CPU的第六脚(在CPU上RST脚旁边,见图纸),这个脚为CPU 时钟脚。CPU如果没有时钟,是绝对不会工作的,CPU的时钟有可能是由北桥提供。如果南桥上有CLK信号而CPU上没有,就可能是分频器或南桥坏。R4为I/O提供频率。 在主板上,时钟线比AD线要粗一些,并带有弯曲。频率发生偏移,是晶体电容所导致的,它的现象是,刚一开机就会死机,运行98出错。分频器本身坏了,会导致频率上不上去。和晶体无关。CPU 的两边为控制处(位置见图),控制南桥和分频器,当频率发生偏移,会自动调整。 说明:此文选自江湖郎中主板维修,看后大有受益,推荐文友浏览。绝无剽窃之意。

主板时钟电路工作原理

主板时钟电路工作原理 时钟电路工作原理: DC3.5V电源经过二极管和L1(L1可以用0Ω电阻代替)进入分频器后,分频器开始工作,和晶体一起产生振荡。在晶体的两脚均可以看到波形。晶体的两脚之间的阻值在450-700Ω之间。在它的两脚各有1V左右的电压,由分频器提供。晶体两脚产生的频率总和是14.318M。 总频OSC在分频器出来后送到PCI槽的B16脚和ISA槽的B30脚(这两个脚叫OSC 测试脚)。也有的还送到南桥,目的是使南桥的频率更加稳定。在总频OSC的线上还有电容,总频线的对地电阻在450-700Ω之间。总频的时钟波形幅度一定要大于2V。 如果开机数码卡上的OSC灯不亮,先查晶体两脚的电压和波形。有电压有波形,在总频线路正常的情况下,为分频器坏。若无电压无波形,在分频器电源正常的情况下,为分频器坏;有电压无波形,为晶体坏。 没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率,有了总频,南、北桥、内存、CPU、CACHE、I/O上不一定有频率。总频一旦正常,可以说明晶体和分频器基本正常,主要是晶体的振荡电路已经完全正常,反之就不正常。 当分频产生后,分频器开始分频,R2经分频器过来的频率送到南桥,在南桥处理过后送到PCI槽的B39脚(PCICLK)和ISA槽的B20脚(SYSCLK),这两脚叫系统时钟测试脚。这个测试脚可以反映主板上所有的时钟是否正常。系统时钟的波形幅度一定要大于1.5V。 在主板上,RST和CLK都是由南桥处理的。若总频正常,如果RST和CLK都没有,在南桥电源正常的情况下,为南桥坏。 主板不开机,RST灯不正常,要先查总频。如果在数码卡上有OSC灯和RST灯,没有CLK灯的话,先查R3输出的分频有没有。若没有,在线路正常的情况下,一般是分频器坏。如果CLK的波形幅度不够,那得先查R3输出的幅度够不够。若不够,一般为分频器坏。若够,查南桥的电压够不够。若够,南桥坏;不够,查电源电路。 R1将分频器分过来的频率送给CPU的第6脚(在CPU上RST较旁边,见图纸),这

1602电子时钟电路_原理图_PCB图

XXXXX学院 电 子 线 路 课 程 设 计 【带LCD显示的电子时钟】 班级:XX 姓名:XX 学号:XX 指导老师:XX XX年XX月XX 日

摘要 在当代繁忙的学习与生活中,数字钟已成为人们日常生活中必不可少的必需品,被广泛用于个人家庭以及办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。数字电路采用数字电路,实现对时、分、秒时钟显示的计时装置,具有走时准确、性能稳定、携带方便等优点 它还用于计时、自动报时及自动控制等各个领域。 单片机具有体积小、功能强可靠性高、价格低廉等一系列优点 基于单片机的定时器功能完成的数字钟电路的设计,结构简单,便于携带。也利于我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路、写程序、调试电路的能力。研究数字钟以及扩大其应用,具有非常现实的意义。 此设计中的数字钟不仅可以显示普通的年、月、日、时、分、秒外,还可加入蜂鸣器、按键复位等功能。 关键字:LCD1602 单片机电子时钟定时复位

一.任务要求 设计一个时钟电路。以单片机为核心模块,LCD1602为显示模块,通过控制使1602显示时间、字符。 1.1基本要求 1).第一行显示自己的名字 2).第二行显示时间 1.2发挥部分 1).加入按键,实现调时功能 2).加入蜂鸣器,实现闹钟功能

二.系统分析 2.1 系统总体方框图 2.2 系统总体分析 本设计由ST89C51单片机、复位电路、晶振电路、外部中断和显示电路5个模块组成。其中以单片机模块为核心模块,主导其余四个模块工作,1602显示模块用来显示秒、分、时计数单位中的值。利用AT89c51单片机内部的定时/计数器进行中断定时,配合软件延时,实现电路的总体功能。 ST89C51 复位电路 晶振电路 显示电路 外部中断

销售人员销售培训讲义

销售人员销售培训讲义 主办单位:上海普瑞思管理咨询有限公司 日期地址:2010年11月12-13日深圳;11月19-20 北京;11月25-26日重庆 培训费用:2800元/人(含培训费、资料费、午餐、培训证书等) 课程背景: 1营销人老抱怨公司产品不好卖,质量不行,价格太高,为什么有些产品还不如我们的产品,价格比我们还高就卖出去了呢?背后到底是什么原因?原因就是普通营销人员仅仅能把产品说清楚说明白,500元产品说出来像50元而却以500卖给客户,如何能卖出去?优秀的销售冠军是把产品说精彩说到位,500元产品说出来像2000元而却以500元卖给客户,客户觉得是占了天大便宜,如何找到未出门前的提炼产品优势? 2营销人员会见客户自卑症,成交恐惧症,会谈哑巴症,如何解决?如何提升对客户的位势?实现主客易位,掌握主动? 3为什么一个客户跟踪2年却没有拿下,销售冠军才能如何弹无虚发,不做无用功,如何找到客户中关键人物?如何找对人,说对话,做对事? 4 为什么开口就说错话,不是口才不好,而是不能看菜吃饭,量体裁衣,看人说话?所谓自知者明,知人者胜,如何察言观色?如何从接触过程中外貌体形言谈举止中去判断客户性格类型,客户思维类型,客户内心变化,如何发现和满足客户需求? 5为什么客户是喜欢人进而喜欢企业和产品?为什么人的形象就是企业形象的体现?如何打造职业的销售冠军形象? 6如何打造销售冠军有效面谈的沟通力?如何让我们和客户走得更近?如何沟通得更有效率更巧妙? 7如何打造销售冠军无敌成交方法及影响力?如何让客户说“是”?面对千变万化客户的抗拒点,如何在变化中把握不变的方向,在变化中运用变化的力量,解除客户的抗拒点让对方认可你及产品?? 8如何进行客户管理及后续服务?如何进行提高客户忠诚?如何进行体系建设 课程介绍: 1.本课程浓缩多种销售训练精华,并融合了销售的实战经验,集训练、娱乐为一体的轻松学习环境,采用最新互动、体验式培训模式,通过丰富多彩的训练活动,让学员快速轻松掌握实战营销方法,并以一套独特的系统,落实每天的行动,从而帮助快速提升业绩! 2.本课程来自实践,指导实战,讲究实效,讲书本没有,并绝对基于销售工作存在的各种实际问题,全面解读销售本质与核心,剖析销售流程各阶段应明确的工作重点、面临的实际问题并给出完备的解决方案。 3.本训练课程绝对不仅仅让学员掌握一套技巧、一个策略、一钟方法,同时还有是心态的改变、是状态的改变,是心智模式的改变,因为心智模式会影响营销人员思考方式,行为方式、表达方式。 课程收益: 1.为企业解决实际销售问题,提升您的团队销售业绩! 2.课程将深刻诠释销售行为的核心本质,掌握简单易行并行之有效的销售实战技巧,从根本上把握与推进客

时钟电路原理图

AT89C2051组成的时钟电路原理图 2010-04-09 15:42:37 来源:21ic 关键字:AT89C2051 时钟定时器 我们以一个实际的时钟电路来说明定时器的软件编程方法,时钟就是我们最为常见的显示时、分、秒为单位的计时工具,它是典型的应用代表。 时钟的最小计时单位是秒,但使用单片机定时器来进行计时,若使用6.0MHz的晶振,即使按工作方式1工作,最大的计时时间也只能到131ms,所以我们可把每个定时时间取125ms,这样定时器溢出8次(125ms╳8=1000ms)就得到最小的计时单位秒。而要实现8次计数用软件方法实现是轻而易举的。 我们使用定时器1,以工作方式1工作,定时器进行125ms定时。采用中断方法进行溢出次数的累计,当计满8次即得到1秒的计时。 一个时钟的计时累加,要实现分、时的进位,要用到多种进制,秒、分、时中的进位是十进制,秒向分进位和分想时进位却是六十进制,而每天又有十二小时制或二十四小时制,它们分别又是十二进制和二十四进制。从秒到分和从分到小时可以通过软件累加和数值比较方法实现。 在单片机的内部RAM中,需要设置显示缓冲区,显示的时、分、秒值是从显示缓冲区中取出的,在RAM中设置四个单元作为显示缓冲区,分别是7AH、7BH、7CH。为使电路和原理叙述方便,我们这里不显示秒值,秒的进位我们通过闪烁分值实现。这样我们一共有四位LED分别显示时和分值。同时时钟都需要校准的。在程序中还需设置显示码表,要显示的数值通过查表指令将显示用的真正码值送到LED上。我们用单片机A T89C2051的PP3.4和P3.5两个I/O口外接微动开关来实现时和分的校正,每按一次小时或分值加1,连续按下数值累计下去,实现时钟的校准。 在电路中我们还设置了一个蜂鸣器,用作简单报时用,如可设早上7:30分起床,中午1点30分再有起床报时,每次响时1分钟,响1秒,停2秒的方式,而不是连续响铃。这个程序我们采用12小时制,为此,要在程序中设置相应的标志,以利于主程序识别。同样计时程序中还会有几个相关的标志,主要是控制程序流的转向。程序中我们都作了较详细的注释,这里不再赘述。 硬件电路,我们还是以低价的AT89C2051单片机为微处理单元,这个芯片兼容C51指令系统,在C51上编写的程序,无需任何修改即可方便地移植到这个芯片上来。我们以P0口作为LED的字段位驱动输出,秒的“进位”采用分值闪烁提示,亮0.5秒,熄0.5秒。,P3.1—P3.3用于位驱动,使用动态扫描方式显示,每位LED的显示时间10—25ms之间均可,扫描频率不能太高,否则每位LED显示的时间过短,亮度太低,不易于观看,以肉眼不感觉到LED闪烁为宜。为了直观,我们的驱动输出没有采用集成电路,而是使用了分立元件—三极管,但工作原理却是一致的。 这个电路结构决定LED采用共阳极的数码管,可以采用LQ5101BS普通的发光二极管,驱动三极管可采用易得的2SA1015和2SC1815等型号,当然也可使用象S9012,S9013,S9014,2N5401,2N5555等小功率三极管,其它器件没有特殊要求。为便于实验,单片机AT89C2051可采用DIP20P插座,程序编制好后,调试无错,即可烧写到AT89C2051中,值得一提的是,A T89C2051是Flash程序存储器,程序可反复擦写,对于做实验是非常方便的。 (本文转自电子工程世界:https://www.doczj.com/doc/924014405.html,/mcu/2010/0409/article_1946.html)

纯数字电路数字时钟原理图(免费)

做成时钟,并不难,把十进改成6进就行了如下: 1,震荡电路的电容用晶震,记时准确. 2, 时:用2块计数器,十位的用1和2(记时脚)两个脚. 分:用2块计数器,十位的用1,2,3,4,5,6,(记时脚)6个脚. 秒:同分. 评论:74系列的集成块不如40系列的,如:用CD4069产生震荡,CD4017记数,译码外加. 电压5V.比74LS160 74LS112 74LS00好的.而且CD4069外围元件及少.如有需要我可以做给你. 首先需要产生1hz的信号,一般采用CD4060对32768hz进行14分频得到2hz,然后再进行一次分频。(关于此类内容请参考数字电路书中同步计数器一章) (原文件名:4060.JPG)

一种分频电路: (原文件名:秒信号1.JPG) 采用cd4518进行第二次分频 另一种可以采用cd4040进行第二次分频第三种比较麻烦,是对1mhz进行的分频

(原文件名:秒信号2.JPG) 介绍一下cd4518: CD4518,该IC是一种同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为1~7和9~{15}。该计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路BCD码信号输出(3脚~6脚;{11}脚~{14}脚)。此外还必须掌握其控制功能,否则无法工作。手册中给有控制功能的真值(又称功能表),即集成块的使用条件,如表2所示。从表2看出,CD4518有两个时钟输入端CP和EN,若用时钟上升沿触发,信号由CP输入,此时EN端应接高电平“1”,若用时钟下降沿触发,信号由EN端输入,此时CP端应接低电平“0”,不仅如此,清零(又称复位)端Cr也应保持低电平“0”,只有满足了这些条件时,电路才会处于计数状态,若不满足则IC不工作。计数时,其电路的输入输出状态如表3所示。值得注意,因表3输出是二/十进制的BCD码,所以输入端的记数脉冲到第十个时,电路自动复位0000状态(参看连载五)。另外,该CD4518无进位功能的引脚,但从表3看出,电路在第十个脉冲作用下,会自动复位,同时,第6脚或第{14}脚将输出下降沿的脉冲,利用该脉冲和EN端功能,就可作为计数的电路进位脉冲和进位功能端供多位数显用。

集成电路门控时钟技术的基本原理

集成电路门控时钟技术的基本原理 集成电路工艺节点的提升带来了芯片集成度的极大提高,同时也导致了功耗的急速增加。另外,市场对电子设备的大量需求使得系统功耗成为系统性能的一个重要指标,功耗的高低成了芯片厂商竞争力的焦点之一,功耗控制与管理已成为绝大多数芯片厂商首要考虑的问题。

SoC设计的功耗包含两部分:静态功耗和动态功耗。静态功耗主要由泄漏电流引起,在130 nm工艺下,静态功耗相对较小,可以忽略不计。动态功耗主要包括短路功耗和翻转功耗,是设计*耗的主要组成部分。短路功耗即内部功耗,指由器件内部由于P管和N管在某一瞬间同时导通引起的瞬时短路引起。翻转功耗由CMOS器件的输出端负载电容充放电引起。芯片工作时,很大一部分功耗是由于时钟网络的翻转消耗的,如果时钟网络较大,这部分引起的功耗损失会很大。在众多低功耗技术中,门控时钟对翻转功耗和内部功耗的抑制作用最强。
对于一个设计中的寄存器组由于时钟信号CLK的翻转,寄存器组会持续在CLK的上升沿来临时读取数据输入端的数据,而这时读取的数据是不变的,这就消耗了额外的功耗。
为保证此时寄存器组不受时钟翻转的影响,可在EN信号为0时关断寄存器组的时钟输入端,使其不受CLK端的变化而变化,这一操作可通过门控时钟技术来实现。门控单元也可以采用非latch结构,直接由与门或门组成。但由于这种电路会引发毛刺,故此处采用基于Latch的门控单元电路。插入门控时钟后,当EN为1时,Latch单元在时钟低

电平时将EN锁存至ENL,时钟上升沿来临时,ENCLK随CLK变化,寄存器组执行正常的读入读出操作。当EN为0时,寄存器时钟输入端ENCL保持为0,不随源时钟CLK的翻转而变化,故此时寄存器组不消耗额外功率。

插入门控时钟能消除寄存器组冗余翻转引发的内部功耗,同时由于多路选择器组被一个基于latch的门控单元代替,所以也减小了电路的面积。
另外,为了进一步减小设计的功耗,可采用一些特定的门控技术。目前应用比较广泛的有多级门控时钟,层次化门控时钟等。在多级门控时钟技术中,一个门控单元还可用来驱动其他一个或一组门控单元。这样就通过分级控制减少了门控单元的数目,而且这种方法可组合尽可能多的寄存器组使得门控单元向顶层靠近,节省更多功耗。

主板维修培训时钟电路的工作原理

时钟电路的工作原理:DC3。5V电源给过二极管和L1(L1可以用0欧电阻代替)进入分频器后,分频器开始工作。,和晶体一起产生振荡,在晶体的两脚均可以看到波形。晶体的两脚之间的阻值在450-700之间。在它的两脚各有1V左右的电压,由分频器提供。晶体产生的频率总和是14。318M。总频OSC在分频器出来后送到PCI的B16脚和ISA的B30脚,这两脚叫OSC测试脚。也有的还送到南桥,目的是使南桥的频率更加稳定。在总频OSC的线上还有电容,总频线的对地阻值在450-700欧之间。总频的时钟波形幅度一定要大于2V。 如果开机数码卡上的OSC灯不亮,先查晶体两的电压和波形。有电压有波形,在总频线路正常的情况下,为分频器坏;无电压无波形,在分频器电源正常的情况下,为分频器坏;有电压无波形为晶体坏。 没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率。有了总频,南、北桥、内存、CPU、CACHE、I/O上不一定有频率。 总频一旦正常,分频器开始分频,R2将分频器分过来的频率送到南桥,在面桥处理过后送到PCI的B39脚(PCICLK)和ISA的B20脚(SYSCLK),这两脚叫系统时钟测试脚。这个测试脚可以反映主板上所有的时钟是否正常。系统时钟的波形幅度一定要大于1。5V,这两脚的阻值在450-700欧

之间,由南桥提供。 在主板上,RST和CLK都是由南桥处理的,在总频正常,如果RST和CLK都没有,在南桥电源正常的情况下,为南桥坏。主板不开,RST不正常,是先查总频。 在数码卡上有OSC灯和RST灯,没有CLK灯的故障:先查R3输出的分频有没有,没有,在线路正常的情况下,分频器坏。 CLK的波形幅度不够:查R3输出的幅度够不够,不够,分频器坏。够,查南桥的电压够不够,够南桥坏;不够,查电源电路。 R1将分频器分过来的频率送给CPU的第六脚(在CPU上RST脚旁边,见图纸),这个脚为CPU时钟脚。CPU如果没有时钟,是绝对不会工作的,CPU的时钟有可能是由北桥提供。如果南桥上有CLK信号而CPU上没有,就可能是分频器或南桥坏。R4为I/O提供频率。 在主板上,时钟线比AD线要粗一些,并带有弯曲。 频率发生偏移,是晶体电容所导致的,它的现象是,刚一开机就会死机,运行98出错。 分频器本身坏了,会导致频率上不上去。和晶体无关。CPU的两边为控制处(位置见图),控制南桥和分频器,当频率发生偏移,会自动调整。

相关主题
文本预览
相关文档 最新文档