当前位置:文档之家› 一种高速高精度的CMOS比较器的电路

一种高速高精度的CMOS比较器的电路

第2卷第4期

2009年12月上海电气技术JOU RNAL OF SH ANGH AI ELECTRIC TECH NOLOGY Vol.2No.4

Dec.2009

收稿日期作者简介江利(6),男,博士研究生,主要从事集成电路设计研究工作,556@63文章编号:1674-540X(2009)04-044-04

一种高速高精度的

CMOS 比较器的电路江利,

赵志宾(同济大学,上海201804)

摘要:为了满足12位高分辨率的A /D 转换器的需要,设计了一种高精度CMOS 比较器,采用三级差分比较和一级动态正反馈的Latch 结构实现了高比较精度。运用了一种先进的输入失调消除方法,完全实现了输入失调的消除。对该比较器的电路结构、增益、带宽、输入失调消除原理和锁存时间常数进行了分析,并利用H ynix 0.5Lm CMOS 工艺提供的器件模型进行了仿真,在20MH z 频率下,比较器的精度达到了400LV,电源电压为5V 时,功耗为78LW 。该比较器可用于一种10MSPS 12位A/D 转换器中,也可用于13位以下的其他A/D 转换器电路。

关键词:高速比较器;CMOS 比较器;输入失调电压消除;锁存器

中图分类号:TN 710文献标识码:A

High -speed High -resolution Comparator Circuit

J I AN G Li ,ZH AO Zhibin

(Tongji U niversity,Shanghai 201804,China)

A bstract:To guarantee a 12-bit high resolution for an A/D converter,a precise CMOS comparator consisting of a three -stage differential comparator together with a positive feedback latch is proposed.An advanced method is used to cancel input offset.Circuit structure,gain,bandwidth,the pr inciple of input offset cancellation and latching time constant for the comparator are analyzed.Simulation mo del is based on 0.5L m CMOS process.The test result sho ws that the circuit has an accuracy of 400LV at 20MH z,and dissipates o nly 78LW of po wer at 5V.The comparato r will have been used in a 10MSPS 12-bit A/D converter.T he circuit can be also used in less than 13-bit A/D converter.

K e y words:high speed comparator;CMOS comparator;input offset cancellation;latch

A/D 转换器作为系统数据输入通道的关键器

件,其作用是直接对外部信号进行数据采集,从而

为系统内部数字化处理提供第一手的实时资料。

随着数字通讯的广泛应用,高速宽带设备成为市场

的主流,高速A/D 转换器作为高速设备实现模数转

换的关键器件,也得到了广泛地应用。高速比较器作为高速A/D 转换器的核心器件,得到了很大地发展。比较器的精度和速度对A/D 转换器的性能起着至关重要的作用,因此,要实现高速A/D 转换器,比较器的精度和速度是关键。:2009-10-09

:197-E -mail:r https://www.doczj.com/doc/8118116294.html,

相关主题
文本预览
相关文档 最新文档