当前位置:文档之家› 青岛科技大学2011∕12-1数电试题-A

青岛科技大学2011∕12-1数电试题-A

青岛科技大学2011∕12-1数电试题-A
青岛科技大学2011∕12-1数电试题-A

2011~2012

1 数字电子技术基础

自动化与电子工程学院 信息091-3班

(答案写在答题纸上,写在试题纸上无效)

一、填空题(每空1分,共20分)

1、数值之间的转换

(1)(17.2)10=( )2 (2)(1C.A )16=( )2 (3)(1101010.01)2=( )16 (4)(10101.1)2=( )10

2、对于JK 触发器的两个输入端,当输入信号相反时构成 触发器,当输入信号相同时构成 触发器。

3、A / D 转换器是将输入的 信号转换为输出的 信号器件。

4、英文简写SRAM 称为 存储器;英文简写DRAM 称为 存储器。

5、衡量半导体存储器的主要技术指标为 和 。

6、已知逻辑函数为'''C B BC A Y +=,根据反演定理其'Y = ; 根据对偶定理其Y D = 。

7、如图1表示的是二极管 门电路,其输出Y= 。

8、4位倒T 型电阻网络D/A 转换器,其输出模拟电压的计算公式为 ,当V REF =-8v ,当V REF =-8v ,D n =1011时, V O = v 。

9、触发器在外信号作用下,两个稳定状态可相互 ,触发器具有 功能,常用来保存二进制信息。

二、化简题(共15分)

1、(8分)将逻辑函数C)B )(A C B (A )'C B A Y ++++++=''(化简为最简与非-与非式,并画出全部由与非门组成的逻辑电路图。

2、(7分)用卡诺图化简逻辑函数∑107653=)m ,m ,m ,m ,m ()C ,B ,A (Y ,给定约束条件为m 0+m 1+m 2+m 4+m 8=0,并画出其逻辑电路图。

图1

课程考试试题学期 学年 拟题学院(系): 适 用 专 业:

三、分析题(共35分)

1、(10分)由双4选1数据选择器74LS153构成的逻辑电路如下图2所示,A 1A 0

为地址输入端,D 3 D 2 D 1 D 0为数据输入端,Y 为输出端,写出Y 1,Y 2的逻辑表达式,并列真值表分析说明其逻辑功能。

图2 2、(15分)分析图3所示时序逻辑电路,画出的状态转换图,分析其逻辑功能。

3、(10分)两片74160芯片组成的计数器电路如下图所示,试分析:

(1)分析第1、2片74160各接成多少进制计数器?试画出每一片的状态转换图。

(74160为十进制计数器,其功能见下表1,其中C 为进位输出端) (2)整个电路Y 输出是多少进制计数器?

图4

四、设计题(共30分)

1、(15分)采用3-8译码器74LS138(其框图见图5)设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。举杠铃动作完全的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判裁定成功,并且其中必须有一个为主裁判时,表明成功的灯才亮。

A B C

图5 74LS138框图 表1 74LS 160功能表

2、(15分)使用555定时器设计一个图6(a )所示的单稳态电路,已知V CC =5V ,要求电路的暂态输出脉宽为3秒。

(1)设计电阻R 和电容C 的值是多少?

(2)当输入u i 为如图6(b )所示时(u i 信号脉宽远小于10us ),请画出u c 和

u o 波形。

CLK R’D LD’ EP ET 工作状态 X

X X X 置零 ↑ 1 0 X X 预置数

X 1 1 0 1 保持 X

1

1 X 0 保持(c=0) ↑ 1

1

1 1 计数

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

武汉大学2014-2015学年度数字电子技术试卷A

武汉大学2014—2015学年度第二学期 《数字电子技术基础》试卷(A) 学号姓名院(系)分数 一、填空题,每空1分(共20分) 1.逻辑函数有多种表达方式,其中的四种为(),(),()和()。 2、(25.7)10=()2=()16。 3、可以实现线与功能的逻辑门电路包括(),()和()。 4、JK触发器若J=K,则可实现()触发器的功能;若J=K,则可实现()触发 器的功能。 5、5位环形和扭环形计数器,若初态均为10110(低位在左),则26个CP后环形计 数器的并行输出为(),扭环计数器的并行输出为()。 6、128K×16的只读存储器,其寻址地址线数目是()根,字长是()位,字数是 (),总容量是()。 7、可以实现更大规模逻辑电路的可编程器件主要包括()和()。 8、设四位D/A转换器的满刻度输出电压30V,则输入数字量是1011时的输出模拟 电压为()V。 二、单项选择填空,每空2分(共20分) 1、编码(11111100.11010100)2421对应的十进制数为()。 A.97.64B.86.54C.96.74D.85.74 2、逻辑函数F=A B C ?+且BC=0的卡诺图中,最小项和无关项个数分别为()个。 A.4,2B.3,2C.3,3D.2,4 3、下列说法正确的共有()个。 (1)按制造门电路晶体管的不同,门电路可分为MOS型和双极型; (2)TTL电路相对CMOS电路的特点是速度快,但功耗大; (3)CMOS电路的静态功耗很小,主要是动态功耗; (4)TTL器件驱动CMOS器件主要需要校验灌电流是否满足要求; A.1B.2C.3D.4 4、已知题2.4图中的门电路是74系列的TTL门电路,则电路的输出电平是()。 A.高电平B.高阻C.低电平D.无法判断 5、要将方波脉冲的周期扩展10倍,可采用()。 A.10级施密特触发器B.10位二进制计数器 C.十进制计数器D.10位D/A转换器 第1页共4页6、用4片4K×16的RAM构成4K×16的存储器,扩展后地址空间最高的一片4K×16

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数电试题及答案

数电试题及答案

通信071~5 班20 08 ~20 09 学年第二学期《数字电子技术基础》课试卷试卷类型: A 卷 题号一二三四五六七八九 总 成 绩 得 分 一、单项选择题(每小题2分,共24分) 1、8421BCD码01101001.01110001转换为十进制数是:( c ) A:78.16 B:24.25 C:69.71 D:54.56 2、最简与或式的标准是:(c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多B:表达式中乘积项最少,且每个乘积项的变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少D:表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:(B )

A:消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C:消去3个表现形式不同的变量,保留相同变量表1 D:消去4个表现形式不同的变量,保留相同变量

4、已知真值表如表1所示,则 其逻辑表达式为:( A ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达 式为:( B ) A :F(A,B,C)=∑m (0,2, 4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器 中的二进制数乘以(32)10需要 ( C )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端 (E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011, A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1

《数字电路》期末模拟试题及答案 3

1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。 2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于___ ___偏置和_______偏置。 3. 逻辑变量的异或表达式为:_____________________B A =⊕。 4. 二进制数A=1011010;B=10111,则A -B=_______。 5. 组合电路没有______功能,因此,它是由______组成。 6. 同步RS 触发器的特性方程为:Q n+1 =______,其约束方程为:______。 7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入 端,____输出端。 8. 下图所示电路中,Y 1 Y 3 =______。 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F * 为________。 A .()()D C B A ++ B. ()()D C B A ++ C. ()()D C B A ++ 3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B . 每个与项中含有的变量个数少 C . 化简结果具有唯一性 A 1 A B 3

5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B . AB C Y = C .C AB Y += D .C C B Y += 化简下列逻辑函数,写出最简与或表达式: 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A + ++? 分析设计题: 1.双四选一数据选择器如图所示,其功能表达式如下。现要实现八选一数据选择器的功能(地址信号为 A 2A 1A 0,数据输入端信号为 D 7 ~ D 0 ) ,请画出电路连接图。 1A A A A D Y =(2D Y =( 2.TTL

北京交通大学14年电信数电期中试题(1)

北京交通大学考试试题(期中) 课程名称:数字电子技术(A)学年学期:2014-2015学年第一学期 课程编号:14L126Q 开课学院:电信学院出题教师: 学生姓名:学号:任课教师: 学生学院:班级: 一、概念题(每空3分,共30分) 1. 一组合逻辑电路输入信号的变化顺序有以下三种情况,当顺序为时,将可能出现竞争冒险。 (A)00→01→11→10;(B)00→11→10→01;(C)00→01→00→10。 2. TTL与非门的灌电流负载发生在输出电平情况下,负载电流越大,则输出电平越。 3.CMOS门电路与TTL门电路相比最大的优点是。 (A)传输速度快;(B)功耗低;(C)功能全;(D)价格低。 4.能实现线与功能的门电路有;能实现总线连接方式的门电路有。 (A)与非门;(B)异或门;(C)三态门;(D)OC门。 5.图1所示电路的逻辑表达F= 。

F 图1 图2 6.图2所示电路的逻辑功能是 。 7.如图所示逻辑电路的表达式F = 。 8.如图所示逻辑电路的表达式F = 。 A 0A 1 二、分析题(共30分) 1.分析图示集成逻辑门电路功能。(10分)

2.分析图示电路的逻辑功能。图中74HC85是比较器,74CH283是加法器。(10分) 3 2 1 3.试分析图示逻辑电路的逻辑功能。(10分)

(a ) S Q (b ) X CP Y 三、设计题(共40分) 1.分别用3—8译码器和2—4数据选择器及适当的门电路,实现下面的逻辑表达式。(10分)(10分) BC AC AB F ++= 2.如图(a )所示电路,当其输入信号如图(b )所示,画出S 和Q 的波形。(10分)

数电期末试卷

天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小

B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。

数电试题及答案

通信071?5 班 20 08?20 09 学年第二学期 《数字电子技术基础》 课试卷试卷 类型:A ■卷 单项选择题(每小题2分,共24 分) 1、 8421BCD 码01101001.01110001转换为十进制数是: A : 78.16 B : 24.25 C : 2、 最简与或式的标准是: (c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同 D:消去4个表现形式不同的变量,保留相同变量 4、 已知真值表如表 1所示,则其逻辑表达式为: A: A ? B ? C B: AB + BC C: AB + BC D: ABC (A+B+C ) 5、 函数 F(A , A: F(A,B,C)= B: F(A,B,C)= C: F(A,B,C)= D: F(A,B,C)= B ,C)=AB+BC+AC 的最小项表达式为: E m E m E m E m (0, (3, (0, (2, 2, 5, 2, 4, 4) 6, 3, 6, 7) 4) 7) 6、 欲将一个移位寄存器中的二进制数乘以( A: 32 B : 10 7、 已知74LS138译码器的输入三个使能端( E 1=1, 是:(C ) A :::: (c 69.71 ,它能: 变量 32) 10需要 n 1 n = Q ,JK 触发器的J 、K 取值应是: B: J=0, K=1 (B ) B :集电极开路门 D : 54.56 B :表达式中乘积项最少,且每个乘积项的 D:表达式中乘积项最多,且每个乘积项的 (B ) (B ) ( C : _ E 2A =E 2B = 0 ) )个移位脉冲。 D : 6 _ _ A 2A 1A O =011,则输岀 丫厂?丫0 时,地址码 8、 要实现Q =Q A: J=0, K=0 9、 能够实现线与功能的是: A: TTL 与非门 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 输岀。 A : 8ms B : 4ms 11、 表2所列真值表的逻辑功能所表示的逻辑器件是: A B C D (D ) C: J=1, K=0 D : J=1, K=1 C :三态逻辑门 1kHz ,经过 D : CMOS 逻辑门 B )可转换为4位并行数据 译码器 选择器 优先 编码器 比 较器 输入 I 7 I 6 I 5 I 4 I 3 I 2 I 1 12、 A: B: C: D: 图1所示为2个4位二进制数相加的串 11000 11001 10111 10101 接全力X 器逻辑电路图X 运算后 的 0 0 0 0 0 0 0 1 0 0 0 0 0 X 1 0 0 图 31 0 0 (A )

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基 础》 课试卷 试卷类型: A 卷 一、 单项选择题(每小题2分,共24分) 1、8421BCD 码01101001.01110001转换为十进制数是:( ) A :78.16 B :24.25 C :69.71 D :54.56 2、最简与或式的标准是:( ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 B :表达式中乘积项最少,且每个乘积项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 D :表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同变量 表1 D :消去4个表现形式不同的变量,保留相同变量 4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( ) A :11111101 B :10111111 C :11110111 D :11111111 8、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

数字电子技术基础期末试题及答案

数字电子技术基础期末 试题及答案 Company number:【WTUT-WT88Y-W8BBGB-BWYTT-19998】

一、填空题:(每空1分,共16分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。 2.将2004个“1”异或起来得到的结果是( 0 )。 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。 4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。 5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。 6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。 7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。 二、根据要求作题:(共16分) 1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。 解:1. 2、图1、2中电路由TTL 门电路构成,图3由 CMOS 门电路构 成,试分别写出F1、F2、F3的表 达式。 F C F B A F = =+=321; ;解:.2. 三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分) 解: R +

试题卷(14数电A)

注意事项:1.答案一律做在答题卷上; 2.请写上系别、班级、学号和姓名。 一、填空题(每空1分,共10分) 1.(61. 5)10 == ( )16 = ( )5421BCD ; 2.已知某8位二进制DAC ,输入的数字量D 为无符号二进制数。当D =(01001100)2时,输出的模拟电压V A =1.48V ,当D =(10011000)2时的输出的模拟电压V A 为( )V ; 3.D 触发器的次态方程是( ); 4.已知某74ls00为2输入4与非门,I OL =22mA ,I OH =2mA , I IL =2mA , I IH =40μA ,则其低电平输出的扇出系数N OL =( ),其高电平输出的扇出系数N OH =( ); 5.函数F=A()B C +的最小项表达式为F=( ),最大项表达式为( ) 6.某SRAM 芯片有11条地址线和8条数据线,则其存储容量为 bit ; 7.=⊕1A ( ) 二、单选题(每题2分,共20分) 1.下面4个逻辑表达式中,可以实现同或运算的表达式是( ) A A B B A F += B B A B A F += C B A B A F += D B A F = 2.下列逻辑函数中,与(A+B )(A+C)等价的是( ) A F=AB B F=A+B C F=A+BC D F= B+C 3.图示TTL 门电路中,F=A 的逻辑功能图为( ) 4. 当三态门输出高阻状态时,输出电阻可认为是( ) 电子科技大学中山学院考试试题卷 课程名称: 数字逻辑设计基础与应用 试卷类型: A 卷 2013—2014学年度第 二 学期 考试方式: 闭卷 拟题人: 审 题 人: 系别: 班 级: 学号: 姓 名:

北京理工大学数电期末试卷(含答案)

课程编号:ELC06011 北京理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门内部形成过电流而损坏器件67 a ) 普通TTL 门电路; b )普通CMOS 门电路; c )OC 门; d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要 4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。

A B 0Y 1 Y 0W 1W 2W 3W C 4W 5W 6W 7 W 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1+++= 2.CD B BCD A C B A D C AB F 2+++=,约束条件: 答案略 三、(10分) 已知图T3中(a )(b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V Ω 1001 Y A B C D R V CC 2 IL V 3 Y IH V 0 (a ) 高电平 V L 代表低电平(b )cmos ,ABCD (c )高阻 TG 4 Y A B 5 Y IH V Ω k 10 (d ) CMOS 高阻 (e )高电平 图T3 四、(10分)

数电试题及答案

通信 071~5 班 20 08 ~20 09 学年第二学 期《数字电子技术基础》课试卷试卷类型: A 卷 一、单项选择题(每小题2分,共24分) 1、8421码01101001.01110001转换为十进制数是:( c ) A:78.16 B:24.25 C:69.71 D:54.56 2、最简与或式的标准是:( c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 B:表达式中乘积项最少,且每个乘积项的变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 D:表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能: (B ) A:消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C:消去3个表现形式不同的变量,保留相同变量 表1 D:消去4个表现形式不同的变量,保留相同变量

4、已知真值表如表1所示,则其逻辑表达式为:( A ) A B : + C : + D :() 5、函数F(A ,B ,C)的最小项表达式为: ( B ) A :F()=∑m (0,2,4)B :F()=∑m (3,5,6,7) C :F()=∑m (0,2,3,4) D :F()=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。 A :32 B :C : 5 D : 6 7、已知74138译码器的输入三个使能端 (E 1=1,E 220)时,地址码A 2A 1A 0=011则输出Y 7 ~Y 0是:( C ) A :11111101 B : 10111111 C :11110111 D : 8、要实现n 1n Q Q =+,触发器的J 、K 取值应是:(D ) A :0,0 B :0,1 C :1,0 D :1,1 9、能够实现线与功能的是:( B ) A : 与非门 B :集电极开路门 C :三态逻辑门 D : 逻辑门

数字电子技术_期末考试试题

期末考试试题 课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟 一、 填空题(22分每空2分) 1、=⊕0A A , =⊕1A A 。 2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。 3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态. 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关, 而与 电路原先状态 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。 6、一个四选一数据选择器,其地址输入端有 两 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A + 2)∑∑+=) 11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L AC AD B A d m D C B A L ++= += ∑∑)11,10,9,3,2,1()15,14,13,0(),,,( 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 3)0 ) (),,(______ ________________ __________________________________________________ __________=+++ =++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F 三、 画图题(10分 每题5分) 1 1 1 1 1 1 AB CD 00 00 01 01 10 10 11 11 1 1 1 1 1 × 1 1 × × × × × AB CD 00 00 01 01 10 10 11 11 1

数电试题及答案

通信071~5 班 20 08 ~20 09 学年 第 学期 《数字电子技术基础》 课试卷 题号 -一- -二二 三 四 五 六 七 八 九 总成 绩 得分 、 单项选择题(每小题2分,共24 分) 1、 8421BCD 码 01101001.01110001转换为十进制数是: (c A : 78.16 B : 24.25 C : 69.71 2、 最简与或式的标准是:(c ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 项的变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去 B :消去 C :消去 ,它 能: D : 54.56 B :表达式中乘积项最少,且每个乘积 D :表达式中乘积项最多,且每个乘积 (B ) D : 消去4个表现形式不同的变量,保留相同变量 A B C F 4、已知真值表如表1所示,则其逻辑表达式为:(A ) 0 0 0 0 A : A ? B ? C 0 0 1 1 B : AB + BC 0 匕 0 1 C : AB + BC 0 1 1 0 D ABC (A+B+C ) 1 0 0 1 5、函数 F(A , B , C)=AB+BC+AC 的最小项表达式为: 1 1 A : F(A,B,C)=刀m (0, 2, 4) 1 1 0 0 B : F(A,B,C)=刀m (3, 5, 6, 7) 1 1 1 1 1个表现形式不同的变量,保留相同变量 2个表现形式不同的变量,保留相同变量 3个表现形式不同的变量,保留相同变量 (0, 2, (2, 4, 3, 6, 4) 7) (B ) C : F(A,B,C)=刀m D : F(A,B,C)=刀 m 6、 欲将一个移位寄存器中的二进制数乘以( A : 32 B : 10 32) 10需要 7、 已知74LS138译码器的输入三个使能端( E 1=1 , E 2A =E 2B =0 )时,地址码 丫 0 是:(C ) A : 11111101 n 1 n B : 10111111 C )个移位脉冲。 D : A 2A 1A °=011,则输出 丫7 11110111 D : 11111111 8、 要实现Q A : J=0, K=0 9、 能够实现线与功能的是: A : TTL 与非门 Q , JK 触发器的J K 取值应是: B : J=0, K=1 (B ) B :集电极开路门 (D C : ) J=1 , K=0 J=1,K=1 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 行数据输出。 A : 8ms B : 4ms 11、 表2 ( A :译码器 C :三态逻辑门 1kHz ,经过 D: CMOS 逻辑门 可转换为4位并

2014数电考试题

判断题。 1.8421BCD码是二一十进制码。(√) 2.与逻辑是至少一个条件具备事件就发生的逻辑。(×) 3.“同或”逻辑功能是两个输入变量A,B相同时,输出为1;A,B 不同时输出为0.(√) 4.基本RS触发器具有“不定”问题。(√) 5.JK触发器有保持功能,但无翻转功能。(×) 6.逻辑器件74LS161是集成寄存器。(×) 7.计数器不能作为分频器。(×) 8.对于TTL门电路来说,如果输入端悬空即代表输入低电平。(×) 9.三态输出门电路的输出除了有高,低电平这两个状态外,还有第三个状态——高阻态。(√) 10.同步时序电路具有统一的时钟CP控制。(√) 二.单项选择题。 1.一个8选1的数据选择器有(8)个选择控制信号输入端。 2.n个变量,有多少个最小项(2^n)。 3.在数字逻辑电路中,利用三级管的截止状态和(饱和)状态实现开关电路的断开和接通。 4.共阳型七段数码管各段点亮需要(低电平)。 5.74LS148编码器是(8线-3线优先编码器)。 6.对于JK触发器,若J=K,则可完成(T)触发器的逻辑功能。 7.三变量逻辑函数F(A,B,C)=A+BC的最小项表示中不含下列哪项(A)。

A.m2 B.m5 C.m3 D.m7 8.下列逻辑代数基本运算关系式中不正确的是(C)。 A.(A+1)’=0 B.A㈩B=A’B+AB’ C.A+A’B=A’+B D.(A’+A’B)’=A 9.常用于数据串并行转换的电路是(D)。 A.加法器 B.数值比较器 C.计数器 D.移位寄存器 10.两片74LS160计数器级联后最大可组成(D)进制计数器。A.99 B.100 C.255 D.256 4.下列方法中,不能消除竞争冒险的是(B)。 A.引入封锁脉冲 B.化简电路,减少逻辑器件数目C.接入滤波电容 D.引入选通脉冲 5.卡诺图上变量的取值顺序是采用(A)的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 A.二进制码 B.循环码 C.ASCII码 D.十进制码 6.一个4选1的数据选择器有(A)个选择控制信号输入端。 A.4 B.8 C.2 D.1 7.在数字逻辑电路中,利用二极管的截止状态和(D)状态实现开关电路的断开和接通。 A.放大 B.击穿 C.饱和 D. 导通 8.两片74LS161计数器级联后最大可组成(D)进制计数器。A.99 B.100c.255D.256 9. 共阳型七段数码管各段点亮需要(C)。 A.高电平 B.接电源 C.低电平 D.接公共端

数电试题库试卷4

广东海洋大学 —— 学年第 学期 《数字电子技术基础》课程试题 课程号: 16632205 √ 考试 □ A 卷 √ 闭卷 一、填空题(每空1分,共20分): 1.寻址容量为2K ×8的RAM 需要 根地址线。 2. (-42)10的反码为 ;(+42)10的补码为 。(用8位二进制表示) 3.图(1)为8线-3线优先编码器,优先权最高的是 ,当同时输入'3I 、'1I 时,输出'0'1'2Y Y Y = 。 4.一个8位D/A 转换器的最小输出电压增量为0.02V ,当输入代码为10000111时,输出电压为 。 5.Y=C A AB '+:在 条件下,可能存在 型冒险。 6.(84)10=( )2=( )16=( )8421BCD 码 7.A ⊕1 = ;A ⊕0 = 。 8.对n 个变量来说,最小项共有 个;所有的最小项之和恒为 。 9.用TTL 门电路驱动CMOS 门电路必须考虑 问题。 10.已知施密特触发器的电压传输特性曲线如图(2)所示: 班级: 姓 名: 学 号: 试题共 7 页 加白纸 1 张 密 封 线 GDOU-B-11-302

图(1)图(2) 则该施密特触发器的U T+= 、U T-= 、ΔU T= ; 是(同相还是反相)施密特触发器。 二、判断题(对的打√,错的打×;每小题1分,共10分): ()1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。 ()2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。 ()3、把一个5进制计数器与一个10进制计数器级联可得到15 进制计数器。 ()4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。()5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一次转换操作需要8us。 ()6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度将越低。 ()7、数值比较器、寄存器都是组合逻辑电路。 ()8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅度也相等。 ()9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。 ()10、单稳态触发器的分辨时间T d,由外加触发脉冲决定。

数字电子技术基础期末试题及答案

一、填空题:(每空1分,共16分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。 2.将2004个“1”异或起来得到的结果是( 0 )。 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。 4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。 5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。 6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。 7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。 二、根据要求作题:(共16分) 1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。 解:1. 2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。 F C F B A F ==+=321; ;解:. 2. 三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据 CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分) 解: 四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。 (10分) 解: R +VCC

数电经典试题及答案

一、 单项选择题(每小题2分,共24分) 1、8421BCD 码01101001.01110001转换为十进制数是:( ) A :78.16 B :24.25 C :69.71 D :54.56 2、最简与或式的标准是:( ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 B :表达式中乘积项最少,且每个乘积项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 D :表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同变量 表1 D :消去4个表现形式不同的变量,保留相同变量 4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( ) A :11111101 B :10111111 C :11110111 D :11111111 8、要实现n 1 n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1 9、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门 10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。 A :8ms B :4ms C :8μs D :4μs

相关主题
文本预览
相关文档 最新文档