当前位置:文档之家› 数电精彩试题库考试卷1

数电精彩试题库考试卷1

数电精彩试题库考试卷1
数电精彩试题库考试卷1

1.将二进制数化为等值的十进制和十六进制:

(1100101)2=( 101 )10 =( 65 )16

2.写出下列二进制数的原码和补码:

(-1011)2=( 11011 )原=( 10101 )补

3.输出低电平有效的3线–8线译码器的输入为110时,其8个输出端

Y的电平依次为10111111 。

7~Y

*;

Q+

J

=

K

Q

4.写出J、K触发器的特性方程:Q

5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。

1.余3码10001000对应的8421码为(A )。

A.01010101 B.10000101 C.10111011 D.11101011

2.使逻辑函数)

A

B

B

=为0的逻辑变量组合为( D )

C

+

+

F+

'

)(

'

A

'

)(

(C

'

A. ABC=000

B. ABC=010

C. ABC=011

D. ABC=110

3.标准或-与式是由(C )构成的逻辑表达式。

A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。

A. R+S=0B. RS=0C. R+S=1D.RS=1

5.一个8选一数据选择器的地址输入端有(C )个。

A.1

B.2

C.3

D.8

6.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。

A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位

7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。

A.JK=00 B. JK=01 C. JK=10 D. JK=11

8. 用8个触发器可以记忆( D )种不同状态.

A.8B.16C.128D.256

9. 多谐振荡器可以产生下列哪种波形( B )

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波

10.输出在每个时钟周期翻转一次的触发器是(A )。

A. T′触发器

B. T触发器

C. D触发器

D. JK触发器

11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?(C )

A. 接地

B. 悬空

C. 通过电阻接电源

D. 以上都可

12. 当TTL与非门的输入端悬空时相当于输入为( B )

A.逻辑0

B.逻辑1

C.不确定

D.0.5V

13. 在下列电路中,只有( C )属于组合逻辑电路.

A. 触发器

B. 计数器

C.数据选择器

D.寄存器.

14. 数码管的每个显示线段是由( B )构成的.

A.灯丝

B.发光二极管

C.发光三极管

D.熔丝.

15.逻辑函数F=A⊕B和G=A⊙B满足关系( A )。

A. F=G′

B. F=G′+1

C. F′=G′

D. F=G

16.下列四种类型的逻辑门中,可以用(D )实现三种基本运算。

A. 与门

B. 或门

C. 非门

D. 与非门

17.逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F和G相“与”的结果是( A )。

A.m2+m3 B. 1 C.A′+B D.A+B

18. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数

左移4位,完成该操作需要( B )时间。

A.10μs

B.40μs

C.100μs

D.400ms

19. 将D 触发器改造成T 触发器,图1所示电路中的虚线框应是(D )。

A. 或非门

B. 与非门

C. 异或门

D. 同或门

20.8位DAC 转换器,设转换系数k=0.05, 数字01000001转换后的电压值为( B )V 。

A.0.05 B.3.25 C.6.45 D. 0.4

1. (93.75)10=( 5D.C )16

2. 写出函数F=A+(BC ′+((CD) ′) ′的反函数 F ′=A ′C ′+(AD) ′

4. 对共阳接法的发光二极管数码显示器,应采用__低_____电平驱动的七段

显示译码器。

5.输出低电平有效的二 – 十进制译码器的输入为0110时,其输出端

09′~′Y Y 的电平为 1110111111 。

7. 一个时序电路,在时钟作用下,状态变化是

000-010-011-001-101-110-010-011-001-101-110-010-011….,作为计数器,为

_5______进制计数器,还有___2___个偏离状态。

8. A/D 转换过程是通过取样、保持、_量化_______、编码四个步骤完成的。

9. 在256×4位RAM 中,每个地址有__4_____个存储单元。

1.只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种

逻辑关系为( C )。

A.与

B.与非

C.或

D.或非

2.与函数C

+相等的表达式为(C )。

AB′

′+

A

C

B

A.C

B

C

′+

AB+D.C

A′

A

AB′

+B.C

B

AB′

+C.C

3.扇出系数是指逻辑门电路( C )。

A.输入电压与输入电压之间的关系数

B.输出电压与输入电流之间的关系数

C. 输出端带同类门的个数

D. 输入端数

4.TTL与非门多余端的处理,不能将它们( D )。

A.与有用输入端连在一起

B.悬空

C.接正电源

D.接地

5.一个8选一数据选择器的地址输入端有(C )个。

A.1

B.2

C.3

D.8

6.为实现将JK触发器转换为D触发器,应使( A )。

A. J=D,K=D′

B. K=D,J=D′

C. J=K=D

D. J=K=D′

7.同步时序电路和异步时序电路的差异在于后者( B )

A.没有触发器

B.没有统一的时钟脉冲控制

C.没有稳定状态

D.输出只与部状态有关

8.四级移位寄存器,现态为0111,经右移一位后其次态为(A )。

A.0011或者1011

B.1111或者1110

C.1011或者1110

D.0011或者1111

9.为把50HZ正弦波变换成周期性矩形波,应选用( A )。

A. 施密特触发器

B.单稳态触发器

C. 多谐振荡器

D.译码器10.要构成容量为1K×8的RAM,需要(A )片容量为256×4的RAM。

A.8

B.4

C.64

D.32

1.如果采用二进制代码为200份文件顺序编码,最少需用8 位。

2.和二进制数(1010.01)2等值的十进制数为10.25 。

3.二进制数(+0000110)2的原码为00000110、反码为00000110

补码为00000110。

4.逻辑函数式A⊕0的值为 A 。

5.逻辑函数式Y = A′BC′+ AC′+ B′C的最小项之和的形式为A′B′C+A′BC′+AB′C′+AB′C+ABC′

6. 组合逻辑电路的特点是任何时刻的输出只由当时的输入决定,与电路的其它状态无关。

7.若存储器的容量为512K×8位,则地址代码应取19 位。

8.D/A转换器的主要技术指标是转换精度和转换速度。

1.逻辑代数中的三种基本运算指(C )。

(a)加、减运算(b)乘、除运算(c)与、或、非运算(d)优先级运算

2.若两个逻辑式相等,则它们的对偶式(D )。

(a)不一定相等(b)可能为0 (c) 可能为1 (d) 一定相等

3.正逻辑的高电平表示为(B )。

(a) 0 (b)1 (c)原变量(d)反变量

4.三态门电路的输出可以为高电平、低电平及(C )。

(a)0 (b)1 (c)高阻态(d)导通状态

5.随着计数脉冲的不断输入而作递增计数的计数器称为(A )。

(a)加法计数器 (b)减法计数器 (c)可逆计数器 (d)加/减计数器

一、填空题(每空1分,共20分):

1.寻址容量为2K ×8的RAM 需要 11 根地址线。

2. (-42)10的反码为 11010101 ;(+42)10的补码为 00101010 。(用8位二进制表示)

3.图(1)为8线-3线优先编码器,优先权最高的是 '7I ,当同时输入'3I 、'1I 时,输出'0'1'2Y Y Y = 100 。

4.一个8位D/A 转换器的最小输出电压增量为0.02V ,当输入代码为10000111

时,输出电压为 2.7V 。

5.Y=C A AB ' :在 B=C=1 条件下,可能存在 0 型冒险。

6.(84)10=( 1010100 )2=( 54 )16=

( 10000100 )8421BCD 码

7.A ⊕1 = A ’ ;A ⊕0 = A 。

8.对n 个变量来说,最小项共有 2^N 个;所有的最小项之和恒为 1 。

9.用TTL 门电路驱动CMOS 门电路必须考虑 电压是否匹配 问题。

10.已知施密特触发器的电压传输特性曲线如图(2)所示:

图(1)图(2)

则该施密特触发器的U T+= 7V 、U T-= 3V 、ΔU T= 4V ;是同相(同相还是反相)施密特触发器。

二、判断题(对的打√,错的打×;每小题1分,共10分):

(0 )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。(1 )2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。(0 )3、把一个5进制计数器与一个10进制计数器级联可得到15

进制计数器。

(1 )4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。

(0 )5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一

次转换操作需要8us。

(1 )6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度

将越低。

(0 )7、数值比较器、寄存器都是组合逻辑电路。

(0 )8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅

度也相等。

(1 )9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。

(0 )10、单稳态触发器的分辨时间T d,由外加触发脉冲决定。

1.若将一个JK触发器变成一位二进制计数器,则( 4 )。

(1)J=K=0 (2)J=0、K=1 (3)J=1、K=0 (4)J=K=1 2.有一组合逻辑电路,包含7个输入变量,7个输出函数,

用一个P R O M实现时应采用的规格是( 3 )。

(1)64?8 (2) 256?4 (3) 256?8 (4) 1024?8

3.在异步六进制加法计数器中,若输入CP脉冲的频率为36kHz,则进位输出CO的频率为( 3 )。

(1)18kHz (2)9kHz (3)6kHz (4)4kHz

4.要构成容量为1K×8的RAM,需要(2 )片容量为256×4的RAM。(1)4 (2)8 (3)16 (4)32

5.若某模拟输入信号含有200Hz、600Hz、1KHz、3KHz等频率的信号,则该ADC电路的采样频率应大于等于( 4 )。

(1)400Hz (2)1.2KHz (3)2KHz (4)6KHz

6.N个触发器可以构成能寄存(2)位二进制数码的寄存器。

(1) N-1 (2) N(3)N+1 (4) 2N

7.时钟为1MHz的移位寄存器,串行输入数据经8us后到达串行输出端,则该寄存器的位数为( 2 )。

(1)3 (2)4 (3)5 (4)6

8.若接通电源后能自动产生周期性的矩形脉冲信号,则可选择(3 )。(1)施密特触发器2)单稳态触发器(3)多谐振荡器(4)T’触发器

9.一个四位二进制加法计数器的起始值为0110,经过30个时钟脉冲作用之后的值为( 1 )。

(1)0100 (2)0101 (3)0110 (4)0111

10.正逻辑的“0”表示(4 )。

(1) 0 V (2)+5 V (3)高电平 (4)低电平

二、填空题(每空1分,共20分):

1.石英晶体多谐振荡器的振荡频率为: 石英晶体的固有谐振频率

2.(46)10=( 101110 )2=( 2E )16=

( 1000110 )8421BCD 码

3.图(1)为8线-3线优先编码器,优先权最高的是 I7’ ,当同时输入

'5I 、'3I 时,输出'0'1'2Y Y Y = 010 。

4.用CMOS 门电路驱动TTL 门电路必须考虑 电流是否匹配 问题。

5.一个双输入端的TTL 与非门和一个双输入端的CMOS 与非门,它们的输

入端均是一端接高电平,另一端通过一个10k Ω的电阻接地,则TTL 与非门

输出为 低电平 ,CMOS 与非门输出为 高电平 。

6.(+35)10的反码为 00100011 ;(-35)10的补码为 11011101 。(用8位二进制表示)

7.Y=))(('C A B A ++:在 B=C=0 条件下,可能存在 1 型冒

险。

10.已知施密特触发器的电压传输特性曲线如图(2)所示:

图(1)图(2)

则该施密特触发器的U T+= 6V 、U T-= 2V 、ΔU T= 4V ;是反相(同相还是反相)施密特触发器。

三、判断题(对的打√,错的打×;每小题1分,共10分):

(1 )1、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

(0 )2、单稳态触发器的输出脉宽是指暂稳态的持续时间,它由外加触发脉冲决定。

(0 )3、门电路的噪声容限越小,抗干扰能力越强。

(0 )4、共阴接法发光二极管数码显示器需选用有效输出为低电平的七段显示译码

器来驱动。

(1 )5、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。

(0 )6、寻址容量为8K×4的RAM需要10根地址线。

(1 )7、格雷码具有任何相邻码只有一位码元不同的特性。

( 1 )8、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。

( 1 )9、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一

次转换操作需要10us。

(0 )10、存放CMOS电路的容器可以是任意材料制成的。

1.组合逻辑电路输入端信号同时向相反方向变化时,其输出端( 2 )。(1)一定输出尖峰脉冲(2)有可能输出尖峰脉冲

(3)尖峰脉冲不可以控制(4)都不是

2.三极管作为开关使用时主要工作在( 4 )。

(1)饱和区、放大区(2)击穿区、截止区

(3)放大区、击穿区(4)饱和区、截止区

3.某ADC电路的全量程为10V,为了获得分辨率为10mV,则该电路的输入数字量至少为(4 )位。

(1)7 (2)8 (3)9 (4)10

4.利用PAL产生一组有4个输入变量,3个输出的组合逻辑函数,每个函数所包含与项的最大数是6个,则所选PAL的输入端数,与项数,以及输出端数是( 3 )。

(1)8,18,3 (2)4,18,3 (3)4,6,3 (4)8,6,3

5. 组合逻辑电路与时序逻辑电路的主要区别是 1 。

(1)任意时刻的输出信号与前一时刻的电路状态是否有关(2)是否包含门电路

(3)输入与输出信号的个数(4)包含门电路的数量

6.要构成容量为4K×8的RAM,需要 3 片容量为1K×2的RAM。(1)4 (2)8 (3)16 (4)32

7.若输入CP脉冲的频率为10kHz,通过某计数器后输出信号的频率为1kHz;则该计数器的模为( 3 )。

(1)4 (2)8 (3)10 (4)12

8. 逻辑函数F(A,B,C) = B + A’C的最小项之和标准表达式为( 1 )。(1)F = ∑(1,2,3,6,7) (2)F = ∑(1,2,4,6,7)

(3)F = ∑(1,2,5,6,7) (4)F = ∑(1,2,4,5,7)

9.时钟为1MHz的移位寄存器,串行输入数据经8us后到达并行输出端,则该寄存器的位数为(3 )。

(1)4 (2)6 (3)8 (4)10

10.当T 触发器T =1时,触发器具有 2 功能。

(1)保持 (2)计数 (3)禁止 (4)预置位

一、填空题(每空1分,共10分)

1、(1011.101)2=(11.625 )10=(BA )16。

2、已知函数B A F ⊕=,则F 的与非-与非表达式为

( ))()(('''''B A B A ),与或非表达式为( )))(((''++'B A B A )。

4、OC 门工作时的条件是( 外接电源和上拉电阻 )。

5、对于JK 触发器,若K J =,则可构成(T )触发器;若K J '=,

则可构成( D )触发器。

二、选择题(每题2分,共30分)

(1-10为单项选择题)

1、函数B A ⊕与B A '⊕'(C )

A 、互为反函数

B 、互为对偶式

C 、相等

D 、以上都不对

2、硅二极管导通和截止的条件是( C )

A 、V D>0.7V V D<0.5V

B 、V D>0.5V VD<0.7V

C 、V D>0.7V V D<0.7V

D 、V D>0.5V V D<0.5V

3、标准与或式是由(D )构成的逻辑表达式

A 、最大项之和

B 、最小项之积

C 、最大项之积

D 、最小项之和

4、为实现F=ABCD,下列电路接确的是(B )

A B C D

5、下列电路中属于组合逻辑电路的是(C )

A、触发器

B、计数器

C、数据选择器

D、寄存器

6、RS触发器的约束条件是(A )

A、RS=0

B、R+S=1

C、RS=1

D、R+S=0

7、用触发器设计一个17进制的计数器所需触发器的数目是(D )

A、2

B、3

C、4

D、5

8、多谐振荡器可产生的波形是(B )

A、正弦波

B、矩形脉冲

C、三角波

D、锯齿波

9、要构成容量为4Kx8的RAM,需容量为256x4的RAM(C )

A、2个

B、4个

C、32个

D、8个

10、下来不属于模数转换步骤的是(C )

A、采样

B、保持

C、滤波

D、编码

(11-15为多项选择题)

11、下列说法中不正确的是(BCD )

A、已知逻辑函数A+B=AB,则A=B

B、已知逻辑函数A+B=A+C,则B=C

C、已知逻辑函数AB=AC,则B=C

D、已知逻辑函数A+B=A,则B=1

12、以下代码中为无权码的是(BC )

A、8421BCD码

B、余三码

C、格雷码

D、5421码

13、TTL与非门的输入端悬空时相当于输入为(AC )

A、逻辑1

B、逻辑0

C、高电平

D、低电平

14、D/A转换器主要的技术指标有(ABD )

A、分辨率

B、转换误差

C、转换精度

D、转换速度

15、存储器的扩展方式有(AB )

A、位扩展

B、字扩展

C、字节扩展

D、双字扩展

一、填空题(每空1分,共10分)

1、(12.7)10=(1100.1011 )2(小数点后面取4位有效数字)=( C.B )16

2、如图所示的可编程逻辑阵列电路中,Y1=

2

1

2

4

2

1

4

3

1

4

3

2

3

2

1

1

I

I

Y

I

I I

I

I I

I

I

I

I

I I

Y

=

+

+

+

=

),Y2=()。

3、TS门输出的三种状态为高电平,低电平,高阻态

4、4、对于JK触发器,若K

J==1,

=,则构成(D )触发器,若K

J'

则构成(T’)触发器。

5、若ROM具有10条地址线和8条数据线,则存储容量为(8K )

位,可以存储(1024 )字节。

二、选择题(每题2分,共30分)

(1-10为单项选择题)

1、对TTL门电路,如果输入端悬空则其等效为(A )

A、逻辑1

B、逻辑0

C、接地

D、任意选择

2、n个变量可以构成(C)个最小项

A、n

B、2n

C、2n

D、2n+1

3、8位DAC转换器,设转换系数k=0.05, 数字01000001转换后的电压值为(B)V。

A、0.05

B、3.25

C、6.45

D、0.4

4、标准与或式是由(D)构成的逻辑表达式

A、最大项之和

B、最小项之积

C、最大项之积

D、最小项之和

5、逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F和G

相“与”的结果是( A )。

A、m2+m3

B、1

C、B

A+'D、A+B

6、下列电路中属于组合逻辑电路的是(C )

A、触发器

B、计数器

C、数据选择器

D、寄存器

7、RS触发器的约束条件是(A )

A、RS=0

B、R+S=1

C、RS=1

D、R+S=0

8、要构成容量为4Kx8的RAM,需容量为256x4的RAM(C )

A、2个

B、4个

C、32个

D、8个

9、四位的移位寄存器,现态为0111,经右移一位后其次态为( A )

A.0011或者1011

B.1111或者1110

C.1011或者1110

D.0011或者1111

10、5个触发器构成的计数器最大的计数值为( C )

A 、5

B 、10

C 、32

D 、25

(11-15为多项选择题)

11、已知D A CDE BD B A F '+++'=,下列结果正确的是(AC )

A 、D

B A F +'= B 、D B A F )('+=

C 、))((

D B D A F +'+= D 、))((D B D A F '++=

12、欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入

端为以下哪几种情况?(A B D )

A 、J =K =0

B 、J =Q,K =Q '

C 、J =Q ',K =Q

D 、J =Q,K =0

13、关于PROM 和PAL 的结构,以下叙述正确的是(AD )

A 、P R O M 的与阵列固定,不可编程

B 、P R O M 与阵列、或阵列均不可编程

C 、PA L 与阵列、或阵列均可编程

D 、PA L 的与阵列可编程

14、下列属于模数转换步骤的是(ACD )

A 、采样

B 、滤波

C 、保持

D 、量化

15、D/A 转换的主要技术指标有( ACD )

A 、分辨率

B 、转换精度

C 、转换误差

D 、转换速度

一、 填空(每空1分,共15分):

2.十进制数-14的反码为10001 ;补码为10010 。

3.数字电路中,存在回差电压的电路是施密特触发电路。

5.有一编码器其输入端是8个,则其输出端为 3 。

6.一个8位数的D/A它的分辨率是1∕(28-1) 。

7.写出下列触发器特性方程:SR触发器Q﹡= S +R′Q ,SR=0(约束条

件);

JK触发器Q﹡= JQ′+K′

Q 。

8.三个JK触发器构成计数器,其最多有效状态为8 个;若要组成十进制计数器,则需要 4 个触发器,它的无效状态有 6 个。

二、判断题:(每小题1分,共10分)

(0 )1、OC门和三态门均可实现“线与”功能。

(1 )2、余3码= 8421BCD码+ 0011。

(0 )3、时序电路和组合电路都具有记忆性。

(1 )4、一个模为2n的计数器也是一个2n进制的分频器。

(0 )5、最基本的数字逻辑关系是与非和或非。

(0 )6、计数器和数字比较器同属于时序逻辑电路。

(1 )7、移位寄存器必须是同步的时序逻辑电路。

(1 )8、由N个触发器组成的寄存器只能寄存N个数码。

(0 )9、TTL反相器输入端悬空时,输出端为高电平。

(0 )10、RAM是只读存储器的简称。

三、单选题((每小题1分,共10分):

1.可编程阵列逻辑PAL,其与逻辑阵列是(A ),或逻辑阵列是( B )。

(A)可编程;(B)固定;(C)不确定。

2.下列所示触发器中属下降沿触发的是(B )。

(A)(B)(C)

3.如右图所示CMOS电路,其逻辑功能是(C )。

(A)CMOS异或门;

(B)CMOS与非门;

(C)CMOS或非门。

4.十六路数据选择器应有( B )选择控制端。

(A)2;(B)4;(C)6 ;(D)8。

5.如右图真值表,B、C为输入变量,则输入与输出变量是(A )。

B C F

0 0 1 1 0

1

1

1

1

(A)同或门;(B)异或门;(C)或非门。

6.在逻辑代数式F=A⊕B中,若B=1,则F=(C )。

(A)F=0 ;

(B)F=A;

(C)F=A'。

7.如右图电路完成的是(C )功能。

(A)计数器;

(B)左移移位寄存器;

(C)右移移位寄存器。

8.有一计数器,其状态转换图如下所示,则该计数器( B )。

(A)能自启动;(B 9

0 1 0

1 0 1

CC

L

1D

C1

CP Q

S

R

Q

1D

C1

Q

1

Q

1

1D

C1

Q

2

Q

2

(A)(AB)'+(CD)';

(B)(A+B)(C+D);

(C)(AB+CD)'。

10.在A/D转换过程中,应包含的步骤是(A )。

(A)采样、量化、编码;

(B)保持、编码、译码;

(C)采样、保持、译码。

一、填空(每空1分,共15分):

2.十进制数-13反码为10010 ;补码为10011 。

5.A/D转换过程要经过采样、保持、量化和编码四个步骤完成。

6.三个D触发器构成计数器,最多有效状态为8 ;若要成十进制计数器,则需要4 个触发器,它的无效状态有 6 个。

二、判断题:(每小题1分,共10分)

(0 )1.PAL逻辑器件的与阵列和或阵列均可编程。

(0 )2.8421BCD码= 余3码-1100 。

(1 )3.TTL反相器输入端悬空时,输入端相当于接高电平。

(1 )4.一个模十的计数器也是一个十分频器。

(0 )5.OD门和三态门均可实现“线与”功能。

(0 )6.计数器和数字比较器同属于时序逻辑电路。

(1 )7.数码寄存器必须是同步的时序逻辑电路。

(0 )8.将N个触发器可构成N进制的扭环形计数器。

(0 )9.N进制编码器的输入与输出端数目满足n—2n关系。

(1 )10.ROM是只读存储器的简称。

三、选择题:(每小题1分,共10分)

1.可编程逻辑阵列PLA中,PLA的与阵列是(A ),或阵列是(A )。

(A )可编程 (B )固定 (C )不确定

2.已知某二变量输入逻辑门的输入 A 、B 及输出Y 的波形如下,试判断其为何种逻辑门的功能。( C )

(A )与非门;

(B )或非门;

(C )与门;

(D )异或门。

3.十六路数据选择器应有( B )选择控制端。

(A )2; (B )4; (C )6 ; (D )8。

4.如右图真值表,B 、C 为输入变量,则输入与输出变量是( A )。

B C

F 0

1

1

0 1 0 1

0 1 1 0 (A )异或门;(B )同或门;(C )或非门。 5.如右图电路所示,其逻辑功能是( C )。

(A )计数器;

(B )右移移位寄存器;

(C )左移移位寄存器。

6.如右图所示CMOS (A )CMOS 与非门;

(B )CMOS 或非门;

(C )CMOS 异或门。

7.有一计数器,其状态转换图如下所示,则该计数器( A )。 (A )能自启动;

(B )不能自启动;

(C )不好判断。

Y a )1D C 1

CP Q 2S L Q 2

1D C 1Q 1Q 11D C 1Q 0Q 0Q 0Q 01 1 10 0 00 0 1010 1 1 01 0 1/0/0

/0/0/0/1

《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电路经典笔试题目汇总

数字电路笔试汇总 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同 步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電 路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性-- 因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用 非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻 辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存 器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路 共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间?(汉王笔试) 解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信 号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下 一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不 变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不 变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现

大学电工学1试卷及答案(A)

2010-2011学年第二学期《电工学1》试卷(A ) 一、单项选择题:在下列各题中,只有唯一正确的答案。将选择题答案填入下表中。(本大题分12小题, 每小题2分, 共24分) 1、在RLC 串联电路中,已知R =3Ω,X L = 4Ω,X C = 5Ω,则电路呈()。 (a) 电阻性 (b) 电感性 (c) 电容性 2、用叠加原理分析电路,当某一电源单独作用时,其它电源处理的方法是 ( ) (a) 理想电压源短路,理想电流源开路 (b) 理想电压源开路,理想电流源短路 (c) 理想电压源短路,理想电流源短路 3、理想电压源的外接负载越大,则流过理想电压源的电流() (a) 越大 (b) 越小 (c ) 不能确定 4、 某RC 电路的全响应为t c e t u 2536)(--=V ,则该电路的零状态响应为( ) (a) t e 2536--V (b) )1(625t e --V (c) t e 253-V 第5题图 第9题图 第10题图(a ) 第10题图(b ) 5、电路如图所示,在开关S 断开时A 点的电位为( ) (a) 6V (b)0 V (c) 3 V 6、 两个交流铁心线圈除了匝数不同(N 1 = 2 N 2)外, 其它参数都相同。若将这两个线圈接在同一交流电源上,它们的电流关系为 ( )。 (a) I I 12> (b) I I 12< (c) I I 12= 7、 对称三相电路的有功功率?cos 3L L I U P = ,其中?角为(): (a) 线电压与线电流之间的相位差 (b) 相电压与相电流之间的夹角 (c) 线电压与相电流的夹角 8、有一台星形连接的三相交流发电机,额定相电压为660V ,若测得其线电压为U A B =1143V ,U B C =660V ,U C A =660V (a) A 相绕组接反 (b) B 相绕组接反 (c) C 相绕组接反 9、在图示电路中,R = X L = 10Ω, 欲使电路的功率因数 = 1,则X C 的值为( )。 (a) 20Ω (b) 10Ω (c) 5Ω 10、R ,L 串联电路与电压为8V 的恒压源接通,如图(a)所示。在t =0瞬间将开关S 闭合,换路前电感没有储能。当电阻分别为10Ω,30 Ω,20Ω时得到的3条u R (t)曲线如图(b),其中30Ω电阻所对应的u R (t)曲线是()。 11、某三相电源的电动势分别为)16314sin(20 +=t e A V ,)104314sin(20 -=t e B V ,)136314sin(20 +=t e C V ,当t = 13s ,该三相电动势之和为 ( )。 (a) 20V (b) 2 20V (c) 0V 12、某三相异步电动机在额定运行时的转速为1440r/min ,电源频率为50Hz ,此时转子电流频率为()。 (a) 50 Hz (b) 48 Hz (c) 2 Hz 二 非客观题( 本大题12分 ) 电路如图,已知 E =10V 、I S =1A ,R 1 = 10Ω ,R 2 = R 3= 5 Ω,(1)用戴维宁定理求流过 R 2的电流 I 2;(2)计算理想电流源 I S 两端的电压 U S ;(3)判断理想 题目 一 二 三 四 五 六 七 八 总计 得分 题目 1 2 3 4 5 6 7 8 9 10 11 12 答案

电子科技大学期末数字电子技术考试题a卷-参考答案教学内容

电子科技大学二零零九至二零一零学年第 二 学期期 末 考试 数字逻辑设计及应用 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期2010年7月12日 课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末 60 分 一、To fill your answers in the blanks (1’×25) 1. If [X]10= - 110, then [X]two's-complement =[ 10010010 ]2, [X]one's-complement =[ 10010001 ]2. (Assumed the number system is 8-bit long) 2. Performing the following number system conversions: A. [10101100]2=[ 000111010010 ]2421 B. [1625]10=[ 0100100101011000 ]excess-3 C. [ 1010011 ]GRAY =[ 10011000 ]8421BCD 3. If ∑=C B A F ,,)6,3,2,1(, then F D ∑=C B A ,,( 1,4,5,6 )=C B A ,,∏(0,2,3,7 ). 4. If the parameters of 74LS-series are defined as follows: V OL max = 0.5 V , V OH min = 2.7 V , V IL max = 0.8 V , V IH min = 2.0 V , then the low-state DC noise margin is 0.3V ,the high-state DC noise margin is 0.7V . 5. Assigning 0 to Low and 1 to High is called positive logic. A CMOS XOR gate in positive logic is called XNOR gate in negative logic. 6. A sequential circuit whose output depends on the state alone is called a Moore machine. 7. To design a "001010" serial sequence generator by shift registers, the shift register should need 4 bit as least. 8. If we use the simplest state assignment method for 130 sates, then we need at least

数字电路期末模拟考试试题及答案

数字电路期末模拟考试 试题及答案 内部编号:(YUUT-TBBY-MMUT-URRUY-UOOY-DBUYI-0128)

数字电子电路模拟试题-2 一、填空题(共30分) 1. 三极管有NPN和PNP两种类型,当它工作在放大状态时,发射结___ _,集电结______;NPN型三极管的基区是______型半导体,集电区和发射区是______型半导体。 2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______ 逻辑赋值。一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为________。 3. 四位二进制编码器有____个输入端;____个输出端。 4. 将十进制数287转换成二进制数是________;十六进制数是__ _____。 5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、 6. 下图所示电路中, 7. Y 2 二、选择题(共 20分) 1. 当晶体三极管____时处于饱和状态。 A. 发射结和集电结均处于反向偏置 B. 发射结正向偏置,集电结反向偏置 C. 发射结和集电结均处于正向偏置

2. 在下列三个逻辑函数表达式中,____是最小项表达式。 A . B A B A )B ,A (Y += B. C B C B A BC A )C ,B ,A (Y ++= C. C AB ABC B C A C B A ) D ,C ,B ,A (Y +++??= 3.用8421码表示的十进制数45,可以写成__________ A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____ A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题 5.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为___ A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. BC A C B A C B B A Y 1+?++= 2. Y 2=Σm (0,1,8,9,10,11) 3. Y 3见如下卡诺图

广东工业大学电工学考试试卷A及答案

广东工业大学电工学考试试卷A 及答案

(a) 1.6 A (b) -1.6 A (c) 0 2 Ω S I U S S I . .+- 4、用 幅 值 ( 最 大 值 ) 相 量 表 示 正 弦 电 压 u = 537sin(ωt -90? ) V 时,可 写 作 m U & ( )。 (a) V 90537m ? -∠=U & (b) V 90537m ? ∠=U & (c) V )90(537m ? -∠=t U ω& 5、 图 示 正 弦 交 流 电 路 中,A 01? ∠=I &,R =3 Ω,ωL = 4 Ω,则L I & 为 ( )。 (a) 0.8∠36.9? A (b) 0.6∠36.9? A (c) 0.6∠-53.1? A I R ωL j I ..L 6、 已 知 某 电 路 的 电 压 相 量 V 45141? ∠=U &,电 流 相 量A 455? ∠=I &,则 电 路 的 有 功 功 率 P 为 ( )。 (a) 705 W (b) 500 W (c) 0 W 7、 对 称 三 相 电 路 的 有 功 功 率 ?cos 3l l I U P =,功 率 因 数 角 ? 为 ( )。

(a) 相 电 压 与 相 电 流 的 相 位 差 角 (b) 线 电 压 与 线 电 流 的 相 位 差 角 (c) 阻 抗 角 与 30? 之 差 8、 当 三 相 交 流 发 电 机 的 三 个 绕 组 接 成 星 形 时,若 线 电 压u BC = 3802sin ωt V ,则 相 电 压 u C = ( )。 (a) 220290sin()ωt +? V (b) 220230sin()ωt -? V (c) 2202150sin()ωt -? V 9、 在 图 示 电 路 中,U S =12V ,在 t = 0 时 把 开 关 S 闭 合,若 u C ()012- =V ,则 在 开 关 S 闭 合 后 该 电 路 将( )。 (a)产 生 过 渡 过 程 (b)不 产 生 过 渡 过 程 (c)不 一 定 产 生 过 渡 过 程 S U R C u C S - +- + 10、在 开 关 S 闭 合 瞬 间,图 示 电 路 中 的 i R ,i L ,i C 和 i 这 四 个 量 中,发 生 跃 变 的 量 是( )。 (a) i R 和 i C (b) i C 和 i (c) i C 和 i L S U R R L C i i i R L C S 1 - +

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数电期末试卷

天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小

B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。

数电往年考题

09年 5、电路如图1.2所示,TG 为CMOS 传输门,G 为TTL 与非门,则当C=0时 P= ;当C=1时P= 。 B & TG A C C Ω k 10P G 图1.2 6. 当TTL 门电路的输入端悬空时,应视为 (高电平,低电平,不定)。此时,如用万用表测量其输入端电压,读数约为 (0V ,1.4V ,3.6V )。 六、(4分)写出图6所示TTL 门电路构成的组合电路的输出表达式。 图6 七、(6分)写出图7所示电路的逻辑表达式,列出真值表,说明电路逻辑功能。 A B C 图7 八(8分)将图8(a)所示电路用其他器件实现,要求直接在图上画出连线。 (1) 改用3线/8线译码器74LS138和适当的门实现该逻辑电路,图8(b)为 74LS138符号图; (2) 改用8选一数据选择器实现,图8 (c )为8选一数据选择器逻辑符号。 P 图8(a )

图8(b ) 08年 4.函数式D C AB F ++=,写出其对偶式='F ()A B C D +。 5.由TTL 与非门组成的电路如图1-2所示。设与非门输出高电平U OH =3.6V ,低电平为U OL =0.3V ,电压表内阻为20k Ω/V 。当输入ABC =000,开关S 断开时,用万用表测出U 1= 1.4V ,U 2= 0.3V ;当输入ABC =101,开关S 闭合时,U 1= 0.3V ,U 2= 3.6V 。 A B C 图1-2 6.对CMOS 或非门电路,判断下面结论对错: (1)输入端悬空可能造成逻辑出错; (对) (2)输入端对地接大电阻(如510 k Ω)相当于接高电平1; (错) (3)输入端对地接小电阻(如510 Ω)相当于接低电平0; (对) 7.CMOS 电路如图1-3所示,TG 为CMOS 传输门,G 为TTL 与非门,则C=0, P= 0 ; G G G 1 2A

温州大学期末考试试卷(电工电子学)(含答案)

文档来源为:从网络收集整理.word 版本可编辑.欢迎下载支持. 温州大学期末考试试卷(仿真卷) 2011~2012 学年第 1 学期 考试科目 电工电子学 试卷类型 A 卷 考试形式 闭卷 考试对象 10级本科生 题号 一 二 三 四 五 六 七 八 总分 得分 计算题(共100分) 1、放大电路如图所示, 已知U CC =12 V ,R B1=39 KΩ,R B2=11KΩ,R C =3KΩ, R L =3KΩ,R E =1KΩ,晶 体 管β=50,U BE =0.7V ,要求: (1) 计算电路的静态工作点; (2) 画 出 微 变 等 效 电 路;. (3)计算电压放大倍数u A 。 (1) V 64.2V 1211 3911 B =?+≈ U (2分) mA 1.94 1 7 .064.2=E BE B =--≈R U U I C (2分) A I I C B μβ 8.38mA .0388050 94 .1=== = (1分) ()V 24.412E C C CE =+-=R R I U (1分) (2) (2分) 得分 学院-------------------------------------- 班级---------------------------------- 姓名------------------------------------- 学号-------------------------------------

文档来源为:从网络收集整理.word 版本可编辑.欢迎下载支持. (3) Ω=++=5.983) (26) (1 300r be mA I mV E ) (β (2分) 22.76984 .03 //350//be L C -=-=-=r R R A u β (2分) 2、将下列逻辑表达式化为最简形式。 (1)C B C A AB Y ++= (2)C B AC B A Y ++= C B A C B C B A C B C B A C B A C B A 2.Y +=+?=++=++=)( 3、判断反馈类型,并确定输出电流i 0与输入电压u i 的关系。(本小 题8分) 这是一个电流并联负反馈。 (2分) 1 1R u i i = ,R 与R F 可视为并联, (1分) 0i R R R i F f +- =, (2分) 又由于f i i =1,即 01i R R R R u F i +-= (2分) 所以i F u R R R R i 10+- = (1分) 4、判断反馈类型并确定u f 与u 0的关系。(本小题4分) u f 5A C 有信0 (1分) (2分) (1分)

广东工业大学电工学考试试卷A及答案

广东工业大学考试试卷(A) 一、单项选择题:在下列各题中,将唯一正确的答案代码填入括号内(本大题共13小题,每小题2分,总计26分) 1、在图示电路中,已知:U S =1V ,I S =1A 。电流I 为()。 (a)1A (b)?1A (c)0A 2、图示电路中,已知:I S1=3A ,I S2=6A 。当理想电流源I S1单独作用时,流过电阻R 的电流是1A ,那么,当理想电流源I S1和I S2共同作用时,流过电阻R 的电流I 值为()。 (a)?1A (b)1A (c)?2A 3、在图示的电路中,已知:I S =2A ,U S =4V 。当开关S 闭合后,流过开关S 的电流I 为()。 (a)1.6A (b)?1.6A (c)0 4、用幅值(最大值)相量表示正弦电压u=537sin(?t -90?)V 时,可写作m U ()。 (a)V 90537m ? -∠=U (b)V 90537m ?∠=U (c)V )90(537m ?-∠=t U ω 5、图示正弦交流电路中,A 01?∠=I ,R =3?,?L=4?,则L I 为()。 (a)0.8?36.9?A (b)0.6?36.9?A(c)0.6?-53.1?A 6、已知某电路的电压相量V 45141?∠=U ,电流相量A 455? ∠=I ,则电路的有功功率P 为()。 (a)705W (b)500W (c)0W 7、对称三相电路的有功功率?cos 3l l I U P =,功率因数角?为()。 (a)相电压与相电流的相位差角 (b)线电压与线电流的相位差角 (c)阻抗角与30?之差 8、当三相交流发电机的三个绕组接成星形时,若线电压u BC =3802sin ?tV ,则相电压u C =()。 (a)220290sin()ωt +? V (b)220230sin()ωt -? V (c)2202150sin()ωt -? V 9、在图示电路中,U S =12V ,在t=0时把开关S 闭合,若u C ()012-=V ,则在开关S 闭合后该电路将()。 (a)产生过渡过程 (b)不产生过渡过程 (c)不一定产生过渡过程 10、在开关S 闭合瞬间,图示电路中的i R ,i L ,i C 和i 这四个量中,发生跃变的量是()。 (a)i R 和i C (b)i C 和i (c)i C 和i L 11、由于电磁感应作用,变压器的主磁通()产生感应电动势。 (a)只在原绕组 (b)只在副绕组 (c)在原绕组和副绕组都 12、三相异步电动机的同步转速决定于()。 (a)电源频率 (b)磁极对数 (c)电源频率和磁极对数 13、采用降压法起动的三相异步电动机起动时必须处于()。 (a)轻载或空载 (b)满载 (c)超载 二、非客观题:(本大题共8小题,共74分) 1. (本题8分) 图示电路中,已知:I S1=3A ,I S2=2A ,I S3=1A ,R 1=6?,R 2=5?,R 3=7?。用基尔霍夫电流定律求电流I 1,I 2和I 3。 2. (本题6分) 图示电路中,已知:I S =2A ,U S =12V ,R 1=R 2=4?,R 3=16?。求:(1)S 断开后A 点电位V A ;(2)S 闭合后A 点电位V A 。 3. (本题10分) 图示电路中,已知:V C =6V ,I S1=4A ,I S2=2A 。用基尔霍夫定律求电流I 1。 4. (本题10分) 在图示正弦稳态电路中,已知:u=120sin100?tV ,R =100Ω,L=1H 。求:(1)电压u 与电流i 的相位差?;(2)电源输出的有功功率和无功功率。 5. (本题10分)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

数电期末试卷

数字电路考试试卷 一、填空 1.在三变量逻辑函数中,有m 5m 6= ,ΠM (0,1,2,3,4,5,6,7)= 。 2.十进制数78的二进制数是 ,八进制数是 ;十六进制数是 。 3.有一个六位D/A 转换器,设满刻度输出为6.3伏,当输入数字量为101001时,输出模拟电压为 。 4.ROM地址为A0~A77,输出为Y0~Y3,则ROM容量为 。 二.用卡诺图法化简下列函数为最简与或式。 1.F(A,B,C,D)=∑m(3,5,8,9,10,12)+∑d(0,1,2,13) 2.F(A,B,C,D)=(A+B+C+D )(A+B+C+D )(A+B+C+D )(B+C ) 三.某组合电路有3个输入逻辑变量A 、B 、C 和一个控制变量M 。当M=1 时,A 、B 、C 中有偶数个1,电路输出为1;当M=0时,A 、B 、C 中 有奇数个1,电路输出为1。 1.请列出真值表,写出输出函数的最简与或逻辑表达式; 2.用3-8译码器74LS138实现该电路。 四. 已知JK 触发器构成的电路如图所示,设Q 0,Q 1,Q 2初态为0,试画出在CP 作用下,Q 0、Q 1、Q 2的时序图。 五.作出下列两种情况下序列信号检测器的最简状态转换图,凡收到输入序列101时输出就为1。

1.规定检测的101序列不重叠; 2.允许检测的101序列重叠。 六.下图是由8选1数据选择器和同步4位二进制计数器74161构成的循环序列为1101001(左位在前)的序列信号发生器的部分连线图。 (1) 试完成该电路的连线; (2) 画出计数器的状态转换图 七.555定时器、计数器和集成施密特电路构成下图所示电路。 (1)说明电路各部分的功能。 (2)若集成施密特电路的V DD =10V ,R 1 = 100K Ω,C 1 = 0.01μF ,VT+=6.3V ,VT- =2.7V 求v 1端波形的周期T 。 (3)74161芯片进位端C 与其CP 端脉冲的分频比是多少? (4)若R = 30K Ω,C = 0.01μF ,求v O 端输出脉宽T W 是多少? (5)画出v 1 ,74161进位端C 和v O 的波形。 C 1μF v o

数电考试试卷

四、(10分)如下图所示为由维持—阻塞边沿D 触发器和主从型J-K 触发器组成的电路。试画出触发器输出端Q 1、Q 2的波形(设触发器初始状态均为0)。 四、(10分) )(Q Q Q Q Q K Q J Q )C (Q D Q 12n 12n 12n 2n 12n 2n 11n ↓=+=+=↑==++CP Q P n n n 五、(15分)如下面左图所示为由八选一数据选择器实现的函数F 。 (1)试写出F 的表达式。 (2)用右边的3-8译码器74LS138及若干个与非门实现函数F 。 五、(15分) )4,3,1,0(),,(11m D B A F D B A BD A D B A D B A D A D B D B A BD A B A D C B A D C B A BCD A D C B A C B A C B A F ∑=+++=+=++=++++?+?=即 表达式4分 3分 3分 表达式7分 逻辑图8分

二、化简逻辑函数(5分) Z F A B C D =(,,,)=m d (,,,,,,)(,)3589111314 015+∑∑。 二、卡诺图如下图所示,Z ABC BCD BCD ABC =+++. (5分) 三、用四位同步二进制计数器CT74161、3线-8线译码器CT74138和少量的与非门设计一个函数发生器,使其产生10110101序列信号。(10分) 三、(共10分) 1、因序列长度S=8,可用CT74161设计一个模8计数器,有效状态为Q D Q C Q B Q A =0000~0111。如采用同步预置法,电路如下图(a)所示,如采用反馈清零(异步)法,电路如图(b)所示。(2分) 3、产生10110101序列码的电路如下所示:(5分) 7 5320Y Y Y Y Y ????=2、用译码器CT74138实现组合输出电路,列真值表如左所示: 故得到组合输出为:(3分) Z= ∑m (0,2,3,5,7)=Y 0+Y 2+Y 3+Y 5+Y 7

贵州大学电工学期末考试试题及答案(三套)

电工学参考答案及评分标准 注意事项: 1. 请考生按要求在试卷装订线内填写姓名、学号和年级专业。 2. 请仔细阅读各种题目的回答要求,在规定的位置填写答案。 3. 不要在试卷上乱写乱画,不要在装订线内填写无关的内容。 4. 满分100分,考试时间为120分钟。 题 号 一 二 总 分 统分人 得 分 一、填空题(每小题2分,共24分) 1、 电压、电流和功率的实际值 不一定等于 它们的额定值。 2、 ,i ,它们的相位关系 为 。 3、电感是储能元件,其上的电压、电流之间的相位关系是: 电流滞后电压90度 。 4、一般而言,负载增加指 B (负载电阻增大 负载电流增大 负载电压增大)。 5、为了提高功率因素而并接电容后,线路中的Q 、I 将 减小 (增大、减小、 不变);电动机支路上的I 、、P 、Q 将 不变 (增大、减小、不变)。 6、三相电路中,必需中线的是 C 。 (A )三相对称负载Y 形接法 (B )三相对称负载 形接法 (C )三相不对称负载Y 形接法 7、关于变压器的损耗,正确的是 A 。A )包括铜耗和铁耗 (B )电流越大铜耗越小 (C )铜耗与电流无关 8、 9、 ( 10、关于三相异步电动机的磁场,描述不正确... 的是 C 。 得 分 评分人

(A )定子旋转磁场与转子旋转磁场同步 (B )定子旋转磁场相对于转子速度为n n -0 (C )转子旋转磁场相对于定子速度为n n -0 1、电源的短路特征是: 0=U 、 0 S I I R E = = 、 20I R P P E =?=, P=0。 4、电容、电感是 储能 元件、与电源之间 进行能量交换 。 6、为了提高功率因素而并接电容后,线路中的Q 、I 将 减小 (增大、减小、不变);P 将 不变 (增大、减小、不变);电动机支路上的I 、、P 、Q 将 不变 (增大、减小、不变)。 7、电动机起动性能包含的两大主要因素是: 起动转矩 、 起动电流 。 8、为了减小星型接法的笼式三相异步电动机的起动电流常用的起动方法: 自耦降压起动 。 1、电源开路的特征是: I=0 、 U=U 0=E 、 P=0 。 4、电压源E=6V ,R 0=3Ω,等效为电流源 I S =2A 、R 0 =3Ω 。 7、电感是储能元件,其上的电压、电流之间的相位关系是: 电流滞后电压90度 。 8、异步电动机的转动必需的条件: 旋转磁场 、 转子与旋转磁场之间的相对运动、 转子导体是闭合的 。 9、转子电路中的各个物理量如电动势、电流、…等都与 转差率S 有关。 1、如右图1,正确的是 B 。 (A )电阻发出功率25W (B )S I 发出率25W (C )S I 电压为零 图1 2、如右图2,正确的是 C 。 (A )IR E U -= (B ) IR E U += (C )IR E U --= 3、叠加定理用于计算 A 。 图2

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 一、选择题(每小题2分,共20分) 1.八进制(273)8中,它的第三位数2 的位权为___B___。 A.(128)10B.(64)10C.(256)10 D.(8)10 2. 已知逻辑表达式C B C A AB F+ + =,与它功能相等的函数表达式 _____B____。 A.AB F=B.C AB F+ = C.C A AB F+ =D.C B AB F+ = 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A.原码B.ASCII码C.补码D.BCD码4.对于如图所示波形,其反映的逻辑关系是___B_____。 A.与关系B.异或关系C.同或关系D.无法判断 5.连续异或1985个1的结果是____B_____。 A.0B.1 C.不确定D.逻辑概念错误 6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 A.D C B A F+ + + =B.D C B A F+ + + = C.D C B A F=D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 B A F & ? F B A &

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。 A. 0100100 B.1100011 C. 1011011 D.0011011 二、填空题(每小题2分,共20分) 11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。 12.N 个输入端的二进制译码器,共有___N2____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。 13.给36个字符编码,至少需要____6______位二进制数。 14.存储12位二进制信息需要___12____个触发器。

数字电子技术基础期末考试试卷及答案1[1]

填空题 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方 程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。二、选择题1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中, 输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。

(完整版)数电模拟考试题

一、选择题、 1.逻辑函数中A.B.C三个变量中,最小应有个。 A.2 B.4 C.8 D.16 2.当逻辑函数有n个变量时,共有个变量取值组合? A.n B.2n C.n2 D.2n 3.一个8选一数据选择器的数据输入端由个。 A.1 B.2 C.3 D.8 4.对于JK触发器,若J=K,则可完成触发器的逻辑功能: A.RS B.D C.T D.T’ 5.一位8421BCD码计时器至少需要个触发器。 A.3 B.4 C.5 D.10 二判断题、 1.数字电路中用“1”和“0”表示两种状态,二者无大小之分() 2.若两个函数具有相同的真值表,则两个逻辑函数必然相等。() 3.当TTL与非门的输入端悬空时相当于输入为逻辑1。() 4.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。() 5.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次() 三、填空题 1.数/模转换器是将进制数字量转换成信号输出。 2.逻辑函数的常用表示方法、、。 3.对于共阳接法的发光二极管数码显示器,应采用驱动的七段显示译码器。4.制度存储器是用来存放固定不变的二进制数码,在正常工作时,只能存储代码,而不能存储代码,当时去电源后,其信息代码不会。 5.将模拟信号转换为数字信号,需要经过、、、四个过程。 四、用代数法化简函数 Z=AB+ABC 五、用卡诺图法化简下式。 {F(A、B、C、D)=∑m(0、1、3、5、8、9)} (约束条件)AB+AC=0 Y=AC+ABC+A BC

七、试用与非门设计一个三人表决电路(输入只提供原变量) 八、分析时序电路的逻辑功能,写出电路的曲弓方程和输出方程,画出状态转换图和时序图。 九、如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。 十、试分析下图所示电路画出它的状态图,说明它是几进制计数器

相关主题
文本预览
相关文档 最新文档