当前位置:文档之家› 2019秋季数字电子技术题库电路题库

2019秋季数字电子技术题库电路题库

2019秋季数字电子技术题库电路题库
2019秋季数字电子技术题库电路题库

、单选(87 分)

1、数字电路中使用的是(A)

A

二进制

B

八进制

C

十进制

D

、±7X1^

2、维持阻塞型D触发器的状态由CP (A)时D的状态决定。A

上升沿

B

下降沿

C

商电平

D

低电平

3、二极管或门的两输入信号AB=(A)时,输出为低电平。A

、0

B

、1

C

、10

D

、11

4、如果触发器的次态仅取决于CP (A)时输入信号的状态,就可以克服空

翻。

A

上(下)沿

B

高电平

C

低电平

D

无塚定

5、欲在一串幅度称的脉;中信号中,剔除幅度不够大的脉;中,可用(A)电

路。

A

施密特鹼器

B

単稳态触发器C

、多谐振荡器

D、集成时器

6、改变(A)值,不会改变555 构成的多谐振荡器电路的振荡频率。

A、电隣CC

B、电阻R1

C、电阻R2

D、电容C

7、把数字輙换成为相应甌星

的(A).

A、数-模转换

B、DAC

C、A/D 转换器

D、ADC

8、n 位DAC 最大的输出电压

uOmax%( A )UD. A、

(2n-1)

B、2n

C、2n+1

D、(2n + 1)

9、DAC 单位量化电压的大1

涪于Dn 为()时,DAC输出的樹以电压

值。

A、1

B、n

C、2n-1

D、2n

10

用不同数制的数字来表示2004 ,最少的是(A).

A、

C、八进制

D、

11、如果把触发器的啊入濶妾到 F ,该触发器掘换成()触发器。

A、 D

B、T

C、RS

D、「

正确答室:A

12、组合电路设计的结果一1£^^到().

A、逻辑电路图

B、电路的逻辑功能

C、电路的真值表

D、逻辑函数式

正确答室:A

13、程序控制中,常用()电路作定时器。

A、计数器

13、程序控制中,常用()电路作定时器.

A、计数器

B、I:嚴器

C、译码器

D、编码器正确答室:A

14

n 位环形移位寄存器有效状态数据是().

A、n

B、2n

C、4n

D、2n

正确答室:A

15、小容量的RAM 内部存储矩阵数字于外部地址线数N 的关系为()

A、2n

B、22n

> 22n

C、

D、< 2n

正确答室:A

16

两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是().、

与非

A、

或非

B、

同或

C、

D、异或

正确答室:A

17

数字信号是().

时间和幅值上略变化的信号

A、

时间和幅值上离散的信号

B、

时间上连续、幅值上离 1 竣化的信号

C、

D、时间上离散、幅值上的信号

正确答室:B

18、数字电路中最常用的BCD? ^ ()

A、5421 码

B、8421 码

C、余 3 码

D、循环码正确答室:B

19、用卡诺图化筒具有无关项的逻辑函数时,若用圏法,在包围圈内的?是按处理;在包围圏外的?是按处理。

A、 1 , 1

B、 1 , 0

C、0,0

D、不确定。正确答室:B

20、TTL与非门输出高电平的范醵().

A

>1.4V

B

、>2.4V

C

、>3.3V

D

、=3.6V

正确答

室:B

21、TTL与E门阈值裁UT 的耍曜(),

A、0.4V

B、 1.4V

C、2V

D、 2.4V

正确答室:B

22、TTL与^门商电平输出电流IOH 的参数规范值是().

A、200 卩 A

B、400 卩 A

C、800 卩 A

D、1000 卩 A

正确答室:B

23、两个与非门构成的基本RS触发器,当Q= =0 时,当两个输入信号和时触发器的输出Q 会().

变为0

A、

顚 1 不变

B、

顚。不变

C、

无疵定

D、

正确答室:B

24、如果把触发器的啲入蟾到 F ,该触发器掘换成()触发器,

A

D

B

、T

C

、RS

D

、T'

正确答

室:B

25、主从JKJ8J发器Q 的状态是在时钟脉;中CP()发生变化,

A、上升沿

B、下降沿

C、高电平

D、低电平

正确答室:B

26、

数字系统中,常用 ()电路,将输入脉 ;中信發为等聞宽的脉 ; 中信号 A 、

施密特鹼器

B 、 単稳态触发

C

多嚥荡器 D 、

鲂定时器 正确答室 :B

27、 数字系统中,鞋嗾确定时的电路是 ().

A 、 施密特媽器

B 、 単稳态触发器

C 、 多嚥荡器

D 、 鲂定时器

正确答室 :B

28、

若将输入脉 ;中信發迟一段时间后输出,应用 ()电路 . A 、

施密特媽器

B 、 単稳态触发

C

多嚥荡器 D 、

鲂定时器 正确答室 :B

29、 555构成的多嚥荡器电路中, 当 R=R2时,欲使输出占空比约为 50% ,最筒单的办法 是().

A 、 电容 C 婭

B、R2两端用g 二极管

C、C-U端接地

D、VCC婭

正确答室:B

30、从电路结构上看,时序电路必须含有

().

A、

门电路

B、

存储电路

C、RC电路

D、

译码电路

正确答室:B

31、把36kHz的脉;中信庭为Hz 的脉;中信

号,数为().

若采用0 进制集成计数器,则各级的分频系

A、(3,6,10,10,10)

B、(4,9,10,10,10)

C、(3,12,10,10,10)

D、(6,3,10,10,10)

正确答室:B

32、与倒T 型电阻网络DAC相比,权电流网络D/牌换器的主要优点是消除了()对转换精度的影响。

A、

网络电阻精度

B、

模拟开关导通电阻

C、

电流建立时间

D、加法器

正确答室:B

如要将一个最大幅度为 5.VB$)g 信号转换为数字信号,要求输入每变化20mV,输出

33、

信号的最低G(LSB)发生变化,应选用()位ADC。

A、 6

B、8

C、10

D、12

正确答室:B

34、组合电路分析的结果是要获得().

A、逻辑电路图

B、电路的逻辑功能

C、电路的真值表

D、逻辑函数式

正确答室:B

35、“与非”逻果为"0 ”的制帳该成的連().

A、入“ 0"

B、全辄入T

C、至少有一个输入“ 1

D 任一个输入“ 0”

正确答室:B

36、十进制数36 转换为十六进制数,结果为().

A

26

B

、24

C

、22

D

、20

正确答

室:B

N 变量的卡诺图中任一最小项应当有()相邻块。

37、

A、2N

B、N

C、N+1

D、N-1

正确答室:B

38

、数字信号是().

A、时间和幅值上略变化的

B、时间和幅值上离散的信号

C、

时间上连续、幅值上离 1 竣化的信

D、时间上离散、幅值上的

正确答室:B

39、数字电路中最常用的BCD? 是()

A

5421 码

B

8421 码

C

、余3码

D

循环码

正确答室:B

40、两个与非门构成的基本RS触发器,当Q= =0 时,当两个输入信号和时触发器的输出Q 会().

A、变为0

B、保持 1 不变

C、保持不变

D、无法确定

正确答室:B

41、电源电压VDD 为OVMCMOS集成期开关可接通幅度为()的信号。

n 的关系 T £为 ().

正确答室 :B

正确答室 :B

45、采用双地址译码且分时送入行和列地址信

DRAM 内部存储矩阵的字数与外部地址绿B 、 0-10V

C 、 0~ VDD/2

D 、 >10V

正确答室 :B

42、 组合电路分析的结

果 A 、 逻辑电路图

B 、 电路的逻辑功能

C 、 电路的真值表

D 、 逻辑函数式

A 、 - 10-0V

正确答室 :B

是要获得()

43、 在设计过程中,逻辑函数化筒的目的是 (). A 、 获得

B 、 用最少的逻辑器件完成设计

C 、 用最少的集电门完成设计

D 、 获得杪的成

44、 74LS38W ()个译码输入端。

A 、

B

、 C

、 D 、 无潮定

B

22n

C

、>22n

D

、<2n

正确答

室:B

46、电可擦除的PROM 器件是().

A

EPROM

B

、E2PROM

C

、PLA

D

、PAL

正确答室:B

47、已知二输入逻辑门的输入 A 输出 F 的波形如下图所示,这是

A 、

与非

B

、或^

C 、

同或

D

正确答室

48、三极管开关电路中,影响开关速度的主要因素是().

A、td

B、tr

C、ts

D、tf

正确答室:C

49、标准TTL门关门电平之值为()

A、0.3V

0^逻辑门的波形?().

C、0.8V

D、 1.2V 正确答室:C

50、TTL与非门输出低电平的#参数规范值是(C).

A、 < 0.3V

B、 > 0.3V

C、《0.4V

D、=0.8V

51、基本RS触发器的输入直接控制输出状态,所以它不能成为(

A、直接置1,清0

B、直接置位、复位

C、同步

D、异步

52、数字系统中,能自行产生矩形波的电路是(C).

A、施密特鹼器

B、単稳态触发器

C、多谐振荡器

D、集成定时器

53、在环形振荡器中,为了降低振荡频率,通常在环形通道中串入(

A、更多非门

B、电感L

C、RC环节

D、大容量电容

A、VCC

B、RD

C、C-U

C)触发器。C)

54、555 构成的多谐振荡器中,还可通过改变(C)端电压值使震荡周期改変

55、在(C)揣加可变电压,可使555 多跡荡器输出调频波。

A、RD

B、OUT

C、C-U

D、GND

56、欲把一脉冲信哥斑8 个CP后输出,宜采用(C)电路.

A、计数器

B、分频器

C、移位寄存器

D、脉冲发生器

57、欲把并行数据转换成串行数据,可用().

A、计数器

B、分频器

C、移位寄存器

D、脉冲发生器

58、n 位二制的A/D 转换器可分辨出满量程值的( C)输入变化量

A、1/(2n + 1)

B、1/2n

C、1/(2n-1)

D、无潮定

59、如要把一个最大幅度位9.99VK 模拟信号转换成数字信号,要求ADC 的分辨率小于(C )

mx:

A、 6

B、8

C、10

D、12

60、格雷码的优点是(C).

A、代确

B、记忆方便

C、两组相邻代码之间只有一G 不同

D、同时具备以上三者

61、律把并行数据转换成串行数据,可用().

A、计数器

B、分频器

C、移位寄存器

D、脉冲发生器

62、842BCDS0000表示的十进制数是().

A、131

B、103

C、87

D、13

正确答室:C

63、“或非”逻辑运具结果为"0”的条件是该或项的变量()A、

B、

C、至少输入一个1

D、

正确答室:C

64、格雷码的优点是().

A、

B、

C、两组相邻代码之间只有YZ不同

D、正确答室:C

代确

记忆方便

两组相邻代码之间只有YZ不同

同时具备以上三者

65、用原码输出的停码器实现多输出逻辑函数,需要増加若干个()

A、非门

B、与非门

C、或门

D、晰门

正确答室:C

66、用Mx4 的DRAM 芯片通过(C)扩展可以获得4Mx8 的存储器。

A、

B、

C、复合

D、

67、FPGA比较适合用在以(C)的数字系统。

A、复杂

C 、 时序为主

D

、 较简单

68、 处理 (D)的电子电路顚{字电

路。

A

、 交流电压信号

B

、 直流信号

C

、 曲信号

D 、

数字信号

69、用不同数制的数字来表示 2007 ,

最少的是 (D).

A

、 二进制

B

、 八进制

C

、 十进制

D

、 十六进制

70

、 格雷码与奇偶校验码又妍为 (D).

A

、 有权码

B

、 符号码

C

、 无权码

D

、 可靠性代码

71

、 已知,选出下列可以肯定使的取值

A

、 ABC=011

B

、 BC=11

C

、 CD=10

D 、 BCD=111

B 、 控制为主

()。

正确答室 :D

72、二极管与门的两输入信号 AB=()时,输出为高电

平。

76、三态寄存器的()信号无效时,寄存器输出为有阻状态。

A

、 0

B

、 1

C

、 10

D

、 11

正确答

室 :D

73、数字电路中,晶体管的工作于()状态。 A 、

放大

B

、 饱和

C

、 截止

D

、 开关

正确答

室 :D

74、用三态门可以实现“总线链接,但其■使能■控制端应为() A 、

固定接 0

B

、 固定接 1

C

、 同时使能

D

、 分时使用

正确答室 :D

75、如果把 D 触发器的输出反健连接到输入 D ,它输出 Q 的脉 ;中波形的城

的( D ).

A 、 二倍频

B 、 不变

C 、 四分频

D 、 二分频

CP 脉;中频率

A、异步清零

B、输入使

C、CP

D、输出使能

77、改变()之值不会影响555 构成单稳态触发器的定时时间tw 。

A、电阻R

B、电容C

C、C-U 端电位

D、电源VCC

78、把模拟量转换位数字量的转换器件称为().

A、数-模转换器

B、DAC

C. D/A 转换器

D、ADC

正确答室:D

79、把模拟戦换成为相亨星的转换器件称为().

网51

A、数-模转换器

B、DAC

C. D/A 转换器

D、ADC

正确答室:D

80、(95)H 表示().

A、^数

B、十进制数

C、八进制数

D、十六进制数

正确答室:D

81、两个开关控制一盏灯,用A和B为表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为().

A、同或

B、或^

C、异或

D、与非

正确答室:D

82、处理()的电子电路晶&字电路。

A 、

交流电压信号

B

直流信号

C

曲信号

D

数字信号

正确答室:D

83、不属于CMOS 逻辑电路优点的提法是().

A、输出高低电平麒

B、电源适用范围宽

C、抗干扰能力强

D、电磁动能力强

正确答室:D

84、0-4 线优痛码器允许同时输入()踹扁码信号

相关主题
文本预览
相关文档 最新文档