当前位置:文档之家› 存储器习题

存储器习题

存储器习题
存储器习题

存储器习题

第十章内存及其接口

典型问题1。填空

1.只读存储器只读存储器有以下几种类型:_ _ _ _ _ _ _。答:屏蔽只读存储器、可编程只读存储器、可编程只读存储器、可编程只读存储器

2.半导体存储器的主要技术指标是_ _。

答:存储容量、存储速度、可靠性、功耗、性能/价格比

3.在16位微型计算机系统中,一个存储字占据两个连续的8位字节单元,该字的低8位存储在_ _ _ _,高8位存储在_ _ _ _。答:低地址单元,高地址单元

4.静态随机存取存储器芯片6116(2K×8B)具有_ _ _ _ _位地址引脚线和_ _ _ _ _位数据引脚线。回答:11 8

5.在存储系统中,实现芯片选择控制有三种方法,即_ _。答:完全解码、部分解码、线路选择

6.74LS138解码器有三个“选择输入”C、B、A和8个输出地址码101,输出_ _ _ _ _有效。

输入时

回答:

7.半导体静态存储器通过_ _ _ _ _存储信息,而半导体动态存储器通过_ _ _ _ _存储信息。

答:触发电荷存储设备

8.当存储器被读/写时,地址线被分成_ _ _ _ _和_ _ _ _ _部分,分别用

于产生_ _ _ _ _和_ _ _ _ _信号。

答:片上地址片上地址片上选择片上存储单元选择二。单项选择问题1.动态随机存取存储器2164 (64K × 1)的外部引脚是()。

a16地址线,2数据线b8地址线,1数据线C16地址线,1数据线D.8地址线,2数据线

分析:根据芯片容量(64K×1B),有64K个寻址单元,应该有16条地址线(216=64K)。然而,动态随机存取存储器芯片集成度高,容量大,引脚不足。一般情况下,输入地址线采用时分复用锁存方式,即地址信号分为两组,共用一组线,分两次送入芯片。然而,2164有两条数据线,一条作为输入,一条作为输出。答:D2.8086可以将内部存储器的最大地址范围设置为()。64kb 512 kb c 1mb d 16 kb

分析:8086有20条地址总线A0至A19,可以代表220=1M的不同状态。答:c

3.如果用1K×4芯片构成2K×8随机存取存储器,则需要()个芯片。a2

b . 16

c . 4

d . 8

分析:2块(1K×4)构成1K×8内存,因此需要4块。答:c

4.一台计算机的字长是32位,它的存储容量是64K字节,如果用字寻址,它的寻址范围是()。

a16k b . 16kb c . 32k d . 64k

分析:因为字长是32位,所以4个字节可以组成一个字单元。如果用文字表示,64KB÷4B=16K答案:A

5.使用虚拟内存的目的是()。

A.b .扩展外部存储器的存储空间c .扩展存储器的寻址空间d .提高外部存储器的速度

分析:虚拟内存的功能是让程序员编写的程序具有比实际配置大得多的物理内存容量,而不考虑机器的实际内存容量。内存中的信息是()。

A.可读/可写b .不可更改c .永久可维护d .可移植

分析:随机存储器是一种随机读/写存储器,一旦断电,它存储的信息就会丢失。回答:A7。用2164动态随机存取存储器芯片构成8086存储系统至少需要()个芯片。公元前16年32年64年8月

分析:8086存储系统必须有两个存储体,偶数存储体和奇数存储体,才能操作字。然而,2164具有64K×1的容量,这需要8个片段来构造字节单元,即每个存储体至少8个片段2164。答:答

存储器写入操作期间,8.8086引脚信号A.00 B.01 C.10 D.11

和DT/

应该是()。

分析:当8086CPU访问内存时,=1,写入时DT/=1。回答:D9。一个静态随机存取存储器芯片上有12条地址引脚线,其中寻址单元的数量为()。公元1024年B.4096年C.1200年D.2K

分析:一般来说,静态随机存取存储器芯片上的地址引脚线的数量可以反映其内部寻址单元的数量。计算方法是:2n=寻址单元的数量,n 是地址线的数量。回答:B10。内存性能索引不包含()项。a .容量 b .速度c .价格d .可靠性

分析:内存性能通常指容量、速度和可靠性。回答:c11。英特尔2167

(16kx1b)需要()地址线来寻址。a10 b . 12 c . 14d . 16

分析:芯片2167有16K寻址单元,214 = 24.210 = 16K。答:c

12.使用6116(2K×8B)芯片形成64KB内存。可用于产生芯片选择信号的地址线是()。

A.A0 ~ A10 B0 ~ A15°C A11 ~ A15°D A4 ~ A19

分析:用于产生芯片选择信号的地址线只能是剩余的高阶地址线。回答:c13。计算存储芯片容量的公式是()。

A.寻址单元数量x数据线数量b寻址单元数量x字节数量c寻址单元数量x字长d数据线数量x字长

分析:所谓的芯片容量是指一个芯片可以存储的二进制位数。回答:A14。与静态随机存取存储器相比,动态随机存取存储器()。

A.快速接入,大容量b .慢速接入,小容量c .快速接入,小容量d .慢速接入,大容量答案:d

15.半导体动态随机存取存储器大约每()需要刷新一次。1毫秒b . 1.5毫秒C.1s秒D.100微秒

分析:一般动态随机存取存储器需要每1 ~ 2毫秒刷新一次

16.仅当()信号同时有效时,才读取EPROM。A.

B.

C.

D.

分析:在EPROM芯片上,它是芯片选择信号,允许输出信号。回答:b3。选择题

1.动态随机存取存储器的特征在于()。

A.可读的b .可写的c .永久保存的信息d .需要刷新e .一旦关闭,其信息将会丢失

分析:动态随机存取存储器是一种动态随机存取存储器,可以读写,但需要每1 ~ 2毫秒刷新一次

2.通用内存性能指数指的是()。a .价格b .容量c .速度d .功耗e .可靠性答案:b,c,e。

3.8086访问内存涉及的信号有()。A.

B.

C.DT/

D.

E.

/

分析:只有当8086中央处理器响应INTR的中断请求时,它才会发出信号。答:a、c、d、e

4.哪些地址解码方法会产生地址重叠区域?(a)与非门b、或非门c、行解码d、部分解码e、完全解码分析:与非门和或非门仅用作解码电路,这不能解释是否存在重叠区域问题,并且地址重叠区域与参与的

地址信号相关。答:C,D 5.8086访问内存可能执行()总线周期。a .一b .二c .三d .四e .五

分析:8086中央处理器可以一次与内存交换8位或16位数据;如果8位(1字节)的中央处理器需要执行一个总线周期;如果16位(一个奇数地址字单元),中央处理器需要执行两个总线周期。答:a,b

6.该引脚在6上发出信号。HM6116芯片控制其工作模式?(一)

B.

C.

D.

E.

分析:静态随机存取存储器芯片6116不包含和两个引脚。答:A、B和D 7.8086/8088是发出的控制信号中相同的部分,无论是访问内存还是外设()。A.

B.

/

C.

D.DT/

E.麦芽酒

信号,但级别不同,

分析:虽然发布了8086/8088 CPU访问内存和外围设备

访问内存=1,访问外设=0答案:b、c、d、e。

(1)可编程只读存储器是一种可以多次重写的只读存储器。

回答:*注意:PROM只能写一次,不能重写一次。

(2)在2)E2PROM、PROM和只读存储器关闭后,存储的信息不会丢失。回答:ì。

(3)8086/8088一个字占用两个字节单位。

答:*注:8086一个字占用两个字节单位,8088一个字占用一个字节单位。

(4)存储器芯片的芯片选择信号的部分解码不一定导致地址重叠区域。

答:×注:所谓部分解码是使用一部分高位地址,而无用的地址线无论状态如何都不会影响芯片选择信号,所以必须有一个地址重叠区。(5)内存需要每1 ~ 2毫秒刷新一次

答:×注:随机存取存储器分为静态随机存取存储器和动态随机存取存储器两种。前者是静态内存,不需要刷新,而后者是需要刷新的动态内存。

(6)在8086系统中,其存储系统中的奇数存储体和偶数存储体总是对称的,并且具有相同的存储空间。回答:ì。

V.简短回答问题

1.将内存连接到中央处理器时,应该考虑哪些问题?

答:存储器和中央处理器之间的连接主要是:地址线、数据线和控制线的连接。在这方面应考虑以下四个方面:

A.CPU总线的负载承载能力,即CPU总线是否可以承载。中央处理器定时和内存访问速度之间的协调。存储器的地址分配和电影选择。

控制信号的连接。

2.什么是“地址重叠区”?在什么情况下会出现重叠区域?为什么?答:如果有一个实际内存位置对应两个或多个地址,或者有多个地址可以访问同一个内存位置,这种现象称为重叠区。当通过行选择或部分解码产生切片选择信号时,产生重叠区域。这是因为不参与解码的地址线对芯片选择信号的产生没有影响,不管它们的状态如何。

3.简述动态随机存取存储器芯片的接口特性。

答:动态随机存取存储器芯片通常存储容量大,引脚不足,所以地址输入一般采用时分复用地址线将地址分成两组。两组地址信号分别由行地址信号选通

列地址选通信号被控制并发送到芯片进行锁存。

4.寻址以下每个存储容量需要多少条地址线?形成一个32K×8位存储器需要多少芯片?a .英特尔1024(1K×1B) b .英特尔2114(1K×4B) c .英特尔2167(16K×1B) d.Zilog 6132(4K×8B)

答:地址线(条)需要胶片(条)

5.什么是“对齐单词”和“未对齐单词”,以及中央处理器访问它们之间的区别是什么?

答:当一个16位字的低8位存储在一个偶数组中,高8位存储在一个奇数组中时,这个字被称为“对齐字”。相反,如果低8位存储在奇数存储体中,高8位存储在偶数存储体中,则该字被称为“未对齐字”。中央处理器仅在一个总线周期内访问“对准字”,并且一次在存储器中

读取/写入16位数据。然而,当中央处理器访问“未对准的字”时,它需要两个总线周期,第一个周期读/写奇数存储体上的低8位数据,第二个周期读/写偶数存储体上的高8位数据。

六.综合应用问题

1.为8位微型计算机(地址总线是16位)设计一个12KB的存储器需要一个8KB的EPROM区,从0000H开始,使用2716个芯片;内存区域为4KB,从2000小时开始,使用

6116芯片。试着找出:①每个芯片的地址分配。

(2)指出每个芯片的片上选择地址线和片上选择地址线。(3)用74LS138绘制芯片选择地址解码电路。

分析:首先,每种芯片的容量应该清楚,是否需要几个芯片来形成字节存储单元。由于2716的容量为2K×8B,6116的容量为2K×8B,因此每个芯片可以单独分组。根据设计的内存容量,需要4块2716和2块6116。每个芯片有2K个寻址单元,211=2K,需要11条地址线,剩余的高位地址线A15~A11可用于芯片选择地址解码。

答:①和②见表3-3。(3)如图3-3所示。

表3-3地址分配表

图3-3 74LS138芯片选择和解码电路六。综合应用问题

2.已知的高阶地址解码如图3-4所示。解码器是3:8解码器74LS138。尝试分别判断对应于解码器输出的地址。

图3-4解码器连接图

相关主题
文本预览
相关文档 最新文档