当前位置:文档之家› 实验三 RLC串联电路的暂态过程实验报告

实验三 RLC串联电路的暂态过程实验报告

实验三  RLC串联电路的暂态过程实验报告
实验三  RLC串联电路的暂态过程实验报告

实验三RLC串联电路的暂态过程实验报告

14级软件工程班

候梅洁14047021

【实验目的】

1.用存储示波器观察RC,RL电路的暂态过程,理解电容,电感特性及电路时间常数τ的物理意义。

2.用示波器观察RLC串联电路的暂态过程,理解阻尼振动规律。

3.进一步熟悉使用示波器。

【实验仪器】

电感箱、电容箱、电阻箱、函数信号发生器、示波器、导线等。【实验原理】

在阶跃电压作用下,RLC串联电路由一个平衡态跳变到另一平衡态的转变过程,这一转变过程称为暂态过程。暂态过程期间,电路中的电流及电容,电感上的电压呈现出规律性的变化,称为暂态特性。

1.RC电路的暂态过程。

电路如图所示:

【实验结果与分析】

1.观测U c波形时:方波信号500Hz输出;分别取:第一组R=1000?,C=0.5uF,第二组R=500?,C=0.2uF;

用示波器观测波形后,我们在坐标纸上绘制了U、U c、U

R

波形图,从图中可以看到:U、U

R

、U c三者周期、相位均相同。且

U

R

=U-U c。U、U c都是呈指数型变化的,然而U比U c变化的缓一些。在阶跃电压的作用,U c是渐变接近新的平衡值,而不是跃变,

这是由于电筒C储能元件,在暂态过程中不能跃变。而U

R

变化幅度

很大,理论上,U

R

的峰值应该是是U的峰值的两倍,因为开关接1时,给电容正向充电时,R两端的电压为E,当反向电容放时,R两

端电压为-E,两者之差为2E,就是U

R

的峰值。而事实上,我们看到

的波形图中U

R

的峰值小于2U,这可能是由于:

(1)电阻内部有损耗、欠阻尼振荡状态下的电感和电容存在着附加损耗电阻,并且其阻值随着振荡频率的升高而增大.故实际上电路中的等效阻值大于R与用万用表测出的电感阻值之和.

(2)数字示波器记录的数据精确度有限造成误差。

(3)数字示波器系统存在内部系统误差。

(4)外界扰动信号会对示波器产生影响。

(5)电器元件使用时间过长,可能造成相应的参数有误差。

(6)电源电压不稳定.

2.测量RC串联电路的时间常数:我们取一个峰值处为t

1

,取与其最

近的一个零点处为t

2,调节示波器将t

1

和t

2

时间段的波形放大到合适

大小,从光屏上测出半衰期(此时U c=E/2)t为92.0s,通过公式U c=E·e-t/τ,计算出时间常数为132.73s。

3.RL电路暂态的观测:

观测方法与RC电路暂态过程的观测方法类似,分别测试了两组数据:第一组R=200?,L=0.02H,第二组R=40?,L=0.04。从图

中可以看到:U、U

R 、U

L

三者周期、相位均相同,且三者都是呈指

数型变化。此时观测到U、U

R 、U

L

三者的峰值不同。从波形图可看

出,RL串联电路中的电流是不能突然变化,而电感两端的电压是能够突然变化的。

RL串联电路中,电压与电流的快慢与时间常数有关。通过与测量RC中时间常数的类似方法,可以测出相应的时间常数。所测的时间常数可能会偏小,原因是欠阻尼振荡状态下的电感和电容存在着附加损耗电阻,并且其阻值随着振荡频率的升高而增大.故实际上电路中的等效阻值大于R与用万用表测出的电感阻值之和。

六.心得体会

通过此次试验,让我们学会了用示波器来观测RC和RL的暂态过程,更加深入的理解了电容、电感特性及时间常数的物理意义。同时进一步熟悉使用示波器。培养我们对物理电路的分析能力和动手实验的能力。

基本门电路实验报告处理

43121556423156实验三:基本门电路及触发器 实 验 室: 实验台号: 日 期: 2016.10.7 专业班级: 姓 名: 学 号: 一、 实验目的 1.了解TTL 门电路的原理,性能好使用方法,验证基本门电路逻辑功能。 2.掌握门电路的设计方法。 3.验证J-K 触发器的逻辑功能。 4.掌握触发器转换的设计方法。 二、实验内容 (一)验证以下门电路的逻辑关系 1. 用与非门(00)实现与门逻辑关系:F=AB 2. 异或门(86): (二):门电路的设计(二选一) 1.用74LS00和74LS86 设计半加器. 2.用TTL 与非门设计一个三人表决电路。 A B C 三个裁判,当表决某个提案时,多数人同意提案为通过。 (1为同意,0为不同意) 要求:用74LS00和 74LS10芯片。 (三)验证JK 触发器的逻辑关系 1.J-K 触发器置位端、复位端及功能测试。 图3-1 JK 触发器(74LS112)和D 触发器(74LS74) 2、设计J-K 触发器转化成D 触发器的电路 利用与非门和J-K 触发器设计并测试逻辑功能。 B A B A B A F ⊕=+=n n n n n n n B A B A B A S ⊕=+=' n n n B A C ='

A B F 三、实验原理图 图3-2与门电路 图3-3 异或门电路 图3-4半加器 四、实验结果及数据处理 1. 直接在实验原理图上标记芯片的引脚。 2. 写出实验结果。 (1)与门、异或门实验结果表(用数字万用表测量高低电平1、0的电压值。) (2)半加器实验结果 (3) 表决电路结果 =1A B F

连接简单的串联电路和并联电路实验分析报告单

连接简单的串联电路和并联电路实验分析报告 单 文稿归稿存档编号:[KKUY-KKIO69-OTM243-OLUI129-G00I-FDQS58-

连接简单的串联电路和并联电路实验报告 班级:________ 小组合作者____________________ 活动时间:__________ 【实验目的】:1、初步学会串联电路、并联电路的连接方法。 2、了解串联电路、并联电路中开关的连接和控制作用。 3、了解串联电路和并联电路的特点。 4、通过电路的连接等,培养学生良好的电学实验习惯。 【实验器材】小灯泡2只,灯座2个、电池组,开关3个,导线若干。 【实验过程】 一、电路连接的注意点: 1、 2、 3、 二、练一练:组装简单电路 三、连接简单的串联电路 1、断开开关,按照图1电路图连接电路。 2、经检查(亦可以生生互检或由老师检查)电路连接无误后,闭合和断开开关,观察开关控制两只灯泡的发光情况记录在下表中。 教师批阅: 四、体会开关反向控制的应用 1、闭合S 1 S 2 时,亮,不亮。

2、根据实验归纳得到串联电路的特点: ① ② 教师批阅: 五、连接简单的并联电路 1、断开开关,按照图2电路图连接电路。 2、经检查(亦可以生生互检或由老师检查)电路连接无误后,闭合和断开开关,观察开关控制两只灯泡的发光情况记录在下表中。 教师批阅: (4)体会短路的后果 S 2 ,出现现象: 2 ① ② 教师批阅: 三、评估与交流: 1、连接电路时为什么要断开开关 2、连接电路要按照一定的顺序进行,你是怎么做到的和大家一起交流一下。 3、开关和用电器总是______联的。

门电路实验报告

实验报告实验课题:门电路 实验目的: 常用腔I ri m路邂样功能扯其精试n也. 订件电路蔓圖实脸箱的结构、茶本功能和僅用有氐 掌握电路连接、排除故障和调试的方法。 实验仪器与器材: 1、数字电子技术实验系统 2、741^00典2输入与非门「I片 74LSI1三3输入与门1片 74LS04反和器 1片 741SH6 V^2输人异或门1片74LS32四2输入界或门1片 实验内容及步骤: TTL门电路逻辑功能验证 按图1-1在实验系统(箱)上找到相应的门电路。并把输入端按实验箱的逻辑开关,输出端按发光二极管如图1-2所示TTL与门电路逻辑功能验证接线图。 按状态表1-1中“与门”一栏输入A、B(0,1信号,观察输出结果()看LED备用发光二极管,如灯亮为1,灯灭为0)填入表1-1中,并用万用表测量0、1电平值。 按同样的方法,验证“或门” 74LS32…等的逻辑功能,并把结果填入表1-1中

图1-2TTL门电路实验流程图 实验数据记录及处理结果: 数据了记录自行完成 理论知识挺弄拐的.们实劭实行起來的确密纠斛的*做了好爭次总定有轲題?焉来

懂得了从电路图到真实电路的基 发現电线育 廉足坏抻的.做电蹬实检.还a 需啖多些经检呐? 五、实验总结 通过这次试验,我了解了用仪器拼接电路的基本情况。 本过程。在连接的时候,很容易因为线或者门出现问题。 H 次实验除珅下杲很豆杂”程是线路tt 较離连?实验所用到的关锭器件也不龙好找。 理论知识挺容易的+ (I 」实际实杠血來时例侥纠塔的.做了好茲挟总是育何遥*门来 发现电线件一棍呈坏抻的.做电賂实龄T 还定斋味幸映绅輪呐=

集成门电路功能测试(三态门)

集成门电路功能测试实验报告 一实验内容 1 三态门的静态逻辑功能测试。 2 动态测试三台门。并画出三态门的输出特性曲线。输入为CP矩形波。 3 测试三态门的传输延迟时间。 4 动态测试三态门的电压传输特性曲线。输入为三角波。 二实验条件 硬件基础实验箱,函数信号发生器,双踪示波器,数字万用表,74LS125。 三实验原理 1 首先测试实验箱上提供的频率电源参数是否正确。 打开实验箱电源,把分别把5MHz的脉冲接入红表笔上,黑表笔接地。观察示波器显示波形的频率是否为5MHz,经过观察计算,波形频率接近5M。误差很小,从下图可以看出,ch1为输入波形一个周期占四个格子,可计算得到f=5MHz。 2 三态门的静态逻辑功能测试。(后面四个实验都是通过示波器在同一时刻测试 3动态测试三台门。并画出三态门的输出特性曲线。输入为CP矩形波。 使能端无效是波形:

使能端有效时输出波形 4 测试三态门的传输延迟时间。 通过测量同一时刻的输入输出波形,可以观察到三态门的输出延迟。得到波形图为

CH1,CH2分别为输入输出波形,可以看出在上升沿的输出延迟为10ns 然而下降沿的时候的截图已经丢失了,依稀记得在实验时候,测得是数据下降沿的输出延迟与上升沿的不一致,并且比上升沿的短。为9.6ns,其传输延迟为两个延迟的平均值9.8ns。 5 测试三态门的电压传输特性曲线。输入为三角波。 得到输入输出波形为:CH1为输入,CH2为输出。

得到阀值电压为0.92V。 四总结 这次实验基本上和上次实验的方法一样,没遇到什么大的问题。就是还是粗心。五评价 实验效果挺好。巩固了对逻辑器件的功能测试的方法和操作。

串联电路实验报告

串联电路实验报告 篇一:实验报告:组成串联电路和并联电路a 连接串联电路和并联电路 一、实验目的:掌握_____________、______________的连接方式。 二、实验器材: __________、__________、__________、__________、___________。 三、步骤: (一).组成串联电路 1.按图1-1的电路图,先用铅笔将图1-2中的电路元件,按电路图中的顺序连成实物电路图(要求元件位置不动,并且导线不能交叉)。在连接实物电路过程中,开关是 2.经电路连接无误后,闭合和断开结果填入表格中。 3.把开关改接到L1和L2之间,再改接到L2和电池负极间,观察开关控制两只灯泡的情况。将观察结果填入表格中。 (二)组成并联电路 1、在图方框中画出由两只灯泡L1、L2组成的并联电路。要求三个开关中的开关S控制干 路,开关S1和S2分别控制两个支路,并按电路图连接实物及实物图。 2、经检查电路连接无误后,把

3、闭合S1和S2,断开与闭合干路中的开关S,观察它控制哪个灯泡?将观察结果填入表 格中。 4、闭合S和S2,断开与闭合支路中的开关S1,观察它控制哪个灯泡?将观察结果填入表 格中。 5、闭合S和S1,断开与闭合支路开关S2,观察它控制哪个灯泡?将观察结果填入表格中。 (三)实验结论 串联电路:在串联电路里只有条电流路径;用电器)工作,它们之间(选填“会”或“不会”)相互影响;开关控制_____ ____用电器;如果开关的位置改变了,开关的控制作用_________. 并联电路:在并联电路里有条电流路径;用电器)工作,它们之间(选填“会”或“不会”)相互影响;干路开关控制_________用电器,支路开关控制_________用电器(四)、结束实验,整理仪器,把器材分类放好,依次推出实验室。 电学实验规则: 1.实验开始时:首先要依据实验要求,能正确地画出电路图。 2.选择器材时:要依据画出(含“给出”)的电路图,

电子技术实验报告—实验4单级放大电路

电子技术实验报告 实验名称:单级放大电路 系别: 班号: 实验者姓名: 学号: 实验日期: 实验报告完成日期: ?

目录 一、实验目的 (3) 二、实验仪器 (3) 三、实验原理 (3) (一)单级低频放大器的模型和性能 (3) (二)放大器参数及其测量方法 (5) 四、实验内容 (7) 1、搭接实验电路 (7) 2、静态工作点的测量和调试 (8) 3、基本放大器的电压放大倍数、输入电阻、输出电阻的测量 (9) 4、放大器上限、下限频率的测量 (10) 5、电流串联负反馈放大器参数测量 (11) 五、思考题 (11) 六、实验总结 (11)

一、实验目的 1.学会在面包板上搭接电路的方法; 2.学习放大电路的调试方法; 3.掌握放大电路的静态工作点、电压放大倍数、输出电阻和通频带测量方法; 4.研究负反馈对放大器性能的影响;了解射级输出器的基本性能; 5.了解静态工作点对输出波形的影响和负载对放大电路倍数的影响。 二、实验仪器 1.示波器1台 2.函数信号发生器1台 3. 直流稳压电源1台 4.数字万用表1台 5.多功能电路实验箱1台 6.交流毫伏表1台 三、实验原理 (一) 单级低频放大器的模型和性能 1. 单级低频放大器的模型 单级低频放大器能将频率从几十Hz~几百kHz的低频信号进行不失真地放大,是放大器中最基本的放大器,单级低频放大器根据性能不同科分为基本放

大器和负反馈放大器。 从放大器的输出端取出信号电压(或电流)经过反馈网络得到反馈信号电压(或电流)送回放大器的输入端称为反馈。若反馈信号的极性与原输入信号的极性相反,则为负反馈。 根据输出端的取样信号(电压或电流)与送回输入端的连接方式(串联或并联)的不同,一般可分为四种反馈类型——电压串联反馈、电流串联反馈、电压并联反馈和电流并联反馈。负反馈是改变房卡器及其他电子系统特性的一种重要手段。负反馈使放大器的净输入信号减小,因此放大器的增益下降;同时改善了放大器的其他性能:提高了增益稳定性,展宽了通频带,减小了非线性失真,以及改变了放大器的输入阻抗和输出阻抗。负反馈对输入阻抗和输出阻抗的影响跟反馈类型有关。由于串联负反馈实在基本放大器的输入回路中串接了一个反馈电压,因而提高了输入阻抗,而并联负反馈是在输入回路上并联了一个反馈电流,从而降低了输入阻抗。凡是电压负反馈都有保持输出电压稳定的趋势,与此恒压相关的是输出阻抗减小;凡是电流负反馈都有保持输出电流稳定的趋势,与此恒流相关的是输出阻抗增大。 2.单级电流串联负反馈放大器与基本放大器的性能比较 电路图2是分压式偏置的共射级基本放大电路,它未引入交流负反馈。 电路图3是在图2的基础上,去掉射极旁路电容C e,这样就引入了电流串联负反馈。

数电实验实验报告

数字电路实验报告

实验一 组合逻辑电路分析 一.试验用集成电路引脚图 74LS00集成电路 74LS20集成电路 四2输入与非门 双4输入与非门 二.实验内容 1.实验一 自拟表格并记录: 2.实验二 密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开。否则,报警信号为“1”,则接通警铃。试分析密码锁的密码ABCD 是什么? X1 2.5 V A B C D 示灯:灯亮表示“1”,灯灭表示“0” ABCD 按逻辑开关,“1”表示高电平,“0”表示低电平

ABCD 接逻辑电平开关。 最简表达式为:X1=AB ’C ’D 密码为: 1001 A B C D X1 X2 A B C D X1 X2 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 1 1 0 0 1 1 0 0 0 1 0 0 1 1 0 1 0 0 1 0 0 1 1 0 1 1 0 1 1 0 1 0 1 0 0 0 1 1 1 0 0 0 1 0 1 0 1 0 1 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 1 0 1 1 1 1 1 1 1 1 1 三.实验体会: 1.分析组合逻辑电路时,可以通过逻辑表达式,电路图和真值表之间的相互转换来到达实验所要求的目的。 2.这次试验比较简单,熟悉了一些简单的组合逻辑电路和芯片 ,和使用仿真软件来设计和构造逻辑电路来求解。 实验二 组合逻辑实验(一) 半加器和全加器 一.实验目的 1. 熟悉用门电路设计组合电路的原理和方法步骤 二.预习内容 1. 复习用门电路设计组合逻辑电路的原理和方法步骤。 2. 复习二进制数的运算。 3. 用“与非门”设计半加器的逻辑图。 4. 完成用“异或门”、“与或非”门、“与 非”门设计全加器的逻辑图。 5. 完成用“异或”门设计的3变量判奇 电路的原理图。 三.元 件参考 U1A 74LS00D U1B 74LS00D U1C 74LS00D U1D 74LS00D U2A 74LS00D U2B 74LS00D U2C 74LS00D U3A 74LS20D X1 2.5 V X2 2.5 V VCC 5V A B C D

三态输出电路

三态输出电路 就是具有高电平、低电平和高阻抗三种输出状态的门电路,又称三态门输出电路。在固态机互联板电路,“I/O”板电路中,除了以上几种组合门电路,三态门电路也是必不可少的。 一、电路组成 三态门电路主要有TTL三态门电路和CMOS三态门电路. 不难看出,二种输出三态门电路都是在普通门电路的基础上附加控制电路而构成. 二、工作原理 (1)TTL三态门电路工作原理图1给出了三态门的电路结构图及图形符号。其中控制端·EN为低电平时(面=口/,P点为高电平,二极管D截止,电路工作状态和普通的与非门没有区别。这时Y=·A’B,可能是高电子也可能是低电平,视A、B的状态而定。而当控制端EN为高电平时(EN=1),P点为低电平,它控制T1发射极,把VBl钳位在1V,使T,、T5载止。同时二极管D导通,T4的基极电位被钳在1V,使T4载止。由于T4、T5同时载止,所以输出端呈高阻状态o (2)图2中是将CMOS反相器的输出端同一个模拟开关相串联,即可组成三态门。图中T,、T2组成反相器,TG和反相器3组成模拟开关,其工作原理是:当控制端电压Ve =1时,由于模拟开关断开,输出端与电源Vm,输出端与地都相当于开路,故呈现高阻抗状态。当Ve=OV时,模拟开关闭合,输出电压VY取决于反相器的输入电压。若V4= OV,则T1截止,T2导通,VY=VDD,输出高电平;若Va=1,则Tl导通,T2载止,VY=OV,输出低电平。 上述电路中,控制端EN为低电平时与非门处于工作状态,所以该电路为低电平有效同样还有高电平有效控制电路。 三、三态门电路的应用 (1)多路信号分时传递 在一些复杂的数字系统(象固态机的互联板,U0板等)中,为了减少各个单元电路之间连线的数目,希望能在同一条导线上分时传递若干个门电路的输出信号。这时可采用图3所示的连接方式。图中G1-Gn。均为三态与非门。只要在工作时控制各个门的En端轮流等于“1”,而且任何时候仅有一个等于“1”就可以把各个门的输出信号轮流送到公共的传输线一总线上而互不干扰。 (2)用作双向传输的总线接收器 利用三态输出门电路还能实现数据的双向传输。固态机数据传送这种功能也是常用的。 在图4电路中,当E。=1时,C:工作而C2为高阻抗,数据D。经C1反相后送到总线上去。当皿=0时,C2工作而C1为高阻抗,来自总线的数据经C2反相后由D,送出。 三态输出门电路(TS(Three-state output Gate)门)

三态逻辑与非门基本输出状态及其应用电路解析

三态逻辑与非门基本输出状态及其应用电路解析 我们常说三态门,那么三态门到底是什么呢?三态又指的是哪三态呢?别急,接下来我会你具体讲解什么是三态门,以及它的应用电路解析。 什么是三态门?三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路高阻态相当于隔断状态。三态门都有一个EN控制使能端,来控制门电路的通断。可以具备这三种状态的器件就叫做三态(门,总线,。..。..)。 举例来说: 内存里面的一个存储单元,读写控制线处于低电位时,存储单元被打开,可以向里面写入;当处于高电位时,可以读出,但是不读不写,就要用高电阻态,既不是+5v,也不是0v 计算机里面用1和0表示是,非两种逻辑,但是,有时候,这是不够的, 比如说,他不够富有但是他也不一定穷啊,她不漂亮,但也不一定丑啊, 处于这两个极端的中间,就用那个既不是+也不是―的中间态表示,叫做高阻态。 高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。 高阻态的重要作用就是I/O(输入/输出)口在输入时读入外部电平用. 1. 三态门的特点 三态输出门又称三态电路。它与一般门电路不同,它的输出端除了出现高电平、低电平外,还可以出现第三个状态,即高阻态,亦称禁止态,但并不是3个逻辑值电路。 2. 三态逻辑与非门 三态逻辑与非门如图Z1123所示。这个电路实际上是由两个与非门加上一个二极管D2组成。虚线右半部分是一个带有源泄放电路的与非门,称为数据传输部分,T5管的uI1、uI2称为数据输入端。而虚线左半部分是状态控制部分,它是个非门,它的输入端C称为控制端,或称许可输入端、使能端。 当C端接低电平时,T4输出一个高电平给T5 ,使虚线右半部分处于工作状态,这样,电

串联谐振电路实验报告

串联谐振电路 学号: 1028401083 姓名:赵静怡 一、实验目的 1、加深对串联谐振电路条件及特性的理解 2、掌握谐振频率的测量方法 3、理解电路品质因数Q和通频带的物理意义及其测量方法 4、测量RLC串联谐振电路的频率特性曲线 5、深刻理解和掌握串联谐振的意义及作用 6、掌握电路板的焊接技术以及信号发生器、交流毫伏表等仪表 的使用 7、掌握Multisim软件中的Functionn Generator 、 Voltmeter 、Bode Plotter等仪表的使用以AC Analysis 等SPICE仿真分析方法 8、用Origin绘图软件绘图 二、实验原理 RLC串联电路如图2.6.1所示,改变电路参数L、C或电源频率时,都可以是电路发生谐振。 2.6.1 RLC谐振串联电路

1、谐振频率:f 0=LC π21 ,谐振频率仅与元件L 、C 的数值有关,而与电阻R 和激励电源的角频率w 无关 2、电路的品质因素Q 和通频带B 电路发生谐振是,电感上的电压(或电容上的电压)与激励电压之比称为电路的品质因素Q ,即C L R Q 1 = 定义回路电流下降到峰值在0.707时所对应的频率为截止频率,介于两截止频率间的频率范围为通带,即Q fo B = 3、谐振曲线 电路中电压与电流随频率变化的特性称频率特性,他们随频率变化的曲线称频率特性曲线,也称谐振曲线 4、实验仪器: (1) 计算机 (2) 通路电路板一块 (3) 低频信号发生器一台 (4) 交流毫伏表一台 (5) 双踪示波器一台 (6) 万用表一只 (7) 可变电阻 (8) 电阻、电感、电容若干(电阻100Ω,电感10mH 、4.7 mH ,电容100nF )

门电路逻辑功能及测试实验报告记录

门电路逻辑功能及测试实验报告记录

————————————————————————————————作者:————————————————————————————————日期:

深圳大学实验报告实验课程名称:数字电路实验 实验项目名称:门电路逻辑功能及测试学院:信息工程学院 报告人:许泽鑫学号:201 班级:2班同组人: 指导教师:张志朋老师 实验时间:2016-9-27 实验报告提交时间:2016-10-11

一、实验目的 (1)熟悉门电路逻辑功能,并掌握常用的逻辑电路功能测试方法。 (2)熟悉RXS-1B数字电路实验箱。 二、方法、步骤 1.实验仪器及材料 1)RXS-1B数字电路实验箱 2)万用表 3)器件 74LS00四2输入与非门1片 74LS86四2输入异或门1片 2.预习要求 1)阅读数字电子技术实验指南,懂得数字电子技术实验要求和实验方 法。 2)复习门电路工作原理及相应逻辑表达式。 3)熟悉所用集成电路的外引线排列图,了解各引出脚的功能。 4)学习RXB-1B数字电路实验箱使用方法。 3.说明 用以实现基本逻辑关系的电子电路通称为门电路。常用的门电路在逻辑功能上有非门、与门、或门、与非门、或非门、与或非门、异或门等几种。 非逻辑关系:Y=A 与逻辑关系:Y=A B + 或逻辑关系:Y=A B 与非逻辑关系:Y=A B + 或非逻辑关系:Y=A B + 与或非逻辑关系:Y=A B C D ⊕ 异或逻辑关系:Y=A B

三、实验过程及内容 任务一:异或门逻辑功能测试 集成电路74LS86是一片四2输入异或门电路,逻辑关系式为1Y=1A ⊕1B ,2Y=2A ⊕2B , 3Y=3A ⊕3B ,4Y=4A ⊕4B ,其外引线排列图如图1.3.1所示。它的1、2、4、5、9、10、12、13号引脚为输入端1A 、1B 、2A 、2B 、3A 、3B 、4A 、4B ,3、6、8、11号引脚为输出端1Y 、2Y 、3Y 、4Y ,7号引脚为地,14号引脚为电源+5V 。 (1)将一片四2输入异或门芯片74LS86插入RXB-1B 数字电路实验箱的任意14引脚的IC 空插座中。 (2)按图1.3.2接线测试其逻辑功能。芯片74LS86的输入端1、2、4、5号引脚分别接至数字电路实验箱的任意4个电平开关的插孔,输出端3、6、8分别接至数字电路实验箱的电平显示器的任意3个发光二极管的插孔。14号引脚+5V 接至数字电路实验箱的+5V 电源的“+5V ”插孔,7号引脚接至数字电路实验箱的+5V 电源的“⊥”插孔。 (3)将电平开关按表1.3.1设置,观察输出端A 、B 、Y 所连接的电平显示器的发光二极管的状态,测量输出端Y 的电压值。发光二极管亮表示输出为高电平(H ),发光二极管不亮表示输出为低电平(L )。把实验结果填入表1.3.1中。 图1.3.1 四2输入异或门74LS86外引线排列图 1A 1B 1Y 2A 2B 74LS86 V CC 4B 4A 4Y 3B 4A 3Y 1 2 3 4 5 14 13 12 11

逻辑门电路实验报告(精)

HUBEI NORMAL UNIVERSITY 电工电子实验报告 电路设计与仿真—Multisim 课程名称 逻辑门电路 实验名称 2009112030406 陈子明 学号姓名 电子信息工程 专业名称 物理与电子科学学院 所在院系 分数

实验逻辑门电路 一、实验目的 1、学习分析基本的逻辑门电路的工作原理; 2、学习各种常用时序电路的功能; 3、了解一些常用的集成芯片; 4、学会用仿真来验证各种数字电路的功能和设计自己的电路。 二、实验环境 Multisim 8 三、实验内容 1、与门电路 按图连接好电路,将开关分别掷向高低电平,组合出(0,0)(1,0)(0,1)(1,1)状态,通过电压表的示数,看到与门的输出状况,验证表中与门的功能: 结果:(0,0)

(0,1) (1,0) (1,1) 2、半加器 (1)输入/输出的真值表

输入输出 A B S(本位和(进位 数)0000 0110 1010 1101 半加器测试电路: 逻辑表达式:S= B+A=A B;=AB。 3、全加器 (1)输入输出的真值表 输入输出

A B (低位进 位S(本位 和) (进位 数) 0 0 0 0 0 00110 01010 01101 10010 10101 11001 11111(2)逻辑表达式:S=i-1;C i=AB+C i-1(A B) (3)全加器测试电路:

4、比较器 (1)真值表 A B Y1(A>B Y2(A Y3(A=B 0 0 0 0 1 0 1 0 1 0 1 0 1 0 0 1 1 0 0 1 (2)逻辑表达式: Y1=A;Y2=B;Y3=A B。 (3)搭接电路图,如图: 1位二进制数比较器测试电路与结果:

数电逻辑门电路实验报告doc

数电逻辑门电路实验报告 篇一:组合逻辑电路实验报告 课程名称:数字电子技术基础实验指导老师:樊伟敏 实验名称:组合逻辑电路实验实验类型:设计类同组学生姓名:__________ 一、实验目的和要求(必填)二、实验内容和原理(必填)三、主要仪器设备(必填)五、实验数据记录和处理七、讨论、心得 一.实验目的 1.加深理解全加器和奇偶位判断电路等典型组合逻辑电路的工作原理。 2.熟悉74LS00、74LS11、74LS55等基本门电路的功能及其引脚。 3.掌握组合集成电路元件的功能检查方法。 4.掌握组合逻辑电路的功能测试方法及组合逻辑电路的设计方法。 二、主要仪器设备 74LS00(与非门) 74LS55(与或非门) 74LS11(与门)导线电源数电综合实验箱 三、实验内容和原理及结果 四、操作方法和实验步骤 六、实验结果与分析(必填)

实验报告 (一) 一位全加器 1.1 实验原理:全加器实现一位二进制数的加法,输入有被加数、加数和来自相邻低位的进位;输出有全加和与向高位的进位。 1.2 实验内容:用 74LS00与非门和 74LS55 与或非门设计一个一位全加器电路,并进行功能测试。 1.3 设计过程:首先列出真值表,画卡诺图,然后写出全加器的逻辑函数,函数如下: Si = Ai ?Bi?Ci-1 ;Ci = Ai Bi +(Ai?Bi)C i-1 异或门可通过Ai ?Bi?AB?AB,即一个与非门; (74LS00),一个与或非门(74LS55)来实现。Ci = Ai Bi +(Ai?Bi)C 再取非,即一个非门( i-1 ?Ai Bi +(Ai?Bi)C i-1 ,通过一个与或非门Ai Bi +(Ai?Bi)C i-1 ,

三态门

三态门实验报告 实验目的: 1,测试三态门静态逻辑功能; 2.测试三态门动态逻辑功能; 3.测试三态门信号传输延迟时间; 4.测试三态门电压传输特性曲线。 实验器材: 74LS125 实验箱万用表信号发生器、示波器。 实验内容: (1).测试三态门静态逻辑功能。 实验步骤: 1.连线。7接地,14接5V的电压,1、2接电平按键。 2.用万用表测试2的电压、3的电压。改变1的开关,重复测量步骤。 3.记录数据,整理分析。 (2)测试三态门动态逻辑功能。 1. ch1测量三态门的2的输入波形,ch2三态门的3的输出波形,2 接入cp。其他的保持不变。 2. 调试,直至出现正确合适的波形为止。保存波形。 (3)测试三态门信号传输延迟时间; 1.将2接入的是5KHz的脉冲,其他的保持不变。 调节出现正确的波形。2.保存波形,记录脉冲上升沿的延迟时间和脉冲下降沿的延迟时间。

3.记录数据,整理分析。 (4)测试三态门电压传输特性。 1. 2接入的是信号发生器的三角波,其他的保持不变。实验结果显示: (1)测试三态门的静态逻辑功能。、 (2)测试三态门的动态逻辑功能 En=0时的波形如下: En=1时的波形:

(3)测量三态门的信号传输 信号上升沿的传输延迟曲线如下: 信号下降沿传输特性曲线: (4)三态门电压传输特性曲线:

实验数据记录及其分析: (1)测试三态门静态逻辑功能; 数据分析结论:三态门的静态逻辑功能如下: (2)测试三态门的动态逻辑功能

数据分析:三态门在使能en=0时逻辑功能正常,在en=1时处于高阻态。 (3)测试信号传输的延迟时间 (4)测试三态门电压传输曲线 实验总结: 实验中起初自己准备的资料未能很好的利用,对实验原理和实验结果的认识及其分析不够到位。 实验评价: 此次实验不太顺利。

连接简单的串联电路和并联电路实验报告单

连接简单的串联电路和并联电路实验报告班级:________ 小组合作者____________________ 活动时间:__________【实验目的】:1、初步学会串联电路、并联电路的连接方法。 2、了解串联电路、并联电路中开关的连接和控制作用。 3、了解串联电路和并联电路的特点。 4、通过电路的连接等,培养学生良好的电学实验习惯。【实验器材】小灯泡2只,灯座2个、电池组,开关3个,导线若干。【实验过程】 一、电路连接的注意点: 1、 2、 3、 二、练一练:组装简单电路 三、连接简单的串联电路 1、断开开关,按照图1电路图连接电路。 2、经检查(亦可以生生互检或由老师检查)电路连接无误后,闭合和断开开关,观察开关控制两只灯泡的发光情况记录在下表中。

S S1 S 2L1发光情况L2发光情况闭合闭合闭合 断开闭合闭合 闭合断开闭合 闭合闭合断开 闭合闭合闭合从灯座上取掉 闭合闭合闭合从灯座上取掉 教师批阅: 四、体会开关反向控制的应用 1、闭合S 1 时,亮,再闭合S 2 时,亮,不亮。 2、根据实验归纳得到串联电路的特点: ① ② 教师批阅: 五、连接简单的并联电路 1、断开开关,按照图2电路图连接电路。 2、经检查(亦可以生生互检或由老师检查)电路连接无误后,闭合和断开 L1 L2 S1 S2

开关,观察开关控制两只灯泡的发光情况

记录在下表中。 教师批阅: (4)体会短路的后果 1、闭合S 1 ,则亮,闭合S 2 ,出现现象: 2、根据实验归纳得到并联电路的特点: ① ② 教师批阅: 三、评估与交流: 1、连接电路时为什么要断开开关? 2、连接电路要按照一定的顺序进行,你是怎么做到的?和大家一起交流

谐振电路实验报告

竭诚为您提供优质文档/双击可除 谐振电路实验报告 篇一:RLc串联谐振电路的实验报告 RLc串联谐振电路的实验研究 一、摘要: 从RLc串联谐振电路的方程分析出发,推导了电路在谐振状态下的谐振频率、品质因数和输入阻抗,并且基于multisim仿真软件创建RLc串联谐振电路,利用其虚拟仪表和仿真分析,分别用测量及仿真分析的方法验证它的理论根据。其结果表明了仿真与理论分析的一致性,为仿真分析在电子电路设计中的运用提供了一种可行的研究方法。 二、关键词:RLc;串联;谐振电路;三、引言 谐振现象是正弦稳态电路的一种特定的工作状态。通常,谐振电路由电容、电感和电阻组成,按照其原件的连接形式可分为串联谐振电路、并联谐振电路和耦合谐振电路等。 由于谐振电路具有良好的选择性,在通信与电子技术中得到了广泛的应用。比如,串联谐振时电感电压或电容电压大于激励电压的现象,在无线电通信技术领域获得了有效的

应用,例如当无线电广播或电视接收机调谐在某个频率或频带上时,就可使该频率或频带内的信号特别增强,而把其他频率或频带内的信号滤去,这种性能即称为谐振电路的选择性。所以研究串联谐振有重要的意义。 在含有电感L、电容c和电阻R的串联谐振电路中,需要研究在不同频率正弦激励(:谐振电路实验报告)下响应随频率变化的情况,即频率特性。multisim仿真软件可以实现原理图的捕获、电路分析、电路仿真、仿真仪器测试等方面的应用,其数量众多的元件数据库、标准化仿真仪器、直观界面、简洁明了的操作、强大的分析测试、可信的测试结果都为众多的电子工程设计人员提供了一种可靠的分析方法,同时也缩短了产品的研发时间。 四、正文 (1)实验目的: 1.加深对串联谐振电路条件及特性的理解。 2.掌握谐振频率的测量方法。 3.理解电路品质因数的物理意义和其测定方法。 4.测定RLc串联谐振电路的频率特性曲线。 (2)实验原理: RLc串联电路如图所示,改变电路参数L、c或电源频率时,都可能使电路发生谐振。 该电路的阻抗是电源角频率ω的函数:Z=R+j(ωL-1/ω

基本门电路实验报告处理

J CP K S D R D Q Q S D R D D CP Q Q 43121556423156实验三:基本门电路及触发器 实 验 室: 实验台号: 日 期: 2016、10、7 专业班级: 姓 名: 学 号: 一、 实验目的 1、了解TTL 门电路的原理,性能好使用方法,验证基本门电路逻辑功能。 2、掌握门电路的设计方法。 3、验证J-K 触发器的逻辑功能。 4、掌握触发器转换的设计方法。 二、实验内容 (一)验证以下门电路的逻辑关系 1、 用与非门(00)实现与门逻辑关系:F=AB 2、 异或门(86): (二):门电路的设计(二选一) 1、用74LS00与74LS86 设计半加器、 2、用TTL 与非门设计一个三人表决电路。 A B C 三个裁判,当表决某个提案时,多数人同意提案为通过。 (1为同意,0为不同意) 要求:用74LS00与 74LS10芯片。 (三)验证JK 触发器的逻辑关系 1.J-K 触发器置位端、复位端及功能测试。 图3-1 JK 触发器(74LS112)与D 触发器(74LS74) 2、设计J-K 触发器转化成D 触发器的电路 利用与非门与J-K 触发器设计并测试逻辑功能。 B A B A B A F ⊕=+=n n n n n n n B A B A B A S ⊕=+='n n n B A C ='

&A B &F 三、实验原理图 图3-2与门电路 图3-3异或门电路 图3-4半加器 四、实验结果及数据处理 1. 直接在实验原理图上标记芯片的引脚。 2. 写出实验结果。 (1)与门、异或门实验结果表(用数字万用表测量高低电平1、0的电压值。) 输入 与门 异或门 A B F U o(V) F 0 0 0 0、132 0 0 1 0 0、132 1 1 0 0 0、132 1 1 1 1 3、519 0 (2)半加器实验结果 (3) 表决电路结果 A n B n n S ' n C ' 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 A B C F 0 0 0 0 0 1 0 1 0 0 1 1 =1A B F

三态门电路实验报告

实验二(1)三态门电路设计 班级姓名学号 一、实验目的 熟悉QuartusII仿真软件的基本操作,并用VHDL/Verilog语言设计一个三态门。 二、实验内容 1、熟悉QuartusII软件的基本操作,了解各种设计输入方法(原理图设计、文本设计、波形设计) 2、用VHDL语言设计一个三态门,最终在FPGA芯片上编程指令译码器,并验证逻辑实现。 三、实验方法 1、实验方法: 采用基于FPGA进行数字逻辑电路设计的方法。 采用的软件工具是QuartusII软件仿真平台,采用的硬件平台是Altera EPF10K20TI144_4的FPGA试验箱。 2、实验步骤: 1、新建,编写源代码。 (1).选择保存项和芯片类型:【File】-【new project wizard】-【next】(设置文件路径+设 置project name为stm)-【next】(设置文件名zlym.vhd—在【add】)-【properties】 (type=AHDL)-【next】(family=FLEX10K;name=EPF10K10TI144-4)-【next】-【finish】 (2).新建:【file】-【new】(第二个AHDL File)-【OK】 2、写好源代码,保存文件(stm.vhd)。 3、编译与调试。确定源代码文件为当前工程文件,点击【processing】-【start compilation】进行文件编译。编译结果有一个警告,文件编译成功。 4、波形仿真及验证。新建一个vector waveform file。按照程序所述插入EN,A以及dataout)四个节点(EN,A为输入节点,dataout为输出节点)。(操作为:右击-【insert】-【insert node or bus】-【node finder】(pins=all;【list】)-【>>】-【ok】-【ok】)。任意设置EN,A的输入波形…点击保存按钮保存。然后【start simulation】,出name dataout的输出图。 5、时序仿真。暂时不知道什么是时序仿真 6、FPGA芯片编程及验证 选择pins,连接计算机到实验箱,操作。 四、实验过程 3、编译过程 a)源代码如图(VHDL设计)

基本门电路实验报告处理

实验三:基本门电路及触发器 实 验 室: 实验台号: 日 期: 2016.10.7 专业班级: 姓 名: 学 号: 一、 实验目的 1.了解TTL 门电路的原理,性能好使用方法,验证基本门电路逻辑功能。 2.掌握门电路的设计方法。 3.验证J-K 触发器的逻辑功能。 4.掌握触发器转换的设计方法。 二、实验内容 (一)验证以下门电路的逻辑关系 1. 用与非门(00)实现与门逻辑关系:F=AB 2. 异或门(86): (二):门电路的设计(二选一) 1.用74LS00和74LS86 设计半加器. 2.用TTL 与非门设计一个三人表决电路。 A B C 三个裁判,当表决某个提案时,多数人同意提案为通过。 (1为同意,0为不同意) 要求:用74LS00和 74LS10芯片。 (三)验证JK 触发器的逻辑关系 B A B A B A F ⊕=+=n n n n n n n B A B A B A S ⊕=+='n n n B A C ='

&A B & F J CP K S D R D Q Q S D R D D CP Q Q 431215 5 6 42315 6 1.J-K 触发器置位端、复位端及功能测试。 图3-1 JK 触发器(74LS112)和D 触发器(74LS74) 2、设计J-K 触发器转化成D 触发器的电路 利用与非门和J-K 触发器设计并测试逻辑功能。 三、实验原理图 图3-2与门电路 图3-3异或门电路 图3-4半加器 四、实验结果及数据处理 1. 直接在实验原理图上标记芯片的引脚。 2. 写出实验结果。 =1 A B F

(1)与门、异或门实验结果表(用数字万用表测量高低电平1、0的电压值。) (2)半加器实验结果 (3) 表决电路结果

串并联电流电压规律探究实验报告单

探究串联电路中电流的规律 班级:小组成员: 【实验目标】 1.探究串联和并联电路的电压关系; 2、体验探究的过程,培养严谨的科学态度。 【实验器材】 电池组、电压表、三个小灯泡(其中两个规格相同)、开关、导线若干。 1.实验电路图: 2、实验步骤: ①按照电路图连接实物图; ②检查电路连接是否正确,若没有问题,方可闭合开关,使两个灯泡均发光。 ③将电流表分别串联在电路中的A点、B点、C点,并分别记录测量的电流值; ④换用另外的小灯泡再测1-3次。 A点的电流I A B点的电流I B C点的电流I C 第一次测量 第二次测量 第三次测量 分析实验数据,论证猜想与假设是否正确,你能总结出什么结论? 实验结论: 实验结论: 【交流与评估】 1、实验设计有没有不合理的地方?操作中有没有失误? 2.若通过两只灯泡的电流相等,两灯泡一定是串联吗?请通过实验得出结论。 指导教师:等级评价:

探究串联电路中电压的规律班级:小组成员: 【实验目标】 1、探究串联和并联电路的电压关系; 2、体验探究的过程,培养严谨的科学态度。 【实验器材】 电池组、电压表、三个小灯泡(其中两个规格相同)、开关、导线若干。 1、实验电路图: 2、实验步骤: ①按照电路图连接实物图; ②将电压表分别并联在电路中AB之间、BC之间、AC之间,并分别记录测量的 电压值; ③换用另外的小灯泡再测两次。 3.实验记录表格: 【分析与论证】分析实验数据,论证猜想与假设是否正确,你能总结出什么结论? 实验结论: 【交流与评估】 1.实验设计有没有不合理的地方?操作中有没有失误? 2.若两只灯泡两端的电压相等,两灯一定是并联吗? 指导教师:等级评价: L 1 两端的电压U1/V L2两端的电压U2/V 总电压U/V 第一次测量 第二次测量 第三次测量

三态输出门电路及应用

三态输出门电路及应用 史明科 所谓三态门,就是具有高电平、低电平和高阻抗三种输出状态的门电路。我们以前国产发射机控制电路中,尤其逻辑控制电路中,像“或(66‘与”“非”及它们组合的门电路常常使用,但却没有三态门电路的应用。在固态机互联板电路,“I/O”板电路中,除了以上几种组合门电路,三态门电路也是必不可少的。 一、电路组成 三态门电路主要有TIL三态门电路和 CMOS三态门电路,其电路结构及逻辑符号分别如下: 不难看出,二种输出三态门电路都是在普通门电路的基础上附加控制电路而构成。 二、工作原理

(1)TTL三态门电路工作原理图1给出了三态门的电路结构图及图形符号。其中控制端·EN为低电平时(面=口/,P点为高电平,二极管D截止,电路工作状态和普通的与非门没有区别。这时Y=·A’B,可能是高电子也可能是低电平,视A、B的状态而定。而当控制端EN为高电平时(EN=1),P点为低电平,它控制T1发射极,把VBl钳位在1V,使T,、T5载止。同时二极管D导通,T4的基极电位被钳在1V,使T4载止。由于T4、T5同时载止,所以输出端呈高阻状态o (2)图2中是将CMOS反相器的输出端同一个模拟开关相串联,即可组成三态门。图中T,、T2组成反相器,TG和反相器3组成模拟开关,其工作原理是:当控制端电压Ve =1时,由于模拟开关断开,输出端与电源 Vm,输出端与地都相当于开路,故呈现高阻抗状态。当Ve=OV时,模拟开关闭合,输出电压VY 取决于反相器的输入电压。若V4= OV,则T1截止,T2导通,VY=VDD,输出高电平;若Va=1,则Tl导通,T2载止,VY=OV,输出低电平。 上述电路中,控制端EN为低电平时与非门处于工作状态,所以该电路为低电平有效同样还有高电平有效控制电路。 三、三态门电路的应用 (1)多路信号分时传递

ttl集成门电路逻辑变换实验报告(1)

TTL 集成门电路逻辑变换 一、 实验目的 1. 加深了解TTL 门电路的结构和参数; 2. 认识和掌握基本的TTL 逻辑门电路的连接方式; 3. 掌握空闲输入端的处理方法 二、 实验设备 数字电路实验箱、数字双踪示波器、74LS00、 三、 实验原理 1. TTL 实现与运算 AB AB F ==1 该逻辑函数的逻辑电路如图a 所示: 图a 2. TTL 实现或运算 B A B A B A F =+=+=2 该逻辑函数的逻辑电路如图b 所示: A B (悬空)

图b 3. TTL 实现异或运算 AB B AB A AB B AB A AB B AB A B A B A F 3=+=+=+= 该逻辑函数的逻辑电路如图c 所示: 图c 四、 实验内容 1. TTL 实现与运算 & & & & & & A B 1 1 & 2F A B B A

把输入信号A 和B 分别从引脚1和2输入,从3输出信号AB ,再利用(2)中的方法,将引脚3输出的信号从引脚4输入,引脚5悬空(相当于输入高电平),从引脚6输出信号就实现了与门; 2. TTL 实现或运算 先采用1中的方法实现A 和B ,分别从引脚1和4输入信号A 和B ,引脚2和5悬空(相当于输入高电平),引脚3和6就分别输出了信号A 和B 。再将引脚3和6输出的信号分别输入到引脚9和10,由引脚8输出信号就实现了或门; 3. TTL 实现异或运算 把输入信号A 和B 分别从引脚1和2输入,从3输出信号AB ,再从引脚4和9分别输入信号A 和B ,由引脚3输出的信号AB 分别从引脚5和10输入,这样引脚6和8分别输出信号A AB ?和B AB ?,最后分别将这两个信号从引脚12和13输入,则从引脚14输出的信号就是 A B ⊕; 五、 实验结果 1. TTL 实现与运算 2. TTL 实现或运算

相关主题
文本预览
相关文档 最新文档