当前位置:文档之家› 极大规模集成电路制造装备及成套工艺

极大规模集成电路制造装备及成套工艺

极大规模集成电路制造装备及成套工艺
极大规模集成电路制造装备及成套工艺

附件3

2017年智能制造新模式应用项目

任务书

项目名称:

项目责任单位(盖章):

项目责任人(法人代表):

项目技术负责人:

项目年限:20 年月至20 年月填报日期: 20 年月日

中华人民共和国工业和信息化部制

二〇年月

编写说明

1.项目任务书必须依据工业和信息化部对项目的立项批复以及通过评审的项目申报书编制,不得随意变更内容。项目总经费按照立项批复的项目总投资填写。

2.每个项目必须具备项目责任人(单位法人代表)和技术负责人。

3.项目任务书编制流程:

(1)任务书由项目责任单位编制,并报送所在地省级工业和信息化主管部门;

(2)根据项目立项批复和项目申报书的内容填报项目任务书;

(3)项目任务书一式四份,工业和信息化部、财政部各一份;项目责任单位一份;项目责任单位所在地省级工业和信息化主管部门一份。

4.填报格式说明:请用A4幅面编辑,正文字体为4号仿宋体,单倍行距。一级标题4号黑体,二级标题4号楷体。双面打印。

智能制造专项项目基本信息项目名称

预计完成时间

预期成果类型□标准□研究报告□试验验证平台□专利□软件□智能工厂□数字化车间□其他(请注明)

项目责任单位信息单位名称单位性质□国有□民营□三资通讯地址邮政编码

所在地区单位主管部门

联系电话

组织机构代码/

统一社会信用代

传真号码单位成立时间

电子信箱

项目目标产品技术水平

(新模式应用类项目填写)

□国际先进□国内领先□国内先进

□其他(请注明)

标准制定基

□牵头制定过行业标准/国家标准□所申报标准类项目已在国家

标准或国际标准立项

智能制造基

□工信部两化融合管理体系贯标企业□工信部智能制造试点示

范企业□国家级两化深度融合示范企业□其他(请注明)

2014年2015年2016年

总资产(万元)负债率

主营业务收入(万元)税金(万元)利润(万元)

项目技术负责人信息

姓名性别出生日期职称最高学位从事专业固定电话移动电话传真号码电子信箱证件类型证件号码

联合单位信息单位名称单位性质

组织机构代码/统一

社会信用代码

项目经费构成(万元)项目总投资

其中:设备(含软件及网络设备)总投资核心智能制造装备(含软件及网络设备)总投资

安全可控的核心智能制造装备(含软件及网络设备)总投资

项目所属领域□新一代信息技术产业

□高档数控机床和机器人

□航空航天装备

□海洋工程装备及高技术船舶□先进轨道交通装备

□节能与新能源汽车

□电力装备

□农机装备

□新材料

□医药与民生

一、目标和任务

1.1项目总体目标

1.2项目主要内容及技术路线

(明确通信网络架构和信息集成方案,并详细阐述智能工厂/数字化车间建设内容和智能功能,以及安全可控核心智能制造装备实施计划)

1.3项目任务分解

(项目主要内容的细化与分解,应说明联合体成员在项目中具体承担的任务)

1.4项目的技术难点和主要创新点

1.5项目实施对行业的影响和带动作用

二、考核指标与预期成果

2.1综合指标

(应满足《2017年智能制造综合标准化与新模式应用项目指南》中相应的考核指标;提供2017年本项目综合指标的基础数值,并明确列示可达综合指标的具体测算方法)

2.2技术指标

(应明确智能工厂/数字化车间的技术指标与功能要求)

2.3专利、软件著作权、标准(技术规范)指标

2.4安全可控核心智能制造装备指标

2.5其他考核指标

三、项目年度任务和考核指标(按照“考核指标与预期成果”分别细化)

年度年度任务年度考核指标预计年度总投资重要任务的时间节点

6

四、联合体成员单位任务分工情况(按照“考核指标与预期成果”分别细化)

任务名称承担单

任务

负责

目标

具体任务内

年度任务

分解

考核指标

年度考核指标与

重要任务的时间

节点

对本项

目的投

资额(万

元)

年度投

资分解

(万元)

安全可

控核心

智能制

造装备

年度目

标分解

7

五、经费概算

序号支出科目支出金额

1 设备费(含软件及网络设备)

2 测试化验加工费

3 材料费

4 燃料动力费

5 会议费

6 差旅费

7 合作与交流费

8 出版/文献/信息传播/知识产权事务费

9 劳务费

10 人员费

11 专家咨询费

12 管理费

13 其他支出

14 合计

5.1项目总体经费支出概算、测算说明、经费来源、用途等5.2项目总体经费支出年度概算、测算说明、用途等

5.3联合体成员单位经费支出概算、测算说明、用途等

5.4联合体成员单位经费支出年度概算、测算说明、用途等

5.5项目总投资中设备(含软件及网络设备)清单

序号名称单价数量

金额

(万元)

品牌制造商备注

合计(万元)

5.6 核心智能制造装备清单

类别序号名称单价数量

金额

(万元)

品牌制造商

是否安

全可控

备注

高档数控

机床与工

业机器人

增材制造

装备

智能传感

与控制装

智能检测

与装配装

智能物流

与仓储装

软件及网

络设备

合计(万元)——

六、项目组织方式及管理机制

12

13 6.1项目的组织管理(组织方式和机制、产学研用结合、创新人才队伍的建设和培养等)

6.2项目主要参与人员 (一)项目技术负责人

姓 名

性别

年龄

证件类别

证件号码

职务

职称

业务专业

为本项目

工作时间(人月)

所在单位

职责分工

(二)主要研发人员

姓 名

性别

年龄

证件类别

证件号码

职务

职称

业务专业

为本项目

工作时间(人月)

所在单位 职责分工

(三)主要管理及其他支撑服务人员

为本项目

七、附件

7.1项目责任单位与联合体成员单位之间的联合协议

(联合协议须由联合体成员单位共同签署,明确成员单位具体权责、任务分工、经费分配比例等,并在一份协议内加盖所有成员单位公章。)

7.2联合体工作方案

(应明确联合体的组织管理、具体实施方案、过程控制及可持续运行的合作机制)

7.3其他附件

1、项目责任单位现有知识产权清单(仅填写发明专利、计算机软件著作权)和标准清单(仅填写牵头制修订的标准);

2、核心智能制造装备采购合同/协议等;

3、其他。

八、承诺书

本项目责任人、技术负责人和责任单位承诺:

1、项目任务书所有信息真实准确,所有承诺诚信可靠。如有失实,愿意承担相关责任。

2、在本项目建设周期内完成本项目的目标、任务,实现项目任务书的考核指标。若不能按时按要求完成,同意将中央财政已补贴资金交回,并不再申请后续补贴资金。

项目责任人签字:

项目技术负责人签字:

项目责任单位(盖章)

年月日

九、审核意见

项目责任单位意见

法人代表签字:

单位盖章:

二〇年月日地方工业和信息化主管部门意见

单位盖章:

二〇年月日

集成电路的现状与发展趋势

集成电路的现状与发展趋势 1、国内外技术现状及发展趋势 目前,以集成电路为核心的电子信息产业超过了以汽车、石油、钢铁为代表的传统工业成为第一大产业,成为改造和拉动传统产业迈向数字时代的强大引擎和雄厚基石。1999年全球集成电路的销售额为1250亿美元,而以集成电路为核心的电子信息产业的世界贸易总额约占世界GNP的3%,现代经济发展的数据表明,每l~2元的集成电路产值,带动了10元左右电子工业产值的形成,进而带动了100元GDP的增长。目前,发达国家国民经济总产值增长部分的65%与集成电路相关;美国国防预算中的电子含量已占据了半壁江山(2001年为43.6%)。预计未来10年内,世界集成电路销售额将以年平均15%的速度增长,2010年将达到6000~8000亿美元。作为当今世界经济竞争的焦点,拥有自主版权的集成电路已曰益成为经济发展的命脉、社会进步的基础、国际竞争的筹码和国家安全的保障。 集成电路的集成度和产品性能每18个月增加一倍。据专家预测,今后20年左右,集成电路技术及其产品仍将遵循这一规律发展。集成电路最重要的生产过程包括:开发EDA(电子设计自动化)工具,利用EDA进行集成电路设计,根据设计结果在硅圆片上加工芯片(主要流程为薄膜制造、曝光和刻蚀),对加工完毕的芯片进行测试,为芯片进行封装,最后经应用开发将其装备到整机系统上与最终消费者见面。 20世纪80年代中期我国集成电路的加工水平为5微米,其后,经历了3、1、0.8、0.5、0.35微米的发展,目前达到了0.18 微米的水平,而当前国际水平为0.09微米(90纳米),我国与之相差约为2-3代。 (1)设计工具与设计方法。随着集成电路复杂程度的不断提高,单个芯片容纳器件的数量急剧增加,其设计工具也由最初的手工绘制转为计算机辅助设计(CAD),相应的设计工具根据市场需求迅速发展,出现了专门的EDA工具供应商。目前,EDA主要市场份额为美国的Cadence、Synopsys和Mentor等少数企业所垄断。中国华大集成电路设计中心是国内唯一一家EDA开发和产品供应商。 由于整机系统不断向轻、薄、小的方向发展,集成电路结构也由简单功能转向具备更多和更为复杂的功能,如彩电由5片机到3片机直到现在的单片机,手机用集成电路也经历了由多片到单片的变化。目前,SoC作为系统级集成电路,能在单一硅芯片上实现信号采集、转换、存储、处理和I/O等功能,将数字电路、存储器、MPU、MCU、DSP等集成在一块芯片上实现一个完整系统的功能。它的制造主要涉及深亚微米技术,特殊电路的工艺兼容技术,设计方法的研究,嵌入式IP核设计技术,测试策略和可测性技术,软硬件协同设计技术和安全保密技术。SoC以IP复用为基础,把已有优化的子系统甚至系统级模块纳入到新的系统设计之中,实现了集成电路设计能力的第4次飞跃。

集成电路制造工艺流程之详细解答

集成电路制造工艺流程之详细解答 1.晶圆制造( 晶体生长-切片-边缘研磨-抛光-包裹-运输 ) 晶体生长(Crystal Growth) 晶体生长需要高精度的自动化拉晶系统。 将石英矿石经由电弧炉提炼,盐酸氯化,并经蒸馏后,制成了高纯度的多晶硅,其纯度高达0.99999999999。 采用精炼石英矿而获得的多晶硅,加入少量的电活性“掺杂剂”,如砷、硼、磷或锑,一同放入位于高温炉中融解。 多晶硅块及掺杂剂融化以后,用一根长晶线缆作为籽晶,插入到融化的多晶硅中直至底部。然后,旋转线缆并慢慢拉出,最后,再将其冷却结晶,就形成圆柱状的单晶硅晶棒,即硅棒。 此过程称为“长晶”。 硅棒一般长3英尺,直径有6英寸、8英寸、12英寸等不同尺寸。 硅晶棒再经过研磨、抛光和切片后,即成为制造集成电路的基本原料——晶圆。 切片(Slicing) /边缘研磨(Edge Grinding)/抛光(Surface Polishing) 切片是利用特殊的内圆刀片,将硅棒切成具有精确几何尺寸的薄晶圆。 然后,对晶圆表面和边缘进行抛光、研磨并清洗,将刚切割的晶圆的锐利边缘整成圆弧形,去除粗糙的划痕和杂质,就获得近乎完美的硅晶圆。 包裹(Wrapping)/运输(Shipping) 晶圆制造完成以后,还需要专业的设备对这些近乎完美的硅晶圆进行包裹和运输。 晶圆输送载体可为半导体制造商提供快速一致和可靠的晶圆取放,并提高生产力。 2.沉积 外延沉积 Epitaxial Deposition 在晶圆使用过程中,外延层是在半导体晶圆上沉积的第一层。 现代大多数外延生长沉积是在硅底层上利用低压化学气相沉积(LPCVD)方法生长硅薄膜。外延层由超纯硅形成,是作为缓冲层阻止有害杂质进入硅衬底的。 过去一般是双极工艺需要使用外延层,CMOS技术不使用。 由于外延层可能会使有少量缺陷的晶圆能够被使用,所以今后可能会在300mm晶圆上更多

CMOS集成电路制造工艺流程

C M O S集成电路制造工艺 流程 Company number:【0089WT-8898YT-W8CCB-BUUT-202108】

陕西国防工业职业技术学院课程报告 课程微电子产品开发与应用 论文题目CMOS集成电路制造工艺流程 班级电子3141 姓名及学号王京(24#) 任课教师张喜凤 目录

CMOS集成电路制造工艺流程 摘要:本文介绍了CMOS集成电路的制造工艺流程,主要制造工艺及各工艺步骤中的核心要素,及CMOS器件的应用。 引言:集成电路的设计与测试是当代计算机技术研究的主要问题之一。硅双极工艺面世后约3年时间,于1962年又开发出硅平面MOS工艺技术,并制成了MOS集成电路。与双极集成电路相比,MOS集成电路的功耗低、结构简单、集成度和成品率高,但工作速度较慢。由于它们各具优劣势,且各自有适合的应用场合,双极集成工艺和MOS集成工艺便齐头平行发展。 关键词:工艺技术,CMOS制造工艺流程 1.CMOS器件 CMOS器件,是NMOS和PMOS晶体管形成的互补结构,电流小,功耗低,早期的CMOS电路速度较慢,后来不断得到改进,现已大大提高了速度。 分类 CMOS器件也有不同的结构,如铝栅和硅栅CMOS、以及p阱、n阱和双阱CMOS。铝栅CMOS和硅栅CMOS的主要差别,是器件的栅极结构所用材料的不同。P阱CMOS,则是在n型硅衬底上制造p沟管,在p阱中制造n沟管,其阱可采用外延法、扩散法或离子注入方法形成。该工艺应用得最早,也是应用得最广的工艺,适用于标准CMOS电路及CMOS与双极npn兼容的电路。N阱CMOS,是在p型硅衬底上制造n沟晶体管,在n阱中制造p沟晶体管,其阱一般采用离子注入方法形成。该工艺可使NMOS晶体管的性能最优化,适用于制造以NMOS为主的CMOS以及E/D-NMOS和p沟MOS兼容的CMOS电路。双阱CMOS,是在低阻n+衬底上再外延一层中高阻n――硅层,然后在外延层中制造n 阱和p阱,并分别在n、p阱中制造p沟和n沟晶体管,从而使PMOS和NMOS晶体管都在高阻、低浓度的阱中形成,有利于降低寄生电容,增加跨导,增强p沟和n沟晶体管的平衡性,适用于高性能电路的制造。

集成电路制造工艺流程

集成电路制造工艺流程 1.晶圆制造( 晶体生长-切片-边缘研磨-抛光-包裹-运输 ) 晶体生长(Crystal Growth) 晶体生长需要高精度的自动化拉晶系统。 将石英矿石经由电弧炉提炼,盐酸氯化,并经蒸馏后,制成了高纯度的多晶硅,其纯度高达0.。 采用精炼石英矿而获得的多晶硅,加入少量的电活性“掺杂剂”,如砷、硼、磷或锑,一同放入位于高温炉中融解。 多晶硅块及掺杂剂融化以后,用一根长晶线缆作为籽晶,插入到融化的多晶硅中直至底部。然后,旋转线缆并慢慢拉出,最后,再将其冷却结晶,就形成圆柱状的单晶硅晶棒,即硅棒。 此过程称为“长晶”。 硅棒一般长3英尺,直径有6英寸、8英寸、12英寸等不同尺寸。 硅晶棒再经过研磨、抛光和切片后,即成为制造集成电路的基本原料——晶圆。 切片(Slicing) /边缘研磨(Edge Grinding)/抛光(Surface Polishing) 切片是利用特殊的内圆刀片,将硅棒切成具有精确几何尺寸的薄晶圆。 然后,对晶圆表面和边缘进行抛光、研磨并清洗,将刚切割的晶圆的锐利边缘整成圆弧形,去除粗糙的划痕和杂质,就获得近乎完美的硅晶圆。 包裹(Wrapping)/运输(Shipping) 晶圆制造完成以后,还需要专业的设备对这些近乎完美的硅晶圆进行包裹和运输。 晶圆输送载体可为半导体制造商提供快速一致和可靠的晶圆取放,并提高生产力。 2.沉积 外延沉积 Epitaxial Deposition 在晶圆使用过程中,外延层是在半导体晶圆上沉积的第一层。 现代大多数外延生长沉积是在硅底层上利用低压化学气相沉积(LPCVD)方法生长硅薄膜。外延层由超纯硅形成,是作为缓冲层阻止有害杂质进入硅衬底的。 过去一般是双极工艺需要使用外延层,CMOS技术不使用。 由于外延层可能会使有少量缺陷的晶圆能够被使用,所以今后可能会在300mm晶圆上更多

集成电路工艺流程

集成电路中双极性和CMOS工艺流程 摘要:本文首先介绍了集成电路的发展,对集成电路制作过程中的主要操作进行了简要 讲述。双极性电路和MOS电路时集成电路发展的基础,双极型集成电路器件具有速度高、驱动能力强、模拟精度高的特点,但是随着集成电路发展到系统级的集成,其规模越来越大,却要求电路的功耗减少,而双极型器件在功耗和集成度方面无法满足这些方面的要求。CMOS电路具有功耗低、集成度高和抗干扰能力强的特点。文章主要介绍了双极性电路和CMOS电路的主要工艺流程,最后对集成电路发展过程中出现的新技术新工艺以及一些阻 碍集成电路发展的因素做了阐述。 关键词:集成电路,双极性工艺,CMOS工艺 ABSTRACT This paper first introduces the development of integrated circuits, mainly operating in the process of production for integrated circuits were briefly reviewed. Bipolar and MOS circuit Sas the basis for the development of integrated circuit. Bipolar integrated circuits with high speed, driving ability, simulated the characteristics of high precision, but with the development of integrated circuit to the system level integration, its scale is more and more big.So, reducing the power consumption of the circuit is in need, but bipolar devices in power consumption and integration can't meet these requirements. CMOS circuit with low power consumption, high integration and the characteristics of strong anti-interference ability. This paper mainly introduces the bipolar circuit and CMOS circuit the main technological process.finally, the integrated circuit appeared in the process of development of new technology and new technology as well as some factors hindering the development of the integrated circuit are done in this paper. KEY WORDS integrated circuit, Bipolar process, CMOS process

(工艺技术)集成电路的基本制造工艺

第1章 集成电路的基本制造工艺 1.6 一般TTL 集成电路与集成运算放大器电路在选择外延层电阻率上有何区别?为什么? 答:集成运算放大器电路的外延层电阻率比一般TTL 集成电路的外延层电阻率高。 第2章 集成电路中的晶体管及其寄生效应 复 习 思 考 题 2.2 利用截锥体电阻公式,计算TTL “与非”门输出管的CS r ,其图形如图题2.2 所示。 提示:先求截锥体的高度 up BL epi mc jc epi T x x T T -----= 然后利用公式: b a a b WL T r c -? = /ln 1ρ , 2 1 2?? =--BL C E BL S C W L R r b a a b WL T r c -? = /ln 3ρ 321C C C CS r r r r ++= 注意:在计算W 、L 时, 应考虑横向扩散。 2.3 伴随一个横向PNP 器件产生两个寄生的PNP 晶体管,试问当横向PNP 器件在4种可能的偏置情况下,哪一种偏置会使得寄生晶体管的影响最大? 答:当横向PNP 管处于饱和状态时,会使得寄生晶体管的影响最大。 2.8 试设计一个单基极、单发射极和单集电极的输出晶体管,要求其在20mA 的电流负载下 ,OL V ≤0.4V ,请在坐标纸上放大500倍画出其版图。给出设计条件如下: 答: 解题思路 ⑴由0I 、α求有效发射区周长Eeff L ; ⑵由设计条件画图 ①先画发射区引线孔; ②由孔四边各距A D 画出发射区扩散孔; ③由A D 先画出基区扩散孔的三边; ④由B E D -画出基区引线孔; ⑤由A D 画出基区扩散孔的另一边;

芯片制造工艺发展史

芯片制造工艺发展史 1947年:贝尔实验室肖特莱等人发明了晶体管,这是微电子技术发展中第一个里程碑; 1950年:结型晶体管诞生; 1950年:R Ohl和肖特莱发明了离子注入工艺; 1951年:场效应晶体管发明; 1956年:C S Fuller发明了扩散工艺; 1958年:仙童公司Robert Noyce与德仪公司基尔比间隔数月分别发明了集成电路,开创了世界微电子学的历史; 1960年:H H Loor和E Castellani发明了光刻工艺; 1962年:美国RCA公司研制出MOS场效应晶体管; 1963年:F.M.Wanlass和C.T.Sah首次提出CMOS技术,今天,95%以上的集成电路芯片都是基于CMOS工艺; 1964年:Intel摩尔提出摩尔定律,预测晶体管集成度将会每18个月增加1倍; 1966年:美国RCA公司研制出CMOS集成电路,并研制出第一块门阵列(50门); 1967年:应用材料公司(Applied Materials)成立,现已成为全球最大的半导体设备制造公司; 1971年:Intel推出1kb动态随机存储器(DRAM),标志着大规模集成电路出现; 1971年:全球第一个微处理器4004由Intel公司推出,采用的是MOS工艺,这是一个里程碑式的发明; 1974年:RCA公司推出第一个CMOS微处理器1802; 1976年:16kb DRAM和4kb SRAM问世; 1978年:64kb动态随机存储器诞生,不足0.5平方厘米的硅片上集成了14万个晶体管,标志着超大规模集成电路(VLSI)时代的来临; 1979年:Intel推出5MHz 8088微处理器,之后,IBM基于8088推出全球第一台PC; 1981年:256kb DRAM和64kb CMOS SRAM问世; 1984年:日本宣布推出1Mb DRAM和256kb SRAM; 1985年:80386微处理器问世,20MHz; 1988年:16M DRAM问世,1平方厘米大小的硅片上集成有3500万个晶体管,标志着进入超大规模集成电路(ULSI)阶段; 1989年:1Mb DRAM进入市场; 1989年:486微处理器推出,25MHz,1μm工艺,后来50MHz芯片采用0.8μm工艺; 1992年:64M位随机存储器问世; 1993年:66MHz奔腾处理器推出,采用0.6μm工艺; 1995年:Pentium Pro, 133MHz,采用0.6-0.35μm工艺; 1997年:300MHz奔腾Ⅱ问世,采用0.25μm工艺; 1999年:奔腾Ⅲ问世,450MHz,采用0.25μm工艺,后采用0.18μm工艺; 2000年: 1Gb RAM投放市场; 2000年:奔腾4问世,1.5GHz,采用0.18μm工艺; 2001年:Intel宣布2001年下半年采用0.13μm工艺。

超大规模集成电路及其生产工艺流程

超大规模集成电路及其生产工艺流程 现今世界上超大规模集成电路厂(Integrated Circuit, 简称IC,台湾称之为晶圆厂)主要集中分布于美国、日本、西欧、新加坡及台湾等少数发达国家和地区,其中台湾地区占有举足轻重的地位。但由于近年来台湾地区历经地震、金融危机、政府更迭等一系列事件影响,使得本来就存在资源匮乏、市场狭小、人心浮动的台湾岛更加动荡不安,于是就引发了一场晶圆厂外迁的风潮。而具有幅员辽阔、资源充足、巨大潜在市场、充沛的人力资源供给等方面优势的祖国大陆当然顺理成章地成为了其首选的迁往地。 晶圆厂所生产的产品实际上包括两大部分:晶圆切片(也简称为晶圆)和超大规模集成电路芯片(可简称为芯片)。前者只是一片像镜子一样的光滑圆形薄片,从严格的意义上来讲,并没有什么实际应用价值,只不过是供其后芯片生产工序深加工的原材料。而后者才是直接应用在应在计算机、电子、通讯等许多行业上的最终产品,它可以包括CPU、内存单元和其它各种专业应用芯片。 一、晶圆 所谓晶圆实际上就是我国以往习惯上所称的单晶硅,在六、七十年代我国就已研制出了单晶硅,并被列为当年的十天新闻之一。但由于其后续的集成电路制造工序繁多(从原料开始融炼到最终产品包装大约需400多道工序)、工艺复杂且技术难度非常高,以后多年我国一直末能完全掌握其一系列关键技术。所以至今仅能很小规模地生产其部分产品,不能形成规模经济生产,在质量和数量上与一些已形成完整晶圆制造业的发达国家和地区相比存在着巨大的差距。 二、晶圆的生产工艺流程: 从大的方面来讲,晶圆生产包括晶棒制造和晶片制造两面大步骤,它又可细分为以下几道主要工序(其中晶棒制造只包括下面的第一道工序,其余的全部属晶片制造,所以有时又统称它们为晶柱切片后处理工序): 多晶硅——单晶硅——晶棒成长——晶棒裁切与检测——外径研磨——切片——圆边——表层研磨——蚀刻——去疵——抛光—(外延——蚀刻——去疵)—清洗——检验——包装 1、晶棒成长工序:它又可细分为: 1)、融化(Melt Down):将块状的高纯度多晶硅置石英坩锅内,加热到其熔点1420℃以上,使其完全融化。2)、颈部成长(Neck Growth):待硅融浆的温度稳定之后,将,〈1.0.0〉方向的晶种慢慢插入其中,接着将晶种慢慢往上提升,使其直径缩小到一定尺寸(一般约6mm左右),维持此真径并拉长100---200mm,以消除晶种内的晶粒排列取向差异。 3)、晶冠成长(Crown Growth):颈部成长完成后,慢慢降低提升速度和温度,使颈直径逐渐加响应到所需尺寸(如5、6、8、12时等)。 4)、晶体成长(Body Growth):不断调整提升速度和融炼温度,维持固定的晶棒直径,只到晶棒长度达到预定值。 5、)尾部成长(Tail Growth):当晶棒长度达到预定值后再逐渐加快提升速度并提高融炼温度,使晶棒直径逐渐变小,以避免因热应力造成排差和滑移等现象产生,最终使晶棒与液面完全分离。到此即得到一根完整的晶棒。 2、晶棒裁切与检测(Cutting & Inspection):将长成的晶棒去掉直径偏小的头、尾部分,并对尺寸进行检测,以决定下步加工的工艺参数。 3、外径研磨(Surface Grinding & Shaping):由于在晶棒成长过程中,其外径尺寸和圆度均有一定偏差,其外园柱面也凹凸不平,所以必须对外径进行修整、研磨,使其尺寸、形状误差均小于允许偏差。 4、切片(Wire Saw Slicing):由于硅的硬度非常大,所以在本序里,采用环状、其内径边缘嵌有钻石颗粒的薄锯片将晶棒切割成一片片薄片。 5、圆边(Edge profiling):由于刚切下来的晶片外边缘很锋利,单晶硅又是脆性材料,为避免边角崩裂影响晶片强度、破坏晶片表面光洁和对后工序带来污染颗粒,必须用专用的电脑控制设备自动修整晶片边缘形状和外径尺寸。 6、研磨(Lapping):研磨的目的在于去掉切割时在晶片表面产生的锯痕和破损,使晶片表面达到所要求的光洁度。

CMOS集成电路制造工艺

CMOS集成电路制造工艺 从电路设计到芯片完成离不开集成电路的制备工艺,本章主要介绍硅衬底上的CMOS 集成电路制造的工艺过程。有些CMOS集成电路涉及到高压MOS器件(例如平板显示驱动芯片、智能功率CMOS集成电路等),因此高低压电路的兼容性就显得十分重要,在本章最后将重点说明高低压兼容的CMOS工艺流程。 1.1基本的制备工艺过程 CMOS集成电路的制备工艺是一个非常复杂而又精密的过程,它由若干单项制备工艺组合而成。下面将分别简要介绍这些单项制备工艺。 1.1.1 衬底材料的制备 任何集成电路的制造都离不开衬底材料——单晶硅。制备单晶硅有两种方法:悬浮区熔法和直拉法,这两种方法制成的单晶硅具有不同的性质和不同的集成电路用途。 1悬浮区熔法 悬浮区熔法是在20世纪50年代提出并很快被应用到晶体制备技术中。在悬浮区熔法中,使圆柱形硅棒固定于垂直方向,用高频感应线圈在氩气气氛中加热,使棒的底部和在其下部靠近的同轴固定的单晶籽晶间形成熔滴,这两个棒朝相反方向旋转。然后将在多晶棒与籽晶间只靠表面张力形成的熔区沿棒长逐步向上移动,将其转换成单晶。 悬浮区熔法制备的单晶硅氧含量和杂质含量很低,经过多次区熔提炼,可得到低氧高阻的单晶硅。如果把这种单晶硅放入核反应堆,由中子嬗变掺杂法对这种单晶硅进行掺杂,那么杂质将分布得非常均匀。这种方法制备的单晶硅的电阻率非常高,特别适合制作电力电子器件。目前悬浮区熔法制备的单晶硅仅占有很小市场份额。 2直拉法 随着超大规模集成电路的不断发展,不但要求单晶硅的尺寸不断增加,而且要求所有的杂质浓度能得到精密控制,而悬浮区熔法无法满足这些要求,因此直拉法制备的单晶越来越多地被人们所采用,目前市场上的单晶硅绝大部分采用直拉法制备得到的。 拉晶过程:首先将预处理好的多晶硅装入炉内石英坩埚中,抽真空或通入惰性气体后进行熔硅处理。熔硅阶段坩埚位置的调节很重要。开始阶段,坩埚位置很高,待下部多晶硅熔化后,坩埚逐渐下降至正常拉晶位置。熔硅时间不宜过长,否则掺入熔融硅中的会挥发,而且坩埚容易被熔蚀。待熔硅稳定后即可拉制单晶。所用掺杂剂可在拉制前一次性加入,也可在拉制过程中分批加入。拉制气氛由所要求的单晶性质及掺杂剂性质等因素确定。拉晶时,籽晶轴以一定速度绕轴旋转,同时坩埚反方向旋转,大直径单晶的收颈是为了抑制位错大量地从籽晶向颈部以下单晶延伸。收颈是靠增大提拉速度来实现的。在单晶生长过程中应保持熔硅液面在温度场中的位置不变,因此,坩埚必须自动跟踪熔硅液面下降而上升。同时,拉晶速度也应自动调节以保持等直生长。所有自动调节过程均由计算机控制系统或电子系统自动完成。 1.1.2 光刻 光刻是集成电路制造过程中最复杂和关键的工艺之一。光刻工艺利用光敏的抗蚀涂层(光刻胶)发生光化学反应,结合刻蚀的方法把掩模版图形复制到圆硅片上,为后序的掺杂、薄膜等工艺做好准备。在芯片的制造过程中,会多次反复使用光刻工艺。现在,为了制造电

集成电路制造工艺

摘要 集成电路广泛应用于生活生产中,对其深入了解很有必要,在此完论文中整的阐述集成电路原理及其制造工艺本报告从集成电路的最初设计制造开始讲起全面讲述了集成电路的整个发展过程制造工艺以及集成电路未来的发展前途。集成电路广泛应用于生活的各个领域,特别是超大规模集成电路应用之后,使我们的生活方式有了翻天覆地的变化。各种电器小型化智能化给我们生活带来了各种方便。所以对于电子专业了解集成电路的是发展及其制造非常有必要的。关键词集成电路半导体晶体管激光蚀刻 集成电路的前世今生 说起集成电路就必须要提到它的组成最小单位晶体管。1947 年在美国的贝尔实验室威廉·邵克雷、约翰·巴顿和沃特·布拉顿成功地制造出第一个晶体管。晶体管的出现使电子元件由原来的电子管慢慢地向晶体管转变,是电器小型化低功耗化成为了可能。20 世纪最初的10 年,通信系统已开始应用半导体材料。开始出现了由半导体材料进行检波的矿石收音机。1945 年贝尔实验室布拉顿、巴丁等人组成的半导体研究小组经过一系列的实验和观察,逐步认识到半导体中电流放大效应产生的原因。布拉顿发现,在锗片的底面接上电极,在另一面插上细针并通上电流,然后让另一根细针尽量靠近它,并通上微弱的电流,这样就会使原来的电流产生很大的变化。微弱电流少量的变化,会对另外的电流产生很大的影响,这就是“放大”作用。第一次在实验室实际验证的半导体的电流放大作用。不久之后他们制造出了能把音频信号放大100 倍的晶体管。晶体管最终被用到了集成电路上面。晶体管相对于电子管着它本身固有的优点: 1.构件没有消耗:无论多么优良的电子管,都将因阴极原子的变化和慢性漏气而逐渐老化。由于技术上的原因,晶体管制作之初也存在同样的问题。随着材料制作上的进步以及多方面的改善,晶体管的寿命一般比电子管长100 到1000 倍。2.消耗电能极少:耗电量仅为电子管的几十分之一。它不像电子管那样需要加热灯丝以产生自由电子。一台晶体管的收音机只要几节干电池就可以半年。 3.不需预热:一开机就工作。用晶体管做的收音机一开就响,晶体管电视机一开就很快出现画面。电子管设备就做不到这一点。4.结实可靠:比电子管可靠100 倍,耐冲击、耐振动,这都是电子管所无法比拟的。晶体管的体积只有电子管的十分之一到百分之一,放热很少,可用于设计小型、复杂、可靠的电路。晶体管的制造工艺虽然精密,但工序简便,有利于提高元器件的安装密度。光有了晶体管还是不够,因为要把晶体管集成到一片半导体硅片上才能便于把电路集成把电子产品小型化。那怎么把晶体管集成呢,这便是后来出现的集成芯片。采用一定的工艺,把一个电路中所需的晶体管、二极管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中所有元件在结构上已组成一个整体,使电子元件向着微小型化、低功耗和高可靠性化。集成电路经过30 多年的发展由开始的小规模集成电路到到大规模集成电路再到现在的超大规模乃至巨大规模的集成电路,集成电路有了飞跃式的发展集成度也越来越高,从微米级别到现在的纳米级别。模拟集成电路主要是指由电容、电阻、晶体管等组成的模拟电路集成在一起用来处理模拟信号的集成电路。有许多的模拟集成电路,如运算放大器、模拟乘法器、锁相环、电源管理芯片等。模拟集成电路的主要构成电路有:放大器、滤波器、反馈 电路、基准源电路、开关电容电路等。数字集成电路是将元器件和连线集成于同一半导体芯片上而制成的数字逻辑电路或系统。用来产生、放大和处理各种数字信号(指在时间上和幅度上离散取值的信号)。而集成电路的普及离不开因特尔公司。1968 年:罗伯特·诺

集成电路工艺总结

4#210宿舍集体版总结 引言 第一只晶体管 ?第一只晶体管, AT&T Bell Lab, 1947 ?第一片单晶锗, 1952 ?第一片单晶硅, 1954 (25mm,1英寸) ?第一只集成电路(IC), TI, 1958 ?第一只IC商品, Fairchild, 1961 摩尔定律晶体管最小尺寸的极限 ?价格保持不变的情况下晶体管数每12月翻一番,1980s后下降为每18月翻一番; ?最小特征尺寸每3年减小70% ?价格每2年下降50%; IC的极限 ?硅原子直径: 2.35 ?; ?形成一个器件至少需要20个原子; ?估计晶体管最小尺寸极限大约为50 ?或0.005um,或5nm。 电子级多晶硅的纯度 一般要求含si>99.9999以上,提高纯度达到 99.9999999—99.999999999%(9-11个9)。其导电性介于10-4-1010 。电子级高纯多晶硅以9N以上为宜。 cm /

1980s以前半导体行业的模式 1980s以前:大多数半导体公司自己设计、制造和测试IC芯片,如Intel,IBM 1990s以后半导体行业的模式 F&F模式,即Foundry(代工)+Fabless(无生产线芯片设计), 什么是Foundry 有晶圆生产线,但没有设计部门;接受客户订单,为客户制 造芯片; IC流程图: 接受设计订单→芯片设计→EDA编辑版图→将版图交给掩膜版制造商→制造晶圆→芯片测试→芯片封装 硅片制备与高温工艺单晶生长:直拉法区熔法 高温工艺:氧化,扩散,退火。 Si集成电路芯片元素组成 ■半导体(衬底与有源区):单晶Si ■杂质(N型和P型):P (As)、B ■导体(电极及引线):Al、Wu(Cu 、Ti)、poly-Si ■绝缘体(栅介质、多层互连介质):SiO2、Si3N4 硅的重要性

芯片制作工艺流程

芯片制作工艺流程 工艺流程 1) 表面清洗 晶圆表面附着一层大约2um的Al2O3和甘油混合液保护之,在制作前必须进行化学刻蚀和表面清洗。 2) 初次氧化 有热氧化法生成SiO2 缓冲层,用来减小后续中Si3N4对晶圆的应力 氧化技术 干法氧化 Si(固) + O2 à SiO2(固) 湿法氧化 Si(固) +2H2O à SiO2(固) + 2H2 干法氧化通常用来形成,栅极二氧化硅膜,要求薄,界面能级和固定电荷密度低的薄膜。干法氧化成膜速度慢于湿法。湿法氧化通常用来形成作为器件隔离用的比较厚的二氧化硅膜。当SiO2膜较薄时,膜厚与时间成正比。SiO2膜变厚时,膜厚与时间的平方根成正比。因而,要形成较厚的SiO2膜,需要较长的氧化时间。SiO2膜形成的速度取决于经扩散穿过SiO2膜到达硅表面的O2及OH基等氧化剂的数量的多少。湿法氧化时,因在于OH基在SiO2膜中的扩散系数比O2的大。氧化反应,Si 表面向深层移动,距离为SiO2膜厚的0.44倍。因此,不同厚度的SiO2膜,去除后的Si表面的深度也不同。SiO2膜为透明,通过光干涉来估计膜的厚度。这种干涉色的周期约为200nm,如果预告知道是几次干涉,就能正确估计。对其他的透明薄膜,如知道其折射率,也可用公式计算出 (d SiO2) / (d ox) = (n ox) / (n SiO2)。SiO2膜很薄时,看不到干涉色,但可利用Si的疏水性和SiO2的亲水性来判断SiO2膜是否存在。也可用干涉膜计或椭圆仪等测出。 SiO2和Si界面能级密度和固定电荷密度可由MOS二极管的电容特性求得。(100)面的Si的界面能级密度最低,约为10E+10 -- 10E+11/cm –2 .e V -1 数量级。(100)面时,氧化膜中固定电荷较多,固定电荷密度的大小成为左右阈值的主要因素。 3) CVD(Chemical Vapor deposition)法沉积一层Si3N4(Hot CVD或LPCVD)。 1 常压CVD (Normal Pressure CVD) NPCVD为最简单的CVD法,使用于各种领域中。其一般装置是由(1)输送反

集成电路制造工艺概述

集成电路制造工艺概述

目录 集成电路制造工艺概述 (1) 一、集成电路制造工艺的概念 (1) 二、集成电路制造的发展历程 (1) 三、集成电路制造工艺的流程 (2) 1.晶圆制造 (2) 1.1晶体生长(Crystal Growth) (2) 1.2切片(Slicing) /边缘研磨(Edge Grinding)/抛光(Surface Polishing) (2) 1.3包裹(Wrapping)/运输(Shipping) (2) 2.沉积 (3) 2.1外延沉积 (Epitaxial Deposition) (3) 2、2化学气相沉积 (Chemical Vapor Deposition) (3) 2、3物理气相沉积 (Physical Vapor Deposition) (3) 3.光刻(Photolithography) (3) 4.刻蚀(Etching) (4) 5.离子注入 (Ion Implantation) (4) 6.热处理(Thermal Processing) (4) 7.化学机械研磨(CMP) (4) 8.晶圆检测(Wafer Metrology) (5) 9.晶圆检查Wafer Inspection (Particles) (5) 10.晶圆探针测试(Wafer Probe Test) (5) 11.封装(Assembly & Packaging) (6) 12.成品检测(Final Test) (6) 四、集成电路制造工艺的前景 (6) 五、小结 (6) 参考文献 (7)

集成电路制造工艺概述 电子信息学院电子3121班 摘要:集成电路对于我们工科学生来说并不陌生,我们与它打交道的机会数不胜数。计算机、电视机、手机、网站、取款机等等。集成电路在体积、重量、耗电、寿命、可靠性及电性能方面远远优于晶体管元件组成的电路,在当今这信息化的社会中集成电路已成为各行各业实现信息化、智能化的基础,目前为止已广泛应用于电子设备、仪器仪表及电视机、录像机等电子设备中。关键词:集成电路、制造工艺 一、集成电路制造工艺的概念 集成电路制造工艺是把电路所需要的晶体管、二极管、电阻器和电容器等元件用一定工艺方式制作在一小块硅片、玻璃或陶瓷衬底上,再用适当的工艺进行互连,然后封装在一个管壳内,使整个电路的体积大大缩小,引出线和焊接点的数目也大为减少。 二、集成电路制造的发展历程 早在1952年,英国的杜默(Geoffrey W. A. Dummer) 就提出集成电路的构想。1906年,第一个电子管诞生;1912年前后,电子管的制作日趋成熟引发了无线电技术的发展;1918年前后,逐步发现了半导体材料;1920年,发现半导体材料所具有的光敏特性;1932年前后,运用量子学说建立了能带理论研究半导体现象;1956年,硅台面晶体管问世;1960年12月,世界上第一块硅集成电路制造成功;1966年,美国贝尔实验室使用比较完善的硅外延平面工艺制造成第一块公认的大规模集成电路。1988年,16M DRAM问世,1平方厘米大小的硅片上集成有3500万个晶体管,标志着进入超大规模集成电路阶段的更高阶段。1997年,300MHz奔腾Ⅱ问世,采用0.25μm工艺,奔腾系列芯片的推出让计算机的发展如虎添翼,发展速度让人惊叹。2009年,intel酷睿i系列全新推出,创纪录采用了领先的32纳米工艺,并且下一代22纳米工艺正在研发。集成电路制作工艺的日益成熟和各集成电路厂商的不断竞争,使集成电路发挥了它更大的功能,更好的服务于社会。由此集成电路从产生到成熟大致经历了“电子管——晶

芯片制作工艺流程

工艺流程 1)表面清洗 晶圆表面附着一层大约2um的Al2O3和甘油混合液保护之,在制作前必须进行化学刻蚀和表面清洗。 2)初次氧化 有热氧化法生成SiO2缓冲层,用来减小后续中Si3N4对晶圆的应力 氧化技术 干法氧化Si(固)+O2àSiO2(固) 湿法氧化Si(固)+2H2OàSiO2(固)+2H2 干法氧化通常用来形成,栅极二氧化硅膜,要求薄,界面能级和固定电荷密度低的薄膜。干法氧化成膜速度慢于湿法。湿法氧化通常用来形成作为器件隔离用的比较厚的二氧化硅膜。当SiO2膜较薄时,膜厚与时间成正比。SiO2膜变厚时,膜厚与时间的平方根成正比。因而,要形成较厚的SiO2膜,需要较长的氧化时间。SiO2膜形成的速度取决于经扩散穿过SiO2膜到达硅表面的O2及OH基等氧化剂的数量的多少。湿法氧化时,因在于OH基在SiO2膜中的扩散系数比O2的大。氧化反应,Si表面向深层移动,距离为SiO2膜厚的0.44倍。因此,不同厚度的SiO2膜,去除后的Si表面的深度也不同。SiO2膜为透明,通过光干涉来估计膜的厚度。这种干涉色的周期约为200nm,如果预告知道是几次干涉,就能正确估计。对其他的透明薄膜,如知道其折射率,也可用公式计算出 (d SiO2)/(d ox)=(n ox)/(n SiO2)。SiO2膜很薄时,看不到干涉色,但可利用Si的疏水性和SiO2的亲水性来判断SiO2膜是否存在。也可用干涉膜计或椭圆仪等测出。 SiO2和Si界面能级密度和固定电荷密度可由MOS二极管的电容特性求得。(100)面的Si的界面能级密度最低,约为10E+10--10E+11/cm–2.e V-1数量级。(100)面时,氧化膜中固定电荷较多,固定电荷密度的大小成为左右阈值的主要因素。 3)CVD(Chemical Vapor deposition)法沉积一层Si3N4(Hot CVD或LPCVD)。 1常压CVD(Normal Pressure CVD) NPCVD为最简单的CVD法,使用于各种领域中。其一般装置是由(1)输送反应气体至反应炉的载气体精密装置;(2)使反应气体原料气化的反应气体气化室;(3)反应炉;(4)反应后的气体回收装置等所构成。其中中心部分为反应炉,炉的形式可分为四个种类,这些装置中重点为如何将反应气体均匀送入,故需在反应气体的流动与基板位置上用心改进。当为水平时,则基板倾斜;当为纵型时,着反应气体由中心吹出,且使基板夹具回转。而汽缸型亦可同时收容多数基板且使夹具旋转。为扩散炉型时,在基板的上游加有混和气体使成乱流的

LED芯片工艺流程

LED芯片的制造过程可概分为晶圆处理工序(Wafer Fabrication)、晶圆针测工序(Wafer Probe)、构装工序(Packaging)、测试工序(Initial Test andFinal Test)等几个步骤。其中晶圆处理工序和晶圆针测工序为前段(Front End)工序,而构装工序、测试工序为后段(Back End)工序。 1、晶圆处理工序 本工序的主要工作是在晶圆上制作电路及电子元件(如晶体管、电容、逻辑开关等),其处理程序通常与产品种类和所使用的技术有关,但一般基本步骤是先将晶圆适当清洗,再在其表面进行氧化及化学气相沉积,然后进行涂膜、曝光、显影、蚀刻、离子植入、金属溅镀等反复步骤,最终在晶圆上完成数层电路及元件加工与制作。 2、晶圆针测工序 经过上道工序后,晶圆上就形成了一个个的小格,即晶粒,一般情况下,为便于测试,提高效率,同一片晶圆上制作同一品种、规格的产品;但也可根据需要制作几种不同品种、规格的产品。在用针测(Probe)仪对每个晶粒检测其电气特性,并将不合格的晶粒标上记号后,将晶圆切开,分割成一颗颗单独的晶粒,再按其电气特性分类,装入不同的托盘中,不合格的晶粒则舍弃。 3、构装工序 就是将单个的晶粒固定在塑胶或陶瓷制的芯片基座上,并把晶粒上蚀刻出的一些引接线端与基座底部伸出的插脚连接,以作为与外界电路板连接之用,最后盖上塑胶盖板,用胶水封死。其目的是用以保护晶粒避免受到机械刮伤或高温破坏。到此才算制成了一块集成电路芯片(即我们在电脑里可以看到的那些黑色或褐色,两边或四边带有许多插脚或引线的矩形小块)。 4、测试工序 芯片制造的最后一道工序为测试,其又可分为一般测试和特殊测试,前者是将封装后的芯片置于各种环境下测试其电气特性,如消耗功率、运行速度、耐压度等。经测试后的芯片,依其电气特性划分为不同等级。而特殊测试则是根据客户特殊需求的技术参数,从相近参数规格、品种中拿出部分芯片,做有针对性的专门测试,看是否能满足客户的特殊需求,以决定是否须为客户设计专用芯片。经一般测试合格的产品贴上规格、型号及出厂日期等标识的标签并加以包装后即可出厂。而未通过测试的芯片则视其达到的参数情况定作降级品或废品 LED芯片的制造工艺流程:

集成电路制造工艺百度文库精

从电路设计到芯片完成离不开集成电路的制备工艺,本章主要介绍硅衬底上的CMOS 集成电路制造的工艺过程。有些CMOS 集成电路涉及到高压MOS 器件(例如平板显示驱动芯片、智能功率CMOS 集成电路等),因此高低压电路的兼容性就显得十分重要,在本章最后将重点说明高低压兼 容的CMOS 工艺流程。 1.1 基本的制备工艺过程 CMOS 集成电路的制备工艺是一个非常复杂而又精密的过程,它由若干单项制备工艺组合而成。下面将分别简要介绍这些单项制备工艺。 1.1.1 衬底材料的制备 任何集成电路的制造都离不开衬底材料——单晶硅。制备单晶硅有两种方法:悬浮区熔法和直拉法,这两种方法制成的单晶硅具有不同的性质和不同的集成电路用途。 1 悬浮区熔法 悬浮区熔法是在20世纪50年代提出并很快被应用到晶体制备技术中。在悬浮区熔法中,使圆柱形硅棒固定于垂直方向,用高频感应线圈在氩气气氛中加热,使棒的底部和在其下部靠近的同轴固定的单晶籽晶间形成熔滴,这两个棒朝相反方向旋转。然后将在多晶棒与籽晶间只靠表面张力形成的熔区沿棒长逐步向上移动,将其转换成单晶。 悬浮区熔法制备的单晶硅氧含量和杂质含量很低,经过多次区熔提炼,可得到低氧高阻的单晶硅。如果把这种单晶硅放入核反应堆,由中子嬗变掺杂法对这种单晶硅进行掺杂,那么杂质将分布得非常均匀。这种方法制备的单晶硅的电阻率非常高,特别适合制作电力电子器件。目前悬浮区熔法制备的单晶硅仅占有很小市场份额。 2 直拉法

随着超大规模集成电路的不断发展,不但要求单晶硅的尺寸不断增加,而且要求所有的杂质浓度能得到精密控制,而悬浮区熔法无法满足这些要求,因此直拉法制备的单晶越来越多地被人们所采用,目前市场上的单晶硅绝大部分采用直拉法制备得到的。 拉晶过程:首先将预处理好的多晶硅装入炉内石英坩埚中,抽真空或通入惰性气体后进行熔硅处理。熔硅阶段坩埚位置的调节很重要。开始阶段,坩埚位置很高,待下部多晶硅熔化后,坩埚逐渐下降至正常拉晶位置。熔硅时间不宜过长,否则掺入熔融硅中的会挥发,而且坩埚容易被熔蚀。待熔硅稳定后即可拉制单晶。所用掺杂剂可在拉制前一次性加入,也可在拉制过程中分批加入。拉制气氛由所要求的单晶性质及掺杂剂性质等因素确定。拉晶时,籽晶轴以一定速度绕轴旋转,同时坩埚反方向旋转,大直径单晶的收颈是为了抑制位错大量地从籽晶向颈部以下单晶延伸。收颈是靠增大提拉速度来实现的。在单晶生长过程中应保持熔硅液面在温度场中的位置不变,因此,坩埚必须自动跟踪熔硅液面下降而上升。同时,拉晶速度也应自动调节以保持等直生长。所有自动调节过程均由计算机控制系统或电子系统自动完成。 1.1.2 光刻 光刻是集成电路制造过程中最复杂和关键的工艺之一。光刻工艺利用光敏的抗蚀涂层(光刻胶)发生光化学反应,结合刻蚀的方法把掩模版图形复制到圆硅片上,为后序的掺杂、薄膜等工艺做好准备。在芯片的制造过程中,会多次反复使用光刻工艺。现在,为了制造电子器件要采用多达24次光刻和多于250次的单独工艺步骤,使得芯片生产时间长达一个月之久。目前光刻已占到总的制造成本的1/3以上,并且还在继续提高。 光刻的主要工艺步骤包括:光刻胶的涂覆,掩模与曝光,光刻胶显影,腐蚀和胶剥离。下面分别进行简要的介绍: 1 光刻胶涂覆

相关主题
文本预览
相关文档 最新文档