当前位置:文档之家› 2015年下半年3嵌入式系统设计师

2015年下半年3嵌入式系统设计师

2015年下半年3嵌入式系统设计师
2015年下半年3嵌入式系统设计师

嵌?式系统设计师

2015年下半年试题

上午综合试卷

第1题:CPU是在(1)结束时响应DMA请求的。

A. —条指令执?

B. —段程序

C. ?个时钟周期

D. —个总线周期

参考答案:D

解析:

本题考查计算机组成基础知识。

DMA控制器在需要的时候代替CPU作为总线主设备,在不受CPU?预的情况下,控制I/O设备与系统主存之间的直接数据传输。DMA操作占?的资源是系统总

线,?CPU并?在整个指令执?期间即指令周期内都会使?总线,故DMA请求的检测点设置在每个机器周期也即总线周期结束时执?,这样使得总线利?率最?。

第2题:虚拟存储体系由(2)两级存储器构成。

A. 主存-辅存

B. 寄存器-Cache

C. 寄存器-主存

D. Cache-主存

参考答案:A

解析:

本题考查计算机组成原理的基础知识。

计算机中不同容量、不同速度、不同访问形式、不同?途的各种存储器形成的是?种层次结构的存储系统。所有的存储器设备按照?定的层次逻辑关系通过软硬件连接起来,并进?有效的管理,就形成了存储体系。不同层次上的存储器发挥着不同的作?。?般计算机系统中主要有两种存储体系:Cache存储体系由Cache 和主存储器构成,主要?的是提?存储器速度,对系统程序员以上均透明;虚拟存储体系由主夺储器和在线磁盘存储器等辅存构成,主要?的是扩?存储器容量,对应?程序员透明。

第3题:浮点数能够表?的数的范围是由其(3)的位数决定的。

A. 尾数

B. 阶码

C. 数符

D. 阶符

参考答案:B

解析:

本题考查计算机组成原理的基础知识。?

在计算机中使?了类似于?进制科学计数法的?法来表??进制实数,因其表?不同的数时?数点位置的浮动不固定?取名浮点数表?法。浮点数编码由两部分组成:阶码(即指数,为带符号定点整数,常?移码表?,也有?补码的)和尾数(是定点纯?数,常?补码表?,或原码表?)。因此可以知道,浮点数的精度由尾数的位数决定,表?范围的??则主要由阶码的位数决定。

第4题:在机器指令的地址字段中,直接指出操作数本?的寻址?式称为(4)。

A. 隐含寻址

B. 寄存器寻址

C. ?即寻址

D. 直接寻址

参考答案:C

解析:

本题考查计算机组成基础知识。

随着主存增加,指令本?很难保证直接反映操作数的值或其地址,必须通过某种映射?式实现对所需操作数的获取。指令系统中将这种映射?式称为寻址?式,即指令按什么?式寻找(或访问)到所需的操作数或信息(例如转移地址信息等)。

可以被指令访问到的数据和信息包括通?寄存器、主存、堆栈及外设端?寄存器等。

指令中地址码字段直接给出操作数本?,?不是其访存地址,不需要访问任何地址的寻址?式被称为?即寻址。

第5题:内存按字节编址从B3000H到DABFFH的区域其存储容量为(5)。

A. 123KB

B. 159KB

C. 163KB

D. 194KB

参考答案:B

解析:

本题考查计算机组成基础知识。

直接计算16进制地址包含的存储单元个数即可。

DABFFH-B3000H+1=27C00H=162816=159k,按字节编址,故此区域的存储容量为159KB。

第6题:CISC是(6)的简称。

A. 复杂指令系统计算机

B. 超?规模集成电路

C. 精简指令系统计算机

D. 超?指令字

本题考查计算机组成基础知识。

计算机技术发展使得机器性能提?,随着?级语?的发展,程序员需要更强?的命令,指令集往往结合应?需要不断扩展,推动了指令集越来越复杂,形成了CISC,即Complex Instruction Set Computer,就是使?复杂指令集系统的计算机。

与其对应的是RISC,即Reduced Instruction Set Computer,精简指令集系统的计算机。

第7题:(7)不属于主动攻击。

A. 流量分析

B. 重放

C. IP地址欺骗

D. 拒绝服务

参考答案:A

解析:

本题考查?络攻击的基础知识。

?络攻击有主动攻击和被动攻击两类。其中主动攻击是指通过?系列的?法,主动地向被攻击对象实施破坏的?种攻击?式,例如重放攻击、IP地址欺骗、拒绝服务攻击等均属于攻击者主动向攻击对象发起破坏性攻击的?式。流量分析攻击是通过持续检测现有?络中的流量变化或者变化趋势,从?得到相应信息的?种被动攻击?式。

第8题:防?墙不具备(8)功能。

A. 记录访问过程

B. 査毒

C. 包过滤

D. 代理试题

本题考查防?墙基础知识。

防?墙是?种放置在?络边界上,?于保护内部?络安全的?络设备。它通过对流经的数据流进?分析和检查,可实现对数据包的过滤、保存?户访问?络的记录和服务器代理功能。防?墙不具备检查病毒的功能。

第9题:根据下图所?的输出信息,可以确定的是:(9)。

A. 本地主机正在使?的端?号是公共端?号

B. 192.168.0.200正在与128.105.129.30建?连接

C. 本地主机与202.100.112.12建?了安全连接

D. 本地主机正在与100.29.200.110建?连接

参考答案:C

解析:

本题考查?管命令netstat-n的含义。

从netstat-n的输出信息中可以看出,本地主机192.168.0.200使?的端?号2011、2038、2052都不是公共端?号。根据状态提?信息,其中已经与主机

128.105.129.30建?了连接,与主机100.29.200.110正在等待建?连接,与主机

202.100.112.12已经建?了安全连接。

第10题:以下著作权权利中,(10)的保护期受时间限制。

A. 署名权

B. 修改权

C. 发表权

D. 保护作品完整权

参考答案:C

解析:

我国著作权法在第10条对权利内容作了较为详尽?具体的规定,指明著作权的内容包括??权利和财产权利。著作??权是指作者享有的与其作品有关的以?格利益为内容的权利,也称为精神权利,包括发表权、署名权、修改权和保护作品完整权。著作??权与作者的?份紧密联系,永远属于作者本?,即使作者死亡,其他任何?不能再拥有它。所以,我国著作权法第20条规定“作者的署名

权、修改权、保护作品完整权的保护期不受限制。”

发表权是属于??权利,但发表权是?次性权利,即发表权?使?次后,不再享有发表权。发表权是指决定作品是否公之于众的权利,作品?经发表,就处于公知状态,对处于公知状态的作品,作者不再享有发表权,以后再次使?作品与发表权?关,?是?使作品的使?权。

第11题:软件设计师王某在其公司的某?综合信息管理系统软件开发?作中承担了?部分程序设计?作。该系统交付?户,投?试运?后,王某辞职离开公司,并带?了该综合信息管理系统的源程序,拒不交还公司。王某认为,综合信息管理系统源程序是他独?完成的,他是综合信息管理系统源程序的软件著作权?。王某的?为(11)。

A. 侵犯了公司的软件著作权

B. 未侵犯公司的软件著作权

C. 侵犯了公司的商业秘密权

D. 不涉及侵犯公司的软件著作权

参考答案:A

解析:

王某的?为侵犯了公司的软件著作权。因为王某作为公司的职员,完成的某?综合信息管理系统软件是针对其本职?作中明确指定的开发?标?开发的软件。该软件应为职务作品,并属于特殊职务作品。公司对该软件享有除署名权外的软件著作权的其他权利,?王某只享有署名权。王某持有该软件源程序不归还公司的?为,妨碍了公司正常?使软件著作权,构成对公司软件著作权的侵犯,应承担停?侵权法律责任,交还软件源程序。

第12题:声?(?频)信号的?个基本参数是频率,它是指声波每秒钟变化的次数,?Hz表?。??能听到的?频信号的频率范围是(12)。

A. 0Hz?20kHz

B. 0Hz?200kHz

C. 20Hz?20kHz

D. 20Hz?200kHz

参考答案:C

解析:

声?是通过空?传播的?种连续的波,称为声波。声波在时间和幅度上都是连续的模拟信号,通常称为模拟声?(?频)信号。?们对声?的感觉主要有?量、?调和??。?量?称?强或响度,取决于声?波形的幅度,也就是说,振幅的??表明声?的响亮程度或强弱程度。?调与声?的频率有关,频率?则声??昂,频率低则声?低沉。???是由混?基?的泛?所决定的,每个基?都有其固有的频率和不同?强的泛?,从?使得声?具有其特殊的??效果。??能听得到的?频信号的频率范围是20Hz?20kHz,包括:话?(300Hz?3400Hz)、?乐(20Hz?20kHz)、其他声?(如?声、?声、?叫声、汽?鸣笛声等,其带宽范围也是20Hz?20kHz),频率?于20Hz声波信号称为亚?信号(次?信号),?于20kHz 的信号称为超?频信号(超声波)。

第13题:颜?深度是表达图像中单个像素的颜?或灰度所占的位数(bit)。若每个像素具有8位的颜?深度,则可表?(13)种不同的颜?。

A.

8

B. 64

C. 256

D. 512

参考答案:C

解析:

颜?深度是表达图像中单个像素的颜?或灰度所占的位数(bit),它决定了彩?图

像中可出现的最多颜?数,或者灰度图像中的最?灰度等级数。8位的颜?深

度,表?每个像素有8位颜?位,可表?28=256种不同的颜?或灰度等级。表??个像素颜?的位数越多,它能表达的颜?数或灰度等级就越多,其深度越深。

图像深度是指存储每个像素(颜?或灰度)所?的位数(bit),它也是?来度量图像的分辨率的。像素深度确定彩?图像的每个像素可能有的颜?数,或者确定灰度图像的每个像素可能有的灰度级数。如?幅图像的图像深度为b位,则该图像的最多颜?数或灰度级为2b种。显然,表??个像素颜?的位数越多,它能表达的颜?数或灰度级就越多。例如,只有1个分量的单?图像(??图像),若每个像素有8位,则最?灰度数?为28=256;—幅彩?图像的每个像素?R、G、B三个分量表?,若3个分量的像素位数分别为4、4、2,则最?颜?数?为

24+4+2=210=1024,就是说像素的深度为10位,每个像素可以是210种颜?中的?种。本题给出8位的颜?深度,则表?该图像具有28=256种不同的颜?或灰度等级。

第14题:视觉上的颜?可?亮度、?调和饱和度3个特征来描述。其中饱和度是指颜?的(14)。

A. 种数

B. 纯度

C. 感觉

D. 存储量

参考答案:B

解析:

饱和度是指颜?的纯度,即颜?的深浅,或者说掺??光的程度,对于同??调的彩?光,饱和度越深颜?越纯。当红?加??光之后冲淡为粉红?,其基本?_周仍然是红?,但饱和度降低。也就是说,饱和度与亮度有关,若在饱和的彩?光中增如?光的成分,即增加了光能,?变得更亮了,但是其饱和度却降低了。对于同??调的彩?光,饱和度越?,颜?越纯。如果在某?调的彩?光中,掺?其他彩?光,将引起?调的变化,?改变?光的成分只引起饱和度的变化。?饱和度的深?光可掺???光被冲淡,降为低饱和度的淡?光。例如,?束?饱和度的蓝?光投射到屏幕上会被看成深蓝?光,若再将?束??光也投射到屏幕上并与深蓝?重叠,则深蓝?变成淡蓝?,?且投射的??光越强,颜?越淡,即饱和度越低。相反,由于在彩?电视的屏幕上的亮度过?,则饱和度降低,颜?被冲淡,这时可以降低亮度(?光)?使饱和度增?,颜?加深。

当彩?的饱和度降低时,其固有?彩特性也被降低和发?变化。例如,红?与绿?配置在?起,往往具有?种对?效果,但只有当红?与绿?都呈现饱和状态时,其对?效果才?较强烈。如果红?与绿?的饱和度都降低,红?变成浅红或暗红,绿?变成浅绿或深绿,再把它们配置在?起时相互的对?特征就会减弱,?趋于和谐。另外饱和度?的?彩容易让?感到单调刺眼。饱和度低,?感?较柔和协调,但混?太杂?容易让?感觉浑浊,?调显得灰暗。

第15题:若?户需求不清晰且经常发?变化,但系统规模不太?且不太复杂,则最适宜采?(15)开发?法。对于数据处理领域的问题,若系统规模不太?且不太复杂,需求变化也不?,则最适宜采?(16)开发?法。

A. 结构化

B. Jackson

C. 原型化

D. ?向对象

参考答案:C

解析:

本题考查软件开发?法的基础知识。

要求考?掌握典型的软件开发?法的基本概念和应?场合。需求不清晰且规模不太?时采?原型化?法最合适,?数据处理领域的不太复杂的软件,适于?结构化?法进?开发。

第16题:若?户需求不清晰且经常发?变化,但系统规模不太?且不太复杂,则最适宜采?(15)开发?法。对于数据处理领域的问题,若系统规模不太?且不太复杂,需求变化也不?,则最适宜采?(16)开发?法。

A. 结构化

B. Jackson

C. 原型化

D. ?向对象

参考答案:A

解析:

本题考查软件开发?法的基础知识。

要求考?掌握典型的软件开发?法的基本概念和应?场合。需求不清晰且规模不太?时采?原型化?法最合适,?数据处理领域的不太复杂的软件,适于?结构化?法进?开发。

第17题:某软件项?的活动图如下图所?,其中顶点表?项??程碑,连接顶点的边表?活动,边上的数字表?该活动所需的天数,则完成该项?的最少时间为(17)天。活动BD最多可以晚(18)天开始?不会影响整个项?的进度。

A.

9

B.

15

C.

22

D.

24

参考答案:D

解析:

本题考查软件项?管理的基础知识。

根据上图计算出关键路径为A-B-C-E-F-I-K-L,其?度为24,关键路径上的活动均为关键活动。活动BD不在关键路径上,包含该活动的最?路径为A-B-D-G-I-K-L,其?度为22,因此松弛时间为2。

第18题:某软件项?的活动图如下图所?,其中顶点表?项??程碑,连接顶点的边表?活动,边上的数字表?该活动所需的天数,则完成该项?的最少时间为(17)天。活

动BD最多可以晚(18)天开始?不会影响整个项?的进度。

A. 2

B. 3

C. 5

D. 9

参考答案:A

解析:

本题考查软件项?管理的基础知识。

根据上图计算出关键路径为A-B-C-E-F-I-K-L,其?度为24,关键路径上的活动均为关键活动。活动BD不在关键路径上,包含该活动的最?路径为A-B-D-G-I-K-L,其?度为22,因此松弛时间为2。

第19题:编译器和解释器是两种基本的?级语?处理程序。编译器对?级语?源程序的处理过程可以划分为词法分析、语法分析、语义分析、中间代码?成、代码优化、?标代码?成等阶段,其中,(19)并不是每个编译器都必需的。与编译器相?,解释器

(20)。

A. 词法分析和语法分析

B. 语义分析和中间代码?成

C. 中间代码?成和代码优化

D. 代码优化和?标代码?成

参考答案:C

解析:

本题考查程序语?基础知识。

解释程序也称为解释器,它可以直接解释执?源程序,或者将源程序翻译成某种中间表?形式后再加以执?;?编译程序(编译器)则?先将源程序翻译成?标语?程序,然后在计算机上运??标程序。这两种语?处理程序的根本区别是:在编译?式下,机器上运?的是与源程序等价的?标程序,源程序和编译程序都不再参与?标程序的执?过程;?在解释?式下,解释程序和源程序(或其某种等价表?)要参与到程序的运?过程中,运?程序的控制权在解释程序。解释器翻译源程序时不产?独?的?标程序,?编译器则需将源程序翻译成独?的?标程序。

分阶段编译器的?作过程如下图所?。其中,中间代码?成和代码优化不是必须的。

第20题:编译器和解释器是两种基本的?级语?处理程序。编译器对?级语?源程序的处理过程可以划分为词法分析、语法分析、语义分析、中间代码?成、代码优化、?标代码?成等阶段,其中,(19)并不是每个编译器都必需的。与编译器相?,解释器

(20)。

A. 不参与运?控制,程序执?的速度慢

B. 参与运?控制,程序执?的速度慢

C. 参与运?控制,程序执?的速度快

D. 不参与运?控制,程序执?的速度快

参考答案:B

解析:

本题考查程序语?基础知识。

解释程序也称为解释器,它可以直接解释执?源程序,或者将源程序翻译成某种中间表?形式后再加以执?;?编译程序(编译器)则?先将源程序翻译成?标语?程序,然后在计算机上运??标程序。这两种语?处理程序的根本区别是:在编译?式下,机器上运?的是与源程序等价的?标程序,源程序和编译程序都不再参与?标程序的执?过程;?在解释?式下,解释程序和源程序(或其某种等价表?)要参与到程序的运?过程中,运?程序的控制权在解释程序。解释器翻译源程序时不产?独?的?标程序,?编译器则需将源程序翻译成独?的?标程序。

分阶段编译器的?作过程如下图所?。其中,中间代码?成和代码优化不是必须的。

第21题:假设磁盘块与缓冲区??相同,每个盘块读?缓冲区的时间为15μs,由缓冲区送??户区的时间是5μs,在?户区内系统对每块数据的处理时间为1μs。若?户需要将??为10个磁盘块的Docl?件逐块从磁盘读?缓冲区,并送??户区进?处理,那么采?单缓冲区需要花费的时间为(21)μs;采?双缓冲区需要花费的时间为(22)μs。

A. 150

B. 151

C. 156

D. 201

参考答案:D

解析:

试题(21)的正确的答案为D。因为在块设备输?时,假定从磁盘把?块数据输?到缓冲区的时间为T,缓冲区中的数据传送到?户?作区的时间为M,?系统处理(计算)的时间为C,如图(a)所?。

当第?块数据送??户?作区后,缓冲区是空闲的可以传送第?块数据。这样第?块数据的处理C1与第?块数据的输?T2是可以并?的,依次类推,如图(b)所?。系统对每?块数据的处理时间为:Max(C,T)+M。因为,当T>C时,处理时间为M+T;当T

第22题:假设磁盘块与缓冲区??相同,每个盘块读?缓冲区的时间为15μs,由缓冲区送??户区的时间是5μs,在?户区内系统对每块数据的处理时间为1μs。若?户需要将??为10个磁盘块的Docl?件逐块从磁盘读?缓冲区,并送??户区进?处理,那么采?单缓冲区需要花费的时间为(21)μs;采?双缓冲区需要花费的时间为(22)μs。

A. 150

B. 151

C. 156

D. 201

参考答案:C

解析:

试题(22)的正确的答案为C。双缓冲?作?式基本?法是在设备输?时,先将数据输?到缓冲区1,装满后便转向缓冲区2。此时系统可以从缓冲区1中提取数据传送到?户区,最后由系统对数据进?处理,如图(c)所?。

双缓冲可以实现对缓冲区中数据的输?T和提取M,与CPU的计算C,=者并??

作,如图(d)所?。从图中可以看出,双缓冲进?步加快了I/O的速度,提?了设备的利?率。在双缓冲时,系统处理?块数据的时间可以粗略地认为是Max(C,T)。如果CT,则可使系统不必等待设备输

?。本题每?块数据的处理时间为10,采?双缓冲需要花费的时间为

15×10+5+1=156。?

第23题:在?持多线程的操作系统中,假设进程P创建了若?个线程,那么(23)是不能被这些线程共享的。

A. 该进程中打开的?件

B. 该进程的代码段

C. 该进程中某线程的栈指针

D. 该进程的全局变量

参考答案:C

解析:

在同?进程中的各个线程都可以共享该进程所拥有的资源,如访问进程地址空间中的每?个虚地址;访问进程所拥有的已打开?件、定时器、信号量等,但是不能共享进程中某线程的栈指针。

第24题:以下关于CISC和RISC的描述中,不正确的是(24)。

A. RISC强调对指令流?线的优化

B. CISC的指令集复杂庞?,?RISC的指令集简单精简

C. CISC体系结构下各种指令的执?时间相差不?

D. RISC采?Load/Store结构

参考答案:C

解析:

本题考查指令集的基础知识。

RISC(reduced instruction set computer,精简指令集计算机)是?种执?较少类型计算机指令的微处理器,起源于80年代的MIPS主机(即RISC机),RISC机中采?的微处理器统称RISC处理器,它能够以更快的速度执?操作(每秒执?更多百万条指令,即MIPS)。因为计算机执?每个指令类型都需要额外的晶体管和电路元

件,计算机指令集越?就会使微处理器更复杂,执?操作也会更慢。

精简指令集包含了简单、基本的指令,通过这些简单、基本的指令,就可以组合成复杂指令。每条指令的?度都是相同的,可以在?个单独操作?完成。?多数的指令都可以在?个机器周期?完成,并且允许处理器在同?时间内执??系列的指令。强调对指令流?线的优化,同时采?Load/Store结构进?外部数据的访问。

CISC是复杂指令系统计算机(Complex Instruction Set Computer)的简称,微处理器是台式计算机系统的基本处理部件,每个微处理器的核?是运?指令的电路。指令由完成任务的多个步骤所组成,把数值传送进寄存器或进?相加运算。CISC的指令集复杂庞?,?RISC则较为精简,在CISC体系结构下各种指令的执?时间相差较?。

第25题:以下关于冯?诺依曼结构和哈佛结构的描述中,不正确的是(25)。

A. 冯?诺依曼结构的计算机中程序和数据共??个存储空间

B. 冯?诺依曼结构中程序计数器负责提供程序执?所需要的地址

C. 哈佛结构的计算机在?个机器周期内可同时获得指令字和操作数

D. 哈佛结构中取指和执?不能完全重叠

参考答案:D

解析:

本题考查计算机体系结构??的基础知识。

冯?诺伊曼结构(von Neumann architecture),也称普林斯顿结构,其内部程序空间和数据空间是合在?起的,取指令和取操作数是通过?条总线分时进?的。

哈佛结构(Harvard architecture)是?种将程序指令储存和数据储存分开的存储器结构。中央处理器?先到程序指令储存器中读取程序指令内容,解码后得到数据地址,再到相应的数据储存器中读取数据,并进?下?步的操作(通常是执?)。程序指令储存和数据储存分开,数据和指令的储存可以同时进?,可以使指令和数

据有不同的数据宽度,在-个机器周期内可同时获得指令字和操作数,并且取指指令和执?在流?线上可以重叠。

与冯?诺曼结构处理器?较,哈佛结构处理器有两个明显的特点:

1. 使?两个独?的存储器模块,分别存储指令和数据,每个存储模块都不允许指

令和数据并存;

2. 使?独?的两条总线,分别作为CPU与每个存储器之间的专?通信路径,?这

两条总线之间毫?关联。

第26题:以下关于嵌?式系统总线的描述中,不正确的是(26)。

A. 异步通信时数据是?帧?帧传送的,每帧数据的传送靠起始位来同步

B. SPI、IIC、UART都属于串?通信?式

C. 同步通信?式是字符同步,且在字符与字符之间的时序仍然是同步的

D. RS232、RS485、USB、IEEE1394总线都属于外部总线

参考答案:C

解析:

本题考查嵌?式系统总线??的基础知识。

嵌?式系统总线?般有内部总线、系统总线和外部总线。内部总线是嵌?式系统内部各外围芯?与处理器之间的总线;?系统总线是嵌?式系统屮各插件板与系统板之间的总线;外部总线则是微机和外部设备之间的总线,嵌?式系统通过该总线和其他设备进?信息与数据交换。内部总线

?般包括I2C总线、SP1总线、SCI总线等;系统总线包括ISA总线、EISA总线、VESA总线、PCI总线等;外部总线包括RS232、RS485、USB总线、IEEE1394总线等。

另外,嵌?式处理器的通信?式有并?通信和串?通信,相应的通信总线被称为并?总线和串?总线。并?通信速度快、实时性好,但由于占?的?线多,不适于?型化产品;?串?通信速率虽低,但在数据通信吞吐量不?的微处理电路中则显得更加简易、?便、灵活。典型的串?通信总线包括SPI、IIC、UART等。

典型的并?通?总线包括PCI、HPI等。

同时,总线传输还可以分为同步通信?式和异步通信?式两类。简单来说,同步通信是?种?特同步通信技术,要求发收双?具有同频同相的同步时钟信号,只需在传送报?的最前?附加特定的同步字符,使发收双?建?同步,此后便在同步时钟的控制下逐位发送/接收,对于字符间的时序并没有特殊要求。

相对于同步通信,异步通信在发送字符时,所发送的字符之间的时隙可以是任意

的。但是接收端必须时刻做好接收的准备。发送端可以在任意时刻开始发送字符,因此必须在每?个字符的开始和结束的地?加上标志,即加上开始位和停?位,以便使接收端能够正确地将每?个字符接收下来。

第27题:对于TTL电路和CMOS电路的原理及?较,以下描述中不正确的是(27)。

A. TTL电路是电压控制,CMOS电路是电流控制

B. TTL电路速度快,但是功耗?,CMOS电路速度慢,传输延迟时间?

C. CMOS电路具有锁定效应

D. CMOS电路在使?时不?的管脚不要悬空,要接上拉电阻或下拉电阻

参考答案:A

解析:

本题考查模拟电路??的基础知识。

TTL指晶体管-晶体管逻辑集成电路(Transistor-TransistorLogic),TTL电平输出?电平>2.4V,输出低电平<0.4V。在室温下,?般输出?电平是3.5V,输出低电平是0.2V。最?输?则要求:输??电平>2.0V,输?低电平<0.8V,噪声容限是

0.4V。

COMS集成电路是互补对称?属氧化物半导体,电路的许多基本逻辑单元都是?增

强型PM0S晶体管和增强型NM0S管按照互补对称形式连接的,静态功耗很?。

C0MS电路的供电电压VDD范围?较?,在+5?+15V均能正常?作,当输出电压?于VDD-0.5V时为逻辑1,输出电压低于VSS+0.5V(VSS为数字地)为逻辑0,扇出数为10?20个C0MS门电路。

TTL电路和CMOS电路的区别主要表现在:

1. TTL电路是电流控制器件,?CMOS电路是电压控制器件。

2. TTL电路的速度快,传输延迟时间短(5-lOns),但是功耗?。COMS电路的速度

慢,传输延迟时间?(25-50ns),但功耗低。COMS电路本?的功耗与输?信号的脉冲频率有关,频率越?,芯?集越热,这是正常现象。

COMS电路由于输?太?的电流,内部的电流急剧增?,除?切断电源,电流?直在增?。这种效应就是锁定效应。当产?锁定效应时,C0MS的内部电流能:达到40mA以上,很容易烧毁芯?。C0MS电路是电压控制器件,它的输?总抗很?,对?扰信号的捕捉能?很强。所以,不?的管脚不要悬空,要接上拉电阻或者下拉电阻,给它?个恒定的电平。

TTL电路的输?端悬空时相当于输?端接?电平。因为这时可以看作是输?端接

?个?穷?的电阻。TTL电路在门电路输?端串联10K电阻后再输?低电平,输?端呈现的是?电平?不是低电平。

第28题:Cache?般包含3种地址映射?式,分别为全相联映射、直接相联映射和组相联映射,下列描述不正确的是(28)。

A. 全相联映射是指主存中的任意?块都可以映射到Cache中任意?块的?式

B. 全相联映射的缺点是Cache的空间利?率低

C. 直接相联映射是指主存中的某块只能映射到满?特定关系的Cache块中

D. 组相联映射考虑了全相联映射和直接相联映射各?的优点

参考答案:B

解析:

本题考查Cache??的基础知识。

Cache—般有3种地址映射?式,分别为全相联映射、直接相联映射和组相联映射。直接相联映射指主存的?个字块只能映像到Cache的?个准确确定的字块

中。特点在于主存的字块只可以和固定的Cache字块对应,?式直接,利?率

低。

全相联映射是指主存中任意?个块都可以映射到Cache中任意?个块的?式,也就是说,当主存中的某?块需调?Cache时,可根据当时Cache的块占?或分配情况,选择?个块给主存块存储,所选的Cache块可以是Cache中的任意?个块。特点是利?率?,?式灵活,标记位较?,使?成本太?。

组相联映射是对全相联和直接映像的?种折衷处理?案。既不在主存和Cache之间实现字块的完全随意对应,也不在主存和Cache之间实现字块的多对?的硬性对应,?是实现?种有限度的随意对应。其特点是组间全相联,组内直接映像。

集中了两个?式的优点。成本也不太闻。是最常?的Cache映像?式。

第29题:CPU通过接?对外设控制的?式?般包含程序查询?式、中断处理?式和DMA?式,以下描述正确的是(29)。

A. 程序查询?式下的结构复杂,但是?作效率很?

B. 中断处理?式下CPU不再被动等待,?是可以执?其他程序

C. DMA?式下的内存和外设之间的数据传输需要CPU介?

D. 在DMA进?数据传送之前,DMA控制器不需要向CPU申请总线控制权

参考答案:B

解析:

本题考查嵌?式处理器外设控制?式相关的基础知识。

CPU通过接?对外设控制的?式?般包含程序查询?式、中断处理?式和DMA ?式,程序查询?式是早期的计算机系统对I/O设备的?种管理?式。它定时对各种设备轮流询问?遍有?处理要求。轮流询问之后,有要求的,则加以处理。在处理I/O设备的要求之后,处理机返回继续?作。

在中断处理?式下,中央处理器与I/O设备之间数据的传输步骤如下:

1.在某个进程需要数据时,发出指令启动输?输出设备准备数据;

2.进程发出指令启动设备之后,该进程放弃处理器,等待相关I/O操作完成。此时,进程调度程序会调度其他就绪进程使?处理器;

3.当I/O操作完成时,输?输出设备控制器通过中断请求线向处理器发出中断信号,处理器收到中断信号之后,转向预先设计好的中断处理程序,对数据传送?作进?相应的处理;

4.得到了数据的进程则转?就绪状态。在随后的某个时刻,进程调度程序会选中该进程继续?作。

DMA是在内存与10设备间传送?个数据块的过程中,不需要CPU的任何中间?涉,只需要CPU在过程开始时向设备发出“传送块数据”的命令,然后通过中断来得知过程是否结束和下次操作是否准备就绪。

DMA?作过程:

1.当进程要求设备输?数据时,CPU把准备存放输?数据的内存起始地址以及要传送的字节数分别送?DMA控制器中的内存地址寄存器和传送字节计数器。

2.发出数据传输要求的进程进?等待状态。此时正在执?的CPU指令被暂时挂起。进程调度程序调度其他进程占据CPU。

3.输?设备不断地窃取CPU?作周期,将数据缓冲寄存器中的数据源源不断地写?内存,直到所要求的字节全部传送完毕。

4.DMA控制器在传送完所有字节时,通过中断请求线发出中断信号。CPU在接收到中断信号后,转?中断处理程序进?后续处理。

5.中断处理结束后,CPU返回到被中断的进程中,或切换到新的进程上下?环境中,继续执?。

DMA与中断的区别:

1.中断?式是在数据缓冲寄存器满之后发出中断,要求CPU进?中断处理,?DMA?式则是在所要求传送的数据块全部传送结束时要求CPU进?中断处理。这就??减少了CPU进?中断处理的次数。

2.中断?式的数据传送是在中断处理时由CPU控制完成的,?DMA?式则是在

下半年软件设计师下午真题试卷

2014年下半年软件设计师下午试卷 试题一 阅读下列说明和图,回答问题1至问题3,将解答填入答题纸的对应栏内。 【说明】 某大型披萨加工和销售商为了有效管理生产和销售情况,欲开发一披萨信息系统,其主要功能如下: (1)销售。处理客户的订单信息,生成销售订单,并将其记录在销售订单表中。销售订单记录了订购者、所订购的披萨、期望的交付日期等信息。 (2)生产控制。根据销售订单以及库存的披萨数量,制定披萨生产计划(包括生产哪些披萨、生产顺序和生产量等),并将其保存在生产计划表中。 (3)生产。根据生产计划和配方表中的披萨配方,向库存发出原材料申领单,将制作好的披萨的信息存入库存表中,以便及时进行交付。 (4)采购。根据所需原材料及库存量,确定采购数量,向供应商发送采购订单,并将其记录在采购订单表中;得到供应商的供应量,将原材料数量记录在库存表中,在采购订单表中标记已完成采购的订单。 (5)运送。根据销售订单将披萨交付给客户,并记录在交付记录表中。 (6)财务管理。在披萨交付后,为客户开具费用清单,收款并出具收据;依据完成的采购订单给供应商支付原材料费用并出具支付细节;将收款和支付记录存入收支记录表中。 (7)存储。检查库存的原材料、拔萨和未完成订单,确定所需原材料。 现采用结构化方法对披萨信息系统进行分析与设计,获得如图1-1所示的上下文数据流图和图1-2所示的0层数据流图。

问题:根据说明中的词语,给出图1-1中的实体E1~E2的名称。 问题:根据说明中的词语,给出图1-2中的数据存储D1~D5的名称。 问题:根据说明和图中词语,补充图1-2中缺失的数据流及其起点和终点。 参考答案: 【问题1】E1:客户;E2:供应商 【问题2】D1:销售订单表;D2:库存表;D3:生产计划表;D4:配方表;D5:采购订单表 【问题3】 (1)数据流名称:支付细节;起点:财务管理;终点:E2。 (2)数据流名称:销售订单;起点:销售订单表;终点:5运送。 (3)数据流名称:生产计划;起点:D3;终点:3生产。 (4)数据流名称:库存量;起点:D2;终点:4采购。 (5)数据流名称:原材料数量;起点:4采购;终点:库存表。 (6)数据流名称:未完成订单;起点:销售订单表;终点:7存储。 试题分析: 本题考查数据流图(DFD)应用于采用结构化方法进行系统分析与设计,是比较传统的题目,要求考生细心分析题目中所描述的内容。DFD是一种便于用户理解、分析系统数据流程的图形化建模工具,是系统逻辑模型的重要组成部分。 1、本问题考查上下文数据流图。上下文数据流图一般用来建立初始的项目范围的,将待开发系统看作一个加工,因此图中只有唯一的一个处理和一些外部实体,以及这两者之间的输入输出数据流。题目要求根据描述来确定图中的外部实体。分析题目中的描述,病结合已经在上下文数据流图中给出的数据流进行分析。从中可以看出,与系统的交互者包括客户和供应商。其中,客户下订单,将订单信

2019下半年软件设计师上午真题及参考答案

2019下半年软件设计师上午真题 1、在cpu内外常需设置多级高速缓存cache,主要目的是()。 A、扩大主存的存储容量 B、提高cpu访问主存数据或指令的效率 C、扩大存储系统的存量 D、提高cpu访问内外存储器的速度 答案:D(如果D中没有“内”则选B) 2、某系统的可靠性结构框图如下图所示,假设部件1、2、3的可靠度分别为;;(部件2、3为冗余系统)若要求该系统的可靠度不小于,则进行系统设计时,部件4的可靠度至少应为()。 答案:A 3、计算机运行过程中,进行中断处理时需保存现场,其目的是()。 A、防止丢失中断处理程序的数据 B、防止对其他程序的数据造成破坏 C、能正确返回到被中断的程序继续执行 D、能为中断处理程序提供所需的数据 答案:C 4、内存按字节编址,地址从A0000H到CFFFFH的内存,共存()字节,若用存储容量为

64k*8bit的存储器芯片构成该内存空间,至少需要()片。 A、80k B、96 k C、160 k D、192 k A、2 B、3 C、5 D、8 答案:D、B 5、执行指令时,将每一节指令都分解为取指、分析和执行三步,已知取指时间t取指=5△t,分析时间t分析= 2△t.执行时间t执行= 3△t如果按照重叠 的流水线方式执行指令,从头到尾执行完500条指令需()△t. A、2500 B、2505 C、2510 D、2515 答案:B 6、下列协议中,与电子邮箱服务的安全性无关的是() A、SSL B、HTTPS C、MIME D、PGP 答案:C 7、下列算法中,不属于公开密钥加密算法的是()。 A、ECC B、DSA C、RSA D、DES 答案:D 8、kerberos系统中可通过在报文中加入()来防止重放攻击。 A、会话密钥 B、时间戳 C、用户ID D、私有密钥 答案:B 9、某电子商务网站向CA申请了数字证书,用户可以通过使用()验证()的真伪来确定该网站的合法性。 A、CA的公钥 B、CA的签名 C、网站的公钥 D、网站的私钥 A、CA的公钥

2014年下半年3嵌入式系统设计师

嵌?式系统设计师 2014年下半年试题 上午综合试卷 第1题:三总线结构的计算机总线系统由(1)组成。 A. CPU总线、内存总线和10总线 B. 数据总线、地址总线和控制总线 C. 系统总线、内部总线和外部总线 D. 串?总线、并?总线和PCI总线 参考答案:B 解析: 本题考查计算机系统基础知识。 总线上传输的信息类型分为数据、地址和控制,因此总线由数据总线、地址总线和控制总线组成。 第2题:计筧机采?分级存储休系的主要?的是为了解决(2)的问题。 A. 主存容量不? B. 存储器读写可靠性 C. 外设访问效率 D. 存储容量、成本和速度之间的?盾 参考答案:D

解析: 本题考查计算机系统基础知识。 计算机系统中,?速缓存?般采?SRAM,内存?般??DRAM,外存?般采?磁存储器。SRAM的集成度低、速度快、成本?;DRAM的集成度?,但是需要动态刷新;磁存储器速度慢、容量?,价格便宜。因此,组成分级存储体系来解决存储容量、成本和速度之间的?盾。 第3题:属于CPU中算术逻辑申.元的部件是(3)。 A. 程序计数器 B. 加法器 C. 指令寄存器 D. 指令译码器 参考答案:B 解析: 本题考杏计算机系统基础知识。 程序计数器、指令寄存器和指令译码器都是CPU中控制单元的部件,加法器是算术逻辑运算单元的部件。 第4题:内存按字节编址从A5000H到DCFFFH的区域其存储容量为(4)。 A. 123KB B. 180KB C. 223KB D. 224KB 参考答案:D 解析: 本题考査计算机系统基础知识。 从地址A5000H到DCFFFH的存储单元数冃为37FFFH(即224*1024)个,由于是字节编址,从?得到存储容量为224KB。

2009-2014年软件设计师历年真题及答案1

2009-2014年软件设计师历年真题及答案1

2009年上半年软件设计师下午试卷 试题一(共15 分) 阅读下列说明,回答问题 1 和问题2,将解答填入答题纸的对应栏内。 【说明】 假设某大型商业企业由商品配送中心和连锁超市组成,其中商品配送中心包括采购、财务、配送等部门。为实现高效管理,设计了商品配送中心信息管理系统,其主要功能描述如下: 1.系统接收由连锁超市提出的供货请求,并将其记录到供货请求记录文件。 2.在接到供货请求后,从商品库存记录文件中进行商品库存信息查询。如果库存满足供货请求,则给配送处理发送配送通知;否则,向采购部门发出缺货通知。 3.配送处理接到配送通知后,查询供货请求记录文件,更新商品库存记录文件,并向配送部门发送配送单,在配送货品的同时记录配送信息至商品配送记录文件。 4.采购部门接到缺货通知后,与供货商洽谈,进行商品采购处理,合格商品入库,并记录采购清单

至采购清单记录文件、向配送处理发出配送通知,同时通知财务部门给供货商支付货款。 该系统采用结构化方法进行开发,得到待修改的数据流图(如图1-1 所示)。 【问题1】(8 分) 【问题1】(8 分使用【说明】中的词语,给出图1-1 中外部实体E1 至E4 的名称和数据存储D1 至D4 的名称。 【问题2】(7 分) 图1-1 中存在四处错误数据流,请指出各自的起点和终点;若将上述四条错误数据流删除,为保证数据流图的正确性,应补充三条数据流,请给出所补充数据流的起点和终点。(起点和终点请采用数

据流图1-1 中的符号或名称) 错误数据流 起点终点 补充的数据流 起点终点试题一: 2.错误数据流: 起点终点 D4 供货请求处理 供货请求处理E2

下半年软件设计师下午试题以及标准答案

2014年下半年软件设计师下午试题 试题:i 阅读下列说明和图,回答问题1至问题3,将解答填入答题纸的对应栏内。 【说明】 某大型披萨加工和销售商为了有效管理生产和销售情况,欲开发一披萨信息系统,其主要功能如下: (1)销售。处理客户的订单信息,生成销售订单,并将其记录在销售订单表中。销售订单记录了订购者、所订购的披萨、期望的交付日期等信息。 (2 )生产控制。根据销售订单以及库存的披萨数量,制定披萨生产计划(包括生产哪些披萨、生产顺序和生产量等),并将其保存在生产计划表中。 (3)生产。根据生产计划和配方表中的披萨配方,向库存发岀原材料申领单,将制作好的披萨的信息存入库存表中,以便及时进行交付。 (4)采购。根据所需原材料及库存量,确定采购数量,向供应商发送采购订单,并将其记录在采购订单表中;得到供应商的供应量,将原材料数量记录在库存表中,在采购订单表中标记已完成采购的订单。 (5)运送。根据销售订单将披萨交付给客户,并记录在交付记录表中。 (6 )财务管理。在披萨交付后,为客户开具费用清单,收款并岀具收据;依据完成的采购订单给供应商支付原材料费用并岀具支付细节;将收款和支付记录存入收支记录表中。 (7)存储。检查库存的原材料、拔萨和未完成订单,确定所需原材料。 现采用结构化方法对披萨信息系统进行分析与设计,获得如图1-1所示的上下文数据流图和图1-2所示 的0层数据流图。 图1-1上下文数据流图

【问题1】(4分) 根据说明中的词语,给岀图【问题2】(5分) 根据说明中的词语,给岀图【问题3】(6分)1-1中的实体E1?E2的名称。 1-2中的数据存储D1?D5的名称。 图1-2 0层数数据流图 根据说明和图中词语,补充图1-2中缺失的数据流及其起点和终点

2015年下半年3嵌入式系统设计师

嵌?式系统设计师 2015年下半年试题 上午综合试卷 第1题:CPU是在(1)结束时响应DMA请求的。 A. —条指令执? B. —段程序 C. ?个时钟周期 D. —个总线周期 参考答案:D 解析: 本题考查计算机组成基础知识。 DMA控制器在需要的时候代替CPU作为总线主设备,在不受CPU?预的情况下,控制I/O设备与系统主存之间的直接数据传输。DMA操作占?的资源是系统总 线,?CPU并?在整个指令执?期间即指令周期内都会使?总线,故DMA请求的检测点设置在每个机器周期也即总线周期结束时执?,这样使得总线利?率最?。 第2题:虚拟存储体系由(2)两级存储器构成。 A. 主存-辅存 B. 寄存器-Cache C. 寄存器-主存 D. Cache-主存

参考答案:A 解析: 本题考查计算机组成原理的基础知识。 计算机中不同容量、不同速度、不同访问形式、不同?途的各种存储器形成的是?种层次结构的存储系统。所有的存储器设备按照?定的层次逻辑关系通过软硬件连接起来,并进?有效的管理,就形成了存储体系。不同层次上的存储器发挥着不同的作?。?般计算机系统中主要有两种存储体系:Cache存储体系由Cache 和主存储器构成,主要?的是提?存储器速度,对系统程序员以上均透明;虚拟存储体系由主夺储器和在线磁盘存储器等辅存构成,主要?的是扩?存储器容量,对应?程序员透明。 第3题:浮点数能够表?的数的范围是由其(3)的位数决定的。 A. 尾数 B. 阶码 C. 数符 D. 阶符 参考答案:B 解析: 本题考查计算机组成原理的基础知识。? 在计算机中使?了类似于?进制科学计数法的?法来表??进制实数,因其表?不同的数时?数点位置的浮动不固定?取名浮点数表?法。浮点数编码由两部分组成:阶码(即指数,为带符号定点整数,常?移码表?,也有?补码的)和尾数(是定点纯?数,常?补码表?,或原码表?)。因此可以知道,浮点数的精度由尾数的位数决定,表?范围的??则主要由阶码的位数决定。 第4题:在机器指令的地址字段中,直接指出操作数本?的寻址?式称为(4)。 A. 隐含寻址 B. 寄存器寻址 C. ?即寻址

2014年下半年软件设计师考试上午真题(含答案)

2014年下半年软件设计师上午试题 1.属于CPU中算术逻辑单元的部件是()。 A.程序计数器 B.加法器 C.指令寄存器 D.指令译码器 2.计算机采用分级存储体系的主要目的是为了解决()问题。 A.主存容量不足 B.存储器读写可靠性 C.外设访问效率 D.存储容量、成本和速度之间的矛盾 3.三总线结构的计算机总线系统由()组成。 A.CPU总线、内存总线和IO总线 B.数据总线、地址总线和控制总线 C.系统总线、内部总线和外部总线 D.串行总线、并行总线和PCI总线 4.DHCP客户端可从DHCP服务器获得()。 A.DHCP服务器的地址和Web服务器的地址 B.DNS服务器的地址和DHCP服务器的地址 C.客户端地址和邮件服务器地址 D.默认网关的地址和邮件服务器地址 5.ICMP协议属于因特网中的()协议,ICMP协议数据单元封装在()中传送。A.数据链路层 B.网络层 C.传输层 D.会话层 A.以太帧 B.TCP段 C.UDP数据报 D.IP数据报 6.PPP中的妥全认证协议是(),它使用三次握手的会话过程传送密文。A.MD5 B.PAP C.CHAP C.CHAP

7.已知一个文件中出现的各字符及其对应的频率如下表所示。若采用定长编码,则该文件中字符的码长应为()。若采用Huffman编码,则字符序列“face”的编码应为()。 A.2 B.3 C.4 D.5 A.110001001101 B.001110110011 C.101000010100 D.010********* 8.对一待排序序列分别进行直接插入排序和简单选择排序,若待排序序列中有两个元素的值相同,则()保证这两个元素在排序前后的相对位置不变。 A.直接插入排序和简单选择排序都可以 B.直接插入排序和简单选择排序都不能 C.只有直接插入排序可以 D.只有简单选择排序可以 9.快速排序算法在排序过程中,在待排序数组中确定一个元素为基准元素,根据基准元素把待排序数组划分成两个部分,前面一部分元素值小于等于基准元素,而后面一部分元素值大于基准元素。然后再分别对前后两个部分进一步进行划分。根据上述描述,快速排序算法采用了()算法设计策略。日知确定基准元素操作的时间复杂度为Θ(n),则快速排序算法的最好和最坏情况下的时间复杂度为()。 A.分治 B.动态规划 C.贪心 D.回溯 A.Θ(n)和Θ(nlgn) B.Θ(n)和Θ(n2) C.Θ(nlgn)和Θ(nlgn) D.Θ(nlgn)和Θ(n2) 10.在字符串的KMP模式匹配算法中,需先求解模式串的next函数值,其定义如下式所示,j表示模式串中字符的序号(从1开始)。若模式串p为“abaac”,则其next函数值为()。 A.01234 B.01122

2015年上半年软件设计师考试上午真题(标准参考答案)

C 试题分析: 题目中的存储设备按访问速度排序为:通用寄存器> Cache>内存>硬盘。 2.参考答案: A 试题分析: 补码表示定点小数,范围是: [‐1,(1‐2^(‐n+1))],这个范围一共有2n个数。 2^n是怎么计算出来的 正数的补码与其原码相同,负数的补码为其反码在最低位加1。 (1)X=+1011011 (2) Y=-1011011 (1)根据定义有: [X]原码=01011011 [X]补码=01011011 (2) 根据定义有: [Y]原码=11011011 [Y]反码=10100100 [Y]补码=10100101 补码表示的整数范围是-2n‐1~+(2n‐1-1),其中n为机器字长。 则:8位二进制补码表示的整数范围是-128~+127 16位二进制补码表示的整数范围是-32768~+32767 如果是n位,可以看到可以表示2^n个数 -2n‐1~+(2n‐1-1),其中n为机器字长。怎么得来的? 是通过表示范围得到的,你也可以记住,直接代就可以了 3.参考答案: A 试题分析: 全相联映像块冲突最小,其次为组相联映像,直接映像块冲突最大。 什么是块冲突?为什么是全相联的块冲突最小。 这是道概念题,简单来说就是cache在映射内存块时映射到相同内存块了,这就是块冲突,全相联冲突概率最小,因为他全局都可以映射 4.参考答案: D 试题分析: 5.参考答案: C 试题分析: 200M/5*32bit /8bit=160MB/S 不太明白解答的算法,能否详细解析一下题目,时钟频率怎么理解。谢谢 时钟频率是指200M/S,每秒传输200M次,总线宽度4B,总线上5个时钟周期才传输1B,故传输160M/S 题目中不是说5个时钟传输32bit吗?那就应该是200M/5*32bit /32bit=40MB/S 为什么试题分析里面会除于8bit?8bit怎么得到的? 8bit是1B,这个关系要搞清楚,然后总线宽度为4B,在你算的数的基础上要乘以4 "5个时钟周期传送一个32bit的字" 这里的32bit 实际上是没有意义的,是吗? 当然有意义啊,32bit是32b等于4B,4个字节,5个时钟周期传输了4B,计算传输的关键怎么会没意义

嵌入式系统设计师练习题及答案解析

嵌入式系统设计师练习题及答案第一套 (1) 嵌入式系统设计师练习题及答案第二套 (5) 嵌入式系统设计师练习题及答案第三套 (16) 嵌入式系统设计师练习题及答案解析第四套 (27) 嵌入式系统设计师练习题及答案解析第五套 (45) 嵌入式系统设计师练习题及答案解析第六套 (59) 嵌入式系统设计师练习题及答案解析第七套 (67) 嵌入式系统设计师练习题及答案解析第八套 (75) 嵌入式系统设计师练习题及答案解析第九套 (81) 嵌入式系统设计师练习题及答案解析第十套 (90) 嵌入式系统设计师练习题及答案解析第十一套 (99) 嵌入式系统设计师练习题及答案解析第十二套 (106) 嵌入式系统设计师练习题及答案解析第十三套 (115) 嵌入式系统设计师练习题及答案解析第十四套 (126) 嵌入式系统设计师练习题及答案解析第十五套 (139) 嵌入式系统设计师练习题及答案解析第十六套 (154) 嵌入式系统设计师练习题及答案解析第十七套 (161) 嵌入式系统设计师练习题及答案解析第十八套 (169) 嵌入式系统设计师练习题及答案解析第十九套 (177) 嵌入式系统设计师练习题及答案解析第二十套 (189) 嵌入式系统设计师练习题及答案解析第二十一套 (199) 嵌入式系统设计师练习题及答案解析第二十二套 (212) 嵌入式系统设计师练习题及答案第一套 1、以下关于CPU的叙述中,错误的是 A.CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制

B.程序计数器PC除了存放指令地址,也可以临时存储算术/逻辑运算结果 C.CPU中的控制器决定计算机运行过程的自动化 D.指令译码器是CPU控制器中的部件 2、以下关于Cache的叙述中,正确的是 A.在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素 B.Cache的设计思想是在合理成本下提高命中率 C.Cache的设计目标是容量尽可能与主存容量相等 D.CPU中的Cache容量应大于cPu之外的Cache容量 3、风险预测从两个方面评估风险,即风险发生的可能性以及 A.风险产生的原因 B.风险监控技术 C.风险能否消除 D.风险发生所产生的后果 4、许多程序设计语言规定,程序中的数据都必须具有类型,其作用不包括 A.便于为数据合理分配存储单元 B.便于对参与表达式计算的数据对象进行检查 C.便于定义动态数据结构 D.使于规定数据对象的取值范围及能够进行的运算 5、在计算机系统中,对程序员是透明的。 A.磁盘存储器 B.高速缓存 C.RAM存储器 D.flash存储器

2014年下半年软件设计师下午试题以及答案

2014年下半年软件设计师下午试题以及答案

2014年下半年软件设计师下午试题 试题:1 阅读下列说明和图,回答问题1至问题3,将解答填入答题纸的对应栏内。 【说明】 某大型披萨加工和销售商为了有效管理生产和销售情况,欲开发一披萨信息系统, 其主要功能如下: (1)销售。处理客户的订单信息,生成销售订单,并将其记录在销售订单表中。销售订单记录了订购者、所订购的披萨、期望的交付日期等信息。 (2)生产控制。根据销售订单以及库存的披萨数量,制定披萨生产计划(包括生产哪些披萨、生产顺序和生产量等),并将其保存在生产计划表中。 (3)生产。根据生产计划和配方表中的披萨配方,向库存发出原材料申领单,将制作好的披萨的信息存入库存表中,以便及时进行交付。 (4)采购。根据所需原材料及库存量,确定采购数量,向供应商发送采购订单,并将其记录在采购订单表中;得到供应商的供应量,将原材料数量记录在库存表中,在采购订单表中标记已完成采购的订单。 (5)运送。根据销售订单将披萨交付给客户,并记录在交付记录表中。 (6)财务管理。在披萨交付后,为客户开具费用清单,收款并出具收据;依据完成的采购订单给供应商支付原材料费用并出具支付细节;将收款和支付记录存入收支记录表中。 (7)存储。检查库存的原材料、拔萨和未完成订单,确定所需原材料。 现采用结构化方法对披萨信息系统进行分析与设计,获得如图1-1所示的上下文数据流图和图1-2所示的0层数据流图。 图1-1 上下文数据流图

图1-2 0层数数据流图【问题1】(4分) 根据说明中的词语,给出图1-1中的实体E1~E2的名称。 【问题2】(5分) 根据说明中的词语,给出图1-2中的数据存储D1~D5的名称。【问题3】(6分) 根据说明和图中词语,补充图1-2中缺失的数据流及其起点和终点。

告诉你怎么报考嵌入式系统设计师

电子知识 嵌入式系统(488) 嵌入式系统设计师考试属于全国计算机技术与软件专业技术资格考试(简称计算机软件资格考试)中的一个中级考试。考试不设学历与资历条件,也不论年龄和专业,考生可根据自己的技术水平选择合适的级别合适的资格,但一次考试只能报考一种资格。考试采用笔试形式,考试实行全国统一大纲、统一试题、统一时间、统一标准、统一证书的考试办法。笔试安排在一天之内。 嵌入式系统设计师报考指南 考试介绍 计算机技术与软件专业技术资格(水平)考试(以下简称计算机软件考试)是由国家人事部和信息产业部领导下的国家级考试。 根据人事部、信息产业部文件(国人部发[2003]39号),计算机与软件考试已纳入全国专业技术人员职业资格证书制度的统一规划。这种考试既是职业资格考试,又是职称资格考试。同时,这种考试还具有水平考试性质,报考任何级别不需要学历、资历条件,只要达到相应的技术水平就可以报考相应的级别。部分级别的考试已与日本、韩国相应级别的考试互认,以后还将进一步扩大考试互认的级别以及互认的国家。 考试合格者将颁发由中华人民共和国人事部和中华人民共和国信息产业部用印的计算机技术与软件专业技术资格(水平)证书。 全国计算机软件资格考试设三个级别层次,共有22种岗位资格考试: 高级资格包括:信息系统项目管理师、系统分析师、

系统架构设计师、网络规划设计师。 中级资格包括:软件评测师、软件设计师、网络工程师、多媒体应用设计师、嵌入式系统设计师、计算机辅助设计师、电子商务设计师、信息系统监理师、数据库系统工程师、信息系统管理工程师、信息技术支持工程师。 初级资格包括:程序员、网络管理员、多媒体应用制作技术员、电子商务技术员、信息系统运行管理员、信息处理技术员。 嵌入式系统设计师考试说明: 1、考试要求: (1)掌握科学基础知识; (2)掌握嵌入式系统的硬件、软件知识; (3)掌握嵌入式系统分析的方法; (4)掌握嵌入式系统设计与开发的方法及步骤; (5)掌握嵌入式系统实施的方法 (6)掌握嵌入式系统运行维护知识; (7)了解信息化基础知识、信息技术引用的基础知识; (8)了解信息技术标准、安全,以及有关法律的基本知识; (9)了解嵌入式技术发展趋势; (10)正确阅读和理解计算机及嵌入式领域的英文资料。 2、通过本考试的合格人员能根据项目管理和工程技术的实际要求,按照系统总体设计规格进行软、硬件实际,编写系统开发规格说明书等相应的文档;组织和指导嵌入式系统靠法实施人员实施硬件电路、编写和调试程序,并对嵌入式系统硬件设备和程序进行优化和集成测试,开发出符合系统总体设计要求的高质量嵌入式系统;具有工程师的实际工作能力和业

2019下半年软件设计师上午(20210207053434)

2019下半年软件设计师上午真题 1、在CPU内外常需设置多级高速缓存cache,主要目的是()。 A、扩大主存的存储容量 B、提高cpu访问主存数据或指令的效率 C、扩大存储系统的存量 D、提高cpu访问内外存储器的速度 答案:D (如果D中没有“内”则选B) 2、某系统的可靠性结构框图如下图所示,假设部件1、2、3的可靠度分别为0.90 ;0.80 ; 0.80 (部件2、3为冗余系统)若要求该系统的可靠度不小于0.85,则进行系统设计时,部件4的可靠度至少应为()。 0& -(1-0,8)*] O.9X(O-8M),8) 答案:A 3、计算机运行过程中,进行中断处理时需保存现场,其目的是()。 A、防止丢失中断处理程序的数据 B、防止对其他程序的数据造成破坏

C、能正确返回到被中断的程序继续执行 D、能为中断处理程序提供所需的数据 答案:C 4、内存按字节编址,地址从AOOOOH到CFFFFH的内存,共存()字节,若用存储容量为 A、80k B、96 k C、160 k D、192 k A、2 B、3 C、5 D、8 答案:D、B 5、执行指令时,将每一节指令都分解为取指、分析和执行三步,已知取指时间t取指t,分析时间t 分析=2At.执行时间t执行=3At如果按照闻刃昭(分析】加叭【取播亦2重叠的流水线方式执行指令,从头到尾执行完500条指令需()△ t. A、2500 B、2505 C、2510 D、2515 答案:B 6、下列协议中,与电子邮箱服务的安全性无尖的是() A、SSL B、HTTPS C、M IME D、P GP 答案:C 7、下列算法中,不属于公开密钥加密算法的是()。 A、ECC B、DSA C、R SA D、D ES 答案:D & kerberos系统中可通过在报文中加入()来防止重放攻击。 A、会话密钥

中级软件设计师2015下半年下午精彩试题和问题详解

实用文档 2015 年下半年软件设计师考试下午真题 试题一(共 15 分) 阅读下列说明和图,回答问题 l 至问题 4,将解答填入答题纸的对应栏内。 【说明】 某慕课教育平台欲添加在线作业批改系统,以实现高效的作业提交与批改,并进行统计。学生和讲师的基本信息已经初始化为数据库中的学生表和讲师表。系统的主要功能如下: (1)提交作业。验证学生标识后,学生将电子作业通过在线的方式提交,并进行存储。系统给学生发送通知表明提交成功,通知中包含唯一编号;并通知讲师有作业提交。 (2)下载未批改作业。验证讲师标识后,讲师从系统中下载学生提交的作业。下载的作业将显示在屏幕上。 (3)批改作业。讲师按格式为每个题目进行批改打分,并进行整体评价。 (4)上传批改后的作业。将批改后的作业(包括分数和评价)返回给系统,进行存储。 (5)记录分数和评价。将批改后的作业的分数和评价记录在学生信息中,并通知学生作业已批改口 (6)获取已批改作业。根据学生标识,给学生查看批改后的作业,包括提交的作业、分数和评价。 (7)作业抽检。根据教务人员标识抽取批改后的作业样本,给出抽检意见,然后形成抽检报告给讲师。 现采用结构化方法对在线作业批改系统进行分析与设计,获得如图 1-1 所示的上下文数 据流图和囹 1-2 所示的 0 层数据流图。 实用文档

1】(3 分)【问题 E1~E3 的名称。使用说明中的词语,给出图 1-1 中的实体分)(4 【问题 2】 D4 的名称。 1-2 使用说明中的词语,给出图中的数据存储 D1~分) 3【问题】(6 中缺失的数据流及其起点和终点。根据说明和图中术语,补充图 1-2 4】(2 分)【问题 1-2 1-1 系统进行的,则需要对图和图若发送给学生和讲师的通知是通过第三方 Email 字以内文字加以说明。 100 进行哪些修改?用 试题二(共 15 分) 3,将解答填入答题纸的对应栏内。至问题阅读下列说明,回答问题 1 【说明】某企业拟构建一个高效、低成本、符合企业实际发展需要的办公自动化系统。工程师小李主要承担该系统的公告管理和消息管理模块的研发工作。公告管理模块的主要功能包括添加、修改、删除和查看公告。消息管理模块的主要功能是消息群发。 实用文档 小李根据前期调研和需求分析进行了概念模型设计,具体情况分述如下: 【需求分析结果】 (1)该企业设有研发部、财务部、销售部等多个部门,每个部门只有一名部门经理, 有多名员工,每名员工只属于一个部门,部门信息包括:部门号、名称、部门经理和电话, 其中部门号唯一确定部门关系的每一个元组。 (2)员工信息包括:员工号、姓名、岗位、电话和密码。员工号唯一确定员工关系的每一个元组;岗位主要有经理、部门经理、管理员等,不同岗位具有不同的权限。一名员工只对应一个岗位,但一个岗位可对应多名员工。

2014年下半年软件设计师上午真题试卷 - 答案

1、三总线结构的计算机总线系统由()组成。 参考答案:A 计算机系统采用总线结构对存储器和外设进行协调。总线将信号线分成三大类,并归结为数据总线(DateBus)、地址总线(AddressBus)和控制总线(ControlBus)但总线结构是CPU总线、内存总线和IO总线 2、计算机采用分级存储体系的主要目的是为了解决()问题。 参考答案:D试题分析:计算机存储系统的设计主要考虑容量、速度和成本三个问题。容量是存储系统的基础,都希望配置尽可能大的存储系统;同时要求存储系统的读写速度能与处理器的速度相匹配;此外成本也应该在一个合适的范围之内。但这三个目标不可能同时达到最优。一般情况下,存储设备读写速度越快,平均单位容量的价格越高,存储容量越小;反之,存储设备读写速度越慢,平均单位容量的价格越低,存储容量越大。为了在这三者之间取得平衡,就采用分级的存储体系结构,由寄存器、高速缓存、主内存、硬盘存储器、磁带机和光盘存储器等构成。操作系统经常访问较小、较贵而快速的存储设备,以较大、较便宜而读写速度较慢的存储设备作后盾。在整体上通过对访问频率的控制来提高存储系统的效能。 3、属于CPU中算术逻辑单元的部件是()。 参考答案:B运算器:①算术逻辑单元ALU②累加寄存器③数据缓冲寄存器④状态条件寄存器。控制器:①程序计数器PC②指令寄存器IR③指令译码器④时序部件 4、内存按字节编址从A5000H到DCFFFH的区域其存储容量为()。 参考答案:D DCFFFH+1-A5000H=38000H=224KB 5、以下关于RISC和CISC的叙述中,不正确的是()。 参考答案:A CISC计算机指复杂指令集计算机,是20世纪六、七十年代发展起来的系列计算机。这种计算机所支持的指令系统趋于多用途、强功能化。指令系统围绕着缩小与高级语言的语义差距以及有利于操作系统的优化而设计。指令系

软件设计师考试大纲(2015)

考试科目1 计算机与软件工程知识 1. 计算机科学基础知识 1.1数制及其转换 二进制、八进制、十进制和十六进制等常用数制及其相互转换Ⅱ 1.2 计算机内数据的表示 数的表示 带符号定点数据 纯整数和纯小数 的原码、反码、补码和移码表示 Ⅱ 浮点数 实数 的表示 Ⅱ 溢出的概念 Ⅱ 1.3算术运算和逻辑运算 计算机中的二进制数运算方法 补码表示下定点数的加、减、乘、除运算方法 I 逻辑代数的基本运算 基本的逻辑运算 与、或、非、异或 Ⅱ 1.4其他数学基础知识 常用数值计算 矩阵和行列式、近似求解、插值、数值积分、常微分方程等常用的数值运算方法及运算误差的概念 I 排列组合概率论应用 应用统计 数据的统计分析 I 码基础ASCⅡ码 汉字编码 奇偶校验海明码霍夫曼码、循环冗余码奇偶校验码、海明码、霍夫曼码、循环冗余码的编码方法及指定实例时校验码的计算 I 命题逻辑、谓词逻辑、形式逻辑的基础知识 I 2. 计算机系统基础知识 2.1计算机硬件基础知识 2.1.1计算机系统的组成、体系结构分类及特性 CPU、存储器的组成、性能和基本工作原理 CPU的基本组成结构 I 存储器的组成及特点 内存、外存、缓存Cache 、闪存 Ⅱ 存储器的性能指标定义 存取周期、存储容量和可靠性 Ⅱ 常用I/O设备、通信设备的性能以及基本工作原理 I I/O接口的功能、类型和特性 CPU在与I/O设备进行数据交换时存在的主要问题 速度不匹配、时序不匹配、信息格式不匹配、信息类型不匹配 I CPU与外设之间的数据交换必须通过接口来完成 I/O接口的主要功能 Ⅱ 接口的控制方式及特点 CPU通过接口对外设进行控制的方式程序查询方式、中断处理方式、DMA 直接存储器存取 传送方式Ⅱ CISC/RISC 流水线操作 多处理机 并行处理 RISC 精简指令集计算机和CISC复杂指令集计算机,的定义和特点 I 流水线的定义及操作特点 Ⅱ 多处理机的概念 I 单指令流单数据流SISD、单指令流多数据流SIMD、多指令流单数据流MISD、多指令流多数据流MIMD的概念和特点 Ⅱ 并行处理的基本概念 I 2.1.2存储系统 虚拟存储器基本工作原理 多级存储体系 虚拟存储器的定义和管理方式 I 多级存储体系的组成及特点 Ⅱ RAID类型和特性 RAID的定义和基本特点 I

2020年嵌入式系统设计师考试大纲内容

2020年嵌入式系统设计师考试大纲内容 一、考试说明 1、考试目标 通过本考试的合格人员能根据项目管理和工程技术的实际要求,按照系统总体设计规格进行软、硬件实际,编写系统开发规格说明书等相应的文档;组织和指导嵌入式系统靠法实施人员实施硬件电路、编写和调试程序,并对嵌入式系统硬件设备和程序进行优化和集成测试,开发出符合系统总体设计要求的高质量嵌入式系统;具有工程师的实际工作能力和业务水平。 2、考试要求: (1)掌握科学基础知识; (2)掌握嵌入式系统的硬件、软件知识; (3)掌握嵌入式系统分析的方法; (4)掌握嵌入式系统设计与开发的方法及步骤; (5)掌握嵌入式系统实施的方法; (6)掌握嵌入式系统运行维护知识; (7)了解信息化基础知识、信息技术引用的基础知识; (8)了解信息技术标准、安全,以及有关法律的基本知识;(9)了解嵌入式技术发展趋势; (10)正确阅读和理解计算机及嵌入式领域的英文资料。

3、考试科目 (1)嵌入式系统基础知识,考试时间为150分钟,笔试,选择题;(2)嵌入式系统应用技术(案例分析),考试时间为150分钟,笔试,问答题。 二、考试范围 考试科目1:嵌入式系统基础知识 1.计算机科学基础 1.1数制及转换 ·二进制、八进制、十进制和十六进制等常用数制及其相互转换 1.2数据的表示 ·数的机内表示(原码、反码、补码、移码,定点和浮点,精度和溢出) ·字符、汉字、声音、图像的编码方式 ·校验方法和校验码(奇偶验码、海明校验码、循环校验码) 1.3算术和逻辑运算 ·计算机中的二进制数运算方法 ·逻辑代数的基本运算和逻辑表达式的化简 1.4计算机系统结构和重要部件的基本工作原理 ·CPU和存储器的组成、性能、基本工作原理 ·常用I/O设备、通信设备的性能,以及基本工作原理 ·I/O接口的功能、类型和特点 ·虚拟存储存储基本工作原理,多级存储体系

2010年下半年软件设计师下午试卷

试题一(共15分) 阅读以下说明和图,回答问题1至问题3.将解答填入答题纸的对应栏内。【说明】 某时装邮购提供商拟开发订单处理系统,用于处理客户通过电话、传真、邮件或Web站点所下订单。其主要功能如下: (1)增加客户记录。将新客户信息添加到客户文件,并分配一个客户号以备后续使用。 (2)查询商品信息。接收客户提交商品信息请求,从商品文件中查询商品的价格和可订购数量等商品信息,返回给客户。 (3)增加订单记录。根据客户的订购请求及该客户记录的相关信息,产生订单并添加到订单文件中。 (4)产生配货单。根据订单记录产生配货单,并将配货单发送给仓库进行备货;备好货后,发送备货就绪通知。如果现货不足,则需向供应商订货。 (5)准备发货单。从订单文件中获取订单记录,从客户文件中获取客户记录,并产生发货单。 (6)发货。当收到仓库发送的备货就绪通知后,根据发货单给客户发货;产生装运单并发送给客户。 (7)创建客户账单。根据订单文件中的订单记录和客户文件中的客户记录,产生并发送客户账单,同时更新商品文件中的商品数量和订单文件中的订单状态。 (8)产生应收账户。根据客户记录和订单文件中的订单信息,产生并发送给财务部门应收账户报表。 现采用结构化方法对订单处理系统进行分析与设计,获得如图1-1所示的顶层数据流 图和图1-2所示0层数据流图。

【问题1】(3分) 使用说明中的词语,给出图1-1中的实体E1~E3的名称。 【问题2)(3分) 使用说明中的词语,给出图1-2中的数据存储D1~D3的名称。 【问题3】(9分) (1)给出图1-2中处理(加工)P1和P2的名称及其相应的输入、输出流。(2)除加工P1和P2的输入输出流外,图1-2还缺失了1条数据流,请给出其起点和终点。 注:名称使用说明中的词汇,起点和终点均使用图1-2中的符号或词汇。 试题二(共15分) 阅读以下说明,回答问题1至问题3,将解答填入答题纸的对应栏内。 【说明】 某公司拟开发一套小区物业收费管理系统。初步的需求分析结果如下:

2015年下半年下午 软件设计师 试题及答案与解析-软考考试真题-案例分析

2015年下半年下午软件设计师考试试题- 案例分析-答案 试题一(共15分) 【说明】 某教育平台欲添加在线作业批改系统,以实现高效的作业提交与批改,并进行统计。学生和讲师的基本信息已经初始化为数据库中的学生表和讲师表。系统的主要功能如下: (1)提交作业。验证学生标识后,学生将电子作业通过在线的方式提交,并进行存储。系统给学生发送通知表明提交成功,通知中包含唯一编号;并通知讲师有作业提交。 (2)下载未批改作业。验证讲师标识后,讲师从系统中下载学生提交的作业。下载的作业将显示在屏幕上。 (3)批改作业。讲师按格式为每个题目进行批改打分,并进行整体评价。 (4)上传批改后的作业。将批改后的作业(包括分数和评价)返回给系统,进行存储。 (5)记录分数和评价。将批改后的作业的分数和评价记录在学生信息中,并通知学生作业已批改口 (6)获取已批改作业。根据学生标识,给学生查看批改后的作业,包括提交的作业、分数和评价。 (7)作业抽检。根据教务人员标识抽取批改后的作业样本,给出抽检意见,然后形成抽检报告给讲师。 现采用结构化方法对在线作业批改系统进行分析与设计,获得如图1-1所示的上下文数据流图和图1-2所示的0层数据流图。

【问题1】 使用说明中的词语,给出图1-1中的实体E1~E3的名称。 【参考答案】 E1、学生 E2、讲师 E3、教务人员 【答案解析】 DFD是一种便于用户理解、分析系统数据流程的图形化建模工具,是系统逻辑模型的重要组成部分。上下文DFD(顶层DFD)通常用来确定系统边界,将待开发系统看作一个大的加工(处理),然后根据系统从哪些外部实体接收数据流,以及系统将数据流发送到哪些外部实体,建模出的上下文数据流图中只有唯一的一个加工和一些外部实体,以及这两者之间的输入输出数据流。0层DFD在上下文确定的系统外部实体以及与外部实体的输入输出数据流的基础上,将上下文DFD中的加工分解成多个加工,识别这些加工的输入输出数据流,使得

2018年下半年软件设计师试题及答案上午题

2018年下半年软件设计师试题及答案上午题 1.CPU在执行指令的过程中,会自动修改()的内容,以使其保存的总是将要执行的下一条指令的地址。 A.指令寄存器 B.程序计数器 C.地址寄存 D.指令译码器 参考答案B 试题解析: 程序计数器pc是用于存放下一条指令所在单元的地址的地方。指令寄存器是临时放置从内存里面取得的程序指令的寄存器,用于存放当前从主存储器读出的正在执行的一条指令。 地址寄存器用来保存当前CPU所访问的内存单元的地址。 指令译码器,从内存中取出的一条指令经数据总线送往指令寄存器中。 . 2.在微机系统中,BIOS(基本输入输出系统)保存在()中。 A.主板上的ROM B.CPU的寄存器 C.主板上的RAM D.虚拟存储器 参考答案A

试题解析: BIOS是一个程序,是固化在主板的BIOS ROM芯片里面的,它相当于硬件底层的一个操作系统,控制和保存着硬件的输入输出工作。 3.采用n位补码(包含一个符号位)表示数据,可以直接表示数值()。 A.2n B.-2n C.2n-1 D.-2n-1 参考答案D 试题解析: 对于有n位的整数补码,其取值范围是-(2n-1)~(2n-1)-1以8位的整数补码举例,其有效取值范围是-(27)~(27)-1, 也就是-128~127。拿C计算值为128越界了,只有D符合。其它选项都越界了。 4.某系统由下图所示的部件构成,每个部件的千小时可靠度都为R,该系统的千小时可靠度为()。 A.(3R+2R)/2 B.R/3+R/2 C.(1-(1-R)3)(1-(1-R)2) D.(1-(1-R)3-(1-R)2)

2014年下半年软件设计师上午试题(答案)

●属于CPU中算术逻辑单元的部件是()。 A.程序计数器B.加法器C.指令寄存器 D.指令译码器 ●计算机采用分级存储体系的主要目的是为了解决()问题。 A.主存容量不足B.存储器读写可靠性 C.外设访问效率D.存储容量、成本和速度之间的矛盾 ●三总线结构的计算机总线系统由()组成。 A.CPU总线、内存总线和IO总线B.数据总线、地址总线和控制总线 C.系统总线、内部总线和外部总线D.串行总线、并行总线和PCI总线 ●DHCP客户端可从DHCP服务器获得()。 A.DHCP服务器的地址和Web服务器的地址 B.DNS服务器的地址和DHCP服务器的地址 C.客户端地址和邮件服务器地址D.默认网关的地址和邮件服务器地址 ●ICMP协议属于因特网中的()协议,ICMP协议数据单元封装在()中传送。 A.数据链路层 B.网络层 C.传输层 D.会话层 A.以太帧 B.TCP段 C.UDP数据报 D.IP数据报 ●PPP中的安全认证协议是(),它使用三次握手的会话过程传送密文。 A. MD5 B.PAP C.CHAP C.CHAP ●已知一个文件中出现的各字符及其对应的频率如下表所示。若采用定长编码,则该文件中字符的码长应为()。若采用Huffman编码,则字符序列“face”的编码应为()。 A.2 B.3 C.4 D.5 A.110001001101 B.001110110011 C.101000010100 D.010********* ●对一待排序序列分别进行直接插入排序和简单选择排序,若待排序序列中有两个元素的值相同,则()保证这两个元素在排序前后的相对位置不变。 A.直接插入排序和简单选择排序都可以 B.直接插入排序和简单选择排序都不能 C.只有直接插入排序可以D.只有简单选择排序可以 ●快速排序算法在排序过程中,在待排序数组中确定一个元素为基准元素,根据基准元

相关主题
文本预览
相关文档 最新文档